FI95636C - Desynkronisaattori ja menetelmä osoitinvärinän vaimentamiseksi desynkronisaattorissa - Google Patents

Desynkronisaattori ja menetelmä osoitinvärinän vaimentamiseksi desynkronisaattorissa Download PDF

Info

Publication number
FI95636C
FI95636C FI920644A FI920644A FI95636C FI 95636 C FI95636 C FI 95636C FI 920644 A FI920644 A FI 920644A FI 920644 A FI920644 A FI 920644A FI 95636 C FI95636 C FI 95636C
Authority
FI
Finland
Prior art keywords
pointer
phase
read
desynchronizer
burst
Prior art date
Application number
FI920644A
Other languages
English (en)
Swedish (sv)
Other versions
FI95636B (fi
FI920644A0 (fi
FI920644A (fi
Inventor
Reino Urala
Original Assignee
Nokia Telecommunications Oy
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nokia Telecommunications Oy filed Critical Nokia Telecommunications Oy
Publication of FI920644A0 publication Critical patent/FI920644A0/fi
Priority to FI920644A priority Critical patent/FI95636C/fi
Priority to JP51381393A priority patent/JP3305320B2/ja
Priority to PCT/FI1993/000046 priority patent/WO1993016536A1/en
Priority to EP93904046A priority patent/EP0626117B1/en
Priority to AU35007/93A priority patent/AU3500793A/en
Priority to DE69330492T priority patent/DE69330492T2/de
Priority to US08/284,551 priority patent/US5604773A/en
Publication of FI920644A publication Critical patent/FI920644A/fi
Publication of FI95636B publication Critical patent/FI95636B/fi
Application granted granted Critical
Publication of FI95636C publication Critical patent/FI95636C/fi

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/07Synchronising arrangements using pulse stuffing for systems with different or fluctuating information rates or bit rates
    • H04J3/076Bit and byte stuffing, e.g. SDH/PDH desynchronisers, bit-leaking
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J2203/00Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
    • H04J2203/0001Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
    • H04J2203/0089Multiplexing, e.g. coding, scrambling, SONET

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

1 95636
Desynkronisaattori ja menetelmä osoitinvärinän vaimentamiseksi desynkronisaattorissa
Keksinnön kohteena on menetelmä osoitinhyppyjen aiheuttaman vaihevärinän vaimentamiseksi desynkronisaattorissa, joka käsittää datapuskurivälineen, datapuskurivälineen kirjoitusosoitelaskurin, jota ohjataan kirjoituskel-lolla, datapuskurivälineen lukuosoitelaskurin, jota ohjataan lukukellolla, sekä vaihelukitun silmukan lukukellon vaihelukitsemiseksi kirjoituskelloon.
CCITT:n suositukset G.707, G.708 ja G.709 määrittelevät synkronisen digitaalisen hierarkian SDH, joka mahdollistaa olemassa olevien PCM-järjestelmien, kuten 2, 8, 34 ja 140 Mbit/s, signaalien multipleksoinnin synkroniseen 155 Mbit/s kehykseen, jota kutsutaan STM-1 -kehykseksi (synchronous transfer module). STM-1 -kehyksen rakennetta on havainnollistettu kuviossa 1. Kehys piirretään yleensä yksikkönä, joka käsittää yhdeksän riviä, joista kullakin on 270 tavua. Ensimmäiset yhdeksän tavua kullakin rivillä sisältävät siirto-otsikon (Section overhead) sekä AU-osoi-tintavut. Loppuosa siirtokehyksestä STM-1 sisältää yhden tai useamman hallintoyksikön AU (Administration unit). Esimerkkitapauksessa on ylimmän tason AU-yksikkö AU-4, johon on sijoitettu vastaavasti ylimmän tason virtuaalinen kontti (virtual container) VC-4, johon voidaan mapittaa suoraan esimerkiksi 139264 kbit/s plesiokroninen informaa-tiosignaali. Vaihtoehtoisesti siirtokehys STM-1 voi sisältää useita alemman tason AU-yksiköitä, joista kuhunkin on sijoitettu vastaava alimman tason virtuaalinen kontti VC. Kuviossa 1 VC-4 puolestaan muodostuu 1-tavuisesta reitti-otsikosta Ρ0Η sekä 240-tavun pituisesta informaatiobitti-ryhmästä, josta kunkin alkuun on sijoitettu erityinen oh-jaustavu. Osaa näistä ohjaustavuista käytetään mm. liitän-tätasauksen suorittamiseen mapituksen yhteydessä kun mapitettavan informaatiosignaalin nopeus poikkeaa jossain mää 2 95636 rin nimellisarvostaan. Informaatiosignaalin mapitusta siirtokehykseen STM-1 on kuvattu esimerkiksi patenttihakemuksissa AU-B-34689/89 sekä FI-914746.
Jokaisella tavulla, joka on AU-4 -yksikössä, on 5 paikkanumero. Edellämainittu AU-osoitin sisältää VC-4 -kontin ensimmäisen tavun paikan AU-4 -yksikössä. Osoittimien avulla voidaan myös suorittaa SDH-verkon eri pisteissä ns. positiivisia tai negatiivisia osoitintasauksia. Jos verkon solmuun, joka toimii tietyllä kellotaajuudella, 10 tuodaan ulkopuolelta VC, jonka kellotaajuus on äskeistä suurempi, on seurauksena datapuskurin täyttyminen. Nyt on suoritettava ns. negatiivinen tasaus; Vastaanotetusta VC-kontista siirretään yksi tavu otsikkotilan puolelle ja osoittimen arvoa pienennetään vastaavasti yhdellä.
15 Jos taas vastaanotetulla VC:llä on solmun kel- lonopeuteen nähden pienempi nopeus, pyrkii datapuskuri tyhjenemään ja on suoritettava positiivinen tasaus, jossa VC-konttiin lisätään täytetavu ja osoittimen arvoa kasvatetaan yhdellä.
20 Sekä mapituksessa käytettävä bittitasaus (liitän- tätasaus) että edellämainittu osoitintasaus synnyttävät vaihevärinää, jonka desynkronisaattorin tulisi kyetä kompensoimaan SDH-verkosta poistuttaessa. Vaihevärinää ja sen kompensointia on kuvattu esim. esitelmässä "Simulation 25 results and field trial experience of justification jitter", Ralph Urbansky, 6th World Telecommunication Forum, Geneva, 10-15 October 1991, International Telecommunication Union, Part 2, Vol III, s. 45-49.
Tätä varten tunnetut desynkronisaattorit muodostu-30 vat datapuskurista, johon liittyy analoginen vaihelukittu silmukka, jolla datapuskurin lukukello vaihelukitaan kirjoi tuskelloon. Vaihelukitun silmukan vaikuttaessa alipääs-tösuodattimen tavoin se poistaa värinää lukuunottamatta sen matalataajuisimpia komponentteja. Esimerkiksi SDH:n 35 osoitintasaus synnyttää tyypillisesti paljon voimakkaampia 3 95636 värinäkomponentteja kuin bittitasaus, koska yksittäiset vaihehypyt osoitintasauksessa ovat esim. 8 tai 24 kehysai-kaväliä UI ja koska osoitintasauksiin aiheuttamien vaihe-hyppyjen esiintymistaajuus saattaa edustaa hyvinkin pientä 5 taajuutta, joka suodattuu huonosti desynkronisaattorin vaihelukitussa silmukassa. Osoitinvärinän riittävä vaimennus suodattamalla vaatisi silmukan kaistanleveyden mitoitusta erittäin pieneksi (absoluuttinen arvo riippuu kyseisen liitännän nopeudesta). Kuviot 2 ja 3 esittävät kuinka 10 kahden 24 UI:n osoitinhypyn aiheuttamat värinäpiikit (mitattuna CCITT:n määrittämän mittaussuodattimen kautta desynkronisaattorin ulostulosta) saadaan rajulla suodatuksella kutistumaan hyväksyttävälle n. 0,2:n UI:n huippuar-votasolle, kun esimerkiksi nopeudella 140 Mbit/s vaihelu-15 kitun silmukan kaistaleveys on noin 2 Hz. Kuitenkin normaaleissa käyttöolosuhteissa ei osoitintasauksia tarvita ja vain liitäntöjen bittitasaukset ovat aktiivisia. Niinpä desynkronisaattorien vaihelukittujen silmukoiden mitoittaminen osoitinhyppyjen perusteella on kohtuutonta, koska 20 bittitasauksen puolesta vaihelukitun silmukan kaistaleveys voisi hyvinkin olla kymmenkertainen. Tällöin myös silmukan lukittuminen olisi luotettavampaa ja lukittumisaika olisi oleellisesti lyhyempi.
Yksi tunnettu ratkaisu tähän ongelmaan on ns. vä-25 rinänhajautus (Bit Leaking), jossa osoittimen aiheuttamat vaihehypyt poistetaan epälineaarisella prosessilla (aikatasossa), jossa sisääntulevia databittejä käsitellään erillisellä sarjapuskurilla siten, että varsinaiselle desynkronisaattorin puskurille menevän kirjoituskellon ja 30 datan vaihetta siirretään eteenpäin (tai taaksepäin) jaksollisesta ja tällä tavoin muunnetaan askelmainen vaihe-muutos pidemmällä aikajaksolla tapahtuvaksi lineaariseksi vaihesiirroksi. Tällöin osoitinhypyt käsitellään erikseen bit leaking -puskurilla, jolloin varsinaisen desynkroni-35 saattorin vaihelukitun silmukan kaistanleveys voidaan mi- 4 95636 toittaa bittitasausten vaatimusten mukaisesti suuremmaksi. Ongelmana "bit leaking" -ratkaisussa on datan bittitasoi-nen ja sarjamuotoinen prosessointi sekä suhteellisen monimutkainen logiikka. On lisäksi huomattava, että yhden 5 osoittimen käsittely kerrallaan ei ole riittävää, vaan logiikan olisi kyettävä pahimmassa tapauksessa operoimaan kymmenillä päällekkäisillä erilaisissa kuoletusvaiheessa olevilla osoitinhypyillä. Niinpä kyseisen tekniikan käyttöä nopeassa 140 Mbit/s:n desynkronisaattorissa ei pidetä 10 käytännöllisenä mm. tehonkulutuksen kasvun vuoksi.
Keksinnön päämääränä on aikaansaada yksinkertainen ja edullinen osoitinvärinän huippujen hajautusjärjestely, joka soveltuu myös 140 Mbit/s ja suuremmille nopeuksille.
Tämä saavutetaan keksinnön mukaisella menetelmällä, 15 joka käsittää desynkronisaattorin sisääntulosignaalissa esiintyvien osoitinhyppyjen aiheuttaman vaihevärinän modu-loimisen taajuudelle, joka on oleellisesti suurempi kuin vaihelukitun silmukan kaistanleveys.
Kuten edellä todettiin, osoitintasauksien aiheutta-20 mien vaihehyppyjen esiintymistaajuus saattaa edustaa hyvinkin pientä taajuutta, joka suodattuu huonosti desynkronisaattorin vaihelukitussa silmukassa. Keksinnön ajatuksena on, "Bit leaking" -tekniikassa käytetyn osoitinvärinän "kantataajuudella" tapahtuvan osoitinhyppyjen tasoi-25 tuksen sijasta moduloida osoitinvärinätaajuudet ylös sellaiselle taajuudelle, että ne suodattuvat vaihelukitussa silmukassa. Keksinnön mukainen signaaliprosessointi on suoritettavissa SDHtlle luontevassa, tavupohjäisessä 8-bitin rinnakkaismuodossa, jota käytetään myös muualla de-30 synkronisaattorissa. Tavupohjainen vaihehyppyjen integrointi tai tasaus pidemmälle aikavälille mahdollistaa yksinkertaisen CMOS-logiikkatoteutuksen jopa 140 Mbit/s ja suuremmilla nopeuksilla ja jopa yhteisen datapuskurin käytön vaihelukitun silmukan kanssa.
35 Keksinnön ensisijaisessa suoritusmuodossa moduloin- 5 95636 ti käsittää desynkronisaattorin sisääntulosignaalista saadun lukukellon vaiheen siirtämisen 8 bitin portaissa mutta eteenpäin esim. taajuudella fl, joka on oleellisesti suurempi kuin vaihelukitun silmukan efektiivinen kaistanle-veys, ja vastakkaiseen suuntaan taajuudella fl+df, missä df on osoitinhyppyjen esiintymisestä riippuvaisesti säätyvä parametri. Parametri df on nolla, kun osoitinhyppyjä ei esiinny, ja parametriin df lisätään ennalta määrätyksi ajaksi positiivinen tai negatiivinen inkrementti jokaisen positiivisen tai vastaavasti negatiivisen osoitinhypyn seurauksena.
Keksinnön kohteena ovat myös patenttivaatimusten 5 ja 7 mukaiset desynkronisaattorit.
Keksintöä havainnollistetaan seuraavassa yksityiskohtaisemmin suoritusesimerkkien avulla viitaten oheisiin piirroksiin, joissa kuvio 1 havainnollistaa SDH-järjestelmän siirtokehystä STM-1, kuviot 2 ja 3 havainnollistavat tunnetun desynkronisaattorin sisääntulossa esiintyvää vaihehyppyä ja vastaavasti ulostulossa esiintyvää vaihevärinää, kun siirtonopeus on 140 Mbit/s ja vaihelukitun silmukan kaistanleveys on noin 2 Hz, kuvio 4 esittää tyypillisen desynkronisaattorin lohkokaavion,jossa ei ole osoitinvärinän tasausta, kuvio 5 esittää erään keksinnön mukaisen osoitinvä-rinäntasauspiirin lohkokaavion, ja kuvio 6 esittää erään toisen keksinnön mukaisen osoitinvärinäntasauspiirin lohkokaavion kuvion 4 desyn-kronisaattoriin sovellettuna, ja kuvio 7 esittää signaalikaavion, joka havainnollistaa kynnysarvomodulaatiota.
Keksintöä selostetaan seuraavassa CCITT:n suosituksissa G.707, G.708 ja G.709 määritellyn synkronisen digitaalisen hiedarkian SDH mukaisien signaalien yhteydessä, 6 95636 mutta sitä voidaan soveltaa myös muille samantapaisille, tasaustekniikkaa käyttäville digitaalisille signaaleille, sellaisille kuten synkronin optinen verkko SONET.
SDH-järjestelmän kehysrakennetta STM-1, kehyksen muodostamista sekä osoitin- ja bittitasauksia on kuvattu edellä kuvion 1 yhteydessä. Lisäksi niiden osalta viitataan yllämainittuihin CCITTrn suosituksiin, edellä mainittuun Ralph Urbanskyn artikkeliin sekä patenttihakemuksiin FI-914746 ja AU-B-34639/89. SONET-järjestelmää on kuvattu mm. artikkelissa "To know your Sonet, know yuor VTs", Stephen Fleming, TE&M, June 15, 1989, p. 62-75.
Kuviossa 4 on esitetty eräs tunnettu desynkroni-saattori. Digitaalinen synkroninen signaali DATA, esimerkiksi SDH-signaali, joka muodostuu STM-1 -kehyksistä, vastaanotetaan puskurimuistin 1 sisääntuloon, josta se kirjoitetaan rinnakkaismuodossa tavuittain kirjoitusosoite-laskurin 2 generoimien osoitteiden mukaisesti puskuri-muistiin 1 ja edelleen tavu kerrallaan lukuosoitelaskurin 3 generoimien lukuosoitteiden mukaisesti rinnakkaismuodossa tavuittain ulos puskurista 1, niin että muodostuu de-synkronisaattorin digitaalinen ulostulosignaali DATAOUT, jolla on haluttu siirtonopeus, esim. 140 Mbit/s. Kirjoi-tusosoitelaskuri 2 generoi kirjoitusosoitteita kirjoitus-kellon CLK1 määräämässä tahdissa. Lukuosoitelaskuri 3 generoi vastaavasti lukuosoitteita lukukellon CLK2 määräämässä tahdissa. Lukukello CLK2 vaihelukitaan kirjoituskel-loon CLK1 vaihelukitulla silmukalla, joka käsittää vaihe-ilmaisimen, alipäästösuodattimen sekä jänniteohjatun oskillaattorin. Vaiheilmaisimelle 4 syötetään laskureilta 2 ja 3 kirjoitus- ja lukukelloista jaetut signaalit CLK1/N ja CLK2/N, missä N on jakoluku, jonka suuruus on mitoitettu puskurin pituuden ja vaiheilmaisimen aktiivialueen mukaan. Vaiheilmaisin 4 muodostaa signaalien CLK1/N ja CLK2/N vaihe-eron verrannollisen jännitesignaalin VI, joka syötetään vastuksen R3 kautta operaatiovahvistimelle AI.
7 95636
Operaatiovahvistin AI oheiskomponentteineen R3, R5, R6, R7, C3 ja C4 muodostaa silmukkasuodattimen, joka antaa vaihelukitulle silmukalle tarpeeksi silmukkavahvistusta sopivaa kaistaleveyttä ajatellen.Operaatiovahvistin AI muodostaa jänniteohjatun oskillaattorin 5 ohjaussisääntu-loon syötettävän ohjausjännitteen V3, joka määrää oskillaattorin 5 generoiman lukukellon CLK2 taajuuden. Vaihe-lukittu silmukka pyrkii säätämään lukukellon CLK2 taajuutta siten, että kellojen CLK1 ja CLK2 välillä on tarpeeksi pieni vaihe-ero. Tämäntyyppinen desynkroni saat tori-kytkentä sekä sen erilaiset variaatiot ovat alan ammattimiesten hyvin tuntemia.
Kuviossa 4 esitetyn desynkronisaattorin vaihelukittu silmukka ei kuitenkaan sellaisenaan kykenee vaimentamaan riittävästi sisääntulevassa digitaalisessa signaalissa DATA esiintyvien osoitintasauksien aiheuttamia vaihe-hyppyjä, joita tässä yhteydessä kutsutaan osoitinhypyiksi. Kuten kuvioiden 2 ja 3 yhteydessä aikaisemmin todettiin, vaihelukitun silmukan kaistanleveyden rajoittamisella saadaan osoitinvärinä desynkronisaattorin ulostulossa DATA OUT tyydyttävästi vaimennetuksi, mutta samalla menetetään vaihelukitun silmukan nopeutta ja varmuutta.
Tämä ongelma vältetään keksinnössä moduloimalla desynkronisaattorin sisääntulosignaalissa DATA esiintyvien osoitinhyppyjen aiheuttama vaihevärinä sen normaalilta esiintymistaajuudelta suuremmalle taajuudelle, joka on oleellisesti suurempi kuin desynkronisaattorin vaihelukitun silmukan kaistanleveys, jolloin vaihelukittu silmukka kykenee tehokkaasti vaimentamaan osoitinhyppyjen aiheuttamaa vaihevärinää desynkronisaattorin ulostulosignaalissa DATA OUT.
Kuviossa 5 on esitetty keksinnön ensisijaisen suoritusmuodon mukainen tavupohjainen vaihehyppyjen tasaus-piiri (Byte leaking) joka kuvion 4 mukaisen desynkronisaattorin eteen sarjaankytkettynä muodostaa keksinön mu- 8 95636 kaisesti toimivan desynkronisaattorin. Yleisesti kuvion 5 tasauspiirin tarkoituksena on siirtää kuvion 4 desynkroni-saattorille syötettävän digitaalisen signaalin DATA ja kellon CLK1 vaihetta eteen- ja taaksepäin osoitinhyppyjen 5 esiintymisestä riippuvaisesti siten, että osoitinhyppyjen aiheuttama vaihevärinän maksimiamplitudi kuvion 4 desyn-kronisaattori 1 ulostulosignaalissa DATA OUT vaimenee.
Kuviossa 5 digitaalinen synkronisignaali DATA IN, esimerkiksi SDH-signaali, joka muodostuu STM-1-kehyksistä, 10 vastaanotetaan puskurimuistin 21 (jota tästä eteenpäin kutsutaan apupuskuriksi) sisääntuloon, josta se kirjoitetaan rinnakkaismuodossa tavuittain kirjoitusosoitelaskurin 22 generoimien osoitteiden mukaisesti apupuskuriin 21 ja edelleen tavu kerrallaan lukuosoitelaskurin 23 generoimien 15 lukuosoitteiden mukaisesti rinnakkaismuodossa tavuittain ulos apupuskurista 21, niin että muodostuu puskurin 21 kanssa kaskadiin kytketyn datapuskurin 1 (kuvio 4) sisääntuloon syötettävä digitaalinen signaali DATA. Kirjoi-tusosoitelaskuri 22 generoi kirjoitusosoitteita kirjoitus-20 kellon CLK määräämässä tahdissa ja lukuosoitelaskuri 23 generoi vastaavasti lukuosoitteita lukukellon CLK1 määräämässä tahdissa.
Kuvion 5 piiri käsittää edelleen ohjauslogiikan, joka vastaanottaa sisääntuloina kirjoitusosoitteen lasku-25 riita 22, lukuosoitteen laskurilta 23 sekä kehyssynkro-nointiosoitteen FSYNC, positiivisen osoitinhypyn ilmaisevan signaalin +P ja negatiivisen osoitinhypyn ilmaisevan signaalin -P desynkronisaattorin digitaaliselta osalta, joka alalla hyvin tunnetulla tavalla tuottaa sisäiseen 30 käyttöönsä tällaisia osoitinhyppyjen esiintymishetket ja suunnat kertovia signaaleja, joita voidaan käyttää hyväksi myös esillä olevan keksinnön toteutuksessa. Ohjauspiirille 24 tulevat signaalit ovat samat kuin tyypillisissä Bit leaking -toteutuksissa. Ohjauslogiikan 24 ulostulosignaali 35 on lukukello CLK1, joka ohjaa lukuosoitelaskuria 23 sekä
II
9 95636 kuvion 4 kirjoitusosoitelaskuria 2.
Ohjauslogiikka 24 suorittaa lukukelloon CLK1 vaihesiirtoja esimerkiksi eteenpäin oleellisesti tasavälein tietyllä taajuudella fl ja vaihesiirtoja vastakkaiseen 5 suuntaan, esimerkiksi taaksepäin, oleellisesti tasavälein toisella taajuudella fl+df. Tällä tavoin signaaliin DATA tuotetaan taajuudella fl keinotekoisia vaihehyppyjä, jotka suodattuvat desynkronisaattorin vaihelukitussa silmukassa, jos fl on oleellisesti suurempi kuin vaihelukitun silmukan 10 kaistanleveys.
Asettamalla parametri df osoitinhyppyjen esiintymisestä riippuvaisesti säätyväksi parametriksi, voidaan todellisilla osoitinhypyillä säätää edellä kuvatulla tavalla taaksepäin suoritettavien keinotekoisten osoitinhyppyjen 15 esiintymistaajuutta ja tällä tavoin siirtää todellisten osoitinhyppyjen aiheuttama kantataajuinen vaihevärinä taajuudelle fl. Keksinnön ensisijaisessa suoritusmuodossa ohjausväline 24 säätää parametriä df signaalien +P ja -P osoittamien osoitinhyppyjen esiintymisten mukaisesti seu-20 raavasti, ohjauslogiikka 24 asettaa parametrin df nollak si, kun osoitinhyppyjä ei lainkaan esiinny. Tällöin kellosignaalissa CLK1 esiintyy keinotekoisia vaihesiirtoja samalla taajuudella fl sekä eteen- että taaksepäin. Kun signaalissa DATA IN esiintyy positiivinen osoitinhyppy, 25 ohjauslogiikka 24 lisää parametriin df ennalta määrätyksi ajaksi positiivisen inkrementtiarvon, minkä seurauksena keinotekoisia signaalin CLK1 vaihesiirtoja taaksepäin tapahtuu hieman suuremmalla taajuudella kuin vaihesiirtoja eteenpäin. Vastaavasti jokainen signaalissa DATA IN esiin-30 tyvän negatiivisen osoitinhypyn seurauksena ohjauslogiikka 24 lisää parametriin df ennalta määrätyksi ajaksi negatiivisen inkrementtiarvon, eli pienentää sen arvoa.
Keksinnössä vaihelukitun silmukan kaistanleveys on 140 Mbit/s siirtonopeudella esim. 20 Hz ja taajuus fl 35 esim. noin 1 kHz.
10 95636
Tavunhajautusstekniikka on mainitussa esimerkissä esitetty selvyyden vuoksi niin, että se tehdään oman elastisen puskurinsa puitteissa. Luonnollisesti keksintöä voidaan soveltaa myös integroidusti tunnetun desynkronisaat-torin kanssa niin, että tullaan toimeen yhdellä yhteisellä elastisella puskurilla ja sen ajureilla. Kuviossa 6 on esitetty tälläinen keksinnön mukainen hajautuspiiri.
Luonnollisesti vaihelukko voi olla myös ns. digitaalinen vaihelukko, jossa silmukkasuodatus on totetutettu anlogiatekniikan sijasta digitaalitekniikalla.
Kuviossa 6 on esitetty toinen keksinnön mukainen tavunvenytyspiiri, joka käyttää yhteistä puskuria 1 kuvion 4 tyyppisen desynkronisaattorin kanssa. Tällä tavoin voidaan säästää kuvion 5 mukainen erillinen osoitinpuskuri 21. Kuvion 6 piiri käsittää rinnakkaismuotoisen vähentäjän 61, joka vastaanottaa kirjoitusosoitelaskurin 2 lukeman (kirjoitusosoitteen) ja vähentää sen toisessa sisääntulossaan olevasta offset-lukemasta Dl ja syöttää erotuksen CLK1A/N vaihevertailijalle 4. Muutoin vaihelukittu silmukka on samanlainen kuin kuviossa 4. Kuvion 6 piiri käsittää edelleen ohjauslogiikan 64, joka vastaanottaa sisääntuloina signaalit +P, -P sekä FSYNC ja kirjoituskellon CLK1, jossa suoritetaan keinotekoisia vaihesiirtoja taajuuksilla fl ja fl+df, kuten kuvion 5 yhteydessä selostettiin. Lisäksi ohjauslogiikka 64 generoi signaalin Dl, joka saa aikavälein l/(f±df) osoitinhyppyä vastaavan eroarvon, joka vähennetään kirjoitusosoitteesta CLK1/N vähennyspiirissä 61. Muina hetkinä ero-osoitteen Dl arvo on 0. Parametri df on jälleen osoitinhyppyjen esiintymisestä riippuva parametri, jota säädetään samalla tavoin kuin kuvion 5 suoritusmuodossa. Näin saadaan aikaan vaihevärinän siirtäminen kantataajuudelta taajuudelle fl.
Kuvioiden 5 ja 6 piireissä ohjauslogiikka 24 ja vastaavasti 64 voivat generoida vaihehyppyjä esim. kyn-nysarvomodulaatiota (treshold modulation) hyväksikäyttäen, 11 95636 mitä on havainnollistettu kuviossa 7. Yhtenäiset viivat 71 ja 72 kuvaavat ylempää ja vastaavasti alempaa alarajaa, jotka muuttuvat sahamaisesti ajan funktiona ja joiden arvot erovat jatkuvasti vaihesignaalin 73 signaaliamplitudin verran toisistaan, Saha-aaltosignaalien 71 ja 72 transiti-ot 71A ja vastaavasti 72A ylöspäin tapahtuvat taajuudella f 1. Kun lievästi liukuva vaihesignaali 73 törmää ylärajaan, suoritetaan vaihesiirto alas (taaksepäin), ja kun se törmää alarajaan suoritetaan vaihesiirto ylös (eteenpäin). Vaihesiirrot 73A ylös osuvat tässä esimerkissä aina saha-aallon 72 jyrkille transitioille 72A esiintyen siten va-kiotaajuudella fl. Vaihesignaalin 73 vaihesiirrot 73B alas tapahtuvat kohdassa, joka liukuu saha-aallon 71 takaluis-kaa 71B pitkin eteenpäin, taajuudella fl-df. Lopputuloksena saadaan keksinnön mukaisesti taajuuksilla fl ja fl±df tapahtuvia keinotekoisia vaihesiirrot.
Bittitasauksen tasaustaajuus voi olla pahinta mahdollista vaihelukitun silmukan läpäisevää värinätaa-juutta, mutta koska bittitasauksen vaihehypyt ovat vain yhden aikavälin mittaisia, niistä aiheutuva pieni vaihevä-rinä on ollut osoitinvärinän rinnalla merkityksetön. Keksinnön mukaisessa kompensointikytkennässä osoitinvärinä on vaimennettu, jolloin bittitasauksen värinäkin voi tulla ongelmalliseksi. Kuvioiden 4 ja 6 kytkentöjä voidaan käyttää myös bittitasauksen aiheuttaman värinän kompensointiin samanaikaisesti osoitinvärinän kompensoinnin kanssa. Tällöin parametri df riippuu myös bittitasauksien esiintymisestä ja siihen lisätään aina bittitasauksen esiintyessä inkrementti ajaksi, joka on esimerkiksi 1/8 tai 1/24 vastaavasta 8- tai 24-bitin osoitintasauksen aiheuttaman in-krementin ajasta.
Edellä esitetyn perusteella erilaiset käytännön ratkaisut ja niiden muunnelmat keksinnön mukaisen osoitinvärinän moduloinnin toteuttamiseksi ovat alan ammattimiehelle ilmeisiä. Kuviot ja niihin liittyvä selitys onkin 12 95636 tarkoitettu vain havainnollistamaan esillä olevaa keksintöä. Yksityiskohdiltaan keksinnön menetelmä ja desynkro-nisaattorit voivat vaihdella oheisten patenttivaatimusten puitteissa.

Claims (8)

13 95636
1. Menetelmä osoitinhyppyjen aiheuttaman vaiheväri-nän maksimiamplitudin vaimentamiseksi desynkronisaattoris-sa, joka käsittää datapuskurivälineen, datapuskurivälineen kirjoitusosoitelaskurin, jota ohjataan kirjoituskellolla, datapuskurivälineen lukuosoitelaskurin, jota ohjataan lu-kukellolla, sekä vaihelukitun silmukan lukukellon vaihelu-kitsemiseksi kirjoituskelloon, tunnettu siitä, että menetelmä käsittää desynkronisaattorin sisääntulo-signaalissa esiintyvien osoitinhyppyjen aiheuttaman vai-hevärinän moduloimisen taajuudelle, joka on oleellisesti suurempi kuin vaihelukitun silmukan kaistanleveys.
2. Patenttivaatimuksen 1 mukainen menetelmä, tunnettu siitä, että modulointi käsittää desynkronisaattorin sisääntulosignaalista saadun lukukellon vaiheen siirtämisen tavu kerrallaan yhteen suuntaan taajuudella fl, joka on oleellisesti suurempi kuin vaihelukitun silmukan kaistanleveys, ja vastakkaiseen suuntaan taajuudella fl±df, missä df on osoitinhyppyjen esiintymisestä riippuvaisesti säätyvä parametri.
3. Patenttivaatimuksen 1 tai 2 mukainen menetelmä, tunnettu siitä, että modulointi suoritetaan kyn-nysarvomodulaatiomenetelmää käyttäen.
4. Patenttivaatimuksen 1, 2 tai 3 mukainen menetelmä, t u nn e t t u siitä, että parametri df on nolla, kun osoitinhyppyjä ei esiinny, ja että parametriin df lisätään ennalta määrätyksi ajaksi positiivinen tai negatiivinen inkrementti jokaisen positiivisen tai vastaavasti negatiivisen osoitinhypyn seurauksena.
5. Desynkronisaattori, joka käsittää osoitinpusku-rivälineen (21) ja datapuskurivälineen (1) kaskadiin kytkettynä, osoitinpuskurivälineen kirjoitusosoitelaskurin (22), jota ohjataan ensimmäisellä kirjoituskellolla (CLK), osoitinpuskurivälineen lukuosoitelaskurin (23), jota ohja 14 95636 taan ensimmäisellä lukukellolla (CLK1), datapuskuriväli-neen kirjoitusosoitelaskurin (2), jota ohjataan mainitulla ensimmäisellä lukukellolla, datapuskurivälineen lukuosoi-telaskurin (3), jota ohjataan toisella lukukellolla (CLK2), sekä vaihelukitun silmukan (4,5,7) mainitun toisen lukukellon lukitsemiseksi ensimmäiseen lukukelloon, sekä välineen (24) lukukellon vaiheen siirtämiseksi eteen- ja taaksepäin osoitinhyppyjen esiintymisestä riippuvaisesti osoitinhyppyjen aiheuttaman osoitinvärinän vaimentamiseksi, tunnettu siitä, että osoitinpuskuriväline (21) on rinnakkaismuotoinen, ja että vaiheensiirtoväline (24) suorittaa ensimmäisen lukukellon (CLK1) vaihesäätöjä ensimmäiseen suuntaan oleellisesti tasavälein ensimmäisellä taajuudella fl ja vastakkaiseen toiseen suuntaan tasavälein toisella taajuudella fl±df, missä df on osoitinhyppyjen esiintymisestä riippuvaisesti säätyvä parametri.
6. Patenttivaatimuksen 5 mukainen desynkronisaatto-ri, tunnettu siitä, että vaiheensiirtoväline (24) on vasteellinen osoitinhyppyjen esiintymiselle asettaen parametrin df nollaksi, kun osoitinhyppyjä ei esiinny, ja lisäten parametriin df ennalta määrätyksi ajaksi positiivisen tai negatiivisen inkrementin jokaisen positiivisen tai vastaavasti negatiivisen osoitinhypyn seurauksena.
7. Desynkronisaattori, joka käsittää datapuskurivälineen (1), datapuskurivälineen kirjoitusosoitelaskurin (2), jota ohjataan kirjoituskellolla (CLK1), datapuskurivälineen lukuosoitelaskurin (3), jota ohjataan lukukellolla (CLK2), sekä vaihelukitun silmukan, jossa on luku- ja kirjoituslaskurien lukemia vertaava vaihevertailijaväline (4), silmukkasuodinväline (7) ja jänniteohjattu oskil-laattoriväline (5) lukukellon lukitsemiseksi kirjoituskel-loon, tunnettu siitä, että desynkronisaattori käsittää välineet (61,64) eroarvon vähentämiseksi kirjoi-tuslaskurin (2) kirjoitusosoitteesta taajuudella fl±df, joka on oleellisesti suurempi kuin vaihelukitun silmukan 15 95636 kaistaleveys, ja tuloksen syöttämiseksi vaihevertailijavä-lineelle (4), missä df on osoitinhyppyjen esiintymisestä riippuvaisesti säätyvä parametri.
8. Patenttivaatimuksen 7 mukainen desynkronisaatto-5 ri, tunnettu siitä, että vähennysvälineet (61,64) ovat vasteelliset osoitinhyppyjen esiintymiselle asettaen parametrin df nollaksi, kun osoitinhyppyjä ei esiinny, ja lisäten parametriin df ennalta määrätyksi ajaksi positiivisen tai negatiivisen inkrementin jokaisen positiivisen 10 tai vastaavasti negatiivisen osoitinhypyn seurauksena. 16 95636 Patervtkrav
FI920644A 1992-02-14 1992-02-14 Desynkronisaattori ja menetelmä osoitinvärinän vaimentamiseksi desynkronisaattorissa FI95636C (fi)

Priority Applications (7)

Application Number Priority Date Filing Date Title
FI920644A FI95636C (fi) 1992-02-14 1992-02-14 Desynkronisaattori ja menetelmä osoitinvärinän vaimentamiseksi desynkronisaattorissa
JP51381393A JP3305320B2 (ja) 1992-02-14 1993-02-12 同期解除装置
PCT/FI1993/000046 WO1993016536A1 (en) 1992-02-14 1993-02-12 Desynchronizer and method for suppressing pointer jitter in a desynchronizer
EP93904046A EP0626117B1 (en) 1992-02-14 1993-02-12 Desynchronizer and method for suppressing pointer jitter in a desynchronizer
AU35007/93A AU3500793A (en) 1992-02-14 1993-02-12 Desynchronizer and method for suppressing pointer jitter in a desynchronizer
DE69330492T DE69330492T2 (de) 1992-02-14 1993-02-12 Desynchronisierer und verfahren zur unterdrückung des zeigerzitterns in einen desynchronisierer
US08/284,551 US5604773A (en) 1992-02-14 1993-02-12 Desynchronizer and method for suppressing pointer jitter in a desynchronizer

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FI920644A FI95636C (fi) 1992-02-14 1992-02-14 Desynkronisaattori ja menetelmä osoitinvärinän vaimentamiseksi desynkronisaattorissa
FI920644 1992-02-14

Publications (4)

Publication Number Publication Date
FI920644A0 FI920644A0 (fi) 1992-02-14
FI920644A FI920644A (fi) 1993-08-15
FI95636B FI95636B (fi) 1995-11-15
FI95636C true FI95636C (fi) 1996-02-26

Family

ID=8534634

Family Applications (1)

Application Number Title Priority Date Filing Date
FI920644A FI95636C (fi) 1992-02-14 1992-02-14 Desynkronisaattori ja menetelmä osoitinvärinän vaimentamiseksi desynkronisaattorissa

Country Status (7)

Country Link
US (1) US5604773A (fi)
EP (1) EP0626117B1 (fi)
JP (1) JP3305320B2 (fi)
AU (1) AU3500793A (fi)
DE (1) DE69330492T2 (fi)
FI (1) FI95636C (fi)
WO (1) WO1993016536A1 (fi)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2709898B3 (fr) * 1993-09-10 1995-10-13 Cit Alcatel Dispositif de filtrage de gigue de déjustification positive d'un train numérique et application au filtrage de gigue de déjustification positive et positive-négative d'un train numérique.
FR2709904B1 (fr) * 1993-09-10 1995-10-13 Cit Alcatel Dispositif de lissage de sauts de phase susceptibles d'affecter un signal de rythme, et application au filtrage de la gigue de déjustification d'un train numérique.
FR2709897B1 (fr) * 1993-09-10 1995-10-20 Cit Alcatel Dispositif de filtrage de gigue de déjustification positive d'un train numérique et application au filtrage de gigue de déjustification positive et positive-négative d'un train numérique.
ES2102938B1 (es) * 1994-03-28 1998-04-16 Alcatel Standard Electrica Sistema de reduccion de fluctuaciones de fase en demultiplexores digitales.
DE4437136A1 (de) * 1994-10-18 1996-04-25 Philips Patentverwaltung Übertragungssystem mit einem Regelkreis
GB9509216D0 (en) * 1995-05-05 1995-06-28 Plessey Telecomm Retiming arrangement for SDH data transmission system
JP2817676B2 (ja) * 1995-07-31 1998-10-30 日本電気株式会社 Pll周波数シンセサイザ
US6064706A (en) * 1996-05-01 2000-05-16 Alcatel Usa, Inc. Apparatus and method of desynchronizing synchronously mapped asynchronous data
US5912880A (en) * 1996-11-07 1999-06-15 Northern Telecom, Limited System and method for ATM CBR timing recovery
FI965072A (fi) 1996-12-17 1998-08-13 Nokia Telecommunications Oy Menetelmä tasaustapahtumien aiheuttamien transienttien vaimentamiseksi desynkronisaattorissa
US6055285A (en) * 1997-11-17 2000-04-25 Qlogic Corporation Synchronization circuit for transferring pointer between two asynchronous circuits
US6246738B1 (en) 1998-11-19 2001-06-12 Pmc-Sierra Ltd. Phase modulated reduction of clock wander in synchronous wide area networks
US6629251B1 (en) * 1999-10-20 2003-09-30 Applied Micro Circuits Corporation Elastic store circuit with vernier clock delay
KR100360995B1 (ko) * 2000-03-03 2002-11-23 닛본 덴기 가부시끼가이샤 위상 동기 루프 회로 및 위상 동기 루프 회로에서의주파수 변조 방법
US6819732B1 (en) * 2000-08-22 2004-11-16 Creative Technology Ltd. Asynchronous sample rate estimation using reciprocal frequency error minimization
US20020172310A1 (en) * 2001-05-18 2002-11-21 Manop Thamsirianunt Jitter attenuator fifo overflow-underflow protection using digital-phase locked loop's bandwidth adaptation
US7062004B1 (en) * 2001-06-06 2006-06-13 Silicon Image, Inc. Method and apparatus for adaptive control of PLL loop bandwidth
ATE306154T1 (de) * 2002-02-28 2005-10-15 Cit Alcatel Plesiochroner demultiplexer
KR100810346B1 (ko) * 2002-05-25 2008-03-07 삼성전자주식회사 이동통신 단말기의 256-탭 정합필터링 장치 및 방법
US7286568B2 (en) * 2002-09-03 2007-10-23 Intel Corporation Techniques to generate a clock signal
US7443888B2 (en) * 2003-10-02 2008-10-28 Ciena Corporation Transparent sub-wavelength network
US7873133B2 (en) * 2005-06-30 2011-01-18 Infinera Corporation Recovery of client clock without jitter
US20090119621A1 (en) * 2007-11-06 2009-05-07 Jordi Cortadella Variability-Aware Asynchronous Scheme for Optimal-Performance Delay Matching
US7978080B2 (en) * 2007-11-06 2011-07-12 Bleckmann Frederick A Pliable material loop tag

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4095053A (en) * 1977-09-01 1978-06-13 Bell Telephone Laboratories, Incorporated Quasi-pulse stuffing synchronization
CN85100049B (zh) * 1985-04-01 1987-11-25 清华大学 模型法码速调整方法及调整装置
CA1262173A (en) * 1986-05-29 1989-10-03 James Angus Mceachern Synchronization of asynchronous data signals
US4996698A (en) * 1989-10-23 1991-02-26 Rockwell International Corporation Clock signal resynchronizing apparatus
DE4014800C2 (de) * 1990-05-09 1994-06-01 Ant Nachrichtentech Verfahren zur Ermittlung des mittleren Füllstandes eines elastischen Speichers und Anordnung zur Durchführung des Verfahrens
JP2777929B2 (ja) * 1990-07-04 1998-07-23 富士通株式会社 非同期信号抽出回路
US5052025A (en) * 1990-08-24 1991-09-24 At&T Bell Laboratories Synchronous digital signal to asynchronous digital signal desynchronizer
US5268935A (en) * 1991-12-20 1993-12-07 At&T Bell Laboratories Synchronous digital signal to asynchronous digital signal desynchronizer
US5457717A (en) * 1993-11-29 1995-10-10 Dsc Communications Corporation Apparatus and method for eliminating mapping jitter

Also Published As

Publication number Publication date
DE69330492T2 (de) 2001-12-13
FI95636B (fi) 1995-11-15
DE69330492D1 (de) 2001-08-30
FI920644A0 (fi) 1992-02-14
FI920644A (fi) 1993-08-15
EP0626117A1 (en) 1994-11-30
WO1993016536A1 (en) 1993-08-19
JPH07503818A (ja) 1995-04-20
AU3500793A (en) 1993-09-03
JP3305320B2 (ja) 2002-07-22
EP0626117B1 (en) 2001-07-25
US5604773A (en) 1997-02-18

Similar Documents

Publication Publication Date Title
FI95636C (fi) Desynkronisaattori ja menetelmä osoitinvärinän vaimentamiseksi desynkronisaattorissa
US5404380A (en) Desynchronizer for adjusting the read data rate of payload data received over a digital communication network transmitting payload data within frames
US5457717A (en) Apparatus and method for eliminating mapping jitter
US5268936A (en) Synchronous digital signal to asynchronous digital signal desynchronizer
JP3092352B2 (ja) Sonetをds−n信号に対して非同期化する装置及び方法
US5200982A (en) In-line piece-wise linear desynchronizer
US6415006B2 (en) Reducing waiting time jitter
US5263057A (en) Method of reducing waiting time jitter
EP0450269B1 (en) Phase locked loop arrangement
US8107494B2 (en) Method and apparatus for generating virtual clock signals
CN100380898C (zh) 从sts/stm净荷数据部分将ds-3和/或e3信号去同步的方法和设备
US6882662B2 (en) Pointer adjustment wander and jitter reduction apparatus for a desynchronizer
US5471511A (en) Digital phase-locked loop arrangement for use in a desynchronizer
US6658074B1 (en) Method and apparatus for reproducing clock signal of low order group signal
FI90709B (fi) Järjestely osoitinvärinän vaimentamiseksi desynkronisaattorissa
US5499274A (en) Fractional bit-leaking clock signal resynchronizer for a high-speed digital communications system
US5768328A (en) Method and a receiver circuit for desynchronization in a digital transmission system
US7440533B2 (en) Modulated jitter attenuation filter
US6587533B1 (en) Method for attenuating transients caused by aligning in a desynchronizer
KR0145178B1 (ko) 독립동기형 구내정보 통신망 및 그것에 사용되는 노드장치
CA2063930C (en) Synchronous digital signal to asynchronous digital signal desynchronizer
KR960001992B1 (ko) 동기식 디지탈 계위(sdh)의 관리단위(au)-3신호의 i비트 리이킹 시이퀀스 회로
El-Ela et al. Desynchronizer circuit in SDH system using digital PLL

Legal Events

Date Code Title Description
HC Name/ company changed in application

Owner name: NOKIA TELECOMMUNICATIONS OY

BB Publication of examined application