KR920002491B1 - 캡스턴 재생속도모우드의 자동판독장치 - Google Patents
캡스턴 재생속도모우드의 자동판독장치 Download PDFInfo
- Publication number
- KR920002491B1 KR920002491B1 KR1019880009355A KR880009355A KR920002491B1 KR 920002491 B1 KR920002491 B1 KR 920002491B1 KR 1019880009355 A KR1019880009355 A KR 1019880009355A KR 880009355 A KR880009355 A KR 880009355A KR 920002491 B1 KR920002491 B1 KR 920002491B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- output
- capstan
- gate
- mode
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B15/00—Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01P—MEASURING LINEAR OR ANGULAR SPEED, ACCELERATION, DECELERATION, OR SHOCK; INDICATING PRESENCE, ABSENCE, OR DIRECTION, OF MOVEMENT
- G01P3/00—Measuring linear or angular speed; Measuring differences of linear or angular speeds
- G01P3/42—Devices characterised by the use of electric or magnetic means
- G01P3/44—Devices characterised by the use of electric or magnetic means for measuring angular speed
- G01P3/48—Devices characterised by the use of electric or magnetic means for measuring angular speed by measuring frequency of generated current or voltage
- G01P3/481—Devices characterised by the use of electric or magnetic means for measuring angular speed by measuring frequency of generated current or voltage of pulse signals
- G01P3/489—Digital circuits therefor
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Control Of Electric Motors In General (AREA)
- Television Signal Processing For Recording (AREA)
Abstract
내용 없음.
Description
제1도는 본 발명의 캡스턴 재생속도모우드의 자동판독장치 블록도.
제2도는 제1도의 상세회로도.
제3도는 제2도의 동작상태를 보인 진리표.
* 도면의 주요부분에 대한 부호의 설명
1 : 펄스발생기 2 : 주파수체배기
3 : 카운터부 4 : 클럭제어부
10 : 게이트처리부 20 : 검출에러보상부
FR0-FR4 : 카운터 GN1-GN9 : 낸드게이트
GR1-GR6 : 노아게이트 I1-I8 : 인버터
DF1-DF6 : 플립플롭
본 발명은 비디오 카세트 레코더의 재생속도모우드 판독장치에 관한 것으로, 특히 캡스턴 모우터에서 발생되는 주파수를 논리회로에 의해 계수하여 캡스턴 재생속도모우드를 자동으로 판독할 수 있게 한 캡수턴 재생속도모우드의 자동판독장치에 관한 것이다.
일반적으로 비디오 카세트 레코오더에 있어서는 마이콤에서 프로그램 내용에 의해 소프트웨어로 처리하여 재생속도모우드를 판별하게 되어 있었다. 따라서, 이러한 종래의 장치에 있어서는 외부의 잡음신호에 의해 재생속도모우드를 잘못 판별할 수 있는 우려가 있고, 마이콤의 사용효율이 뒤떨어지게 되며, 또한 제작이 어렵게 되어 원가상승의 요인이 되는 결점이 있었다.
본 발명의 목적은 마이콤에 의하지 않고, 캡스턴 재생속도모우드를 하드웨어적으로 판독할 수 있는 자동판독장치를 제공함에 있다.
본 발명의 또다른 목적은 카운터 및 논리게이트를 이용한 간단한 구조의 논리회로에 의하여 캡스턴 재생속도모우드를 자동으로 판독할 수 있는 자동판독장치를 제공함에 있다.
이러한 본 발명의 목적은 클럭신호의 1주기에 캡스턴 주파수 발생기에서 몇 개의 신호가 발생되는가를 카운터를 이용하여 계수하고, 논리게이트 및 디 플립플롭등을 이용한 논리회로에 의하여 상기 계수값에 따른 테이프의 재생속도를 자동으로 판독하여 출력하게 함으로써 달성되는 것으로, 이를 첨부된 도면을 참조하여 상세히 설명하면 다음과 같다.
제1도는 본 발명의 캡스터 재생속도모우드의 자동판독장치 블록도로서, 이에 도시한 바와 같이 제어클럭신호(CS)를 입력받아 펄스신호를 발생하는 펄스발생기(1)와 캡스턴 주파수 발생기(Capstan Frequency Generator)신호(CFGS)를 2배로 체배하는 주파수체배기(2)와, 상기 펄스발생기(1)의 펄스신호에 의해 리세트되고 상기 주파수체배기(2)의 출력신호를 클럭신호로 입력받아 그를 계수하는 카운터부(3)와, 상기 카운터부(3)의 출력단자(Q0,Q1,Q3), (Q2,Q4)를 낸드게이트(GN1), (GN2)를 통하여 노아게이트(GR1)의 입력단자에 접속하고, 이 노아게이트(GR1)의 출력단자를 노아게이트(GR2)의 일측입력단자에 접속함과 아울러 상기 주파수체배기(2)의 출력측을 인버터(I2)를 통해 그 노아게이트(GR2)의 타측입력단자에 접속하여, 그의 출력단자를 상기 카운터부(3)의 클럭단자(cp)에 접속하고, 상기 주파수체배기(2)의 출력측을 낸드게이트(GN3), (GN4)의 일측입력단자에 접속함과 아울러 상기 노아게이트(GR1)의 출력단자를 낸드게이트(GN3)의 타측입력단자에 접속하고, 상기 낸드게이트(GN2)의 출력단자를 인버터(I1)를 통해 낸드게이트(GN4)의 타측입력단자에 접속하여, 상기 카운터부(3)의 출력단자(Q0-Q4)에 모두 고전위신호가 출력될 때 상기 주파수체배기(2)의 출력신호가 클럭단자(cp)에 인가되지 않게 제어하고, 상기 낸드게이트(GN3), (GN4)에서 상기 카운터부(3)의 계수신호에 따른 재생속도 판별제어신호를 출력하게한 게이트처리부(10)와 상기 펄스발생기(1)의 펄스신호에 의해 구동되어 상기 게이트처리부(10)의 재생속도 판별제어신호로부터 이피(Extended Playing; EP)모우드 판별신호(EP) 및 엘피(Long Playing: LP)모우드판별신호(LP)를 출력하는 검출에러보상부(20)와, 상기 검출에러보상부(20)의 출력신호를 논리조합하여 에스피(Standard Playing; SP)모우드 판별신호(SP)를 출력하는 노아게이트(GR6)로 구성한다.
제2도는 제1도의 상세회로도로서, 이에 도시한 바와 같이 상기 카운터부(3)는 상기 펄스발생기(1)의 펄스신호에 의해 동시에 리세트되고, 상기 주파수체배기(2)에서 출력되어 인버터(I2), 및 노아게이트(GR2)를 통한 신호에 의해 순차적으로 구동되는 카운터(FRO-FR4)로 구성한다. 또한 상기 검출에러보상부(20)는 상기 게이트처리부(10)의 낸드게이트(GN4), (GN3)에서 출력되는 재생속도 판별신호가 인버터(I3), (I4)를 각기 통한후 상기 펄스발생기(1)의 펄스신호에 의해 동시에 구동되는 플립플롭(DF1, DF3), (DF2, DF4)를 순차적으로 통해 플립플롭(DF5), (DF6)의 입력단자(D)에 인가되게 접속하고, 상기 인버터(I3) 및 플립플롭(DF1, DF3)의 출력신호가 동일신호이고, 상기 인버터(I4) 및 플립플롭(DF2, DF4)의 출력신호가 동일신호일 때 저전위신호가 출력되게 낸드게이트(GN5-GN9), 노아게이트(GN3, GR4) 및 인버터(I5, I6)로 구성된 클럭제어부(4)의 출력신호에 의해 상기 플립플롭(DF5, DF6)이 구동되게 하고, 이 플립플롭(DF5)의 출력단자(Q)신호가 인버터(I7)를 통해 이피모우드 판별신호(EP)로 출력되게 하고, 상기 플립플롭(DF5)의 출력단자(Q)신호가 인버터(I8)를 통한 후 상기 플립플롭(DF6)의 출력단자(Q)신호와 함께 노아게이트(GR5)를 통해 엘피모우드 판별신호(LP)로 출력되게 구성한다.
제3도는 제2도의 동작상태를 보인 진리표로서, 이에 도시한 바와 같이 카운터부(3)의 출력단자(Q0-Q4)신호에 따라 낸드게이트(GN1-GN4), 노아게이트(GR1, GR5, GR6), 인버터(I1, I3, I4, I7, I8) 및 플립플롭(DF1-DF6)의 출력상태를 보인 것이다.
이와 같이 구성된 본 발명의 작용효과를 상세히 설명하면 다음과 같다.
클럭제어신호(CS)가 펄스발생기(1)에 입력되면, 그 클럭제어신호(CS)의 1주기마다 펄스발생기(1)에서 1개의 펄스신호가 발생되고, 이 펄스신호는 카운터부(3)의 리세트단자(R)에 인가되어 카운터(FR0-FR4)를 리세트시키므로 주파수체베기(2)의 출력신호를 처음부터 계수하게 된다. 즉 이때 캡스턴 모우터의 회전에따라 발생된 캡스턴 주파수 발생기신호(Cl=GS)는 주파수체배기(2)에서 2배로 체배된후 인ㅂ터(I2) 및 노아게이트(GR2)를 통해 카운터(FR0)의 클럭단자(CP)에 인가되므로 카운터부(3)에서 그 인가되는 신호의 주파수를 계수하게 된다.
그런데, 캡스턴 주파수 발생기신호(CFGS)의 주파수는 캡스턴 재생속도의 모우드에 따라 다르게 되므로 펄스발생기(1)에서 펄스신호가 출력되는 1주기당 카운터부(3)에서 계수하는 계수값도 다르게 되고, 이 계수값을 나타내면,
EP 모우드=480Hz/30Hz=16=10000(2)
LP 모우드=720Hz/30Hz=24=11000(2)
SP 모우드=1440Hz/30Hz=48=110000(2)
로 된다.
따라서, 캡스턴 재생속도의 모우드가 EP 모우드인 경우에는 카운터부(3)의 출력단자(Q4-Q0)에 출력되는 계수값은 "10000"으로 되고, 이때 게이트처리부(10) 및 검출에러보상부(20)는 제3도의 진리표와 같이 동작되어 진다. 즉, 이때 게이트처리부(10)의 낸드게이트(GN1), (GN2)에서 모두 고전위신호가 출력되어 노아게이트(GR1)의 입력단자에 인가되므로 그 노아게이트(GR1)에서 저전위신호가 출력되어 낸드게이트(GN3)의 입력단자에 인가되고, 이에따라 그 낸드게이트(GN3)에서 고전위신호가 출력된후 인버터(14)에서 저전위신호로 반전되어 플립플롭(FF2)의 입력단자(D)에 인가된다. 또한, 이때 낸드게이트(GN2)에서 출력된 고전위신호는 인버터(I1)에서 저전위신호로 반전되어 낸드게이트(GN4)에 인가되므로 그 낸드게이트(GN4)에서 고전위신호가 출력되고, 이 고전위신호는 인버터(I3)에서 저전위신호로 반전되어 플립플롭(DF1)의 입력단자(D)에 인가된다. 그런데, 플립플롭(DF1-DF4)은 상기 펄스발생기(1)의 펄스신호가 클럭신호로 인가되게 되어 있으므로 그 펄스발생기(1)에서 세 번째의 펄스신호가 출력될 때 상기 인버터(I3), (I4)의 출력신호가 플립플롭(DF3), (DF4)의 출력단자(Q), (Q)로 각기 출력되어진다. 즉 펄스발생기(11)에서 첫번째 펄스신호가 출력될 때 상기와 같이 카운터부(3)의 계수값에 따라 인버터(I3), (I4)에서 출력된 저전위신호가 플립플롭(DF1), (DF2)의 입력단자(D), (D)에 각기 인가되고, 이후 펄스발생기(1)에서 두 번째의 펄스신호가 출력될 때 그 플립플롭(DF1), (DF2)에서 저전위신호가 출력되어 플립플롭(DF3), (DF4)의 입력단자(D), (D)에 각기 인가되며, 이후 펄스발생기(1)에서 세 번째의 펄스신호가 출력될 때 그 플립플롭(DF3), (DF4)에서 저전위신호가 출력되어 플립플롭(DF5), (DF6)의 입력단자(D), (D)에 인가된다. 한편 인버터(I3, I4) 및 플립플롭(DF1-DF4)의 출력신호는 클럭제어부(4)에서 논리조합되어 플립플롭(DF5, DF6)에 클럭신호로 인가되고, 이에 따라 인버터(I3) 및 플립플롭(DF1, DF3)과 인버터(I4) 및 플립플롭(DF2, DF4)에서 각기 동일신호가 출력될 때 플립플롭(DF5, DF6)에 클럭신호가 인가된다. 즉, 인버터(I3) 및 플립플롭(DF1, DF3)에서 상기와 같이 모두 저전위신호가 출력되면, 노아게이트(GR3)에서 고전위신호가 출력되고, 이 고전위신호는 인버터(I5)에서 저전위신호로 반전되어 낸드게이트(GN7)의 입력단자에 인가되므로 그의 출력단자에 고전위신호가 출력된다. 마찬가지로 인버터(I4) 및 플립플롭(DF2), (DF4)에서 상기와 같이 모두 저전위신호가 출력되는 경우에는 노아게이트(GR4)에서 고전위신호가 출력되고, 이 고전위신호는 인버터(I6)에서 저전위신호로 반전되므로 낸드게이트(GN8)에서 고전위신호가 출력된다. 이와 같이 낸드게이트(GN7), (GN8)에서 모두 고전위신호가 출력되므로 낸드게이트(GN9)에서 저전위신호가 출력되어 플립플롭(DF5, DF6)에 클럭신호로 인가된다.
또한, 인버터(I3) 및 플립플롭(DF1), (DF3)에서 모두 고전위신호가 출력되는 경우에는 낸드게이트(GN5)에서 저전위신호가 출력되므로 낸드게이트(GN7)에서 고전위신호가 출력되고, 인버터(I4) 및 플립플롭(DF2), (DF4)에서 모두 고전위신호가 출력되는 경우에도 낸드게이트(GN6)에서 저전위신호가 출력되므로 낸드게이트(GN8)에서 고전위신호가 출력된다. 이와 같이 낸드게이트(GN7), (GN8)에서 모두 고전위신호가 출력되므로 낸드게이트(GN9)에서 저전위신호가 출력되어 플립플롭(DF5, DF6)에 클럭신호로 인가된다. 이와 같이 플립플롭(DF5, DF6)에 저전위의 클럭신호가 인가될 때 비로소 그 플립플롭(DF5, DF6)의 입력신호가 출력되어진다.
결국, 플립플롭(DF5, DF6)은 카운터부(3)의 출력단자(Q0-Q4)에서 출력되는 계수값이 연속적으로 세 번같을때 그의 입력신호를 출력하게 되고, 이에따라 노이즈에 의하여 순간적으로 변하는 캡스턴속도모우드의 판단을 방지하게 된다.
한편, 상기와 같이 동작되어 플립플롭(DF5), (DF6)의 출력단자(Q), (Q)에 모두 저전위신호가 출력되면, 플립플롭(DF5)의 출력단자(Q)에 출력된 저전위신호는 인버터(I7)에서 고전위신호로 반전되어 이피모우드판별신호(EP)로 출력된다. 그러나, 이때 플립플롭(DF5)의 출력단자(Q)에 출력된 저전위신호는 인버터(I8)에서 고전위신호로 반전되므로 노아게이트(GR5)에서 저전위신호가 출력되고, 또 인버터(I7)에서 출력된 고전위신호에 의해 노아게이트(GR6)에서 저전위신호가 출력된다.
결국, 카운터부(3)의 출력단자(Q4-Q0)에서 출력되는 계수값이 "10000"이하인 경우에는 제3도의 진리표에서 확인되는 바와 같이 인버터(I7)에서 고전위신호가 출력되어 이피모우드 판별신호(EO)로 인가된다.
한편, 캡스턴 재생속도의 모우드가 LP 모우드인 경우에는 카운터부(3)의 출력단자(Q4-Q0)에 출력되는 계수값은 "11000"으로 된다. 따라서, 카운터부(3)의 출력단자(Q4-Q0)에 "10101" 또는 "10110" 또는 "11100"의 계수값이 출력될 때 제3도의 진리표에 나타낸 바와 같이 낸드게이트(GN2)에서 저전위신호가 출력되고, 이 저전위신호는 인버터(I1)에서 고전위신호로 반전되어 낸드게이트(GN4)의 입력단자에 인가되므로 그의 출력단자에 저전위신호가 출력되며, 이 저전위신호는 인버터(I3)에서 고전위신호로 반전되어 플립플롭(DF1)의 입력단자(D)에 인가된다. 그리고, 이때 낸드게이트(GN3)에서 고전위신호가 출력된후 인버터(I4)에서 저전위신호로 반전되어 플립플롭(DF2)의 입력단자(D)에 인가된다.
따라서, 이때 상기와 같이 동작되어 플립플롭(DF5)의 출력단자(Q)에 고전위신호가 출력되고, 플립플립(DF6)의 출력단자(Q)에 저전위신호가 출력된다. 따라서, 노아게이트(GR5)에서 고전위신호가 출력되어 엘피모우드 판별신호(LP)로 인가된다.
한편, 캡스턴 재생속도의 모우드가 SP 모우드인 경우에는 카운터부(3)의 출력단자(Q4-Q0)에 "11111"의 계수값이 출력된다. 즉, 카운터부(3)의 출력단자(Q4-Q0)에 "11111"의 계수값이 출력될 때 제3도의 진리표에 나타낸 바와 같이 낸드게이트(GN1), (GN2)에서 모두 저전위신호가 출력되어 노아게이트(GR1)에서 고전위신호가 출력되고, 이에 따라 주파수체배기(2)에서 출력되어 인버터(I2)를 통한 신호에 상관없이 노아게이트(GR2)에서 계속 고전위신호가 출력되므로 카운터부(3)의 계수값은 "11111"를 유지하게 된다. 따라서, 이때 낸드게이트(GN2)에서 출력된 저전위신호는 인버터(I1)에서 고전위신호로 반전되어 낸드게이트(GN4)의 입력단자에 인가되므로 그의 출력단자에 저전위신호고 출력되고, 이 저전위신호는 인버터(I3)에서 고전위신호로 반전되어 플립플롭(DF1)의 입력단자(D)에 인가된다. 또한, 이때 노아게이트(GR1)에서 출력된 고전위신호에 의해 낸드게이트(GN3)에서 저전위신호가 출력되고, 이 저전위신호는 인버터(I4)에서 고전위신호로 반전되어 플립플롭(DF2)의 입력단자(D)에 인가된다.
따라서, 이때 상기와 같이 동작되어 플립플롭(DF5), (DF6)의 출력단자(Q), (Q)에 모두 고전위신호가 출력된다. 따라서, 노아게이트(GR6)에서 고전위신호가 출력되어 에스피판별신호(SP)로 인가된다.
이상에서 상세히 설명한 바와 같이 본 발명은 제어클럭신호의 1주기에 캡스턴 주파수 발생기에서 몇 개의 신호가 발생되는가를 카운터를 이용하여 계수하고, 논리게이트 및 디 플립플롭 등을 이용한 논리회로에 의하여 상기 계수값에 따른 캡스턴 재생속도의 모우드를 자동으로 판독하게 되므로 그 처리동작이 정교하고, 집적회로구성이 가능하므로 대량생산시 저렴하게 제작할 수 있으며, 또한, 캡스턴 재생속도의 모우드가 자동으로 판독되므로 캡스턴 모우터 속도를 자동으로 조정할 수 있는 정보를 손쉽게 인터페이스할 수 있을 뿐아니라, 시스콘, 마이콤과의 인터페이스로 재생모우드를 자동으로 표시할 수 있는 효과가 있게 된다.
Claims (2)
- 제어클럭신호(CS)를 입력받아 펄스신호를 발생하는 펄스발생기(1)와, 캡스턴주파수 발생기신호(CFGS)를 2배로 체배하는 주파수체배기(2)와, 상기 펄스발생기(1)의 펄스신호에 의해 리세트하고 상기 주파수체배기(2)의 출력신호를 계수하는 카운터부(3)와, 상기 카운터부(3)의 출력단자(Q0-Q4)에 모두 고전위신호가 출력될 때 상기 주파수체배기(2)의 출력신호가 그 카운터부(3)에 인가되지 않게 하고, 그 카운터부(3)의 계수신호에 따라 3종류의 재생속도 판별제어신호를 출력하는 게이트처리부(10)와, 상기 펄스발생가(1)의 펄스신호에 의해 구동되어 상기 게이트처리부(10)의 재생속도 판별제어신호로부터 이피모우드 판별신호(EP) 및 엘피모우드판별신호(LP)를 출력하는 검출에러보상부(20)와 상기 검출에러보상부(20)의 출력신호를 논리조합하여 에스피 모우드 판별신호를 출력하는 노아게이트(GR6)로 구성하여 된 것을 특징으로 하는 캡스터 재생속도모우드의 자동판독장치.
- 제1항에 있어서, 상기 검출 에러보상부(20)는 상기 게이트 처리부(10)에서 동일종류의 재생속도 판별제어신호가 3번이상 출력될 때 이피모우드 판별신호(EP) 및 엘피모우드 판별신호(LP)를 출력하게 구성하여 된 것을 특징으로 하는 캡스턴 재생속도모우드의 자동판독장치.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019880009355A KR920002491B1 (ko) | 1988-07-25 | 1988-07-25 | 캡스턴 재생속도모우드의 자동판독장치 |
US07/383,432 US5057784A (en) | 1988-07-25 | 1989-07-24 | Automatic reading apparatus for capstan reproducing speed mode |
JP1190687A JPH0266756A (ja) | 1988-07-25 | 1989-07-25 | キャップスタン再生速度モードの自動判読装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019880009355A KR920002491B1 (ko) | 1988-07-25 | 1988-07-25 | 캡스턴 재생속도모우드의 자동판독장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR900002270A KR900002270A (ko) | 1990-02-28 |
KR920002491B1 true KR920002491B1 (ko) | 1992-03-26 |
Family
ID=19276402
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019880009355A KR920002491B1 (ko) | 1988-07-25 | 1988-07-25 | 캡스턴 재생속도모우드의 자동판독장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5057784A (ko) |
JP (1) | JPH0266756A (ko) |
KR (1) | KR920002491B1 (ko) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0549280A (ja) * | 1991-08-09 | 1993-02-26 | Rohm Co Ltd | 波形整形誤差補正回路 |
JP2909784B2 (ja) * | 1991-08-28 | 1999-06-23 | ローム株式会社 | ビデオ再生装置 |
US5396111A (en) * | 1993-03-11 | 1995-03-07 | Data General Corporation | Clocking unit for digital data processing |
KR0121698Y1 (ko) * | 1993-06-30 | 1998-08-01 | 김광호 | 표준/장시간모드 판별신호 기록/재생장치 |
US5552732A (en) * | 1995-04-25 | 1996-09-03 | Exar Corporation | High speed divide by 1.5 clock generator |
US5721501A (en) * | 1995-07-26 | 1998-02-24 | Kabushiki Kaisha Toshiba | Frequency multiplier and semiconductor integrated circuit employing the same |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4341995A (en) * | 1981-05-29 | 1982-07-27 | American Optical Corporation | Velocity profile analyzer |
JPS57208724A (en) * | 1981-06-19 | 1982-12-21 | Hitachi Ltd | Mode discriminating circuit |
JPS6097183A (ja) * | 1983-10-28 | 1985-05-30 | 三菱電機株式会社 | エレベ−タの速度検出装置 |
JPS60197969A (ja) * | 1984-03-19 | 1985-10-07 | Sanyo Electric Co Ltd | テ−プ速度判別回路 |
JPS60231940A (ja) * | 1984-04-28 | 1985-11-18 | Toshiba Corp | 記録速度自動判別装置 |
JPS61245063A (ja) * | 1985-04-23 | 1986-10-31 | Nippon Air Brake Co Ltd | 車輪速度検出方法 |
JPS62162968A (ja) * | 1986-01-13 | 1987-07-18 | Hitachi Ltd | 速度検出装置 |
JPS62253212A (ja) * | 1986-04-18 | 1987-11-05 | Fujitsu Ltd | 周波数逓倍回路 |
JPS632141A (ja) * | 1986-06-20 | 1988-01-07 | Sanyo Electric Co Ltd | テ−プ速度判別回路 |
-
1988
- 1988-07-25 KR KR1019880009355A patent/KR920002491B1/ko not_active IP Right Cessation
-
1989
- 1989-07-24 US US07/383,432 patent/US5057784A/en not_active Expired - Fee Related
- 1989-07-25 JP JP1190687A patent/JPH0266756A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
KR900002270A (ko) | 1990-02-28 |
JPH0266756A (ja) | 1990-03-06 |
US5057784A (en) | 1991-10-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5632680A (en) | Method and apparatus for controlling a computer game | |
KR920002491B1 (ko) | 캡스턴 재생속도모우드의 자동판독장치 | |
US3172091A (en) | Digital tachometer | |
US4815013A (en) | Variable speed film transport interlock system and method using same | |
US4916560A (en) | Recording speed detecting apparatus | |
US4933881A (en) | Variable speed film transport interlock system | |
JPH04134666A (ja) | 制御信号出力回路 | |
US4227070A (en) | Electrical totalizer | |
JPS5947364B2 (ja) | プリアンブル検出装置 | |
KR950009741Y1 (ko) | Vcr에서의 재생테이프 속도 자동 판별회로 | |
KR930001642B1 (ko) | 이득제어를 위한 pwm신호 발생회로 | |
SU1169125A1 (ru) | Цифровой электропривод | |
SU1429158A1 (ru) | Устройство дл сопр жени микро-ЭВМ с магнитофоном | |
JPS60174551A (ja) | Hdb−3型バイポ−ラ信号エラ−検出回路 | |
KR910009309Y1 (ko) | 비데오 테이프의 재생녹화시간 표시회로 | |
JPS63290181A (ja) | 回転数検出装置 | |
KR890006240Y1 (ko) | 디지탈 주파수 체배기 | |
KR970001586Y1 (ko) | 모니터의 동기신호 데이타발생회로 | |
KR900009561Y1 (ko) | Vtr에서의 재생 모우드 판별회로 | |
SU966869A1 (ru) | Формирователь импульсов | |
KR930004435B1 (ko) | 탄성버퍼의 메모리 오버플로우 감지장치 | |
RU1798901C (ru) | Однотактный умножитель частоты | |
KR100206906B1 (ko) | 타이머/카운터 회로 | |
KR200150133Y1 (ko) | 캠코더의 타이밍 펄스 발생장치 | |
RU1783559C (ru) | Устройство дл контрол работы машин |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20020302 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |