KR880014822A - 엠퍼시스 회로 - Google Patents

엠퍼시스 회로 Download PDF

Info

Publication number
KR880014822A
KR880014822A KR1019880006013A KR880006013A KR880014822A KR 880014822 A KR880014822 A KR 880014822A KR 1019880006013 A KR1019880006013 A KR 1019880006013A KR 880006013 A KR880006013 A KR 880006013A KR 880014822 A KR880014822 A KR 880014822A
Authority
KR
South Korea
Prior art keywords
circuit
emphasis
time constant
output
video signal
Prior art date
Application number
KR1019880006013A
Other languages
English (en)
Other versions
KR920001004B1 (ko
Inventor
구지 히로 나오 사까
마사지 요시다
야스 또시 마쯔오
Original Assignee
다까노 시즈오
니뽕 빅터 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP62125245A external-priority patent/JP2550578B2/ja
Priority claimed from JP1987077177U external-priority patent/JPS63185315U/ja
Priority claimed from JP62155128A external-priority patent/JPH0711898B2/ja
Application filed by 다까노 시즈오, 니뽕 빅터 가부시끼가이샤 filed Critical 다까노 시즈오
Publication of KR880014822A publication Critical patent/KR880014822A/ko
Application granted granted Critical
Publication of KR920001004B1 publication Critical patent/KR920001004B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/78Television signal recording using magnetic recording
    • H04N5/782Television signal recording using magnetic recording on tape
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/92Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N5/923Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback using preemphasis of the signal before modulation and deemphasis of the signal after demodulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Picture Signal Circuits (AREA)

Abstract

내용 없음

Description

엠퍼시스 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 제1실시예의 블록 계통도, 제2도는 본 발명에 있어서 사용한 비성용 회로의 예의 블록도, 및 그것의 구체적인 회로도, 제3도는 제2도에 도시하는 비성형 회로의 입력 진폭 대 출력 진폭 특성도.

Claims (13)

  1. 영상신호가 연산 회로의 한편의 입력쪽에 공급되어, 이 연산 회로의 출력의 고주파 성분이 시정수 회로에 의해 여과되오, 비선형 회로에 의해 비선형 특성을 부여받은 후, 계수 회로를 거쳐서 상기 연산 회로의 다른편의 입력쪽에 공급되는 귀환 루프를 최소한 갖는 엠퍼시스 회로에 있어서, 이 비선형 회로는 그 입력 진폭이 적을수록 이득이 크고, 또한 입력 진폭이 커짐에 따라서 직선부분의 경사가 최소한 3단계로 변화하여 적어지는 입력 진폭 대 출력 진폭 특성을 갖고, 상기 시정수 회로의 시정수를 Ts, 상기한 엠퍼시스 회로의 엠퍼시스양을 X, 잡음 저감효과를 시작하는 주파수에 대응하는 시정수를 T로 하였을 때
    T>Ts>T/(X+1)
    로 설정되는 것을 특징으로 하는 엠퍼시스 회로,
  2. 제1항에 있어서, 엠퍼시스 회로는 기록시에 사용되는 프리엠퍼시스 회로인 것을 특징으로 하는 엠퍼시스 회로.
  3. 제1항에 있어서, 엠퍼시스 회로는 재생시에 사용되는 디엠퍼시스 회로인 것을 특징으로 하는 엠퍼시스 회로.
  4. 제1항에 있어서, 엠퍼시스 회로는 재생시에 사용되는 디엠퍼시스 회로와 기록시에 사용되는 프리엠퍼시스 회로를 겸용한 엠퍼시스 회로인 것을 특징으로 하는 엠퍼시스 회로.
  5. 영상 신호가 제1연산 회로의 한편의 입력쪽에 공급되어, 연산 회로의 출력의 고주파 성분이 시정수 회로에 의해 여과되어, 제1비선형 회로에 의해 비선형 특성을 부여한 후 제1계수 회로를 거쳐서 상기 제1연산회로의 다른편의 입력쪽에 공급되는 귀환 루프를 갖고, 상기 시정수 회로의 출력쪽에서 분기한 영상 신호는 제2선형 회로에 의해 비선형 특성을 부여하여, 제2계수 회로를 거쳐서 제2연산 회로의 입력쪽에 공급되어, 입력 영상 신호와 연산되는 구성의 엠퍼시스 회로에 있어서, 제1비선형 회로 및 제2비선형 회로중 최소한 한편은, 그 입력 진폭이 적을수록 이득이 크고 또한 입력 진폭이 커짐에 따라서 직선 부분의 경사가 최소한 3단계로 변화하여 적어지는 입력 진폭 대 출력 진폭 특성을 갖고, 상기 시정수 회로의 시정수를 Ts, 상기 엠퍼시스 회로의 엠퍼시스양을 X, 잡음 저감 효과가 시작되는 주파수에 대응하는 시정수를 T로 하였을 때,
    T>Ts>T/(X+1)
    로 설정되는 것을 특징으로 하는 엠퍼시스 회로.
  6. 제5항에 있어서, 엠퍼시스 회로는 기록시에 사용되는 프리엠퍼시스 회로인 것을 특징으로 하는 엠퍼시스 회로.
  7. 제5항에 있어서, 엠퍼시스 회로는 재생시에 사용되는 디엠퍼시스 회로인 것을 특징으로 하는 엠퍼시스 회로.
  8. 제5항에 있어서, 엠퍼시스 회르는 재생시에 사용되는 디엠퍼시스 회로와 기록시에 사용되는 프리엠퍼시스 회로를 겸용한 엠퍼시스 회로인 것을 특징으로 하는 엠퍼시스 회로.
  9. 입력 영상 신호가, 제1연산 회로를 통해서 시정수 회로에 공급되어, 그 후 비선형 회로에 의해 비선형 특성을 부여하여, 제1계수 회로를 거쳐서 상기 제1연산 회로에 공급되는 귀환 루프를 최소한으로 구비하고, 엠퍼시스양에 따르는 제2계수 회로에 상기 귀환 루프에서 분기한 신호를 직접 또는 상기 비선형 회로는 다른 비선형 회로를 거쳐서 공급하여, 제2계수 회로의 출력 신호를 제2연산 회로에 의해, 입력 영상 신호와 연산하여, 이것에서 출력 영상 신호로서 인출하는 구성의 엠퍼시스 회로로서, 상기 시정수 회로의 시정수를 Ts, 상기 엠퍼시스 회로의 엠퍼시스양을 X, 잡음 저감 효과가 시작되는 주파수에 대응한 시정수를 T로 하였을 때
    T>Ts>T(X+1)
    로 설정함과 함께 이 시정수 회로의 출력에서 제2계수 회로의 출력까지의 어떤 장소에, 상기 입력 영상 신호의 고주파 영역에서의 엠퍼시스양을 억제하기 위한 저감 필터를 설치한 것을 특징으로 하는 엠퍼시스 회로.
  10. 입력 영상 신호가 제1 및 제2연산 회로를 차례로 통해서 시정수 회로에 공급되어, 그 후 비선형 회로에 의해 비선형 특성을 부여받아, 제1계수 회로를 거쳐서 제2연산 회로에 공급되는 귀환 루프를 최소한 구비하여, 엠퍼시스양에 따르는 제2계수 회로에 상기 귀환 루프에서 분기한 신호를 직접적으로, 또는 상기 비선형 회로는 다른 비선형 회로를 거쳐서 공급하여, 제2계수 회로의 출력 신호를 제3연산 회로에 의해 이 입력 영상 신호와 연산함과 함께 제2계수 회로의 출력 신호를 스위치를 거쳐서 제1연산 회로에 공급하여, 이 입력 영상 신호와 연산하여, 스위치가 개방된 경우에는, 제3연산 회로로부터 제1엠퍼시스 특성이 부여된 출력 영상 신호를 인출하여, 스위치가 폐쇄된 경우에는, 제1연산 회로로부터 제1엠퍼시스 특성과 상보적인 제2엠퍼시스 특성이 부여된 출력 영상 신호를 인출하는 구성의 엠퍼시스 회로로서, 상기 시정수 회로의 시정수를 Ts, 상기 엠퍼시스 회로의 엠퍼시스양을 X, 잡은 저감 효과가 시작되는 주파수에 대응한 시정수를 T로 하였을 때
    T>Ts>T/(X+1)
    로 설정함과 동시에, 시정수 회로의 출력에서 제2계수 회로의 출력까지의 어떤 장소에, 상기 입력 영상 신호의 고주파 영역에서의 엠퍼시스양을 억제하기 위한 저역 필터를 설치하는 것을 특징으로 하는 엠퍼시스 회로.
  11. 입력 영상 신호가 연산 회로를 통해서 시정수 회로로 공급되어, 그 후 비선형 회로에 의해 비선형 특성을 부여하여, 계수 회로를 거쳐서 상기 연산 회로에 공급되는 귀환 루프를 갖고, 상기 연산 회로의 출력측에서 출력 영상 신호로서 인출하는 구성의 엠퍼시스 회로로서, 상기 시정수 회로의 시정수를 Ts, 상기 엠퍼시스 회로의 엠퍼시스양을 X, 잡음 저감 효과가 시작되는 주파수에 대응한 시정수를 T로 하였을 때
    T>Ts>T(X+1)
    로 설정함과 함께 시정수 회로의 출력에서 상기 계수 회로의 출력까지의 어떤 장소에, 상기 입력 영상 신호의 고주파 영역에서의 엠퍼시스양을 억제하기 위한 저역 필터를 설치한 것을 특징으로 하는 엠퍼시스 회로.
  12. 입력 영상 신호가, 제1 및 제2의 연산 회로를 차례로 통해서 시정수 회로로 공급되어, 그 후 비선형 회로에 의해 비선형 특성을 부여받아, 계수 회로를 거쳐서 제2연산 회로에 공급되는 귀환 루프를 갖고 제1 연산회로로, 상기 귀환 루프의 계수 회로의 출력측에서 분기한 신호를 스위치를 거쳐서 공급하여, 스위치가 개방된 경우에는, 제2연산 회로로부터 제1엠퍼시스의 특성이 부여된 출력 영상 신호를 인출하여, 이 스위치가 폐쇄된 경우에는, 제1연산 회로로부터, 제1엠퍼시스 특성과 상보적인 제2엠퍼시스 특성이 부여된 출력 영상 신호를 인출하는 구성의 엠퍼시스 회로로서, 상기 시정수 회로의 시정수를 Ts, 상기 엠퍼시스 회로의 엠퍼시스양을 X, 잡음 저감 효과가 시작되는 주파수에 대응한 시정수를 T로 하였을 때
    T>Ts>T(X+1)
    로 설정함과 동시에, 귀환 루프중 시정수 회로의 출력과 상기 분기점 사이의 어떤 장소에, 상기 입력 영상 신호의 고주파 영역에서의 엠퍼시스양을 억제하기 위한 저감 필터를 설치한 것을 특징으로 하는 엠퍼시스 회로.
  13. 입력 진폭 대 출력 진폭 특성이 최소한 3단계 이상의 경사로 변화하는 특성을 갖는 진폭 제한 회로에 있어서, 각각2단계의 경사를 갖고, 또한 서로 다른 입력 진폭 대 진폭 특성을 갖고, 동일한 입력 신호의 진폭 제한을 하는 복수의 진폭 제한기와, 복수의 진폭 제한기에서 병렬로 인출된 각 출력 신호를 각각 가산하여 진폭 제한 회로의 출력으로 하는 가산기로서 형성되는 것을 특징으로 하는 엠퍼시스 회로.
    ※참고사항:최초출원 내용에 의하여 공개하는 것임.
KR1019880006013A 1987-05-22 1988-05-21 엠퍼시스 회로 KR920001004B1 (ko)

Applications Claiming Priority (9)

Application Number Priority Date Filing Date Title
JP62125245A JP2550578B2 (ja) 1987-05-22 1987-05-22 エンファシス回路
JP87-77177 1987-05-22
JP?125245 1987-05-22
JP1987077177U JPS63185315U (ko) 1987-05-22 1987-05-22
JP?77177 1987-05-22
JP87-125245 1987-05-22
JP?155128 1987-06-22
JP62155128A JPH0711898B2 (ja) 1987-06-22 1987-06-22 エンファシス回路
JP87-155128 1987-06-22

Publications (2)

Publication Number Publication Date
KR880014822A true KR880014822A (ko) 1988-12-24
KR920001004B1 KR920001004B1 (ko) 1992-02-01

Family

ID=27302359

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880006013A KR920001004B1 (ko) 1987-05-22 1988-05-21 엠퍼시스 회로

Country Status (4)

Country Link
US (1) US4860105A (ko)
EP (1) EP0292324B1 (ko)
KR (1) KR920001004B1 (ko)
DE (2) DE3879758T2 (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63233677A (ja) * 1987-03-20 1988-09-29 Sony Corp ノイズ低減回路
US5097336A (en) * 1987-09-22 1992-03-17 Canon Kabushiki Kaisha Signal processing apparatus
US5119084A (en) * 1988-12-06 1992-06-02 Casio Computer Co., Ltd. Liquid crystal display apparatus
JP2701388B2 (ja) * 1988-12-09 1998-01-21 ソニー株式会社 Fm復調回路
JPH03112275A (ja) * 1989-09-27 1991-05-13 Sony Corp 雑音低減回路
US5105275A (en) * 1990-01-31 1992-04-14 Sanyo Electric Co., Ltd. Noise reduction circuit for video signal recording/reproduction device
JP3074697B2 (ja) * 1990-04-24 2000-08-07 ソニー株式会社 映像信号のfm記録装置
JPH0468923A (ja) * 1990-07-09 1992-03-04 Sony Corp ノンリニアプリエンファシス・デエンファシスシステム
JP2783696B2 (ja) * 1991-05-31 1998-08-06 シャープ株式会社 画質補正装置
US5325203A (en) * 1992-04-16 1994-06-28 Sony Corporation Adaptively controlled noise reduction device for producing a continuous output
JP3494126B2 (ja) * 2000-05-26 2004-02-03 セイコーエプソン株式会社 画像処理回路および画像データ処理方法、電気光学装置、ならびに電子機器
US7952647B2 (en) * 2006-12-27 2011-05-31 Intel Corporation Method and apparatus of content adaptive detailing filtering for digital pictures

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55117712A (en) * 1979-02-28 1980-09-10 Matsushita Electric Ind Co Ltd Noise reduction circuit of video signal recording and reproducing device
JPS57123511A (en) * 1981-01-20 1982-08-02 Matsushita Electric Ind Co Ltd Recording and reproducing device for video signal
JPS57154986A (en) * 1981-03-19 1982-09-24 Matsushita Electric Ind Co Ltd Magnetic recorder and reproducer
JPS5897114A (ja) * 1981-12-07 1983-06-09 Hitachi Ltd ノンリニアエンフアシス回路
JPS59144288A (ja) * 1983-02-07 1984-08-18 Victor Co Of Japan Ltd 映像信号記録再生装置
JPS6030296A (ja) * 1983-07-29 1985-02-15 Victor Co Of Japan Ltd 映像信号記録装置及び映像信号記録再生装置
US4730165A (en) * 1984-09-12 1988-03-08 Matsushita Electric Industrial Co., Ltd. Non-linear signal processing apparatus
JPS61159876A (ja) * 1984-12-29 1986-07-19 Victor Co Of Japan Ltd 雑音除去回路
JPS61208670A (ja) * 1985-03-13 1986-09-17 Victor Co Of Japan Ltd ノイズ低減回路
JPS6251883A (ja) * 1985-08-30 1987-03-06 Victor Co Of Japan Ltd ノイズ抑圧回路
US4750037A (en) * 1985-10-07 1988-06-07 Victor Company Of Japan, Ltd. Noise reduction system for video signal
JPS62190973A (ja) * 1986-02-18 1987-08-21 Victor Co Of Japan Ltd ノイズリダクシヨン回路
JPH0685575B2 (ja) * 1986-07-03 1994-10-26 日本ビクター株式会社 エンフアシス回路
JPH0795843B2 (ja) * 1986-07-21 1995-10-11 日本ビクター株式会社 映像信号の記録/再生装置
US4779133A (en) * 1986-10-23 1988-10-18 Nippon Television Network Corporation Low-noise television system

Also Published As

Publication number Publication date
EP0292324B1 (en) 1993-03-31
EP0292324A2 (en) 1988-11-23
KR920001004B1 (ko) 1992-02-01
EP0292324A3 (en) 1989-12-06
US4860105A (en) 1989-08-22
DE3879758D1 (de) 1993-05-06
DE292324T1 (de) 1989-03-09
DE3879758T2 (de) 1993-10-07

Similar Documents

Publication Publication Date Title
KR880014822A (ko) 엠퍼시스 회로
KR900702747A (ko) 스테레오 향상 및 지향성 서보
US4709269A (en) Noise reduction circuit for video signal
JPS6038914B2 (ja) ビデオ信号処理装置
KR860007660A (ko) 잡음 저감 회로
KR20000011537A (ko) 영상신호윤곽보정회로
KR890015501A (ko) 모드 절환에 의한 비디오 엠퍼 시스 처리를 가능하게 한 디지탈 필터
US5276403A (en) Nonlinear preemphasis-deemphasis system
JPH02110863A (ja) 磁気再生装置
KR940022527A (ko) 디지탈 비선형 프리-엠퍼시스/디-엠퍼시스
KR920001158B1 (ko) 디지탈신호 재생회로장치
US4967277A (en) Non-linear keyer
KR100236362B1 (ko) 비선형 디엠파시스 회로
KR900019498A (ko) 영상신호의 기록처리회로
JPS5752240A (en) Noise reducing circuit
KR910013696A (ko) 아날로그 필터회로
JPS63290476A (ja) エンファシス回路
JPS6326168A (ja) 雑音除去回路
SU559408A1 (ru) Устройство дл сложени стереофонических сигналов
JP2568554B2 (ja) 映像信号処理装置
JPH0311989Y2 (ko)
KR930015897A (ko) 칼라 tv의 2h 콤필터 회로
JPH0773357B2 (ja) 映像信号処理装置
JPS61284180A (ja) 映像信号の雑音低減装置
JPS63290475A (ja) エンファシス回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080115

Year of fee payment: 17

EXPY Expiration of term