KR850005185A - 차동신호 드라이버 - Google Patents
차동신호 드라이버 Download PDFInfo
- Publication number
- KR850005185A KR850005185A KR1019840007836A KR840007836A KR850005185A KR 850005185 A KR850005185 A KR 850005185A KR 1019840007836 A KR1019840007836 A KR 1019840007836A KR 840007836 A KR840007836 A KR 840007836A KR 850005185 A KR850005185 A KR 850005185A
- Authority
- KR
- South Korea
- Prior art keywords
- pair
- transistors
- collector
- emitters
- driver
- Prior art date
Links
- 230000005540 biological transmission Effects 0.000 claims description 2
- 238000000926 separation method Methods 0.000 claims 4
- 238000000034 method Methods 0.000 claims 2
- 238000004806 packaging method and process Methods 0.000 claims 2
- 230000008054 signal transmission Effects 0.000 claims 2
- 238000002955 isolation Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 9
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
- H03K5/02—Shaping pulses by amplifying
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Dc Digital Transmission (AREA)
- Electronic Switches (AREA)
- Logic Circuits (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명의 예에 대한 구동기의 회로도.
제5도는 본 발명에 대한 구동기의 기능을 도시하기 위한 파형도.
제5도(a)는 입력 디지탈 차동신호의 일부분의 파형도이며, 제3도(a)와 같음.
제5도(b)는 입력디지탈 차동신호의 다른 부분의 파형도이며, 제3도(b)와 같음.
제5도(c)는 본 발명에서 출력 디지탈 차동신호의 일부분의 파형도.
제5도(d)는 본 발명의 출력 디지탈 차동신호의 다른 파형도.
제5도(e)는 본 발명에서 전송선로의 쌍으로된 선로 사이의 차동 전압의 파형도.
제5도(f)는 본 발명에서 디지탈 차동신호의 공통 전압의 파형도.
제5도(g)는 시간구간에 의하여 표시된 시단 영역이며, 제3도(g)와 같음.
제6도는 본 발명의 다른예에 대한 구동기의 회로도이다.
Claims (3)
- 드라이브 회로가 첫번째의 트랜지스터 쌍을 구성하되 에미터는 서로 연결되고 쌍으로돈 콜렉터 부하는 상기의 첫번째의 트랜지스터쌍의 콜렉터에 각각 연결되며, 상기 드라이브회로는 상기 디지탈 차동신호를 첫번재의 트랜지스터 쌍에 의하여 수신된 입력에 따라 첫번째의 트랜지스터 쌍의 콜렉터에 연결된 출력단자에 제공되며, 드라이브 제어기는 두번째의 트랜지스터 쌍을 구성하되 에미터는 서로 연결되며, 정전류원이 상기 트랜지스터쌍의 에미터에 연결되며, 상기 두번째의 트랜지스터 쌍의 한 콜렉터는 첫번째의 트랜지스터쌍의 에미터에 연결되고 상기 두번째의 트랜지스터 쌍의 또 다른 콜렉터는 쌍으로된 전류분리 방법을 통하여 콜렉터 부하쌍에 직접 연결하되 상기 전류 분리방법은 출력단자에 상기 고,저전위의 평균치를 출력시키도록 콜렉터 부하쌍에 정전류원의 전류를 반으로 분리하여 흘리는 방법이며, 상기 드라이브 제어기는 상기 정전류원의 전류를 상기 드라이브 회로에 패킬 시간에 공급하고 상기 전류분리 방법에는 이이들 시간에 공급하는 상기 드라이브 제어기를 포함하는 드라이버이며, 아이들 시간과 패킬 시간이 교체구간에서 전송선로를 따라서 고,저전위의 신호쌍을 갖는 디지탈 차동신호 전송에 대한 드라이버.
- 청구범위 제1항에 있어서, 상기 전류 분리방법은 결합된 다이오드쌍을 구성하되 그 음극들은 상기 두번째의 트랜지스터의 쌍의 상기 또 다른 콜렉터에 공통으로 연결되는 디지탈 차동신호 전송에 대한 드라이버.
- 청구범위 제1항에 있어서 상기 전류 분리방법은 결합된 트랜지스터의 쌍을 구성하되 그 에미터들은 상기 두번째의 트랜지스터 쌍을 구성하되 그 에미터들은 상기 두번째의 트랜지스터 쌍의 상기 또 다른 콜렉터에 공통으로 연결되는 디지탈 차동신호 전송에 대한 드라이버.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP?58-243474 | 1983-12-23 | ||
JP58243474A JPS60134651A (ja) | 1983-12-23 | 1983-12-23 | 差動信号ドライバ |
JP58-243474 | 1983-12-23 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR850005185A true KR850005185A (ko) | 1985-08-21 |
KR890001359B1 KR890001359B1 (ko) | 1989-04-29 |
Family
ID=17104421
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019840007836A KR890001359B1 (ko) | 1983-12-23 | 1984-12-11 | 차동신호 드라이버 |
Country Status (5)
Country | Link |
---|---|
US (1) | US4748346A (ko) |
EP (1) | EP0148082B1 (ko) |
JP (1) | JPS60134651A (ko) |
KR (1) | KR890001359B1 (ko) |
DE (1) | DE3480151D1 (ko) |
Families Citing this family (42)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4847519A (en) * | 1987-10-14 | 1989-07-11 | Vtc Incorporated | Integrated, high speed, zero hold current and delay compensated charge pump |
US4823028A (en) * | 1987-12-04 | 1989-04-18 | Tektronix, Inc. | Multilevel logic circuit with floating node voltage clamp |
JPH01226213A (ja) * | 1988-03-04 | 1989-09-08 | Mitsubishi Electric Corp | ドライバ回路 |
US4980579A (en) * | 1988-08-29 | 1990-12-25 | Motorola, Inc. | ECL gate having dummy load for substantially reducing skew |
US4870301A (en) * | 1988-09-06 | 1989-09-26 | Motorola, Inc. | Differential emitter-coupled-logic bus driver |
GB8912461D0 (en) * | 1989-05-31 | 1989-07-19 | Lucas Ind Plc | Line driver |
US5017814A (en) * | 1989-12-13 | 1991-05-21 | Tektronix, Inc. | Metastable sense circuit |
US4994690A (en) * | 1990-01-29 | 1991-02-19 | Motorola, Inc. | Split level bus |
US5072136A (en) * | 1990-04-16 | 1991-12-10 | Advanced Micro Devices, Inc. | Ecl output buffer circuit with improved compensation |
US5124591A (en) * | 1990-09-04 | 1992-06-23 | International Business Machines Corporation | Low power push pull driver |
US5068551A (en) * | 1990-09-21 | 1991-11-26 | National Semiconductor Corporation | Apparatus and method for translating ECL signals to CMOS signals |
EP0509585A1 (en) * | 1991-04-15 | 1992-10-21 | Koninklijke Philips Electronics N.V. | Clocked comparator with offset-voltage compensation |
US5235617A (en) * | 1991-06-11 | 1993-08-10 | Digital Equipment Corporation | Transmission media driving system |
US5412691A (en) * | 1991-06-28 | 1995-05-02 | Digital Equipment Corporation | Method and apparatus for equalization for transmission over a band-limited channel |
US5255287A (en) * | 1991-06-28 | 1993-10-19 | Digital Equipment Corporation | Transceiver apparatus and methods |
US5267269A (en) * | 1991-09-04 | 1993-11-30 | Level One Communications, Inc. | System and method employing predetermined waveforms for transmit equalization |
US5408473A (en) * | 1992-03-03 | 1995-04-18 | Digital Equipment Corporation | Method and apparatus for transmission of communication signals over two parallel channels |
US5331206A (en) * | 1992-05-01 | 1994-07-19 | The Grass Valley Group, Inc. | Circuit for driving a transmission line |
US5321320A (en) * | 1992-08-03 | 1994-06-14 | Unisys Corporation | ECL driver with adjustable rise and fall times, and method therefor |
EP0590818A3 (en) * | 1992-10-02 | 1994-05-11 | Nat Semiconductor Corp | Ecl-to-bicmos/cmos translator |
US5323068A (en) * | 1992-11-17 | 1994-06-21 | National Semiconductor Corporation | Low power low temperature ECL output driver circuit |
JP3204565B2 (ja) * | 1993-04-21 | 2001-09-04 | 株式会社東芝 | 位相シフト回路 |
US5309036A (en) * | 1993-05-28 | 1994-05-03 | Myson Technology Inc. | Driver circuit for an attachment unit interface used in a network system |
JP3539509B2 (ja) * | 1994-03-15 | 2004-07-07 | 株式会社ルネサステクノロジ | 電流切換型論理回路 |
US5495207A (en) * | 1994-08-31 | 1996-02-27 | International Business Machines Corporation | Differential current controlled oscillator with variable load |
US5513225A (en) * | 1994-08-31 | 1996-04-30 | International Business Machines Corporation | Resistorless phase locked loop circuit employing direct current injection |
US5525932A (en) * | 1994-08-31 | 1996-06-11 | International Business Machines Corporation | Lock indicator for phase locked loop circuit |
US5619161A (en) * | 1994-08-31 | 1997-04-08 | International Business Machines Corporation | Diffrential charge pump with integrated common mode control |
US5491439A (en) * | 1994-08-31 | 1996-02-13 | International Business Machines Corporation | Method and apparatus for reducing jitter in a phase locked loop circuit |
DE19581234B4 (de) * | 1994-10-31 | 2008-03-20 | Intel Corp., Santa Clara | Bussteuereinrichtung und Verfahren für eine hierarchische serielle Busanordnung unter Verwendung von Kommunikationspaketen |
US5621901A (en) * | 1994-10-31 | 1997-04-15 | Intel Corporation | Method and apparatus for serial bus elements of an hierarchical serial bus assembly to electrically represent data and control states to each other |
US5615404A (en) * | 1994-10-31 | 1997-03-25 | Intel Corporation | System having independently addressable bus interfaces coupled to serially connected multi-ported signal distributors generating and maintaining frame based polling schedule favoring isochronous peripherals |
US5623610A (en) * | 1994-10-31 | 1997-04-22 | Intel Corporation | System for assigning geographical addresses in a hierarchical serial bus by enabling upstream port and selectively enabling disabled ports at power on/reset |
US5742847A (en) * | 1994-10-31 | 1998-04-21 | Intel Corporation | M&A for dynamically generating and maintaining frame based polling schedules for polling isochronous and asynchronous functions that guaranty latencies and bandwidths to the isochronous functions |
JP3484825B2 (ja) * | 1995-06-09 | 2004-01-06 | 株式会社デンソー | ドライバ回路 |
US6115391A (en) * | 1997-02-20 | 2000-09-05 | Level One Communications, Inc. | Method and apparatus for integrating multiple repeaters into a single collision domain |
US5870028A (en) * | 1997-03-28 | 1999-02-09 | Tektronix, Inc. | Input expansion for crosspoint switch module |
US5977797A (en) * | 1997-12-30 | 1999-11-02 | Lsi Logic Corporation | Method and apparatus for transferring data on a voltage biased data line |
US6104232A (en) * | 1998-08-27 | 2000-08-15 | Maxim Integrated Products | DC output level compensation circuit |
US6791359B1 (en) * | 2002-11-08 | 2004-09-14 | Lockheed Martin Corporation | Electronic structure for passing signals across voltage differences |
US6922075B1 (en) * | 2003-02-20 | 2005-07-26 | Analog Devices, Inc. | Low power driver circuitry |
CA2991751C (en) * | 2015-07-08 | 2020-07-28 | Moog Inc. | Downhole linear motor and pump sensor data system |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2025740C3 (de) * | 1970-05-26 | 1979-09-27 | Siemens Ag, 1000 Berlin Und 8000 Muenchen | Sammelleitungsanordnung |
DE2027515A1 (de) * | 1970-06-04 | 1971-12-09 | Stute G | Übertragungsvorrichtung für elektromagnetische Signale in stark gestörten Räumen |
JPS528741A (en) * | 1975-07-10 | 1977-01-22 | Fujitsu Ltd | Electronic circui |
US4131808A (en) * | 1977-08-04 | 1978-12-26 | Fairchild Camera And Instrument Corporation | TTL to MOS driver circuit |
US4286179A (en) * | 1978-10-27 | 1981-08-25 | International Business Machines Corporation | Push pull switch utilizing two current switch circuits |
JPS5922414B2 (ja) * | 1980-10-08 | 1984-05-26 | 富士通株式会社 | ラインドライバ回路 |
JPS58154923A (ja) * | 1982-03-09 | 1983-09-14 | Matsushita Electric Ind Co Ltd | 差動回路 |
-
1983
- 1983-12-23 JP JP58243474A patent/JPS60134651A/ja active Granted
-
1984
- 1984-12-11 KR KR1019840007836A patent/KR890001359B1/ko not_active IP Right Cessation
- 1984-12-19 US US06/683,495 patent/US4748346A/en not_active Expired - Fee Related
- 1984-12-21 EP EP84402695A patent/EP0148082B1/en not_active Expired
- 1984-12-21 DE DE8484402695T patent/DE3480151D1/de not_active Expired
Also Published As
Publication number | Publication date |
---|---|
JPS60134651A (ja) | 1985-07-17 |
EP0148082A3 (en) | 1987-06-03 |
EP0148082B1 (en) | 1989-10-11 |
KR890001359B1 (ko) | 1989-04-29 |
DE3480151D1 (en) | 1989-11-16 |
JPH0320943B2 (ko) | 1991-03-20 |
US4748346A (en) | 1988-05-31 |
EP0148082A2 (en) | 1985-07-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR850005185A (ko) | 차동신호 드라이버 | |
KR840006112A (ko) | 레벨 변환 입력 회로 | |
KR900005676A (ko) | 전파 정류기 회로 | |
KR850005038A (ko) | 고전압 회로 | |
KR870009543A (ko) | 차동 증폭 회로 | |
KR910005571A (ko) | 고속 cmos 차동인터페이스 회로 | |
KR920015740A (ko) | 주파수 2배 및 믹싱 회로 | |
KR860000719A (ko) | 상보형(相補型)Bi-MIS 게이트회로 | |
KR900013509A (ko) | 온도보상회로 | |
KR890001274A (ko) | 전류미러회로 | |
KR940015786A (ko) | 낮은 공급 전압에서 동작가능한 아날로그 곱셈기 | |
KR850002710A (ko) | 에미터플로위형 싱글 엔디드 푸쉬풀회로 | |
KR850700191A (ko) | 제곱회로 | |
KR940020692A (ko) | 집적 회로 증폭 장치(integrated circuit amplifier arrangements) | |
KR850004674A (ko) | 곱셈 회로 | |
KR880002318A (ko) | 리카버리 타임을 단축 개선한 차동 증폭기 회로 | |
KR850008253A (ko) | 차동 증폭기 | |
KR920008765A (ko) | 반도체 집적회로 | |
KR880005743A (ko) | 비교기 | |
KR910015123A (ko) | Ecl논리회로 | |
KR900004107A (ko) | 가속 스위칭 입력회로 | |
EP0130952A3 (en) | An arrangement in static converters | |
KR910003929A (ko) | Fsk 데이타 파형 정형 회로 | |
KR840000110A (ko) | 전력 증폭기 | |
KR890001277A (ko) | 차동증폭회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19990413 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |