KR850005038A - 고전압 회로 - Google Patents

고전압 회로 Download PDF

Info

Publication number
KR850005038A
KR850005038A KR1019840008441A KR840008441A KR850005038A KR 850005038 A KR850005038 A KR 850005038A KR 1019840008441 A KR1019840008441 A KR 1019840008441A KR 840008441 A KR840008441 A KR 840008441A KR 850005038 A KR850005038 A KR 850005038A
Authority
KR
South Korea
Prior art keywords
transistor
coupled
current electrode
high voltage
electrode
Prior art date
Application number
KR1019840008441A
Other languages
English (en)
Inventor
씨. 케이. 쿠오 클린턴 (외 1)
Original Assignee
빈센트 죠셉로너
모토로라 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 빈센트 죠셉로너, 모토로라 인코포레이티드 filed Critical 빈센트 죠셉로너
Publication of KR850005038A publication Critical patent/KR850005038A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/01Modifications for accelerating switching
    • H03K19/017Modifications for accelerating switching in field-effect transistor circuits
    • H03K19/01707Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits
    • H03K19/01721Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits by means of a pull-up or down element
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/34DC amplifiers in which all stages are DC-coupled
    • H03F3/343DC amplifiers in which all stages are DC-coupled with semiconductor devices only
    • H03F3/345DC amplifiers in which all stages are DC-coupled with semiconductor devices only with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Logic Circuits (AREA)
  • Read Only Memory (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Dc-Dc Converters (AREA)
  • Amplifiers (AREA)

Abstract

내용 없음

Description

고전압 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 양호한 실시예로 따른 고전압회로에 대한 회로도,
제2도는 제1도의 고전압 회로를 변형한 고전압회로에 대한 회로도.

Claims (10)

  1. 제1 입력신호를 수신하기 위한 제어전극과, 제1 전력 공급단자에 연결된 제1전류 전극과, 제2전류 전극을 구비한 제1 트랜지스터와, 출력노드와 제1 트래지스터의 제2전류 전극사이에 결합된 부하와, 출력 노드에 결합된 제어전극과, 고전압 전력 공급단자에 결합된 제1 전류 전극과, 제1 트랜지스터의 제2전류 전극에 결합된 제2 전류전극을 구비하는 제2 트랜지스터를 포함하는 것을 특징으로 하는 고전압 회로.
  2. 제1항에 있어서, 압력신호를 수신하기 위한 입력과 출력노드에 결합된 출력을 구비하는 반전 푸시풀버퍼를 포함하는 것을 특징으로 하는 고전압 회로.
  3. 제2항에 있어서, 출력노드와 부하 장치와 제2 트랜지스터의 제어노드 사이에 보간되고, 출력 노드에 결합된 제1 전류전극과, 제2트랜지스터의 제어전극과 부하장치에 결합된 제2전류 전극과, 고전압 단자에 결합된 제어전극을 구비하는 제3 트랜지스터를 포함하는 것을 특징으로 하는 고전압 회로.
  4. 제3항에 있어서, 반전푸시풀 버퍼는 입력신호를 수신하기 위한 입력과, 출력을 구비한 반전기와, 반전기의 출력에 결합된 제어전극과, 제1 전력공급단자에 결합된 제1 전류전극과, 출력노드에 결합된 제2전류전극을 구비하는 제4트랜지스터와, 입력신호를 수신하기 위한 제어전극과, 출력노드에 결합된 제1 전류전극과, 제2전력 공급단자에 결합된 제2 전류전극을 구비하는 제5 트랜지스터를 포함하는 것을 특징으로 하는 고전압 회로.
  5. 제4항에 있어서, 제4 트랜지스터의 제2 전류전극과 제2 전력공급단자 사이에 보간되고, 제5 트랜지스터의 제2 전류전극에 결합된 제1 전류전극과, 제2 전력 공급단자에 결합된 제2 전류전극과, 제2 입력신호를 수신하기 위한 제어전극을 구비하는 제6 트랜지스터를 포함하는 것을 특징으로 하는 고전압 회로.
  6. 제5항에 있어서, 부하는 제1 트랜지스터의 제2전류 전극에 결합된 제1 전류 전극과, 제2 트랜지스터의 제어전극에 결합된 제2전류전극 및 제어전극을 구비하는 제7 트랜지스터를 포함하는 것을 특징으로 하는 고전압 회로.
  7. 제1항에 있어서, 제2 트랜지스터는 궁핍트랜지스터인 것을 특징으로 하는 고전압 회로.
  8. 제7항에 있어서, 입력신호를 수신하기 위한 입력과, 출력노드에 결합된 출력을 구비한 버퍼를 포함하는 것을 특징으로 하는 고전압 회로.
  9. 제8항에 있어서, 부하는 제1 트린지스터의 제2 전류전극에 결합된 제1 전류전극과, 제2 트랜지스터의 제어전극에 결합된 제2 전류전극 및 제어전극을 구비한 제3 트랜지스터를 포함하는 것을 특징으로 하는 고전압 회로.
  10. 제9항에 있어서, 제2입력신호에 응답하여 반전단자를 디에블링(disabling)하기 위한 수단을 포함하는 것을 특징으로 하는 고전압 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019840008441A 1983-12-29 1984-12-27 고전압 회로 KR850005038A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US06/566,610 US4565932A (en) 1983-12-29 1983-12-29 High voltage circuit for use in programming memory circuits (EEPROMs)
US566,610 1983-12-29

Publications (1)

Publication Number Publication Date
KR850005038A true KR850005038A (ko) 1985-08-19

Family

ID=24263607

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840008441A KR850005038A (ko) 1983-12-29 1984-12-27 고전압 회로

Country Status (4)

Country Link
US (1) US4565932A (ko)
EP (1) EP0151248A3 (ko)
JP (1) JPS60148373A (ko)
KR (1) KR850005038A (ko)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3329874A1 (de) * 1983-08-18 1985-03-07 Siemens AG, 1000 Berlin und 8000 München Mos-inverterschaltung
US4697101A (en) * 1983-08-30 1987-09-29 Kabushiki Kaisha Toshiba Read/write control circuit
JPS6052112A (ja) * 1983-08-31 1985-03-25 Toshiba Corp 論理回路
JPH0746515B2 (ja) * 1984-12-28 1995-05-17 日本電気株式会社 デコ−ダ回路
JPS62222498A (ja) * 1986-03-10 1987-09-30 Fujitsu Ltd 消去及び書き込み可能な読み出し専用メモリ
US5367208A (en) * 1986-09-19 1994-11-22 Actel Corporation Reconfigurable programmable interconnect architecture
JPH0632230B2 (ja) * 1987-03-31 1994-04-27 株式会社東芝 半導体不揮発性記憶装置
KR910007403B1 (ko) * 1987-07-29 1991-09-25 가부시키가이샤 도시바 반도체 집적회로
US4870304A (en) * 1987-12-08 1989-09-26 Cypress Semiconductor Corporation Fast EPROM programmable logic array cell
US4820941A (en) * 1988-02-01 1989-04-11 Texas Instruments Incorporated Decoder driver circuit for programming high-capacitance lines
IT1225607B (it) * 1988-07-06 1990-11-22 Sgs Thomson Microelectronics Circuito logico cmos per alta tensione
JP2569777B2 (ja) * 1988-12-16 1997-01-08 日本電気株式会社 入力信号切り換え回路
JPH082016B2 (ja) * 1989-06-20 1996-01-10 日本電気株式会社 昇圧回路
US4999529A (en) * 1989-06-30 1991-03-12 At&T Bell Laboratories Programmable logic level input buffer
US5265052A (en) * 1989-07-20 1993-11-23 Texas Instruments Incorporated Wordline driver circuit for EEPROM memory cell
JPH04317219A (ja) * 1991-04-17 1992-11-09 Mitsubishi Electric Corp 出力回路
US5095228A (en) * 1991-04-19 1992-03-10 Actel Corporation Circuits for preventing breakdown of low-voltage device inputs during high voltage antifuse programming
JP3151329B2 (ja) * 1993-04-07 2001-04-03 株式会社東芝 データ出力回路
GB9423051D0 (en) * 1994-11-15 1995-01-04 Sgs Thomson Microelectronics A voltage level converter
US5546019A (en) * 1995-08-24 1996-08-13 Taiwan Semiconductor Manufacture Company CMOS I/O circuit with 3.3 volt output and tolerance of 5 volt input
JP2806335B2 (ja) * 1996-01-17 1998-09-30 日本電気株式会社 論理回路及びこれを用いた半導体集積回路
US5721704A (en) * 1996-08-23 1998-02-24 Motorola, Inc. Control gate driver circuit for a non-volatile memory and memory using same
US5909049A (en) * 1997-02-11 1999-06-01 Actel Corporation Antifuse programmed PROM cell

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2252130C2 (de) * 1972-10-24 1978-06-08 Deutsche Itt Industries Gmbh, 7800 Freiburg Monolithisch integrierte Schmitt-Trigger-Schaltung aus Isolierschicht-Feldeffekttransistoren
DE2549308A1 (de) * 1974-12-24 1976-07-08 Ibm Schaltung mit negativer widerstandscharakteristik
US4121203A (en) * 1977-03-11 1978-10-17 Harris Corporation Method of multiplexing liquid crystal displays
US4101788A (en) * 1977-03-18 1978-07-18 Xerox Corporation Mos buffer circuit
US4289982A (en) * 1979-06-28 1981-09-15 Motorola, Inc. Apparatus for programming a dynamic EPROM
US4301535A (en) * 1979-07-02 1981-11-17 Mostek Corporation Programmable read only memory integrated circuit with bit-check and deprogramming modes and methods for programming and testing said circuit
US4237547A (en) * 1979-09-17 1980-12-02 Motorola, Inc. Program decoder for shared contact eprom
US4500799A (en) * 1980-07-28 1985-02-19 Inmos Corporation Bootstrap driver circuits for an MOS memory
JPS57130291A (en) * 1981-02-05 1982-08-12 Toshiba Corp Semiconductor nonvolatile read-only storage device
JPS5891680A (ja) * 1981-11-26 1983-05-31 Fujitsu Ltd 半導体装置
US4441172A (en) * 1981-12-28 1984-04-03 National Semiconductor Corporation Semiconductor memory core program control circuit

Also Published As

Publication number Publication date
US4565932A (en) 1986-01-21
EP0151248A3 (en) 1986-01-08
JPS60148373A (ja) 1985-08-05
EP0151248A2 (en) 1985-08-14

Similar Documents

Publication Publication Date Title
KR850005038A (ko) 고전압 회로
KR850700193A (ko) 다 레벨입력전압 수신용 입력버퍼회로
KR910016139A (ko) 액티브필터
KR970031341A (ko) 클록신호에 의하여 제어되는 레벨변환회로(level conversion circuit controlled by colck signal)
KR840002176A (ko) 반도체 집적회로 장치
KR890005992A (ko) 상보신호 출력회로
KR870009528A (ko) 버퍼회로
KR960018901A (ko) 피이드백 래치 및 피이드백 래치의 피이드백 동작 형성 방법
KR880008518A (ko) 필터장치
KR910007240A (ko) 전류 미러 회로
KR910010841A (ko) 액티브 필터
KR940015786A (ko) 낮은 공급 전압에서 동작가능한 아날로그 곱셈기
KR910019342A (ko) 기준전압과 상응한 출력신호를 공급하는 버퍼회로
KR910008863A (ko) 반도체 집적회로
KR900019315A (ko) 전압 레벨 전환 회로
KR850700091A (ko) 고효율 igfet연산 증폭기
KR850002638A (ko) 센스증폭기
KR880002318A (ko) 리카버리 타임을 단축 개선한 차동 증폭기 회로
KR850006902A (ko) 전압레벨 검출회로
KR910008978A (ko) 출력회로
KR960027331A (ko) 버퍼회로 및 바이어스회로
KR890004487A (ko) 출력회로
KR890004495A (ko) 리셋트신호 발생회로
KR910017743A (ko) 레벨변환회로
ATE61689T1 (de) Abtast- und halteschaltung.

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid