KR20190108162A - 외부 보상 및 애노드 리셋을 갖는 유기 발광 다이오드 디스플레이 - Google Patents

외부 보상 및 애노드 리셋을 갖는 유기 발광 다이오드 디스플레이 Download PDF

Info

Publication number
KR20190108162A
KR20190108162A KR1020197025400A KR20197025400A KR20190108162A KR 20190108162 A KR20190108162 A KR 20190108162A KR 1020197025400 A KR1020197025400 A KR 1020197025400A KR 20197025400 A KR20197025400 A KR 20197025400A KR 20190108162 A KR20190108162 A KR 20190108162A
Authority
KR
South Korea
Prior art keywords
transistor
display
light emitting
emitting diode
scan
Prior art date
Application number
KR1020197025400A
Other languages
English (en)
Other versions
KR102212927B1 (ko
Inventor
친-웨이 린
시냐 오노
바수다 굽타
Original Assignee
애플 인크.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 애플 인크. filed Critical 애플 인크.
Publication of KR20190108162A publication Critical patent/KR20190108162A/ko
Application granted granted Critical
Publication of KR102212927B1 publication Critical patent/KR102212927B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • H01L27/3258
    • H01L27/3262
    • H01L27/3276
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/028Improving the quality of display appearance by changing the viewing angle properties, e.g. widening the viewing angle, adapting the viewing angle to the view direction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Human Computer Interaction (AREA)
  • Geometry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

디스플레이는 트랜지스터 편차들에 따라 달라지는 임계 전압에 의해 특징지어지는 트랜지스터들을 갖는 유기 발광 다이오드 디스플레이 픽셀들의 어레이를 포함할 수 있다. 픽셀에 대한 트랜지스터 임계 전압을 측정하는 데 보상 회로부가 사용될 수 있다. 임계 전압은 픽셀을 제어하여 임계 전압을 픽셀의 커패시터 상에 샘플링함으로써 샘플링될 수 있다. 픽셀은 적어도 하나의 반도체-산화물 트랜지스터, 규소 트랜지스터들, 및 발광 다이오드를 포함할 수 있다. 다이오드는 데이터 로딩 및 보상 감지 동작들 둘 모두에 사용될 수 있는 데이터 라인에 결합될 수 있다. 리셋 동작들은 데이터 프로그래밍 후 및 방출 전에 수행되어 다이오드에 대한 애노드 전압을 리셋할 수 있다.

Description

외부 보상 및 애노드 리셋을 갖는 유기 발광 다이오드 디스플레이
본 출원은, 2017년 11월 2일자로 출원된 미국 특허 출원 제15/802,367호, 및 2017년 3월 24일자로 출원된 미국 가특허 출원 제62/476,562호에 대한 우선권을 주장하며, 그로써 그 특허 출원 및 그 가특허 출원은 그들 전체가 본 명세서에 인용에 의해 포함된다.
본 출원은 일반적으로 디스플레이를 구비한 전자 디바이스들에 관한 것으로, 더 구체적으로는, 유기-발광 다이오드 디스플레이와 같은 디스플레이를 위한 디스플레이 구동 회로부에 관한 것이다.
전자 디바이스들은 종종 디스플레이들을 포함한다. 예를 들어, 셀룰러 전화기 및 휴대용 컴퓨터는 사용자에게 정보를 제시하기 위한 디스플레이들을 포함한다.
유기발광 다이오드 디스플레이와 같은 디스플레이는 발광 다이오드에 기초한 디스플레이 픽셀들의 어레이를 가진다. 이러한 유형의 디스플레이에서, 각각의 디스플레이 픽셀은 발광 다이오드, 및 광을 생성하기 위한 발광 다이오드에 대한 신호의 인가를 제어하기 위한 박막 트랜지스터들을 포함한다.
유기 발광 다이오드 디스플레이 픽셀은 액세스 박막 트랜지스터를 통해 데이터 라인에 연결된 드라이브 박막 트랜지스터를 포함한다. 액세스 트랜지스터는 대응하는 스캔 라인을 통해 스캔 신호를 수신하는 게이트 단자를 가질 수 있다. 스캔 신호를 활성설정(assert)하여 액세스 트랜지스터를 턴온함으로써 데이터 라인 상의 이미지 데이터가 디스플레이 픽셀 내에 로딩될 수 있다. 디스플레이 픽셀은 광을 만들기 위하여 유기 발광 다이오드에 전류를 제공하는 전류원 트랜지스터를 포함한다.
유기 발광 다이오드 디스플레이 픽셀 내의 트랜지스터들은 공정, 전압, 및 온도(PVT) 편차들에 따라 달라질 수 있다. 이러한 편차들로 인해, 상이한 디스플레이 픽셀들 사이에서 트랜지스터 임계 전압이 달라질 수 있다. 트랜지스터 임계 전압의 편차는 디스플레이 픽셀들로 하여금 바람직한 이미지와 매칭되지 않는 광량을 만들게 할 수 있다. 임계 전압의 편차를 보상하기 위한 보상 기법들이 종종 사용된다. 그러한 보상 기법들은 통상적으로 정상 디스플레이 동작들 동안 각각의 픽셀 내에서 수행되는 샘플링 동작들을 수반하고, 따라서 이미지들을 디스플레이하는 데 필요한 시간을 증가시킨다.
이러한 상황 내에서 본 명세서의 실시예들이 존재한다.
전자 디바이스는 디스플레이 픽셀들의 어레이를 갖는 디스플레이를 포함할 수 있다. 디스플레이 픽셀들은 유기발광 다이오드 디스플레이 픽셀들일 수 있다. 각각의 디스플레이 픽셀은 광을 방출하는 유기 발광 다이오드를 가질 수 있다. 각각의 디스플레이 픽셀 내의 드라이브 트랜지스터(즉, 전류원 트랜지스터)는 전류를 그 디스플레이 픽셀 내의 유기 발광 다이오드에 인가할 수 있다. 드라이브 트랜지스터는 임계 전압에 의해 특징지어질 수 있다.
임계 전압은 트랜지스터 변형예들에 따라 달라질 수 있다. 보상 회로부는 드라이브 트랜지스터의 임계 전압을 측정하는 데 사용될 수 있다. 임계 전압은 드라이브 트랜지스터를 제어함으로써 전류원 트랜지스터의 게이트 단자와 소스 단자 사이에 결합된 커패시터 상의 임계 전압을 샘플링함으로써 샘플링될 수 있다. 보상 회로부는 감지 회로부를 포함할 수 있으며, 감지 회로부는 커패시터로부터 감지 회로부로 전하를 전달하여 감지 회로부의 출력부에서 임계 전압이 생성되도록 하기 위하여 픽셀과 조합하여 동작될 수 있다. 보상 회로부는 측정된 임계 전압에 기초하여 보상 데이터를 생성할 수 있다. 디스플레이 동작 동안, 데이터 회로부는 디지털 이미지 데이터를 수신할 수 있고, 디지털 이미지 데이터를 보상 데이터와 함께 처리하여 픽셀에 대한 아날로그 데이터 신호들을 생성할 수 있다.
임계 전압 보상 데이터는 각각의 픽셀 또는 픽셀들의 그룹들에 대하여 생성될 수 있다. 보상 데이터는 휘발성 또는 비-휘발성 메모리와 같은 메모리에 저장될 수 있다. 보상 데이터는 오프셋 값(예컨대, 기준 임계 전압에 대하여 정규화됨)으로서 저장될 수 있다. 디스플레이 동작 동안, 데이터 회로부는 오프셋 값을 디지털 이미지 데이터에 추가할 수 있다. 합산된 디지털 값은 픽셀들 간의 임계 전압 편차를 보상하는 아날로그 픽셀 데이터 신호들을 생성하는 데 사용될 수 있다.
디스플레이 픽셀은 또한 방출 제어 트랜지스터(예컨대, 드라이브 트랜지스터 및 발광 다이오드와 직렬로 결합된 트랜지스터), 게이트 전압 설정 트랜지스터(예컨대, 드라이브 트랜지스터의 게이트 단자를 사전결정된 기준 전압 레벨로 설정하기 위한 트랜지스터), 데이터 로딩 트랜지스터(예컨대, 데이터를 픽셀 내에 로딩하고 또한 드라이브 트랜지스터의 임계 전압을 감지하기 위한 트랜지스터), 및 애노드 리셋 트랜지스터(예컨대, 발광 다이오드의 애노드 단자를 리셋하기 위한 트랜지스터)를 포함할 수 있다. 데이터 프로그래밍 동작은 애노드 리셋 동작 후에 이루어질 수 있다. 애노드 리셋 동작은 낮은 그레이 불균일성 이슈들을 해소하고, 낮은 리프레시 레이트 플리커를 제거하고, 가변성 리프레시 레이트 지수를 개선하는 것을 도울 수 있다.
도 1은 일 실시예에 따른, 디스플레이를 갖는 예시적인 전자 디바이스의 다이어그램이다.
도 2는 실시예에 따른, 보상 회로부에 결합된 유기 발광 다이오드 디스플레이 픽셀들의 어레이를 갖는 예시적인 디스플레이의 도면이다.
도 3은 실시예에 따른, n-채널 박막 트랜지스터들로 형성된 예시적인 디스플레이 픽셀의 회로도이다.
도 4는 실시예에 따른, 도 3에 도시된 디스플레이 픽셀을 동작시키는 데 있어서 관련 파형들을 도시하는 타이밍도이다.
도 5a 및 도 5b는 실시예에 따른, 애노드 리셋이 어떻게 낮은 그레이 레벨들에서 애노드 전하 불균일성 이슈들을 해소하는 것을 도울 수 있는지를 예시한 타이밍도들이다.
도 6a는 실시예에 따른, 적어도 일부 행 제어 라인들이 어떻게 인접한 행들의 픽셀들 사이에서 공유될 수 있는지 보여주는 도면이다.
도 6b는 실시예에 따른, 공유된 행 제어 라인들을 이용하여 디스플레이 픽셀들을 동작시키는 데 있어서 관련 파형들을 도시하는 타이밍도이다.
도 7은 실시예에 따른, n-채널 반도체-산화물 트랜지스터들 및 p-채널 규소 트랜지스터들로 형성된 예시적인 디스플레이 픽셀의 회로도이다.
도 8은 실시예에 따른, 도 7에 도시된 디스플레이 픽셀을 동작시키는 데 있어서 관련 파형들을 도시하는 타이밍도이다.
도 9a는 실시예에 따른, 적어도 일부 행 제어 라인들이 어떻게 도 7에 도시된 유형의 인접 픽셀들 사이에 공유될 수 있는지 보여주는 도면이다.
도 9b는 실시예에 따른, 도 9a에 도시된 디스플레이 픽셀들을 동작시키는 데 있어서 관련 파형들을 도시하는 타이밍도이다.
도 10은 적어도 일부 실시예들에 따른, 도 2 내지 도 9와 관련하여 도시된 유형의 디스플레이 픽셀을 동작시키기 위한 예시적인 단계들의 흐름도이다.
유기 발광 다이오드(OLED) 디스플레이가 구비될 수 있는 유형의 예시적인 전자 디바이스가 도 1에 도시되어 있다. 도 1에 도시된 바와 같이, 전자 디바이스(10)는 제어 회로부(16)를 가질 수 있다. 제어 회로부(16)는 디바이스(10)의 동작을 지원하기 위한 저장 및 프로세싱 회로부를 포함할 수 있다. 저장 및 프로세싱 회로부는 하드 디스크 드라이브 저장소, 비휘발성 메모리(예를 들어, 플래시 메모리, 또는 솔리드 스테이트 드라이브(solid state drive)를 형성하도록 구성된 다른 전기적 프로그래밍가능 판독 전용 메모리), 휘발성 메모리(예를 들어, 정적 또는 동적 랜덤 액세스 메모리) 등과 같은 저장소를 포함할 수 있다. 제어 회로부(16) 내의 프로세싱 회로부는 디바이스(10)의 동작을 제어하는 데 사용될 수 있다. 프로세싱 회로부는 하나 이상의 마이크로프로세서, 마이크로제어기, 디지털 신호 프로세서, 기저대역 프로세서, 전력 관리 유닛, 음성 코덱 칩, 주문형 집적 회로, 프로그램가능 집적 회로 등에 기초할 수 있다.
입출력 디바이스들(12)과 같은, 디바이스(10) 내의 입출력 회로부는 데이터가 디바이스(10)로 공급되게 하고 데이터를 디바이스(10)로부터 외부 디바이스들로 제공되게 하는 데 사용될 수 있다. 입출력 디바이스들(12)은 버튼, 조이스틱, 클릭 휠, 스크롤링 휠, 터치패드, 키패드, 키보드, 마이크로폰, 스피커, 톤 생성기, 진동기, 카메라, 센서, 발광 다이오드 및 기타 상태 표시기, 데이터 포트 등을 포함할 수 있다. 사용자는 입출력 디바이스들(12)을 통해 커맨드들을 공급함으로써 디바이스(10)의 동작을 제어할 수 있고, 입출력 디바이스들(12)의 출력 리소스들을 사용하여 디바이스(10)로부터 상태 정보 및 기타 출력을 수신할 수 있다.
입출력 디바이스들(12)은 디스플레이(14)와 같은 하나 이상의 디스플레이를 포함할 수 있다. 디스플레이(14)는 사용자로부터의 터치 입력을 수집하기 위한 터치 센서를 포함하는 터치스크린 디스플레이일 수 있거나, 또는 디스플레이(14)는 터치에 불감응형일 수 있다. 디스플레이(14)를 위한 터치 센서는 용량성 터치 센서 전극들의 어레이, 음향 터치 센서 구조물, 저항성 터치 컴포넌트, 힘-기반 터치 센서 구조물, 광-기반 터치 센서, 또는 다른 적합한 터치 센서 배열물에 기초할 수 있다.
제어 회로부(16)는 운영 체제 코드 및 애플리케이션들과 같은 디바이스(10) 상의 소프트웨어를 실행하는 데 사용될 수 있다. 디바이스(10)의 동작 동안, 제어 회로부(16) 상에서 실행되는 소프트웨어는 입력-출력 디바이스들에서 디스플레이(14) 상에 이미지들을 디스플레이할 수 있다.
도 2는 디스플레이(14) 및 연관된 디스플레이 구동 회로부(15)를 도시한다. 디스플레이(14)는 기판(24)과 같은 하나 이상의 층들 상에 형성된 구조물들을 포함한다. 기판(24)과 같은 층들은 평면 글래스 층과 같은 재료의 평면 직사각형 층들로 형성될 수 있다. 디스플레이(14)는 사용자에게 이미지들을 디스플레이하기 위한 디스플레이 픽셀들(22)의 어레이를 가질 수 있다. 디스플레이 픽셀들(22)의 어레이는 기판(24) 상에 디스플레이 픽셀 구조체들의 행과 열로 형성될 수 있다. 이러한 구조물들 폴리실리콘 박막 트랜지스터들, 반도체 산화물 박막 트랜지스터들 등과 같은 박막 트랜지스터들을 포함할 수 있다. 디스플레이 픽셀들(22)의 어레이 내에 임의의 적합한 수의 행들 및 열들(예컨대, 10 개 이상, 100 개 이상, 또는 1000 개 이상)이 있을 수 있다.
디스플레이 구동 집적 회로(15)와 같은 디스플레이 구동 회로부는 솔더 또는 전도성 접착제를 이용하여 기판(24) 상에 금속 트레이스와 같은 전도성 경로들에 결합될 수 있다. 원하는 경우, 디스플레이 구동 집적 회로(15)는 가요성 인쇄 회로 또는 기타 케이블과 같은 경로를 통해 기판(24)에 결합될 수 있다. 디스플레이 구동 집적 회로(15)(종종 타이밍 제어 칩으로 지칭됨)는 경로(125)를 통해 시스템 제어 회로부(16)와 통신하기 위한 통신 회로부를 포함할 수 있다. 경로(125)는 가요성 인쇄 회로 상의 트레이스들 또는 기타 케이블로 형성될 수 있다. 제어 회로부(16)(도 1 참조)는 셀룰러 전화기, 컴퓨터, 텔레비전, 셋톱 박스, 미디어 플레이어, 휴대용 전자 디바이스, 또는 디스플레이(14)가 사용되고 있는 기타 전자 장비와 같은 전자 디바이스 내의 메인 로직 보드 상에 위치할 수 있다.
동작 동안, 제어 회로부는 디스플레이 구동 집적 회로(15)에 디스플레이(14) 상에서 표시될 이미지들에 관한 정보를 공급할 수 있다. 디스플레이 픽셀들(22)상에 이미지들을 디스플레이하기 위해, 디스플레이 구동 집적 회로(15)는 행 구동 회로부(18) 및 열 구동 회로부(20)와 같은 디스플레이 구동 회로부에 클록 신호들 및 기타 제어 신호들을 공급할 수 있다. 예를 들어, 데이터 회로부(17)는 이미지 데이터를 수신하고, 이미지 데이터를 처리하여 픽셀 데이터 신호들을 디스플레이(14)에 제공할 수 있다. 픽셀 데이터 신호들은 열 구동 회로부(20)에 의해 역다중화될 수 있고, 픽셀 데이터 신호들(D)은 데이터 라인들(26)을 통해 각각의 픽셀(22)(예컨대, 각각의 적색, 녹색, 또는 청색 픽셀)에 라우팅될 수 있다. 행 구동 회로부(18) 및/또는 열 구동 회로부(20)는 하나 이상의 집적 회로들 및/또는 하나 이상의 박막 트랜지스터 회로들로 형성될 수 있다.
디스플레이 구동 집적 회로(15)는 임계 전압 편차와 같은 디스플레이 픽셀들(22) 간의 편차들을 보상하는 것을 돕는 보상 회로부(17)를 포함할 수 있다. 보상 회로부(17)는, 원하는 경우, 또한 트랜지스터 에이징을 보상하는 것을 도울 수 있다. 보상 회로부(17)는 경로(19), 스위칭 회로부(21), 및 경로들(23)을 통해 픽셀들(22)에 결합될 수 있다. 보상 회로부(17)는 감지 회로부(25) 및 바이어스 회로부(27)를 포함할 수 있다. 감지 회로부(25)는 픽셀들(22)로부터의 전압을 감지(예컨대, 샘플링)하는 데 사용될 수 있다. 감지 동작 동안, 스위칭 회로부(21)는 감지 회로부(25)를 하나 이상의 선택된 픽셀들(22)에 전기적으로 결합하도록 구성될 수 있다. 예를 들어, 보상 회로부(17)는 제어 신호(CTL)를 생성하여 스위칭 회로부(21)를 구성할 수 있다. 감지 회로부(25)는 픽셀들로부터 경로(19), 스위칭 회로부(21), 및 경로들(23)을 통해 임계 전압 또는 기타 바람직한 신호들과 같은 전압들을 샘플링할 수 있다. 바이어스 회로부(27)는 픽셀들(22)의 노드 상에 기준 또는 바이어스 전압을 구동하기 위한 하나 이상의 구동 회로들을 포함할 수 있다. 예를 들어, 스위칭 회로부(21)는 경로(19)를 하나 이상의 선택된 픽셀들(22)에 전기적으로 결합하도록 구성될 수 있다. 이러한 시나리오에서, 바이어스 회로부(27)는 기준 신호들을 선택된 픽셀들에 제공할 수 있다. 기준 신호들은 선택된 픽셀들의 노드들을 감지 회로부(25)에 의해 수행되는 감지 동작들에 바람직한 전압으로 바이어스할 수 있다.
보상 회로부(17)는 저장소(29)에 저장되는 보상 데이터를 생성하기 위하여 바이어스 회로부(27) 및 감지 회로부(25)를 이용하여 픽셀들(22) 상에 보상 동작들을 수행할 수 있다. 저장소(29)는, 예를 들어, 정적 랜덤 액세스 메모리(SRAM)일 수 있다. 도 2의 예에서, 저장소(29)는 온-칩 저장소이다. 원하는 경우, 저장소(29)는 비-휘발성 저장소(예컨대, 디스플레이 전원이 꺼졌을 때에도 저장된 정보를 유지하는 비-휘발성 메모리)와 같은 오프-칩 저장소일 수 있다. 저장소(29)에 저장된 보상 데이터는 디스플레이 동작 동안 데이터 회로부(13)에 의해 검색될 수 있다. 데이터 회로부(13)는 보상 데이터를 입수되는 디지털 이미지 데이터와 함께 처리하여 픽셀들(22)에 대한 보상된 데이터 신호들을 생성할 수 있다.
데이터 회로부(13)는 픽셀들(22)을 구동하기 위한 적절한 전압 레벨들에서 디지털 이미지 데이터를 아날로그 데이터 신호들로의 맵핑을 제공하는 감마 회로부(44)를 포함할 수 있다. 다중화기(46)는 감마 회로부(44)로부터 가능성있는 아날로그 데이터 신호들의 세트를 수신하고, 디지털 이미지 데이터에 대한 적절한 아날로그 데이터 신호를 선택하기 위하여 디지털 이미지 데이터에 의해 제어된다. 저장소(29)로부터 검색된 보상 데이터는 가산기 회로(48)에 의해 디지털 이미지 데이터에 가산(또는 감산)되어 상이한 디스플레이 픽셀들(22) 간의 트랜지스터 편차들(예컨대, 임계 전압 편차, 트랜지스터 에이징 편차들, 또는 다른 유형들의 편차들)을 보상하는 것을 도울 수 있다. 보상 데이터가 오프셋으로서 디지털 입력 이미지 데이터에 가산되는 이 예는 단지 예시일 뿐이다. 일반적으로, 데이터 회로부(13)는 보상 데이터를 이미지 데이터와 함께 처리하여 픽셀들(22)을 구동하기 위한 보상된 아날로그 데이터 신호들을 생성할 수 있다.
인-픽셀 임계치 상쇄를 수행하는 것에 집중하는 기술들에 대조적으로(예컨대, 임계치 보상 페이즈 이후에 리셋 페이즈를 수행함), 각각의 픽셀(22) 외부의 보상 회로부(17)를 이용하여 이 방법으로 보상을 수행하는 것은 더 높은 리프레시 레이트(예컨대, 60 ㎐ 초과 리프레시 레이트, 적어도 120 ㎐ 리프레시 레이트 등)를 허용하고, 때때로 "외부" 보상으로 지칭된다. 외부 편차 보상은 공장에서, 실시간으로(예컨대, 연속적인 이미지 프레임들 사이의 블랭킹 구간 동안), 또는 (예를 들어) 디스플레이가 유휴 상태일 때 수행될 수 있다.
행 구동 회로부(18)는 디스플레이(14)의 좌측 에지 및 우측 에지 상에, 디스플레이(14)의 한쪽 에지 상에만, 또는 디스플레이(14) 내의 어느 곳이든 위치할 수 있다. 동작 동안, 행 구동 회로부(18)는 수평 라인들(28)(때때로 행 라인들, "스캔" 라인들, 및/또는 "방출" 라인들로 지칭됨) 상의 행 제어 신호들을 제공할 수 있다. 행 구동 회로부는 스캔 라인들을 구동하기 위한 스캔 라인 구동 회로부 및 방출 라인들을 구동하기 위한 방출 구동 회로부를 포함할 수 있다.
역다중화 회로부(20)는 디스플레이 구동 집적 회로(DIC)(15)로부터의 데이터 신호들(D)을 복수의 대응하는 수직 라인들(26) 상에 제공하는 데 사용될 수 있다. 역다중화 회로부(20)는 때때로 열 구동 회로부, 데이터 라인 구동 회로부, 또는 소스 구동 회로부로 지칭될 수 있다. 수직 라인들(26)은 때때로 데이터 라인으로 지칭된다. 디스플레이 동작 동안, 디스플레이 데이터는 라인들(26)을 이용하여 디스플레이 픽셀들(22) 내에 로딩될 수 있다.
각각의 데이터 라인(26)은 디스플레이 픽셀들(22)의 각각의 열과 연관된다. 수평 신호 라인들(28)의 세트들은 디스플레이(14)에 걸쳐 수평으로 이어진다. 수평 신호 라인들(28)의 각각의 세트는 디스플레이 픽셀들(22)의 각각의 행과 연관된다. 각각의 행 내의 수평 신호 라인들의 수는 수평 신호 라인들에 의해 독립적으로 제어되고 있는 디스플레이 픽셀들(22) 내의 트랜지스터들의 수에 의해 결정된다. 상이한 구성들의 디스플레이 픽셀들은 상이한 수의 스캔 라인들에 의해 동작될 수 있다.
행 구동 회로부(18)는 디스플레이(14) 내의 행 라인들(28) 상의 스캔 및 방출 신호들과 같은 제어 신호들을 활성설정할 수 있다. 예를 들어, 구동 회로부(18)는 클록 신호들 및 기타 제어 신호들을 디스플레이 구동 집적 회로(15)로부터 수신할 수 있고, 수신된 신호들에 응답하여, 디스플레이 픽셀들(22)의 각 행에서 스캔 제어 신호들 및 방출 제어 신호를 활성설정할 수 있다. 디스플레이 픽셀들(22)의 행들은, (예를 들어) 디스플레이 픽셀들의 어레이의 상부에서 시작하여 어레이의 저부에서 종료되는 이미지 데이터의 각각의 프레임에 대하여 프로세싱함으로써, 순차적으로 처리될 수 있다. 소정 행의 스캔 라인들이 활성설정되어 있는 동안, DIC(15)에 의해 열 구동 회로부(20)에 제공되는 제어 신호들 및 데이터 신호들은 열 구동 회로부(20)로 하여금 연관된 데이터 신호들(D)(예컨대, 데이터 회로부(13)에 의해 제공된 보상된 데이터 신호들)을 역다중화하고 데이터 라인들(26) 상에 구동하게 하여, 그 행의 디스플레이 픽셀들이 데이터 라인들(D) 상에 나타나는 디스플레이 데이터로 프로그래밍되도록 할 것이다. 이어서 디스플레이 픽셀들은 로딩된 디스플레이 데이터를 디스플레이할 수 있다.
유기 발광 다이오드 디스플레이에서, 각각의 디스플레이 픽셀(22)은 각자의 유기 발광 다이오드를 포함한다. 보상 회로부(17)에 결합된 예시적인 유기 발광 다이오드 디스플레이 픽셀(22)의 회로도가 도 3에 도시된다. 도 3에 도시된 바와 같이, 디스플레이 픽셀(22)은 발광 다이오드(300), n-채널 박막 트랜지스터들(310, 312, 314, 316, 318), 및 저장 커패시터(Cst1)를 포함할 수 있다. 특히, 트랜지스터(312)는 때때로 "드라이브" 트랜지스터로 지칭된다. 트랜지스터들(310, 312) 및 다이오드(300)는 제1 전력 공급 라인(302)(예컨대, 양(positive)의 전력 공급 전압(VDDEL)이 제공되는 양의 전력 공급 라인)과 제2 전력 공급 라인(304)(예컨대, 접지 전압(VSSEL)이 제공되는 접지 전력 공급 라인) 사이에 직렬로 결합될 수 있다. 트랜지스터(310)는 방출 제어 라인(28-4)을 통해 제공되는 방출 제어 신호(EM)를 수신하는 게이트 단자를 가지며; 따라서 트랜지스터(310)는 때때로 방출 제어 트랜지스터로 지칭된다. 저장 커패시터(Cst1)는 드라이브 트랜지스터(312)의 게이트 및 소스 단자들에 각각 결합된 제1 및 제2 단자들을 가질 수 있다.
트랜지스터(314)는 수직 라인(23)(예컨대, 기준 전압(Vref)이 각각의 픽셀(22)에 주어진 열을 따라 제공되는 공유된 경로)과 드라이브 트랜지스터(312)의 게이트(G) 사이에 결합될 수 있다. 트랜지스터(314)는 스캔 제어 신호(SCAN1)를 수신하는 게이트 단자를 가지며, 드라이브 트랜지스터(312)의 게이트 전압을 사전결정된 전압 레벨(예컨대, 전압 레벨(Vref))로 설정하도록 선택적으로 턴온된다. 따라서 트랜지스터(314)는 때때로 게이트 전압 설정 트랜지스터로 지칭된다.
트랜지스터(316)는 수직 라인(26)(예컨대, 열 구동 회로부(20)에 결합된 데이터 라인)과 다이오드(300)의 애노드 단자 사이에 결합될 수 있다. 트랜지스터(316)는 스캔 제어 신호(SCAN2)를 수신하는 게이트 단자를 가지며, 선택적으로 데이터 신호를 픽셀(22) 내에 로딩하도록 턴온된다. 따라서 트랜지스터(316)는 때때로 데이터 로딩 트랜지스터로 지칭된다.
트랜지스터(318)는 기준 전압 라인(23)과 발광 다이오드(300)의 애노드 단자 사이에 결합될 수 있다. 트랜지스터(318)는 스캔 제어 신호(SCAN3)를 수신하는 게이트 단자를 가지며, 다이오드(300)의 애노드를 기준 전압 레벨(Vref)로 리셋하도록 선택적으로 턴온된다. 따라서 트랜지스터(318)는 때때로 애노드 리셋 트랜지스터로 지칭된다.
종종 본 명세서에서 예로서 기재되는 하나의 적합한 배열을 이용하여, 디스플레이(14) 상의 일부 박막 트랜지스터들의 채널 영역(활성 영역)이 규소(예컨대, 종종 "LTPS" 또는 저온 폴리실리콘으로 지칭되는 저온 공정을 이용하여 침착된 폴리실리콘과 같은 규소)로 형성되는 반면, 디스플레이(14) 상의 다른 박막 트랜지스터들의 채널 영역은 반도체 산화물 재료(예컨대, 비정질 인듐 갈륨 아연 산화물, 종종 "IGZO"로 지칭됨)로 형성된다. 원하는 경우, 다른 유형들의 반도체들이 비정질 규소, IGZO 이외의 반도체 산화물 등과 같은 박막 트랜지스터들을 형성하는 데 사용될 수 있다. 이 유형의 하이브리드 디스플레이 구성에서, (예컨대, 스위칭 속도가 중요한 액정 다이오드 디스플레이 또는 유기 발광 다이오드 디스플레이 픽셀의 일부분들에서의 게이트 드라이버에 대하여) 스위칭 속도 및 우수한 구동 전류와 같은 속성들이 요구되는 경우에는 규소 트랜지스터들(예컨대, LTPS 트랜지스터들)이 사용될 수 있는 반면, (예컨대, 액정 다이오드 디스플레이 픽셀들 및 디스플레이 구동 회로부에서) 낮은 누설 전류가 요구되는 경우 또는 (예컨대, 유기 발광 다이오드 디스플레이 픽셀들의 어레이에서) 픽셀들 간에 높은 균일성이 요구되는 경우에는 산화물 트랜지스터들(예컨대, IGZO 트랜지스터들)이 사용될 수 있다. 다른 고려사항들(예컨대, 전력 소모, 실제 차지하는 면적, 히스테리시스 등과 관련된 고려사항들)이 또한 고려될 수 있다.
IGZO 박막 트랜지스터와 같은 산화물 트랜지스터들은 일반적으로 n-채널 디바이스들(즉, NMOS 트랜지스터들)이다. 규소 트랜지스터들은 p-채널 또는 n-채널 설계(즉, LTPS 디바이스는 PMOS 또는 NMOS일 수 있음)를 이용하여 제조될 수 있다. 이러한 박막 트랜지스터 구조물들의 조합은 최적의 성능을 제공할 수 있다.
도 3의 예에서, 트랜지스터(314)는 반도체-산화물 트랜지스터일 수 있고, 다른 트랜지스터들(310, 312, 316, 318)은 규소 트랜지스터들(예컨대, n-채널 LTPS 트랜지스터들)이다. 드라이브 트랜지스터(312)의 게이트(G)에서의 임피던스가 높기 때문에, 그 노드에 결합되어 있는 반도체성 산화물 트랜지스터(314)를 갖는 것은 누설 및 전력 소모를 줄이는 것을 돕는 데 유리할 수 있다.
도 3의 구성에서, 라인(26)을 이용하여 데이터 로딩이 수행될 뿐만 아니라, 전류 감지도 또한 데이터 라인(26) 상에서 수행될 수 있다. 다시 말해서, 도 1에 도시된 보상 회로부(17)의 감지 회로부(25)는 동일한 데이터 라인들(26)을 데이터 프로그래밍 회로부와 공유할 수 있다. 데이터 프로그래밍 및 전류 감지가 동일한 데이터 라인(26) 상에서 수행되지 않는다면, 각각의 픽셀 열에 대한 별개의 감지 경로를 포함하는 것이 필요할 것이며(즉, 라인(23)은 또한 전류 감지 지원이 필요할 것임), 이는 실질적으로 어레이 라우팅 복잡도 및 면적을 증가시킬 것이다. 따라서, 데이터 라인들(26)을 통해 데이터 프로그래밍 및 전류 감지를 수행하는 것은 어레이 라우팅 복잡도 및 면적을 극적으로 감소시키는 것을 도울 수 있는데, 그 이유는 광역 기준 전압 라인(23)이 각각의 픽셀 열에 결합될 수 있기 때문이다(예컨대, 기준 라인(23)은 디스플레이 픽셀 어레이 내의 상이한 열들 사이에 공유될 수 있음).
도 4는 도 3에 도시된 디스플레이 픽셀(22)을 동작시키는 데 있어서 관련 파형들을 도시하는 타이밍도이다. 시간 t1 이전에, 그 행에 대하여 오직 신호(EM)만이 활성설정되어 있고(예컨대, 방출 제어 신호(EM)는 로직 "1"로 하이(high)로 구동됨), 모든 다른 스캔 제어 신호들(SCAN1, SCAN2, SCAN3)은 비활성설정되어 있다(예컨대, 스캔 제어 신호들은 로직 "0"으로 로우(low)로 구동됨). 신호(EM)가 활성설정되는 동안의 기간은 방출 기간 TEMISSION 또는 방출 페이즈로 지칭될 수 있다.
시간 t2에서, 스캔 신호(SCAN1)는 활성설정되어 트랜지스터(314)를 턴온할 수 있다. 트랜지스터(314)를 활성화함으로써 드라이브 트랜지스터(312)의 게이트가 기준 전압 레벨(Vref)로 설정될 수 있다. 시간 t3에서, 스캔 신호(SCAN2)가 활성설정되어 트랜지스터(316)를 턴온할 수 있다. 트랜지스터(316)를 활성화함으로써 라인(26)을 따라 제시되는 데이터 신호가 디스플레이 픽셀에 로딩될 수 있다(예컨대, 데이터 신호는 발광 다이오드(300)의 애노드 단자 상에 로딩될 수 있음). 신호(SCAN2)의 하강 에지(시간 t4)에서의 데이터 신호의 값은 디스플레이 픽셀 내에 실제로 로딩되는 것을 결정한다. 시간 t2와 t4 사이의 기간은 데이터 프로그래밍 기간 TDATA_PROGRAMMING 또는 데이터 쓰기 페이즈로 지칭될 수 있다. 현재 데이터 신호가 그 행에 대하여 일정하게 유지되어야 하는 시간의 기간은 1 단위 프로그래밍 시간 1H(TPROG으로 도시됨)로 표시된다.
시간 t5에서, 신호(SCAN1)는 비활성설정된다. 이 시점에서, 커패시터(Cst1)에 걸친 전압은 고정된다(예컨대, Cst1에 저장된 전압은 Vref와 프로그래밍된 데이터 값 사이의 차이와 동일함).
시간 t6에서, 스캔 신호(SCAN3)는 활성설정되어 트랜지스터(318)를 턴온할 수 있다. 트랜지스터(318)를 활성화함으로써 발광 다이오드(300)의 애노드가 기준 전압 레벨(Vref)로 리셋될 수 있다. 트랜지스터(314)가 턴 오프되어있기 때문에, 커패시터(Cst1)에 걸친 전압은 이때 변경될 수 없다. 따라서, 애노드 전압 레벨을 Vref로 리셋하는 것은 단순히, 드라이브 트랜지스터(312)의 게이트 레벨을 Vref와 애노드에 방금 로딩된 데이터 값 사이의 차이만큼 위로(또는 아래로) 이동시킬 것이다. 드라이브 트랜지스터(312)의 게이트-소스 간 전압은 변하지 않아야 한다. 시간 t7에서, 스캔 신호(SCAN3)는 비활성설정된다. 시간 t6과 t7 사이의 기간은 애노드 리셋 기간 TANODE_RESET 또는 애노드 리셋 페이즈로 지칭될 수 있다. 이 예에서, 스캔 제어 신호들(SCAN1 및 SCAN2)의 활성설정들은 시간적으로 중첩되는 반면, 스캔 제어 신호들(SCAN1 및 SCAN3)은 시간적으로 중첩되지 않는다.
시간 t8에서, 방출 제어 신호(EM)는 방출 페이즈를 위하여 활성설정될 수 있다. 방출 페이즈 동안, 전류는 트랜지스터들(310, 312) 및 발광 다이오드(300)를 통해 흐를 것이며, 전류의 규모는 커패시터(Cst1)에 걸쳐 저장된 전압에 따라 달라진다. 전류의 양은 다이오드(300)로부터 방출되는 광의 실제 휘도에 영향을 줄 것이다.
도 5a 및 도 5b는 애노드 리셋을 수행하는 것이 어떻게 낮은 그레이 레벨들에서 애노드 전하 불균일성 이슈들을 해소하는 것을 도울 수 있는지를 예시한 타이밍도들이다. 도 5a는 애노드 전압 레벨을 시간의 함수로서 그래프를 나타낸다. 전압 레벨 VON은 OLED 턴-온 전압 임계치를 나타낸다. 데이터 신호가 제1 그레이 레벨(V1)로 설정되는 경우 파형(500)은 애노드 전압 레벨을 나타낸다. 데이터 신호가 제2 그레이 레벨(V2)로 설정되는 경우 파형(502)은 애노드 전압 레벨을 나타낸다. 도 5a에 도시된 바와 같이, 애노드의 전압은 충전되지만 상이한 시간에 임계치 VON에 도달할 것이다. 따라서, 파형(500)과 연관된 방출 기간(TE1) 및 파형(502)과 연관된 방출 기간(TE2)은 약간 상이할 것이고, 이는 애노드 충전 불균일성을 초래하게 된다. 도 5b는 방출 기간들이 상이한 그레이 레벨들을 갖는 픽셀들에 대하여 상이한 것으로 인해, 어떻게 평균 밝기 레벨들에 부정적인 영향을 줄 지 도시한다. 이 이슈는 낮은 그레이 레벨들에서 악화된다.
일 실시예에 따라, 데이터 로딩 후 및 방출 전에 애노드 리셋을 수행하는 것은 낮은 그레이 불균일성 이슈를 해소한다. 또한, 애노드 리셋 동작은 디스플레이가 낮은 리프레시 레이트(예컨대, 30 ㎐ 이하)에서 동작 중일 때에도 높은 주파수 리프레시 레이트(예컨대, 60 ㎐, 120 ㎐ 등)를 모방하는 것을 도울 수 있어서, 낮은 리프레시 레이트 플리커를 제거하고 가변성 리프레시 레이트 지수를 개선한다.
도 6a는 적어도 일부 행 제어 라인들이 어떻게 인접한 행들의 픽셀들 사이에서 공유될 수 있는지 보여주는 도면이다. 도 6a에 도시된 바와 같이, 스테이지(600)와 같은 게이트 드라이버 스테이지는 픽셀들(22-1, 22-2) 및 두 행들 내의 다른 픽셀들 사이에 공유되는 행 제어 신호들(SCAN1, SCAN3, 및 EM)을 구동할 수 있고, 또한 픽셀(22-1) 및 제1 행 내의 다른 픽셀들에만 공급되는 신호(SCAN2_ODD) 및 픽셀(22-2) 및 제2 행 내의 다른 픽셀들에만 공급되는 신호(SCAN2_EVEN)를 구동할 수 있다. 게이트 드라이버 스테이지(600)는 행 구동 회로부(18) 내의 연결된 스테이지들 중 하나의 스테이지를 나타낼 수 있다(도 2 참조). 신호들(SCAN1, SCAN3, 및 EM)은 다수의 인접한 행들 간에 공유될 수 있고, 신호(SCAN2)는 공유될 수 없는데, 그 이유는 그것이 데이터 로딩을 제어하기 때문이다(예컨대, 완전한 디스플레이 해상도를 유지하기 위하여 상이한 픽셀들은 상이한 데이터 신호들로 로딩될 필요가 있음).
도 6b는 도 6a의 구성에 도시된 바와 같이, 공유된 행 제어 라인들을 이용하여 디스플레이 픽셀들을 동작시키는 데 있어서 관련 파형들을 도시하는 타이밍도이다. 시간 t1 이전에, 신호(EM)만이 활성설정되어 있고 모든 다른 스캔 제어 신호들(SCAN1, SCAN2_ODD, SCAN2_EVEN, 및 SCAN3)은 이 두 행들에 대하여 비활성설정되어 있다.
시간 t2에서, 공유된 스캔 신호(SCAN1)는 활성설정되어 두 픽셀들(22-1, 22-2) 내의 트랜지스터(314)를 턴온할 수 있다(도 6a 참조). 시간 t3에서, 스캔 신호(SCAN2_ODD)는 활성설정되어 픽셀(22-1)(및 그 행을 따르는 다른 픽셀들) 내의 트랜지스터(316)를 턴온할 수 있다. 시간 t4에서, 스캔 신호(SCAN2_EVEN)는 활성설정되어 픽셀(22-2)(및 그 행을 따르는 다른 픽셀들) 내의 트랜지스터(316)를 턴온할 수 있다. 시간 t5에서, 신호(SCAN2_ODD)는 비활성설정되어 데이터 신호 "A"를 픽셀(22-1) 내에 래치할 수 있다. 시간 t6에서, 신호(SCAN2_EVEN)는 비활성설정되어 데이터 신호 "B"를 픽셀(22-2) 내에 래치할 수 있다. 시간 t7에서, 신호(SCAN1)는 비활성설정될 수 있다.
시간 t8에서, 애노드 리셋 동작을 수행하기 위하여 공유된 스캔 신호(SCAN3)는 활성설정되어 두 픽셀들(22-1, 22-2) 내의 트랜지스터(318)를 턴온할 수 있다. 시간 t9에서, 신호(SCAN3)는 비활성설정될 수 있다. 시간 t10에서, 공유된 방출 제어 신호(EM)가 활성설정되어 방출 페이즈를 시작할 수 있다. 방출 기간이 기간 상 8H(즉, 단위 데이터 프로그래밍 기간의 8배)이고, SCAN1 기간이 4H이고, SCAN2 및 SCAN3 기간이 1.5H인 도 6b의 예시적인 타이밍 기법은 단지 예시일 뿐이며, 본 실시예의 범주를 제한하는 역할을 하지 않는다. 원하는 경우, 데이터 프로그래밍 및 애노드 리셋이 적절히 수행되는 한, 이 기간들은 늘어나거나 또는 줄어들 수 있고, 시간적으로 앞 또는 뒤로 옮겨질 수 있다. 일반적으로, 행 제어 라인들의 공유는 임의의 수의 인접한 행들에 확장될 수 있다(예컨대, 행 제어 라인들은 3 개 이상의 행들, 4 개 이상의 행들, 5 개 이상의 행들 등 사이에서 공유될 수 있음).
도 7은 픽셀(22)이 n-채널 반도체-산화물 트랜지스터들 및 p-채널 규소 트랜지스터들을 포함하는 다른 적절한 배열을 도시하며, 픽셀(22)은 도 2의 보상 회로부(17)에 결합될 수 있다. 도 7에 도시된 바와 같이, 디스플레이 픽셀(22)은 발광 다이오드(300), n-채널 박막 트랜지스터들(312', 314), p-채널 박막 트랜지스터들(310', 316', 318'), 및 저장 커패시터(Cst1)를 포함할 수 있다. 트랜지스터(312')는 "드라이브" 트랜지스터로 지칭될 수 있다. 트랜지스터들(310', 312') 및 다이오드(300)는 제1 전력 공급 라인(302)과 제2 전력 공급 라인(304) 사이에 직렬로 결합될 수 있다. 트랜지스터(310')는 방출 제어 신호(EM)를 수신하는 게이트 단자를 갖는다. 저장 커패시터(Cst1)는 드라이브 트랜지스터(312')의 게이트 및 소스 단자들에 각각 결합된 제1 및 제2 단자들을 가질 수 있다.
트랜지스터(314)는 기준 라인(23)과 드라이브 트랜지스터(312')의 게이트(G) 단자 사이에 결합될 수 있다. 트랜지스터(314)는 스캔 제어 신호(SCAN1)를 수신하는 게이트 단자를 가지며, 드라이브 트랜지스터(312')의 게이트 전압을 사전결정된 전압 레벨(Vref)로 설정하도록 선택적으로 턴온된다. 트랜지스터(316')는 열 라인(26)과 다이오드(300)의 애노드 단자 사이에 결합될 수 있다. 트랜지스터(316')는 스캔 제어 신호(SCAN2)를 수신하는 게이트 단자를 가지며, 선택적으로 데이터 신호를 픽셀(22) 내에 전달하도록 턴온된다. 트랜지스터(318')는 기준 전압 라인(23)과 발광 다이오드(300)의 애노드 단자 사이에 결합될 수 있다. 트랜지스터(318')는 스캔 제어 신호(SCAN3)를 수신하는 게이트 단자를 가지며, 다이오드(300)의 애노드를 기준 전압 레벨(Vref)로 리셋하도록 선택적으로 턴온된다.
도 7의 예에서, 트랜지스터들(314, 312')은 반도체-산화물 트랜지스터들일 수 있고, 다른 트랜지스터들(310', 316', 318')은 규소 트랜지스터들(예컨대, p-채널 LTPS 트랜지스터들)이다. 드라이브 트랜지스터(312')의 게이트(G)에서의 임피던스가 높기 때문에, 그 노드에 결합되어 있는 반도체성 산화물 트랜지스터(314)를 갖는 것은 누설 및 전력 소모를 줄이는 것을 돕는 데 유리할 수 있다. 드라이브 트랜지스터는 통상적으로 n-형이고, 따라서 트랜지스터(312')를 반도체-산화물 트랜지스터로서 유지하여 제조를 단순화하는 것이 유리할 수 있다 (예컨대, 드라이브 트랜지스터(312')를 n-형 LTPS 트랜지스터로서 형성하는 것은 필연적으로 노광 마스크의 개수를 증가시키고 그로 인해 제조 비용을 증가시킬 것임). 도 7의 구성에서, 데이터 프로그래밍 및 전류 감지는 또한 둘 모두 데이터 라인들(26) 상에서 수행되는데, 이는 어레이 라우팅 복잡도 및 면적을 극적으로 감소시키는 것을 도울 수 있다.
도 8은 도 7에 도시된 디스플레이 픽셀(22)을 동작시키는 데 있어서 관련 파형들을 도시하는 타이밍도이다. 트랜지스터들(310', 316', 318')은 이제 p-채널 트랜지스터들이고, 대응하는 제어 신호들 EM, SCAN2, 및 SCAN3은 액티브-로우(active-low) 신호들이다(즉, 활성설정은 이 신호들이 로직 "0"으로 구동되어야 함을 암시함). 시간 t1 이전에, 그 행에 대하여 오직 신호(EM)만이 활성설정되어 있고(예컨대, 방출 제어 신호(EM)는 로직 "0"으로 로우로 구동됨), 모든 다른 스캔 제어 신호들(SCAN1, SCAN2, SCAN3)은 비활성설정되어 있다(예컨대, 신호들(SCAN2 및 SCAN3)은 로직 "1"로 하이로 구동되고, 신호(SCAN1)는 로직 "0"으로 로우로 구동됨). 신호(EM)가 활성설정되는 동안의 기간은 방출 기간 TEMISSION 또는 방출 페이즈로 지칭될 수 있다.
시간 t2에서, 스캔 신호(SCAN1)는 활성설정되어(예컨대, 하이로 구동됨) 트랜지스터(314)를 턴온할 수 있다. 트랜지스터(314)를 활성화함으로써 드라이브 트랜지스터(312')의 게이트가 기준 전압 레벨(Vref)로 설정될 수 있다. 시간 t3에서, 스캔 신호(SCAN2)는 활성설정되어(예컨대, 로우로 구동됨) 트랜지스터(316')를 턴온할 수 있다. 트랜지스터(316')를 활성화함으로써 라인(26)을 따라 제시되는 데이터 신호가 디스플레이 픽셀에 로딩될 수 있다(예컨대, 데이터 신호는 발광 다이오드(300)의 애노드 단자 상에 로딩될 수 있음). 신호(SCAN2)의 하강 에지(시간 t4)에서의 데이터 신호의 값은 디스플레이 픽셀 내에 실제로 로딩되는 것을 결정한다. 시간 t2와 t4 사이의 기간은 데이터 프로그래밍 기간 TDATA_PROGRAMMING 또는 데이터 쓰기 페이즈로 지칭될 수 있다. 현재 데이터 신호가 그 행에 대하여 일정하게 유지되어야 하는 시간의 기간은 1 단위 프로그래밍 시간 1H(TPROG으로 도시됨)로 표시된다.
시간 t5에서, 신호(SCAN1)는 비활성설정된다. 이 시점에서, 커패시터(Cst1)에 걸친 전압은 고정된다(예컨대, Cst1에 저장된 전압은 Vref와 프로그래밍된 데이터 값 사이의 차이와 동일함).
시간 t6에서, 스캔 신호(SCAN3)만이 활성설정되어(예컨대, 로우로 구동됨) 트랜지스터(318')를 턴온할 수 있다. 트랜지스터(318')를 활성화함으로써 발광 다이오드(300)의 애노드가 기준 전압 레벨(Vref)로 리셋될 수 있다. 트랜지스터(314)가 턴 오프되어있기 때문에, 커패시터(Cst1)에 걸친 전압은 이때 변경될 수 없다. 따라서, 애노드 전압 레벨을 Vref로 리셋하는 것은 단순히, 드라이브 트랜지스터(312')의 게이트 레벨을 Vref와 애노드에 방금 로딩된 데이터 값 사이의 차이만큼 위로(또는 아래로) 이동시킬 것이다. 드라이브 트랜지스터(312')의 게이트-소스 간 전압은 변하지 않아야 한다. 시간 t7에서, 스캔 신호(SCAN3)는 비활성설정된다. 시간 t6과 t7 사이의 기간은 애노드 리셋 기간 TANODE_RESET 또는 애노드 리셋 페이즈로 지칭될 수 있다. 이 예에서, 스캔 제어 신호들(SCAN1 및 SCAN2)의 활성설정들은 시간적으로 중첩되는 반면, 스캔 제어 신호들(SCAN1 및 SCAN3)의 활성설정들은 시간적으로 중첩되지 않는다.
시간 t8에서, 방출 제어 신호(EM)는 방출 페이즈를 위하여 활성설정될 수 있다. 방출 페이즈 동안, 전류는 트랜지스터들(310', 312') 및 발광 다이오드(300)를 통해 흐를 것이며, 전류의 규모는 커패시터(Cst1)에 걸쳐 저장된 전압에 따라 달라진다. 전류의 양은 다이오드(300)로부터 방출되는 광의 실제 휘도에 영향을 줄 것이다.
이 방법으로 구성되면, 데이터 로딩 후 및 방출 전에 애노드 리셋을 수행할 수 있는 도 7의 픽셀(22)이 낮은 그레이 불균일성 이슈를 해소한다. 또한, 애노드 리셋 동작은 디스플레이가 낮은 리프레시 레이트(예컨대, 30 ㎐ 이하)에서 동작 중일 때에도 높은 주파수 리프레시 레이트(예컨대, 60 ㎐, 120 ㎐ 등)를 모방하는 것을 도울 수 있어서, 낮은 리프레시 레이트 플리커를 제거하고 가변성 리프레시 레이트 지수를 개선한다.
도 9a는 적어도 일부 행 제어 라인들이 어떻게 인접한 행들의 픽셀들 사이에서 공유될 수 있는지 보여주는 도면이다. 도 9a에 도시된 바와 같이, 스테이지(900)와 같은 게이트 드라이버 스테이지는 픽셀들(22-1, 22-2) 및 두 행들 내의 다른 픽셀들 사이에 공유되는 행 제어 신호들(SCAN1, SCAN3, 및 EM)을 구동할 수 있고, 또한 픽셀(22-1)(및 제1 행 내의 다른 픽셀들)에만 공급되는 신호(SCAN2_ODD) 및 픽셀(22-2)(및 제2 행 내의 다른 픽셀들)에만 공급되는 신호(SCAN2_EVEN)를 구동할 수 있다. 게이트 드라이버 스테이지(900)는 행 구동 회로부(18) 내의 연결된 스테이지들 중 하나의 스테이지를 나타낼 수 있다(도 2 참조). 신호들(SCAN1, SCAN3, 및 EM)은 다수의 인접한 행들 간에 공유될 수 있고, 신호(SCAN2)는 공유될 수 없는데, 그 이유는 그것이 데이터 로딩을 제어하기 때문이다(예컨대, 완전한 디스플레이 해상도를 유지하기 위하여 상이한 픽셀들은 상이한 데이터 신호들로 로딩될 필요가 있음).
도 9b는 도 9a의 구성에 도시된 바와 같이, 공유된 행 제어 라인들을 이용하여 디스플레이 픽셀들을 동작시키는 데 있어서 관련 파형들을 도시하는 타이밍도이다. 시간 t1 이전에, 신호(EM)만이 활성설정되어 있고(예컨대, 로직 "1"로 로우로 구동됨) 모든 다른 스캔 제어 신호들(SCAN1, SCAN2_ODD, SCAN2_EVEN, 및 SCAN3)은 이 두 행들에 대하여 비활성설정되어 있다(예컨대, 액티브-하이(active-high) 신호(SCAN1)는 로직 "0"으로 로우로 구동되고, 액티브-로우 신호들(SCAN2_ODD, SCAN2_EVEN, 및 SCAN3)은 로직 "1"로 하이로 구동됨).
시간 t2에서, 공유된 스캔 신호(SCAN1)는 활성설정되어 두 픽셀들(22-1, 22-2) 내의 트랜지스터(314)를 턴온한다(도 9a 참조). 시간 t3에서, 스캔 신호(SCAN2_ODD)는 활성설정되어 픽셀(22-1)(및 그 행을 따르는 다른 픽셀들) 내의 트랜지스터(316')를 턴온할 수 있다. 시간 t4에서, 스캔 신호(SCAN2_EVEN)는 활성설정되어 픽셀(22-2)(및 그 행을 따르는 다른 픽셀들) 내의 트랜지스터(316')를 턴온할 수 있다. 시간 t5에서, 신호(SCAN2_ODD)는 비활성설정되어 데이터 신호 "X"를 픽셀(22-1) 내에 래치할 수 있다. 시간 t6에서, 신호(SCAN2_EVEN)는 비활성설정되어 데이터 신호 "Y"를 픽셀(22-2) 내에 래치할 수 있다. 시간 t7에서, 신호(SCAN1)는 비활성설정될 수 있다.
시간 t8에서, 애노드 리셋 동작을 수행하기 위하여 공유된 스캔 신호(SCAN3)는 활성설정되어 두 픽셀들(22-1, 22-2) 내의 트랜지스터(318)를 턴온할 수 있다. 시간 t9에서, 신호(SCAN3)는 비활성설정될 수 있다. 시간 t10에서, 공유된 방출 제어 신호(EM)가 활성설정되어 방출 페이즈를 시작할 수 있다. 방출 기간이 기간 상 8H(즉, 단위 데이터 프로그래밍 기간의 8배)이고, SCAN1 기간이 4H이고, SCAN2 및 SCAN3 기간이 1.5H인 도 9b의 예시적인 타이밍 기법은 단지 예시일 뿐이며, 본 실시예의 범주를 제한하는 역할을 하지 않는다. 원하는 경우, 데이터 프로그래밍 및 애노드 리셋이 적절히 수행되는 한, 이 기간들은 늘어나거나 또는 줄어들 수 있고, 시간적으로 앞 또는 뒤로 옮겨질 수 있다. 일반적으로, 행 제어 라인들의 공유는 임의의 수의 인접한 행들에 확장될 수 있다(예컨대, 행 제어 라인들은 3 개 이상의 행들, 4 개 이상의 행들, 5 개 이상의 행들 등 사이에서 공유될 수 있음).
도 10은 적어도 일부 실시예들에 따른, 도 2 내지 도 9와 관련하여 도시된 유형의 디스플레이 픽셀을 동작시키기 위한 예시적인 단계들의 흐름도이다. 단계(1000)에서, 디스플레이 픽셀(22)은 방출 페이즈에서 동작될 수 있다(예컨대, 방출 제어 신호(EM)를 활성설정하여 전류로 하여금 드라이브 트랜지스터를 통해 OLED로 흐르게 하는 반면, 스캔 제어 신호들(SCAN1, SCAN2, 및 SCAN3)은 비활성설정함).
단계(1002)에서, 방출 페이즈는 일시적으로 중단될 수 있다(예컨대, 일시적으로 방출 제어 신호(EM)를 비활성설정하여 전류로 하여금 드라이브 트랜지스터를 통해 OLED로 흐르지 못하게 함).
단계(1004)에서, 픽셀(22)은 보상된 이미지 데이터를 애노드 단자 내에 로딩하도록 데이터 프로그래밍 페이즈에서 동작될 수 있다(예컨대, 신호들(SCAN1 및 SCAN2)을 펄싱(pulsing)하여 드라이브 트랜지스터의 게이트 단자에 전압 레벨을 설정하고 보상된 데이터 값을 애노드 단자에 각각 로딩함).
단계(1006)에서, 픽셀(22)은 OLED의 애노드가 사전결정된 리셋/기준 전압 레벨로 바이어싱되도록(예컨대, 스캔 신호(SCAN3)를 펄싱함) 애노드 리셋 페이즈에서 동작될 수 있다. 이런 방법으로 애노드 리셋을 수행함으로써 낮은 그레이 불균일성 이슈들을 해소하고, 낮은 리프레시 레이트 플리커를 제거하고, 가변성 리프레시 레이트 지수를 개선하는 것을 도울 수 있다. 프로세싱은 디스플레이 픽셀 어레이 내의 연속적인 행들을 위하여 단계(1000)로 되돌아갈 수 있고, 이는 경로(1008)에 의해 표시된 바와 같다.
5 개의 트랜지스터들, 1 개의 커패시터, 1 개의 방출 제어 라인, 및 3 개의 스캔 제어 라인들을 포함하는, 도 3 및 도 7에 도시된 예시적인 픽셀 아키텍처들은 단지 예시일 뿐이다. 원하는 경우, 본 명세서에 기재된 기술들은 임의의 수의 산화물 또는 규소 트랜지스터들, 임의의 수의 커패시터들, 1 개 초과의 방출 라인, 3 개 미만의 스캔 제어 라인들 또는 3 개 초과의 스캔 제어 라인들을 포함하는 픽셀 구조물들, 및 기타 적절한 디스플레이 픽셀 아키텍처들에 확장 또는 응용될 수 있다.
일 실시예에 따라, 발광 다이오드, 발광 다이오드와 직렬로 결합된 드라이브 트랜지스터, 데이터를 발광 다이오드 상에 로딩하기 위한 제1 트랜지스터, 및 발광 다이오드를 리셋하기 위한 제2 트랜지스터를 포함하는 디스플레이가 제공된다.
다른 실시예에 따라, 제1 트랜지스터는 발광 다이오드에 직접 연결된다.
다른 실시예에 따라, 제2 트랜지스터는 발광 다이오드에 직접 연결된다.
다른 실시예에 따라, 디스플레이는 제1 트랜지스터를 통해 발광 다이오드에 결합된 데이터 라인, 및 감지 회로부를 포함하는 픽셀 보상 회로부를 포함하고, 감지 회로부는 데이터 라인에 결합된다.
다른 실시예에 따라, 디스플레이는 기준 전압을 드라이브 트랜지스터의 게이트 단자 상에 로딩하기 위한 제3 트랜지스터 및 제2 및 제3 트랜지스터들에 결합된 광역 기준 전압 라인을 포함한다.
다른 실시예에 따라, 제3 트랜지스터는 반도체-산화물 트랜지스터이고, 드라이브 트랜지스터는 규소 트랜지스터이다.
다른 실시예에 따라, 제3 트랜지스터 및 드라이브 트랜지스터는 n-채널 트랜지스터들이다.
다른 실시예에 따라, 제1 및 제2 트랜지스터들은 또한 n-채널 트랜지스터들이다.
다른 실시예에 따라, 제1 및 제2 트랜지스터들은 p-채널 트랜지스터들이다.
다른 실시예에 따라, 디스플레이는 제2 트랜지스터와 제3 트랜지스터 사이에 결합된 저장 커패시터를 포함한다.
다른 실시예에 따라, 디스플레이는 제1 스캔 신호를 제1 트랜지스터에 제공하기 위한 제1 스캔 라인, 제2 스캔 신호를 제2 트랜지스터에 제공하기 위한 제2 스캔 라인 - 제2 스캔 라인은 제1 스캔 라인과는 상이함 -, 및 제3 스캔 신호를 제3 트랜지스터에 제공하기 위한 제3 스캔 라인 - 제3 스캔 라인은 제1 및 제2 스캔 라인들과는 상이함 -을 포함한다.
일 실시예에 따라, 발광 다이오드, 드라이브 트랜지스터, 데이터 로딩 트랜지스터, 및 애노드 리셋 트랜지스터를 포함하는 디스플레이 픽셀을 동작시키기 위한 방법이 제공되며, 방법은 데이터 로딩 트랜지스터를 이용하여, 데이터를 발광 다이오드 상에 로딩하는 단계, 애노드 리셋 트랜지스터를 이용하여, 발광 다이오드를 리셋하는 단계, 및 드라이브 트랜지스터를 이용하여, 발광 다이오드를 통하도록 전류를 구동하는 단계를 포함한다.
다른 실시예에 따라, 발광 다이오드를 리셋하는 단계는 데이터를 발광 다이오드 상에 로딩한 후에 발광 다이오드를 리셋하는 단계를 포함한다.
다른 실시예에 따라, 방법은 보상 회로부를 이용하여, 데이터 로딩 트랜지스터를 통해 디스플레이 픽셀 상의 감지를 수행하는 단계를 포함한다.
다른 실시예에 따라, 디스플레이 픽셀은 방출 제어 트랜지스터 및 게이트 전압 설정 트랜지스터를 포함하고, 방법은 방출 제어 트랜지스터를 이용하여, 방출 제어 신호를 수신하는 단계, 게이트 전압 설정 트랜지스터를 이용하여, 제1 스캔 제어 신호를 수신하는 단계, 데이터 로딩 트랜지스터를 이용하여, 제1 스캔 제어 신호와는 상이한 제2 스캔 제어 신호를 수신하는 단계, 및 애노드 리셋 트랜지스터를 이용하여, 제1 및 제2 스캔 제어 신호들과는 상이한 제3 스캔 제어 신호를 수신하는 단계를 포함한다.
다른 실시예에 따라, 제1 및 제2 스캔 제어 신호들의 활성설정들은 시간적으로 중첩되고, 제1 및 제3 스캔 제어 신호들의 활성설정들은 시간적으로 중첩되지 않는다.
일 실시예에 따라, 제1 행의 제1 디스플레이 픽셀, 제2 행의 제2 디스플레이 픽셀, 및 게이트 드라이버 스테이지를 포함하는 전자 디바이스가 제공되며, 게이트 드라이버 스테이지는 제1 스캔 신호를 제1 및 제2 디스플레이 픽셀들에 출력하고, 제2 홀수 스캔 신호를 제1 디스플레이 픽셀에 출력하지만, 제2 디스플레이 픽셀에 출력하지 않고, 제2 짝수 스캔 신호를 제2 디스플레이 픽셀에 출력하지만 제1 디스플레이 픽셀에 출력하지 않는다.
다른 실시예에 따라, 게이트 드라이버 스테이지는 제3 스캔 신호 및 방출 제어 신호를 제1 및 제2 디스플레이 픽셀들에 출력하도록 추가로 구성된다.
다른 실시예에 따라, 제1 및 제2 행들은 어레이 내에서 인접한 행들이다.
다른 실시예에 따라, 제1 디스플레이 픽셀은 방출 제어 신호를 수신하는 방출 트랜지스터, 방출 트랜지스터와 직렬로 결합된 드라이브 트랜지스터 - 드라이브 트랜지스터는 게이트 단자를 가짐 -, 방출 트랜지스터 및 드라이브 트랜지스터와 직렬로 결합된 발광 다이오드 - 발광 다이오드는 애노드 단자를 가짐 -, 기준 전압 라인, 기준 전압 라인과 드라이브 트랜지스터의 게이트 단자 사이에 결합된 게이트 전압 설정 트랜지스터 - 게이트 전압 설정 트랜지스터는 제1 스캔 신호를 수신함 -, 데이터 라인, 데이터 라인과 발광 다이오드의 애노드 단자 사이에 결합된 데이터 로딩 트랜지스터 - 데이터 로딩 트랜지스터는 제2 홀수 스캔 신호를 수신함 -, 및 기준 전압 라인과 발광 다이오드의 애노드 단자 사이에 결합된 애노드 리셋 트랜지스터 - 애노드 리셋 트랜지스터는 제3 스캔 신호를 수신함 -를 포함한다.
전술한 내용은 단지 예시적인 것에 불과하며, 설명된 실시예들의 범주 및 기술적 사상을 벗어남이 없이, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 다양한 수정들이 이루어질 수 있다. 전술한 실시예들은 개별적으로 또는 임의의 조합으로 구현될 수 있다.

Claims (20)

  1. 디스플레이로서,
    발광 다이오드;
    상기 발광 다이오드와 직렬로 결합된 드라이브 트랜지스터;
    데이터를 상기 발광 다이오드 상에 로딩하기 위한 제1 트랜지스터; 및
    상기 발광 다이오드를 리셋하기 위한 제2 트랜지스터를 포함하는, 디스플레이.
  2. 제1항에 있어서, 상기 제1 트랜지스터는 상기 발광 다이오드에 직접 연결된, 디스플레이.
  3. 제1항에 있어서, 상기 제2 트랜지스터는 상기 발광 다이오드에 직접 연결된, 디스플레이.
  4. 제1항에 있어서,
    상기 제1 트랜지스터를 통해 상기 발광 다이오드에 결합된 데이터 라인; 및
    감지 회로부를 포함하는 픽셀 보상 회로부 - 상기 감지 회로부는 상기 데이터 라인에 결합됨 -를 추가로 포함하는, 디스플레이.
  5. 제1항에 있어서,
    상기 드라이브 트랜지스터의 게이트 단자 상에 기준 전압을 로딩하기 위한 제3 트랜지스터; 및
    상기 제2 및 제3 트랜지스터들에 결합된 광역 기준 전압 라인을 추가로 포함하는, 디스플레이.
  6. 제5항에 있어서, 상기 제3 트랜지스터는 반도체-산화물 트랜지스터이고 상기 드라이브 트랜지스터는 규소 트랜지스터인, 디스플레이.
  7. 제6항에 있어서, 상기 제3 트랜지스터 및 상기 드라이브 트랜지스터는 n-채널 트랜지스터들인, 디스플레이.
  8. 제7항에 있어서, 상기 제1 및 제2 트랜지스터들은 또한 n-채널 트랜지스터들인, 디스플레이.
  9. 제7항에 있어서, 상기 제1 및 제2 트랜지스터들은 p-채널 트랜지스터들인, 디스플레이.
  10. 제5항에 있어서,
    상기 제2 트랜지스터와 상기 제3 트랜지스터 사이에 결합된 저장 커패시터를 추가로 포함하는, 디스플레이.
  11. 제5항에 있어서,
    제1 스캔 신호를 상기 제1 트랜지스터에 제공하기 위한 제1 스캔 라인;
    제2 스캔 신호를 상기 제2 트랜지스터에 제공하기 위한 제2 스캔 라인 - 상기 제2 스캔 라인은 상기 제1 스캔 라인과는 상이함 -; 및
    제3 스캔 신호를 상기 제3 트랜지스터에 제공하기 위한 제3 스캔 라인 - 상기 제3 스캔 라인은 상기 제1 및 제2 스캔 라인들과는 상이함 -을 추가로 포함하는, 디스플레이.
  12. 발광 다이오드, 드라이브 트랜지스터, 데이터 로딩 트랜지스터, 및 애노드 리셋 트랜지스터를 포함하는 디스플레이 픽셀을 동작시키기 위한 방법으로서,
    상기 데이터 로딩 트랜지스터를 이용하여, 데이터를 상기 발광 다이오드 상에 로딩하는 단계;
    상기 애노드 리셋 트랜지스터를 이용하여, 상기 발광 다이오드를 리셋하는 단계; 및
    상기 드라이브 트랜지스터를 이용하여, 상기 발광 다이오드를 통하도록 전류를 구동하는 단계를 포함하는, 방법.
  13. 제12항에 있어서, 상기 발광 다이오드를 리셋하는 단계는 상기 데이터를 상기 발광 다이오드 상에 로딩한 후에 상기 발광 다이오드를 리셋하는 단계를 포함하는, 방법.
  14. 제12항에 있어서,
    보상 회로부를 이용하여, 상기 데이터 로딩 트랜지스터를 통해 상기 디스플레이 픽셀 상의 감지를 수행하는 단계를 추가로 포함하는, 방법.
  15. 제12항에 있어서, 상기 디스플레이 픽셀은 방출 제어 트랜지스터 및 게이트 전압 설정 트랜지스터를 추가로 포함하고, 상기 방법은,
    상기 방출 제어 트랜지스터를 이용하여, 방출 제어 신호를 수신하는 단계;
    상기 게이트 전압 설정 트랜지스터를 이용하여, 제1 스캔 제어 신호를 수신하는 단계;
    상기 데이터 로딩 트랜지스터를 이용하여, 상기 제1 스캔 제어 신호와는 상이한 제2 스캔 제어 신호를 수신하는 단계; 및
    상기 애노드 리셋 트랜지스터를 이용하여, 상기 제1 및 제2 스캔 제어 신호들과는 상이한 제3 스캔 제어 신호를 수신하는 단계를 추가로 포함하는, 방법.
  16. 제15항에 있어서, 상기 제1 및 제2 스캔 제어 신호들의 활성설정(assertion)들은 시간적으로 중첩되고, 상기 제1 및 제3 스캔 제어 신호들의 활성설정들은 시간적으로 중첩되지 않는, 방법.
  17. 전자 디바이스로서,
    제1 행의 제1 디스플레이 픽셀;
    제2 행의 제2 디스플레이 픽셀; 및
    게이트 드라이버 스테이지 - 상기 게이트 드라이버 스테이지는 제1 스캔 신호를 상기 제1 및 제2 디스플레이 픽셀들에 출력하고, 제2 홀수 스캔 신호를 상기 제1 디스플레이 픽셀에 출력하지만 상기 제2 디스플레이 픽셀에 출력하지 않고, 제2 짝수 스캔 신호를 상기 제2 디스플레이 픽셀에 출력하지만 상기 제1 디스플레이 픽셀에 출력하지 않음 -를 포함하는, 전자 디바이스.
  18. 제17항에 있어서, 상기 게이트 드라이버 스테이지는 제3 스캔 신호 및 방출 제어 신호를 상기 제1 및 제2 디스플레이 픽셀들에 출력하도록 추가로 구성된, 전자 디바이스.
  19. 제18항에 있어서, 상기 제1 및 제2 행들은 어레이 내에서 인접한 행들인, 전자 디바이스.
  20. 제18항에 있어서, 상기 제1 디스플레이 픽셀은,
    상기 방출 제어 신호를 수신하는 방출 트랜지스터;
    상기 방출 트랜지스터와 직렬로 결합된 드라이브 트랜지스터 - 상기 드라이브 트랜지스터는 게이트 단자를 가짐 -;
    상기 방출 트랜지스터 및 상기 드라이브 트랜지스터와 직렬로 결합된 발광 다이오드 - 상기 발광 다이오드는 애노드 단자를 가짐 -;
    기준 전압 라인;
    상기 기준 전압 라인과 상기 드라이브 트랜지스터의 상기 게이트 단자 사이에 결합된 게이트 전압 설정 트랜지스터 - 상기 게이트 전압 설정 트랜지스터는 상기 제1 스캔 신호를 수신함 -;
    데이터 라인;
    상기 데이터 라인과 상기 발광 다이오드의 상기 애노드 단자 사이에 결합된 데이터 로딩 트랜지스터 - 상기 데이터 로딩 트랜지스터는 상기 제2 홀수 스캔 신호를 수신함 -; 및
    상기 기준 전압 라인과 상기 발광 다이오드의 상기 애노드 단자 사이에 결합된 애노드 리셋 트랜지스터 - 상기 애노드 리셋 트랜지스터는 상기 제3 스캔 신호를 수신함 -를 포함하는, 전자 디바이스.
KR1020197025400A 2017-03-24 2018-03-14 외부 보상 및 애노드 리셋을 갖는 유기 발광 다이오드 디스플레이 KR102212927B1 (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201762476562P 2017-03-24 2017-03-24
US62/476,562 2017-03-24
US15/802,367 US10672338B2 (en) 2017-03-24 2017-11-02 Organic light-emitting diode display with external compensation and anode reset
US15/802,367 2017-11-02
PCT/US2018/022408 WO2018175175A1 (en) 2017-03-24 2018-03-14 Organic light-emitting diode display with external compensation and anode reset

Publications (2)

Publication Number Publication Date
KR20190108162A true KR20190108162A (ko) 2019-09-23
KR102212927B1 KR102212927B1 (ko) 2021-02-05

Family

ID=63581771

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020197025400A KR102212927B1 (ko) 2017-03-24 2018-03-14 외부 보상 및 애노드 리셋을 갖는 유기 발광 다이오드 디스플레이

Country Status (7)

Country Link
US (2) US10672338B2 (ko)
JP (1) JP6959352B2 (ko)
KR (1) KR102212927B1 (ko)
CN (2) CN111179829B (ko)
DE (1) DE112018000663T5 (ko)
GB (2) GB2605882B (ko)
WO (1) WO2018175175A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11783779B2 (en) 2021-09-27 2023-10-10 Lg Display Co., Ltd. Pixel circuit and display device including the same

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170186782A1 (en) * 2015-12-24 2017-06-29 Innolux Corporation Pixel circuit of active-matrix light-emitting diode and display panel having the same
US10375278B2 (en) * 2017-05-04 2019-08-06 Apple Inc. Noise cancellation
CN107393466B (zh) * 2017-08-14 2019-01-15 深圳市华星光电半导体显示技术有限公司 耗尽型tft的oled外部补偿电路
CN109388273B (zh) * 2017-08-14 2020-10-30 京东方科技集团股份有限公司 触控显示面板及其驱动方法、电子装置
KR102438459B1 (ko) * 2017-08-31 2022-08-30 엘지디스플레이 주식회사 발광 표시장치와 그의 구동방법
KR102372054B1 (ko) * 2017-09-05 2022-03-11 삼성디스플레이 주식회사 표시 장치 및 화소
JP7117974B2 (ja) * 2018-10-30 2022-08-15 キヤノン株式会社 表示装置および電子機器
KR102550867B1 (ko) 2018-12-28 2023-07-04 엘지디스플레이 주식회사 발광표시장치, 발광표시패널, 구동회로 및 구동방법
US10916198B2 (en) * 2019-01-11 2021-02-09 Apple Inc. Electronic display with hybrid in-pixel and external compensation
US11270654B2 (en) 2019-01-14 2022-03-08 Ordos Yuansheng Optoelectronics Co., Ltd. Pixel circuit, display panel, and method for driving pixel circuit
CN112259041B (zh) * 2019-07-04 2022-09-09 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN110364118B (zh) * 2019-07-25 2024-06-21 京东方科技集团股份有限公司 像素电路、显示装置及像素驱动方法
KR20210076341A (ko) * 2019-12-16 2021-06-24 엘지디스플레이 주식회사 디스플레이 장치, 데이터 구동 회로 및 데이터 구동 방법
CN111199713A (zh) 2020-03-05 2020-05-26 苹果公司 具有多个刷新率模式的显示器
CN111179855B (zh) * 2020-03-18 2021-03-30 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
US20210298834A1 (en) * 2020-03-30 2021-09-30 Zimmer Biomet Spine, Inc. Non-optical navigation system for guiding trajectories
CN111445861A (zh) * 2020-05-06 2020-07-24 合肥京东方卓印科技有限公司 像素驱动电路及驱动方法、移位寄存器电路、显示装置
CN111583866B (zh) * 2020-06-30 2021-12-17 武汉天马微电子有限公司 输出控制单元、输出控制电路、显示面板和显示装置
US11922877B2 (en) 2020-07-22 2024-03-05 Sharp Kabushiki Kaisha Display device enabling both high-frequency drive and low-frequency drive
TWI738468B (zh) * 2020-08-17 2021-09-01 友達光電股份有限公司 低功耗之畫素電路與顯示器
WO2022061718A1 (zh) * 2020-09-25 2022-03-31 京东方科技集团股份有限公司 像素电路、像素驱动方法、显示面板和显示装置
US11341879B2 (en) * 2020-10-22 2022-05-24 Samsung Display Co., Ltd. Replica pixel for stand-alone test of display driver
CN113223459B (zh) * 2021-04-29 2022-09-20 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板及显示装置
KR20220158918A (ko) * 2021-05-24 2022-12-02 삼성디스플레이 주식회사 표시 장치
CN115631710A (zh) * 2021-07-16 2023-01-20 群创光电股份有限公司 显示面板
KR20230017970A (ko) 2021-07-28 2023-02-07 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR20230096301A (ko) 2021-12-23 2023-06-30 엘지디스플레이 주식회사 유기발광다이오드 표시장치 및 그 구동방법
CN114360433A (zh) * 2022-01-05 2022-04-15 深圳市华星光电半导体显示技术有限公司 像素电路及显示面板
CN115798407A (zh) * 2022-11-30 2023-03-14 武汉天马微电子有限公司 显示面板、驱动电路及显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002075709A1 (fr) * 2001-03-21 2002-09-26 Canon Kabushiki Kaisha Circuit permettant d'actionner un element electroluminescent a matrice active
KR20100086256A (ko) * 2009-01-22 2010-07-30 삼성모바일디스플레이주식회사 유기 전계발광 표시장치
KR20130066449A (ko) * 2011-12-12 2013-06-20 엘지디스플레이 주식회사 유기발광 표시장치

Family Cites Families (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100009219A (ko) 2008-07-18 2010-01-27 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
US9370075B2 (en) 2008-12-09 2016-06-14 Ignis Innovation Inc. System and method for fast compensation programming of pixels in a display
US8963966B2 (en) * 2009-09-04 2015-02-24 Sharp Kabushiki Kaisha Display driver circuit, liquid crystal display device, display driving method, control program, and computer-readable recording medium having same control program recorded therein
KR101779076B1 (ko) * 2010-09-14 2017-09-19 삼성디스플레이 주식회사 화소를 포함하는 유기전계발광 표시장치
KR101916921B1 (ko) * 2011-03-29 2018-11-09 삼성디스플레이 주식회사 표시장치 및 그 구동방법
KR101985933B1 (ko) * 2011-11-15 2019-10-01 엘지디스플레이 주식회사 유기발광다이오드 표시장치
TWI425472B (zh) * 2011-11-18 2014-02-01 Au Optronics Corp 像素電路及其驅動方法
TWI459352B (zh) 2012-06-13 2014-11-01 Innocom Tech Shenzhen Co Ltd 顯示器
KR101411619B1 (ko) * 2012-09-27 2014-06-25 엘지디스플레이 주식회사 화소 회로와 그 구동 방법 및 이를 이용한 유기 발광 표시 장치
CN102930824B (zh) * 2012-11-13 2015-04-15 京东方科技集团股份有限公司 像素电路及驱动方法、显示装置
KR102025120B1 (ko) * 2013-05-24 2019-09-26 삼성디스플레이 주식회사 보상부 및 이를 포함한 유기 전계 발광 표시 장치
US10223975B2 (en) * 2013-10-18 2019-03-05 Apple Inc. Organic light emitting diode displays with improved driver circuitry
US20150123883A1 (en) * 2013-11-04 2015-05-07 Apple Inc. Display With Hybrid Progressive-Simultaneous Drive Pattern
US20150145849A1 (en) * 2013-11-26 2015-05-28 Apple Inc. Display With Threshold Voltage Compensation Circuitry
CN103928494B (zh) 2013-12-30 2016-08-17 上海天马有机发光显示技术有限公司 一种有机发光二极管像素电路、显示面板及显示装置
US9490276B2 (en) * 2014-02-25 2016-11-08 Lg Display Co., Ltd. Display backplane and method of fabricating the same
US9721502B2 (en) * 2014-04-14 2017-08-01 Apple Inc. Organic light-emitting diode display with compensation for transistor variations
CN104021762B (zh) * 2014-05-30 2017-07-28 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN104064145A (zh) 2014-06-13 2014-09-24 上海天马有机发光显示技术有限公司 一种像素驱动电路及有机发光显示装置
KR102298336B1 (ko) * 2014-06-20 2021-09-08 엘지디스플레이 주식회사 유기발광다이오드 표시장치
KR20160007900A (ko) * 2014-07-09 2016-01-21 삼성디스플레이 주식회사 화소, 화소 구동 방법, 및 화소를 포함하는 표시 장치
US20160063921A1 (en) * 2014-08-26 2016-03-03 Apple Inc. Organic Light-Emitting Diode Display With Reduced Capacitive Sensitivity
US20160063922A1 (en) 2014-08-26 2016-03-03 Apple Inc. Organic Light-Emitting Diode Display
US9543370B2 (en) * 2014-09-24 2017-01-10 Apple Inc. Silicon and semiconducting oxide thin-film transistor displays
KR101676259B1 (ko) * 2014-10-01 2016-11-16 엘지디스플레이 주식회사 유기 발광 표시 장치
CN105788511B (zh) * 2014-12-22 2021-05-25 昆山国显光电有限公司 像素驱动电路及显示装置
US9424782B2 (en) * 2014-12-31 2016-08-23 Lg Display Co., Ltd. Organic light emitting display
CN204680360U (zh) * 2015-02-02 2015-09-30 信利(惠州)智能显示有限公司 一种像素电路及显示装置
KR102285393B1 (ko) * 2015-03-13 2021-08-04 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 구동 방법
KR102559083B1 (ko) * 2015-05-28 2023-07-25 엘지디스플레이 주식회사 유기발광 표시장치
EP3098805B1 (en) * 2015-05-28 2018-07-25 LG Display Co., Ltd. Organic light emitting display and circuit thereof
CN105045438B (zh) * 2015-09-22 2018-02-13 京东方科技集团股份有限公司 一种触控显示电路及其驱动方法、显示装置
US9818344B2 (en) * 2015-12-04 2017-11-14 Apple Inc. Display with light-emitting diodes
CN105679244B (zh) * 2016-03-17 2017-11-28 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
CN105825815A (zh) * 2016-05-24 2016-08-03 上海天马有机发光显示技术有限公司 一种有机发光像素电路及其驱动方法
EP3264407A1 (en) * 2016-06-30 2018-01-03 LG Display Co., Ltd. Organic light emitting display device and driving method of the same
CN106710529B (zh) * 2016-12-19 2019-02-05 上海天马有机发光显示技术有限公司 一种像素驱动电路、驱动方法及有机发光显示面板
CN106531067B (zh) * 2016-12-23 2019-08-30 上海天马有机发光显示技术有限公司 一种像素电路及其显示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002075709A1 (fr) * 2001-03-21 2002-09-26 Canon Kabushiki Kaisha Circuit permettant d'actionner un element electroluminescent a matrice active
KR20100086256A (ko) * 2009-01-22 2010-07-30 삼성모바일디스플레이주식회사 유기 전계발광 표시장치
KR20130066449A (ko) * 2011-12-12 2013-06-20 엘지디스플레이 주식회사 유기발광 표시장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11783779B2 (en) 2021-09-27 2023-10-10 Lg Display Co., Ltd. Pixel circuit and display device including the same

Also Published As

Publication number Publication date
US10878751B2 (en) 2020-12-29
CN111179829B (zh) 2024-05-14
CN110352453B (zh) 2023-09-15
JP2020509419A (ja) 2020-03-26
JP6959352B2 (ja) 2021-11-02
DE112018000663T5 (de) 2019-10-24
US10672338B2 (en) 2020-06-02
GB2605882A8 (en) 2022-10-26
WO2018175175A1 (en) 2018-09-27
GB2605882B (en) 2023-02-01
CN111179829A (zh) 2020-05-19
US20200312234A1 (en) 2020-10-01
GB2574157A (en) 2019-11-27
GB201912507D0 (en) 2019-10-16
KR102212927B1 (ko) 2021-02-05
CN110352453A (zh) 2019-10-18
GB2605882A (en) 2022-10-19
GB202205125D0 (en) 2022-05-25
GB2574157B (en) 2022-06-29
US20180277037A1 (en) 2018-09-27

Similar Documents

Publication Publication Date Title
KR102212927B1 (ko) 외부 보상 및 애노드 리셋을 갖는 유기 발광 다이오드 디스플레이
KR102281222B1 (ko) 하이브리드 픽셀 내 및 외부 보상을 갖는 전자 디스플레이
US10262586B2 (en) Light-emitting diode display with threshold voltage compensation
US10861389B2 (en) Methods and apparatus for mitigating hysteresis impact on current sensing accuracy for an electronic display
US11158256B2 (en) Methods and apparatus for mitigating charge settling and lateral leakage current on organic light-emitting diode displays
KR20220100620A (ko) 픽셀 내 보상 및 산화물 구동 트랜지스터를 갖는 전자 디스플레이
US11341912B2 (en) Pixel circuit and method for driving the same, display panel and display device
US20160163025A1 (en) Display device and a method of driving the same
US11049457B1 (en) Mirrored pixel arrangement to mitigate column crosstalk
JP2024508016A (ja) 低減された温度輝度感度を有するディスプレイ
CN116897389A (zh) 具有减小的温度亮度敏感性的显示器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant