KR20230017970A - 표시 장치 및 이의 구동 방법 - Google Patents

표시 장치 및 이의 구동 방법 Download PDF

Info

Publication number
KR20230017970A
KR20230017970A KR1020210099455A KR20210099455A KR20230017970A KR 20230017970 A KR20230017970 A KR 20230017970A KR 1020210099455 A KR1020210099455 A KR 1020210099455A KR 20210099455 A KR20210099455 A KR 20210099455A KR 20230017970 A KR20230017970 A KR 20230017970A
Authority
KR
South Korea
Prior art keywords
scan
period
signal
emission period
emission
Prior art date
Application number
KR1020210099455A
Other languages
English (en)
Inventor
박경진
김양완
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020210099455A priority Critical patent/KR20230017970A/ko
Priority to US17/860,110 priority patent/US11810517B2/en
Publication of KR20230017970A publication Critical patent/KR20230017970A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/088Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements using a non-linear two-terminal element
    • G09G2300/0895Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements using a non-linear two-terminal element having more than one selection line for a two-terminal active matrix LCD, e.g. Lechner and D2R circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • G09G2320/0633Adjustment of display parameters for control of overall brightness by amplitude modulation of the brightness of the illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Abstract

표시 장치는, 제1 노드와 제2 노드 사이에 접속되어 구동 전류를 생성하는 제1 트랜지스터를 포함하고, 제1 주사선, 제2 주사선, 제3 주사선, 제4 주사선, 발광 제어선, 및 데이터선에 접속되는 화소; 한 프레임 기간 동안 발광 제어선에 제1 비발광 기간에 대응하는 제1 게이트-오프(gate-off) 기간 및 제2 비발광 기간에 대응하는 제2 게이트 오프 기간을 포함하는 발광 제어 신호를 공급하는 발광 구동부; 제1 비발광 기간에 제1 내지 제4 주사선들에 제1 내지 제4 주사 신호들을 각각 공급하고, 제2 비발광 기간에 제1 주사 신호를 제1 주사선에 공급하는 주사 구동부; 데이터선에 데이터 신호를 공급하는 데이터 구동부; 및 발광 구동부, 주사 구동부, 및 데이터 구동부의 구동을 제어하고, 디밍 신호에 응답하여 제1 및 제2 비발광 기간들 각각의 폭인 발광 제어 신호의 오프 듀티(off duty)를 조절하며, 제2 비발광 기간에 제1 주사 신호가 공급되는 타이밍을 제어하는 제어부를 포함한다.

Description

표시 장치 및 이의 구동 방법{DISPLAY DEVICE AND METHOD OF DRIVING THE SAME}
본 발명은 표시 장치 및 이의 구동 방법에 관한 것이다.
표시 장치는 외부에서 인가되는 제어 신호들을 이용하여 영상을 표시한다.
표시 장치는 복수의 화소들을 포함한다. 화소들 각각은 복수의 트랜지스터들, 트랜지스터들에 전기적으로 연결된 발광 소자 및 커패시터를 포함한다. 트랜지스터들은 신호선들을 통해 제공되는 신호들에 기초하여 구동 전류를 생성하고, 발광 소자는 구동 전류에 기초하여 발광한다.
본 발명의 일 목적은 디밍 신호에 따라 발광 제어 신호의 오프 듀티 및 제1 주사 신호의 공급 타이밍을 제어하는 표시 장치를 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 장치의 구동 방법을 제공하는 것이다.
다만, 본 발명의 목적은 상술한 목적들로 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
본 발명의 일 목적을 달성하기 위하여 본 발명의 실시예들에 따른 표시 장치는, 제1 노드와 제2 노드 사이에 접속되어 구동 전류를 생성하는 제1 트랜지스터를 포함하고, 제1 주사선, 제2 주사선, 제3 주사선, 제4 주사선, 발광 제어선, 및 데이터선에 접속되는 화소; 한 프레임 기간 동안 상기 발광 제어선에 제1 비발광 기간에 대응하는 제1 게이트-오프(gate-off) 기간 및 제2 비발광 기간에 대응하는 제2 게이트 오프 기간을 포함하는 발광 제어 신호를 공급하는 발광 구동부; 상기 제1 비발광 기간에 상기 제1 내지 제4 주사선들에 제1 내지 제4 주사 신호들을 각각 공급하고, 상기 제2 비발광 기간에 상기 제1 주사 신호를 상기 제1 주사선에 공급하는 주사 구동부; 상기 데이터선에 데이터 신호를 공급하는 데이터 구동부; 및 상기 발광 구동부, 상기 주사 구동부, 및 상기 데이터 구동부의 구동을 제어하고, 디밍 신호에 응답하여 상기 제1 및 제2 비발광 기간들 각각의 폭인 상기 발광 제어 신호의 오프 듀티(off duty)를 조절하며, 상기 제2 비발광 기간에 상기 제1 주사 신호가 공급되는 타이밍을 제어하는 제어부를 포함할 수 있다.
일 실시예에 의하면, 상기 디밍 신호는 상기 표시 장치가 발광할 수 있는 최대 표시 휘도를 지시하는 디밍 값을 포함할 수 있다. 상기 디밍 값이 증가함에 따라 상기 최대 표시 휘도가 증가하고, 상기 오프 듀티가 감소할 수 있다.
일 실시예에 의하면, 상기 제어부는 상기 제2 비발광 기간의 시작 시점에 연동하여 상기 제1 주사 신호의 공급 시점을 결정할 수 있다.
일 실시예에 의하면, 상기 제2 비발광 기간의 상기 시작 시점과 상기 제2 비발광 기간에서의 상기 제1 주사 신호의 공급 시점 사이의 시간 간격은 일정할 수 있다.
일 실시예에 의하면, 상기 오프 듀티가 증가할수록 상기 한 프레임 기간의 상기 제2 비발광 기간에서의 상기 제1 주사 신호의 출력 타이밍이 더 앞당겨질 수 있다.
일 실시예에 의하면, 동일한 구동 주파수의 각각의 프레임 기간 내에서, 제1 오프 듀티에 대응하는 상기 제2 비발광 기간의 종료 시점은 제2 오프 듀티에 대응하는 상기 제2 비발광 기간의 종료 시점과 동일하고, 상기 제1 오프 듀티에 대응하는 상기 제1 비발광 기간의 종료 시점은 상기 제2 오프 듀티에 대응하는 상기 제1 비발광 기간의 종료 시점과 동일할 수 있다.
일 실시예에 의하면, 상기 오프 듀티가 증가할수록 상기 제2 비발광 기간에서의 상기 제1 주사 신호의 공급 시점과 상기 제2 비발광 기간의 종료 시점 사이의 시간 간격이 증가할 수 있다.
일 실시예에 의하면, 상기 화소는, 발광 소자; 상기 데이터선과 상기 제1 노드 사이에 접속되며, 상기 제4 주사선으로 공급되는 상기 제4 주사 신호에 응답하여 턴-온되는 제2 트랜지스터; 상기 제2 노드와 상기 제1 트랜지스터의 게이트 전극에 접속되는 제3 노드 사이에 접속되며, 상기 제2 주사 신호에 응답하여 턴-온되는 제3 트랜지스터; 상기 제1 주사선으로 공급되는 상기 제1 주사 신호에 응답하여 턴-온되어 상기 제1 트랜지스터에 제1 전원의 전압을 인가하는 제4 트랜지스터; 구동 전원과 상기 제1 노드 사이에 접속되며, 상기 발광 제어선으로 공급되는 상기 발광 제어 신호의 상기 제1 및 제2 게이트-오프 기간들에 턴-오프되는 제5 트랜지스터; 및 상기 제2 노드와 상기 발광 소자의 제1 전극 사이에 접속되며, 상기 발광 제어선으로 공급되는 상기 발광 제어 신호의 상기 제1 및 제2 게이트-오프 기간들에 턴-오프되는 제6 트랜지스터를 포함할 수 있다.
일 실시예에 의하면, 상기 제1 비발광 기간에, 상기 주사 구동부는 상기 제1 주사선 및 상기 제2 주사선으로 상기 제1 주사 신호 및 상기 제2 주사 신호를 각각 복수 회 공급할 수 있다.
일 실시예에 의하면, 상기 제2 비발광 기간에 공급되는 상기 제1 주사 신호의 펄스 폭이 상기 제1 비발광 기간에 공급되는 상기 제1 주사 신호의 펄스 폭보다 클 수 있다.
일 실시예에 의하면, 상기 오프 듀티가 증가할수록 상기 제1 비발광 기간에서의 상기 제1 주사 신호의 공급 간격이 증가할 수 있다.
일 실시예에 의하면, 상기 화소는, 상기 제3 노드와 제2 전원 사이에 접속되고, 상기 제3 주사선으로 공급되는 상기 제3 주사 신호에 응답하여 턴-온되는 제7 트랜지스터; 및 상기 발광 소자의 상기 제1 전극과 제3 전원 사이에 접속되고, 상기 제1 주사 신호에 응답하여 턴-온되는 제8 트랜지스터를 더 포함할 수 있다.
일 실시예에 의하면, 상기 주사 구동부는, 상기 제1 비발광 기간의 제1 기간 및 제3 기간에 상기 제2 주사선으로 상기 제2 주사 신호를 공급하고, 상기 제1 비발광 기간의 제2 기간에 상기 제3 주사선으로 상기 제3 주사 신호를 공급할 수 있다. 상기 제2 기간은 상기 제1 기간과 상기 제3 기간 사이에서 시작될 수 있다.
일 실시예에 의하면, 상기 주사 구동부는 상기 제3 기간에 상기 제2 주사 신호의 일부에 중첩하여 상기 제4 주사선으로 상기 제4 주사 신호를 공급할 수 있다.
일 실시예에 의하면, 상기 주사 구동부는 상기 제1 기간 및 상기 제3 기간 이후의 제4 기간에 상기 제1 주사선으로 상기 제1 주사 신호를 공급할 수 있다.
일 실시예에 의하면, 상기 제4 기간 이후 상기 비발광 기간의 나머지 기간 동안 상기 제1 내지 제4 주사 신호들의 공급이 중단되고, 상기 나머지 기간의 길이는 상기 제1 주사 신호의 폭보다 클 수 있다.
일 실시예에 의하면, 상기 제2 비발광 기간의 종료 시점과 상기 제2 비발광 기간에서의 상기 제1 주사 신호의 공급 시점 사이의 제1 시간 간격은 일정하며, 상기 오프 듀티가 증가할수록 상기 제2 비발광 기간의 시작 시점과 상기 제2 비발광 기간에서의 상기 제1 주사 신호의 공급 시점 사이의 제2 시간 간격이 증가하고, 상기 제2 시간 간격은 상기 제1 시간 간격보다 클 수 있다.
일 실시예에 의하면, 상기 주사 구동부는, 상기 제1 비발광 기간 및 상기 제2 비발광 기간에 상기 제1 주사선으로 제1 주사 신호를 공급하는 제1 주사 구동부; 상기 제1 비발광 기간에 상기 제2 주사선으로 상기 제2 주사 신호를 복수 회 공급하는 제2 주사 구동부; 상기 제1 비발광 기간에 상기 제2 주사 신호의 공급들 사이에 상기 제3 주사선으로 상기 제3 주사 신호를 공급하는 제3 주사 구동부; 및 상기 제2 주사 신호의 일부에 중첩하여 상기 제4 주사선으로 상기 제4 주사 신호를 공급하는 제4 주사 구동부를 포함할 수 있다.
본 발명의 일 목적을 달성하기 위하여 본 발명의 실시예들에 따른 한 프레임 기간 동안에 제1 비발광 기간 및 제2 비발광 기간을 포함하는 표시 장치의 구동 방법은, 디밍 신호에 포함되는 디밍 값에 기초하여 상기 제1 비발광 기간 및 상기 제2 비발광 기간 각각의 폭인 발광 제어 신호의 오프 듀티(off duty)를 결정하는 단계; 상기 제1 비발광 기간에 제1 내지 제4 주사선들에 제1 내지 제4 주사 신호들을 각각 공급하며, 데이터 신호를 기입하는 단계; 상기 제2 비발광 기간의 시작 시점에 연동하여, 상기 제2 비발광 기간에 내에서 상기 제1 주사 신호를 상기 제1 주사선에 공급하는 단계를 포함할 수 있다.
일 실시예에 의하면, 상기 제2 비발광 기간의 상기 시작 시점과 상기 제2 비발광 기간에서의 상기 제1 주사 신호의 공급 시점 사이의 시간 간격은 일정하고, 상기 오프 듀티가 증가할수록 상기 한 프레임 기간의 상기 제2 비발광 기간에서의 상기 제1 주사 신호의 출력 타이밍이 더 앞당겨질 수 있다.
본 발명의 실시예들에 따른 발광 제어 신호의 오프 듀티를 제어하는 표시 장치 및 이의 구동 방법은 제2 비발광 기간에서의 제1 주사 신호의 출력 시점을 제어함으로써, 발광 제어선과 발광 소자의 제1 전극(애노드) 사이의 기생 커패시터(Cpr)의 전압 커플링에 의한 휘도 왜곡이 개선될 수 있으며, 영상 품질이 개선될 수 있다.
다만, 본 발명의 효과는 상술한 효과에 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 도면이다.
도 2는 도 1의 표시 장치에 포함되는 주사 구동부의 일 예를 나타내는 도면이다.
도 3은 도 1의 표시 장치에 포함되는 화소의 일 예를 나타내는 회로도이다.
도 4는 도 3의 한 프레임 기간에 화소에 공급되는 신호들의 일 예를 나타내는 타이밍도이다.
도 5는 디밍 값에 따라 한 프레임 기간에 공급되는 발광 제어 신호 및 제1 주사 신호의 공급 타이밍이 제어되는 일 예를 나타내는 타이밍도이다.
도 6은 디밍 값에 따라 한 프레임 기간에 공급되는 발광 제어 신호 및 제1 주사 신호의 공급 타이밍이 제어되는 일 예를 나타내는 타이밍도이다.
도 7은 도 5 및 도 6을 참조하여 설명된 동작에 의해 디밍 값에 따른 휘도 왜곡이 개선된 효과를 보여주는 도면이다.
도 8은 디밍 값에 따라 한 프레임 기간에 공급되는 발광 제어 신호 및 제1 주사 신호의 공급 타이밍이 제어되는 일 예를 나타내는 타이밍도이다.
도 9는 도 8을 참조하여 설명된 동작에 의해 디밍 값에 따른 휘도 왜곡이 개선된 효과를 보여주는 도면이다.
도 10은 도 1의 표시 장치에 포함되는 화소의 일 예를 나타내는 회로도이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 도면이다.
도 1을 참조하면, 표시 장치(1000)는 화소부(100), 주사 구동부(200), 발광 구동부(300), 데이터 구동부(400), 및 제어부(500)를 포함할 수 있다.
표시 장치(1000)는 구동 조건에 따라 다양한 프레임 주파수(리프레시 레이트, 구동 주파수, 또는, 화면 재생률)로 영상을 표시할 수 있다. 프레임 주파수는 1초 동안 화소(PX)의 구동 트랜지스터에 실질적으로 데이터 전압이 기입되는 빈도수이다. 예를 들어, 프레임 주파수는 화면 주사율, 화면 재생 빈도수라도고 하며, 1초 동안 표시 화면이 재생되는 빈도수를 나타낸다.
일 실시예에서, 데이터 구동부(400) 및/또는 데이터 신호 공급을 위해 제4 주사선(S4i)으로 공급되는 제4 주사 신호의 출력 주파수는 프레임 주파수에 대응하여 변경될 수 있다. 예를 들어, 동영상 구동을 위한 프레임 주파수는 약 60Hz 이상(예를 들어, 60Hz, 120Hz, 또는 240Hz)의 주파수일 수 있다. 프레임 주파수가 60Hz인 경우, 각각의 수평라인(화소행)에는 1초에 60회의 제4 주사 신호가 공급될 수 있다.
일 실시예에서, 표시 장치(1000)는, 구동 조건에 따라 주사 구동부(200) 및 발광 구동부(300)의 출력 주파수 및 이에 대응하는 데이터 구동부(400)의 출력 주파수를 조절할 수 있다. 예를 들어, 표시 장치(1000)는 1Hz 내지 120Hz의 다양한 프레임 주파수들에 대응하여 영상을 표시할 수 있다. 다만, 이는 예시적인 것으로서, 표시 장치(1000)는 120Hz 이상의 프레임 주파수(예를 들어, 240Hz, 480Hz)로도 영상을 표시할 수 있다.
화소부(100)는 주사선들(S11 내지 S1n, S21 내지 S2n, S31 내지 S3n, S41 내지 S4n), 발광 제어선들(E1 내지 En), 및 데이터선들(D1 내지 Dm)을 포함하고, 주사선들(S11 내지 S1n, S21 내지 S2n, S31 내지 S3n, S41 내지 S4n), 발광 제어선들(E1 내지 En), 및 데이터선들(D1 내지 Dm)에 연결되는 화소(PX)들을 포함할 수 있다(단, m, n은 1보다 큰 정수). 화소(PX)들 각각은 구동 트랜지스터와 복수의 스위칭 트랜지스터들을 포함할 수 있다.
제어부(500)는 소정의 인터페이스를 통해 AP(Application processor)와 같은 호스트 시스템으로부터 입력 영상 데이터(IRGB), 디밍 신호(DMS), 및 제어 신호들을 공급받을 수 있다. 제어부(500)는 주사 구동부(200), 발광 구동부(300), 및 데이터 구동부(400)의 구동 타이밍을 제어하는 타이밍 제어부를 포함할 수 있다.
제어부(500)는 입력 영상 데이터(IRGB), 제어 신호들, 및 클럭 신호 등에 기초하여 제1 제어 신호(SCS), 제2 제어 신호(ECS), 및 제3 제어 신호(DCS)를 생성할 수 있다. 제1 제어 신호(SCS)는 주사 구동부(200)로 공급되고, 제2 제어 신호(ECS)는 발광 구동부(300)로 공급되며, 제3 제어 신호(DCS)는 데이터 구동부(400)로 공급될 수 있다. 제어부(500)는 입력 영상 데이터(IRGB)를 재정렬하여 데이터 구동부(400)로 공급할 수 있다.
일 실시예에서, 제어부(500)는 디밍 신호(DMS)에 기초하여 제1 제어 신호(SCS) 및 제2 제어 신호(ECS)의 생성을 추가적으로 제어할 수 있다. 디밍 신호(DMS)는 표시 장치(1000, 및 화소부(100))가 발광할 수 있는 최대 표시 휘도를 지시하는 디밍 값을 포함할 수 있다. 예를 들어, 디밍 값이 증가함에 따라 화소부(100)에서 표시할 수 있는 최대 표시 휘도가 증가할 수 있다. 최대 표시 휘도는 화소부(100) 전체가 표시 장치(1000)에 설정된 최대 계조로 발광할 때 측정되는 휘도일 수 있다.
일 실시예에서, 제어부(500)는 디밍 신호(DMS)에 응답하여 발광 제어 신호의 오프 듀티를 조절할 수 있다. 예를 들어, 제2 제어 신호(ECS)에는 발광 제어 시작 신호가 포함되며, 디밍 신호(DMS)에 기초하여 발광 제어 시작 신호의 게이트-오프 기간이 조절될 수 있다. 발광 구동부(300)는 발광 제어 시작 신호에 기초하여 오프 듀티(off duty, 또는 게이트-오프 기간)가 조절된 발광 제어 신호를 출력할 수 있다. 예를 들어, 디밍 신호(DMS)에 포함되는 디밍 값이 감소하면(즉, 최대 표시 휘도가 감소하면), 발광 제어 시작 신호(및 발광 제어 신호)의 게이트-오프 기간이 증가할 수 있다.
일 실시예에서, 제어부(500)는 디밍 신호(DMS)에 응답하여 제1 주사 신호의 공급 타이밍을 조절할 수 있다. 예를 들어, 제1 제어 신호(SCS)에는 제1 주사 시작 신호가 포함되며, 디밍 신호(DMS)에 기초하여 제1 주사 시작 신호의 출력 타이밍이 결정될 수 있다. 주사 구동부(200)는 제1 주사 시작 신호에 기초하여 제1 주사 신호를 출력할 수 있다.
주사 구동부(200)는 제어부(500)로부터 제1 제어 신호(SCS)를 수신하고, 제1 제어 신호(SCS)에 기초하여 제1 주사선들(S11 내지 S1n), 제2 주사선들(S21 내지 S2n), 제3 주사선들(S31 내지 S3n), 및 제4 주사선들(S41 내지 S4n)로 각각 제1 주사 신호, 제2 주사 신호, 제3 주사 신호, 및 제4 주사 신호를 공급할 수 있다.
제1 내지 제4 주사 신호들은 해당 주사 신호들이 공급되는 트랜지스터의 타입에 상응하는 게이트-온 전압으로 설정될 수 있다. 주사 신호를 수신하는 트랜지스터는 주사 신호가 공급될 때 턴-온 상태로 설정될 수 있다. 예를 들어, PMOS(P-channel metal oxide semiconductor) 트랜지스터에 공급되는 주사 신호의 게이트-온 전압은 논리 로우 레벨이고, NMOS(N-channel metal oxide semiconductor) 트랜지스터에 공급되는 주사 신호의 게이트-온 전압은 논리 하이 레벨일 수 있다. 이하, "주사 신호가 공급된다"는 의미는, 주사 신호가 이에 의해 제어되는 트랜지스터를 턴-온시키는 논리 레벨로 공급되는 것으로 이해될 수 있다.
일 실시예에서, 주사 구동부(200)는 비발광 기간에 제1 내지 제4 주사 신호들 중 일부를 복수 회 공급할 수 있다. 이에 따라, 화소(PX)에 포함되는 구동 트랜지스터의 바이어스 상태가 제어될 수 있다.
발광 구동부(300)는 제2 제어 신호(ECS)에 기초하여 발광 제어선들(E1 내지 En)로 발광 제어 신호를 공급할 수 있다. 예를 들어, 발광 제어 신호는 발광 제어선들(E1 내지 En)로 순차적으로 공급될 수 있다.
발광 제어 신호는 게이트-오프 전압(예를 들어, 하이 전압)으로 설정될 수 있다. 발광 제어 신호를 수신하는 트랜지스터는 발광 제어 신호가 공급될 때 턴-오프되고, 그 외의 경우에 턴-온 상태로 설정될 수 있다. 이하, "발광 제어 신호가 공급된다"는 의미는, 발광 제어 신호가 이에 의해 제어되는 트랜지스터를 턴-오프시키는 논리 레벨로 공급되는 것으로 이해될 수 있다.
도 1에는 설명의 편의를 위해 주사 구동부(200) 및 발광 구동부(300)가 각각 단일 구성인 것으로 도시되었으나, 본 발명이 이에 한정되는 것은 아니다. 설계에 따라 주사 구동부(200)는 제1 내지 제4 주사 신호들 중 적어도 하나를 각각 공급하는 복수의 주사 구동부들을 포함할 수 있다. 또한, 주사 구동부(200) 및 발광 구동부(300)의 적어도 일부는 하나의 구동 회로, 모듈 등으로 통합될 수도 있다.
데이터 구동부(400)는 제어부(500)로부터 제3 제어 신호(DCS) 및 영상 데이터(RGB)를 수신할 수 있다. 데이터 구동부(400)는 디지털 형식의 영상 데이터(RGB)를 아날로그 데이터 신호(데이터 전압)로 변환할 수 있다. 데이터 구동부(400)는 제3 제어 신호(DCS)에 대응하여 데이터선들(D1 내지 Dm)로 데이터 신호를 공급할 수 있다. 이때, 데이터선들(D1 내지 Dm)로 공급되는 데이터 신호는 제4 주사선들(S41 내지 S4n)로 공급되는 제4 주사 신호와 동기되도록 공급될 수 있다.
일 실시예에서, 표시 장치(1000)는 전원 공급부를 더 포함할 수 있다. 전원 공급부는 화소(PX)의 구동을 위한 제1 구동 전원(VDD)의 전압, 제2 구동 전원(VSS)의 전압, 제1 전원(VEH, 또는, 바이어스 전원)의 전압, 제2 전원(Vint1, 또는, 제1 초기화 전원)의 전압, 및 제3 전원(Vint2, 또는, 제2 초기화 전원)의 전압을 화소부(100)에 공급할 수 있다.
한편, 표시 장치(1000)는 다양한 프레임 주파수들로 동작할 수 있다. 저주파수 구동의 경우, 화소 내부의 전류 누설로 인해 플리커 등의 영상 불량이 시인될 수 있다. 또한, 다양한 프레임 주파수로의 구동에 의해 구동 트랜지스터의 바이어스 상태 변화, 히스테리시스 특성 변화에 따른 문턱전압 시프트 등으로 인한 응답 속도 변화에 따라 영상 끌림 등의 잔상이 시인될 수 있다.
영상 품질 개선을 위해 화소(PX)의 하나의 프레임 기간은 프레임 주파수에 따라 복수의 비발광 기간들을 포함할 수 있다. 예를 들어, 한 프레임의 최초의 비발광 기간은 표시 주사 기간(display scan period)을 포함할 수 있고, 그 이후의 비발광 기간은 바이어스 주사 기간(bias scan period)일 수 있다.
표시 주사 기간에 실질적으로 영상 표시를 위한 데이터 신호가 화소(PX)에 기입되고, 바이어스 주사 기간에는 화소(PX)의 구동 트랜지스터에 온-바이어스가 인가될 수 있다.
도 2는 도 1의 표시 장치에 포함되는 주사 구동부의 일 예를 나타내는 도면이다.
도 1 및 도 2를 참조하면, 주사 구동부(200)는 제1 주사 구동부(220), 제2 주사 구동부(240), 제3 주사 구동부(260), 및 제4 주사 구동부(280)를 포함할 수 있다.
제1 제어 신호(SCS)는 제1 내지 제4 주사 시작 신호들(FLM1 내지 FLM4)을 포함할 수 있다. 제1 내지 제4 주사 시작 신호들(FLM1 내지 FLM4)은 제1 내지 제4 주사 구동부들(220, 240, 260, 280)에 각각 공급될 수 있다.
제1 내지 제4 주사 시작 신호들(FLM1 내지 FLM4)의 폭, 공급 타이밍 등은 화소(PX)의 구동 조건 및 프레임 주파수에 따라 결정될 수 있다. 예를 들어, 제1 내지 제4 주사 시작 신호들(FLM1 내지 FLM4) 중 적어도 하나는 디밍 신호(DMS)에 기초하여 결정될 수 있다.
일 실시예에서, 디밍 신호(DMS)에 기초하여 결정되는 발광 제어 신호의 오프 듀티 변화에 따라 프레임 기간 내에서의 제1 주사 시작 신호(FLM1)의 공급 시점이 변경될 수 있다.
제1 내지 제4 주사 신호들은 각각 제1 내지 제4 주사 시작 신호들(FLM1 내지 FLM4)에 기초하여 출력될 수 있다. 예를 들어, 제1 내지 제4 주사 신호들 중 적어도 하나의 신호 폭은 나머지의 신호 폭과 다를 수 있다.
제1 주사 구동부(220)는 제1 주사 시작 신호(FLM1)에 응답하여 제1 주사선들(S11 내지 S1n)로 제1 주사 신호를 순차적으로 공급할 수 있다. 제2 주사 구동부(240)는 제2 주사 시작 신호(FLM2)에 응답하여 제2 주사선들(S21 내지 S2n)로 제2 주사 신호를 순차적으로 공급할 수 있다. 제3 주사 구동부(260)는 제3 주사 시작 신호(FLM3)에 응답하여 제3 주사선들(S31 내지 S3n)로 제3 주사 신호를 순차적으로 공급할 수 있다. 제4 주사 구동부(280)는 제4 주사 시작 신호(FLM4)에 응답하여 제4 주사선들(S41 내지 S4n)로 제4 주사 신호를 순차적으로 공급할 수 있다.
도 3은 도 1의 표시 장치에 포함되는 화소의 일 예를 나타내는 회로도이다.
도 3에서는 설명의 편의를 위하여 i번째 수평라인(또는 i번째 화소행)에 위치되며 j번째 데이터선(Dj)과 접속된 화소(10)를 도시하기로 한다(단, i, j는 자연수).
도 1 및 도 3을 참조하면, 화소(10)는 발광 소자(LD), 제1 내지 제8 트랜지스터들(M1 내지 M8), 및 스토리지 커패시터(Cst)를 포함할 수 있다.
발광 소자(LD)의 제1 전극(애노드 전극 또는 캐소드 전극)은 제6 트랜지스터(M6)에 접속되고 제2 전극(캐소드 전극 또는 애노드 전극)은 제2 구동 전원(VSS)이 공급되는 제2 전원선(PL2)에 접속될 수 있다. 발광 소자(LD)는 제1 트랜지스터(M1)로부터 공급되는 전류량에 대응하여 소정 휘도의 빛을 생성할 수 있다.
일 실시예에서, 발광 소자(LD)는 유기 발광층을 포함하는 유기 발광 다이오드일 수 있다. 다른 실시예에서, 발광 소자(LD)는 무기 물질로 형성되는 무기 발광 소자일 수 있다. 다른 실시예에서, 발광 소자(LD)는 무기 물질 및 유기 물질이 복합적으로 구성된 발광 소자일 수도 있다. 또는 발광 소자(LD)는 복수의 무기 발광 소자들이 제2 전원선(PL2)과 제6 트랜지스터(M6) 사이에 병렬 및/또는 직렬로 연결된 형태를 가질 수도 있다.
제1 트랜지스터(M1)(또는 구동 트랜지스터)의 제1 전극은 제1 노드(N1)에 접속되고, 제2 전극은 제2 노드(N2)에 접속될 수 있다. 제1 트랜지스터(M1)의 게이트 전극은 제3 노드(N3)에 접속될 수 있다. 제1 트랜지스터(M1)는 제3 노드(N3)의 전압에 대응하여 제1 구동 전원(VDD)으로부터 발광 소자(LD)를 경유하여 제2 구동 전원(VSS)으로 흐르는 전류량을 제어할 수 있다. 이를 위하여, 제1 구동 전원(VDD)은 제2 구동 전원(VSS)보다 높은 전압으로 설정될 수 있다.
제2 트랜지스터(M2)는 j번째 데이터선(Dj, 이하, 데이터선이라 함)과 제1 노드(N1) 사이에 접속될 수 있다. 제2 트랜지스터(M2)의 게이트 전극은 i번째 제4 주사선(S4i, 이하, 제4 주사선이라 함)에 접속될 수 있다. 제2 트랜지스터(M2)는 제4 주사선(S4i)으로 제4 주사 신호가 공급될 때 턴-온되어 데이터선(Dj)과 제1 노드(N1)를 전기적으로 접속시킬 수 있다.
제3 트랜지스터(M3)는 제1 트랜지스터(M1)의 제2 전극(즉, 제2 노드(N2))과 제3 노드(N3) 사이에 접속될 수 있다. 제3 트랜지스터(M3)의 게이트 전극은 i번째 제2 주사선(S2i, 이하, 제2 주사선)에 접속될 수 있다. 제3 트랜지스터(M3)는 제2 주사선(S2i)으로 제2 주사 신호가 공급될 때 턴-온되어 제1 트랜지스터(M1)의 제2 전극과 제3 노드(N3)를 전기적으로 접속시킬 수 있다. 즉, 제2 주사 신호에 의해 제1 트랜지스터(M1)의 제2 전극(예를 들어, 드레인 전극)과 제1 트랜지스터(M1)의 게이트 전극이 연결되는 타이밍이 제어될 수 있다. 제3 트랜지스터(M3)가 턴-온되면 제1 트랜지스터(M1)는 다이오드 형태로 접속될 수 있다.
제4 트랜지스터(M4)는 i번째 제1 주사선(S1i, 이하, 제1 주사선이라 함)으로 공급되는 제1 주사 신호에 응답하여 턴-온되어 제1 트랜지스터(M1)에 제1 전원(VEH)의 전압을 공급할 수 있다. 일 실시예에서, 제4 트랜지스터(M4)는 제1 노드(N1)와 제1 전원(VEH)이 공급되는 제3 전원선(PL3) 사이에 접속될 수 있다. 여기서, 제1 주사 신호에 의해 제1 노드(N1)로 제1 전원(VEH)의 전압이 공급되는 타이밍이 제어될 수 있다.
제4 트랜지스터(M4)의 게이트 전극은 제1 주사선(S1i)에 접속될 수 있다. 제4 트랜지스터(M4)가 턴-온되면, 제1 전원(VEH)의 전압이 제1 노드(N1)로 공급될 수 있다. 일 실시예에서, 제1 전원(VEH)의 전압은 블랙 계조의 데이터 전압과 유사한 수준일 수 있다. 예를 들어, 제1 전원(VEH)의 전압은 약 5~7V 수준일 수 있다.
이에 따라, 제4 트랜지스터(M4)의 턴-온에 의해 제1 트랜지스터(M1)의 소스 전극에 소정의 고전압이 인가될 수 있다. 이 때, 제3 트랜지스터(M3)가 턴-오프 상태라면, 제1 트랜지스터(M1)는 온-바이어스(on-bias) 상태(턴-온될 수 있는 상태)를 가질 수 있다(즉, 온-바이어스됨).
제5 트랜지스터(M5)는 제1 구동 전원(VDD)을 전달하는 제1 전원선(PL1)과 제1 노드(N1) 사이에 접속될 수 있다. 제5 트랜지스터(M5)의 게이트 전극은 i번째 발광 제어선(Ei, 이하, 발광 제어선이라 함)에 접속될 수 있다. 제5 트랜지스터(M5)는 발광 제어선(Ei)으로 발광 제어 신호가 공급될 때 턴-오프되고, 그 외의 경우에 턴-온된다.
제6 트랜지스터(M6)는 제1 트랜지스터(M1)의 제2 전극(즉, 제2 노드(N2))과 발광 소자(LD)의 제1 전극(즉, 제4 노드(N4)) 사이에 접속될 수 있다. 제6 트랜지스터(M6)의 게이트 전극은 발광 제어선(Ei)에 접속될 수 있다. 제6 트랜지스터(M6)는 제5 트랜지스터(M5)와 실질적으로 동일하게 제어될 수 있다.
제7 트랜지스터(M7)는 제3 노드(N3)와 제2 전원(Vint1, 이하, 제1 초기화 전원이라 함)을 전달하는 제4 전원선(PL4) 사이에 접속될 수 있다. 제7 트랜지스터(M7)의 게이트 전극은 i번째 제3 주사선(S3i)에 접속될 수 있다. 제7 트랜지스터(M7)는 제3 주사선(S3i)으로 제3 주사 신호가 공급될 때 턴-온되어 제1 초기화 전원(Vint1)의 전압을 제3 노드(N3)로 공급할 수 있다. 여기서, 제1 초기화 전원(Vint1)의 전압은 데이터선(Dj)으로 공급되는 데이터 신호보다 낮은 전압으로 설정된다.
이에 따라, 제7 트랜지스터(M7)의 턴-온에 의해 제1 트랜지스터(M1)의 게이트 전압이 제1 초기화 전원(Vint1)의 전압으로 초기화될 수 있다.
제8 트랜지스터(M8)는 발광 소자(LD)의 제1 전극(즉, 제4 노드(N4))과 제3 전원(Vint2, 이하, 제2 초기화 전원이라 함)을 전달하는 제5 전원선(PL5) 사이에 접속될 수 있다. 일 실시예에서, 제8 트랜지스터(M8)의 게이트 전극은 제1 주사선(S1i)에 접속될 수 있다. 제8 트랜지스터(M8)는 제1 주사선(S1i)으로 제1 주사 신호가 공급될 때 턴-온되어 제2 초기화 전원(Vint2)의 전압을 발광 소자(LD)의 제1 전극으로 공급할 수 있다.
발광 소자(LD)의 제1 전극으로 제2 초기화 전원(Vint2)의 전압이 공급되면, 발광 소자(LD)의 기생 커패시터가 방전될 수 있다. 발광 소자(LD)의 기생 커패시터에 충전된 잔류 전압이 방전(제거)됨에 따라 의도치 않은 미세 발광이 방지될 수 있다. 따라서, 화소(10)의 블랙 표현 능력이 향상될 수 있다.
한편, 제1 초기화 전원(Vint1)과 제2 초기화 전원(Vint2)은 서로 다른 전압을 생성할 수 있다. 즉, 제3 노드(N3)를 초기화하는 전압과 제4 노드(N4)를 초기화하는 전압은 서로 다르게 설정될 수 있다.
한 프레임 기간의 길이가 길어지는 저주파수 구동에서, 제3 노드(N3)로 공급되는 제1 초기화 전원(Vint1)의 전압이 지나치게 낮은 경우, 제1 트랜지스터(M1)에 강한 온-바이어스가 인가되므로 해당 프레임 기간에서의 제1 트랜지스터(M1)의 문턱 전압이 시프트된다. 이러한 히스테리시스 특성은 저주파수 구동에서 플리커 현상을 야기할 수 있다. 따라서, 저주파수 구동의 표시 장치에서는 제2 구동 전원(VSS)의 전압보다 높은 제1 초기화 전원(Vint1)의 전압이 요구될 수 있다.
그러나, 제4 노드(N4)에 공급되는 제2 초기화 전원(Vint2)의 전압이 소정의 기준보다 높아지는 경우, 발광 소자(LD)의 기생 커패시터의 전압이 방전되지 않고 오히려 충전될 수 있다. 따라서, 제2 초기화 전원(Vint2)의 전압은 제2 구동 전원(VSS)의 전압보다 낮아야 한다.
다만, 이는 예시적인 것으로서, 제1 초기화 전원(Vint1)의 전압과 제2 초기화 전원(Vint2)의 전압은 실질적으로 동일할 수도 있다.
스토리지 커패시터(Cst)는 제1 구동 전원(VDD)과 제3 노드(N3) 사이에 접속된다. 스토리지 커패시터(Cst)는 제3 노드(N3)에 인가된 전압을 저장할 수 있다.
일 실시예에서, 제1 트랜지스터(M1), 제2 트랜지스터(M2), 제4 트랜지스터(M4), 제5 트랜지스터(M5), 제6 트랜지스터(M6), 및 제8 트랜지스터(M8)는 폴리실리콘 반도체 트랜지스터로 형성될 수 있다. 예를 들어, 제1 트랜지스터(M1), 제2 트랜지스터(M2), 제4 트랜지스터(M4), 제5 트랜지스터(M5), 제6 트랜지스터(M6), 및 제8 트랜지스터(M8)는 액티브층(채널)로서 LTPS(low temperature poly-silicon) 공정을 통해 형성된 폴리실리콘 반도체층을 포함할 수 있다. 또한, 제 제1 트랜지스터(M1), 제2 트랜지스터(M2), 제4 트랜지스터(M4), 제5 트랜지스터(M5), 제6 트랜지스터(M6), 및 제8 트랜지스터(M8)는 P형 트랜지스터(예를 들어, PMOS 트랜지스터)일 수 있다. 이에 따라, 제1 트랜지스터(M1), 제2 트랜지스터(M2), 제4 트랜지스터(M4), 제5 트랜지스터(M5), 제6 트랜지스터(M6), 및 제8 트랜지스터(M8)를 턴-온시키는 게이트-온 전압은 논리 로우 레벨일 수 있다.
폴리실리콘 반도체 트랜지스터는 빠른 응답 속도의 장점이 있으므로, 빠른 스위칭이 요구되는 스위칭 소자에 적용될 수 있다.
제3 트랜지스터(M3) 및 제7 트랜지스터(M7)는 산화물 반도체 트랜지스터로 형성될 수 있다. 예를 들어, 제3 트랜지스터(M3) 및 제7 트랜지스터(M7)는 N형 산화물 반도체 트랜지스터(예를 들어, NMOS 트랜지스터)일 수 있고, 액티브층으로서 산화물 반도체층을 포함할 수 있다. 이에 따라, 제 제3 트랜지스터(M3) 및 제7 트랜지스터(M7)를 턴-온시키는 게이트-온 전압은 논리 하이 레벨일 수 있다.
산화물 반도체 트랜지스터는 저온 공정이 가능하며, 폴리실리콘 반도체 트랜지스터에 비하여 낮은 전하 이동도를 갖는다. 즉, 산화물 반도체 트랜지스터는 오프 전류 특성이 우수하다. 따라서, 제3 트랜지스터(M3) 및 제7 트랜지스터(M7)를 산화물 반도체 트랜지스터로 형성하면 저주파수 구동에 따른 제2 노드(N2)로부터의 누설전류를 최소화할 수 있고, 이에 따라 표시품질을 향상시킬 수 있다.
한편, 발광 제어선(Ei)과 발광 소자(LD, 예를 들어, 발광 소자(LD)의 제1 전극(애노드)) 사이에는 기생 커패시터(Cpr)가 형성될 수 있다. 기생 커패시터(Cpr)는 발광 소자(LD)로의 전류 경로가 차단되는 비발광 기간에 발광 제어 신호의 게이트-오프 레벨(즉, 논리 하이 레벨)로의 천이에 따른 전압 커플링을 발생시킬 수 있다. 이에 따라, 비발광 기간에 발광 소자(LD)의 제1 전극의 전압이 증가되고, 순간적으로 발광 소자(LD)로 공급되는 구동 전류가 증가되며, 휘도가 증가될 수 있다.
특히, 이러한 휘도 증가 현상은 저휘도 영상 영역에서 쉽게 시인될 수 있다.
도 4는 도 3의 한 프레임 기간에 화소에 공급되는 신호들의 일 예를 나타내는 타이밍도이고, 도 5는 디밍 값에 따라 한 프레임 기간에 공급되는 발광 제어 신호 및 제1 주사 신호의 공급 타이밍이 제어되는 일 예를 나타내는 타이밍도이다.
도 3, 도 4, 및 도 5를 참조하면, 하나의 프레임 기간(1FP)은 발광 기간(EP), 제1 비발광 기간(NEP1), 및 제2 비발광 기간(NEP2)을 포함할 수 있다.
발광 기간(EP)은 제1 비발광 기간(NEP1)과 제2 비발광 기간(NEP2) 각각에 인접할 수 있다. 제1 비발광 기간(NEP1)은 표시 주사 기간으로 이해될 수 있고, 제2 비발광 기간(NEP2)은 바이어스 주사 기간으로 이해될 수 있습니다.
도 4에는 프레임 기간(1FP)에 하나의 제2 비발광 기간(NEP2)이 포함되는 것으로 도시되었으나, 이에 한정되는 것은 아니다. 예를 들어, 표시 장치(1000)의 구동 주파수 및/또는 설정에 따라 프레임 기간(1FP)은 복수의 제2 비발광 기간(NEP2)들(예를 들어, 바이어스 주사 기간들)을 포함할 수 있다.
여기서, 제1 비발광 기간(NEP1, 표시 주사 기간)은 출력 영상에 실제로 대응하는 데이터 신호가 기입되는 기간을 포함할 수 있다. 제2 비발광 기간(NEP2), 바이어스 주사 기간)은 제1 주사 신호에 응답하여 제1 트랜지스터(M1)를 온-바이어스하는 기간을 포함할 수 있다.
도 4에 도시된 바와 같이, 발광 제어 신호는 프레임 기간(1FP) 동안 복수 회 공급될 수 있다. 즉, 발광 제어 신호는 제1 비발광 기간(NEP1) 및 제2 비발광 기간(NEP2)에 대응하여 제1 게이트-오프 기간 및 제2 게이트-오프 기간을 가질 수 있다.
프레임 기간(1FP) 동안 제3 주사 신호 및 제4 주사 신호는 각각 제3 주사선(S3i) 및 제4 주사선(S4i)으로 각각 1회씩 공급될 수 있다.
일 실시예에서, 제2 주사 신호는 제2 주사선(S2i)으로 제1 비발광 기간(NEP1)에만 공급될 수 있다. 제2 주사 신호는 제1 비발광 기간(NEP1)에 제2 주사선(S2i)으로 복수회 공급될 수 있다.
일 실시예에서, 제1 주사 신호는 제1 주사선(S1i)으로 제1 비발광 기간(NEP1) 및 제2 비발광 기간(NEP2)에 공급될 수 있다. 제1 주사 신호는 제1 비발광 기간(NEP1)에 제1 주사선(S1i)으로 복수회 공급될 수 있다.
제1 주사 신호는 제1 트랜지스터(M1)의 바이어스 상태를 제어하는 신호일 수 있다. 예를 들어, 제1 주사 신호에 의해 제4 트랜지스터(M4)가 턴-온되면, 제1 전원(VEH)의 전압이 제1 노드(N1)로 공급될 수 있다.
본 발명의 실시예들에 따른 표시 장치는, 제4 트랜지스터(M4)를 이용하여 주기적으로 제1 트랜지스터(M1)의 소스 전극에 제1 전원(VEH)의 전압을 인가할 수 있다. 제1 트랜지스터(M1)의 소스 전극에 제1 전원(VEH)의 전압이 공급되면, 제1 트랜지스터(M1)는 온-바이어스 상태가 되고, 제1 트랜지스터(M1)의 문턱전압 특성이 변경될 수 있다. 따라서, 저주파수 구동에서 제1 트랜지스터(M1)의 특성이 특정 상태로 고정됨으로 인해 열화되는 현상이 방지될 수 있다.
N형 트랜지스터인 제3 트랜지스터(M3) 및 제7 트랜지스터(M7)에 각각 공급되는 제2 주사 신호 및 제3 주사 신호의 게이트-온 전압은 논리 하이 레벨이다. P형 트랜지스터인 제2 트랜지스터(M2), 제4 트랜지스터(M4), 및 제8 트랜지스터(M8)로 각각 공급되는 제4 주사 신호 및 제1 주사 신호의 게이트-온 전압은 논리 로우 레벨이다.
일 실시예에서, 제1 비발광 기간(NEP1)은 제1 내지 제5 기간들(P1 내지 P5)을 포함할 수 있다.
제1 기간(P1)에 주사 구동부(200)는 제2 주사선(S2i)으로 제2 주사 신호를 공급하고, 제1 주사선(S1i)으로 제1 주사 신호를 공급할 수 있다. 일 실시예에서, 제2 주사 신호가 공급된 후에 제1 주사 신호가 공급될 수 있다. 따라서, 제1 기간(P1)에서 제3 트랜지스터(M3)가 턴-온 상태가 된 후에 제4 트랜지스터(M4)가 턴-온될 수 있다.
제2 주사 신호의 공급 없이 제4 트랜지스터(M4)만이 턴-온되면, 제1 노드(N1, 즉, 제1 트랜지스터(M1)의 소스 전극)로 제1 전원(VEH)의 전압이 공급될 수 있다. 이때, 제1 전원(VEH)의 전압은 약 5V 이상이므로 제1 트랜지스터(M1)가 온-바이어스 상태를 가질 수 있다. 예를 들어, 제1 트랜지스터(M1)는 약 5V 이상의 소스 전압 및 드레인 전압을 가지며, 제1 트랜지스터(M1)의 게이트-소스 전압의 절대값이 증가할 수 있다.
이러한 상태에서 제4 주사 신호의 공급에 의한 데이터 신호가 공급되면, 제1 트랜지스터(M1)의 바이어스 상태의 영향에 의해 구동 전류가 의도치 않게 변하며, 영상 휘도가 흔들릴 수 있다(예를 들어, 휘도가 상승함).
이러한 문제점을 해결하기 위해, 제1 기간(P1)에서 주사 구동부(200)는 제2 주사 신호를 제1 주사 신호보다 먼저 공급할 수 있다. 따라서, 제3 트랜지스터(M3)가 제4 트랜지스터(M4)보다 먼저 턴-온될 수 있다. 제3 트랜지스터(M3)의 턴-온에 의해 제2 노드(N2)와 제3 노드(N3)가 도통될 수 있다. 이후, 제4 트랜지스터(M4)가 턴-온되면 제1 전원(VEH)의 전압이 제1 노드(N1)를 통해 제3 노드(N3)까지 전달될 수 있다. 예를 들어, 제1 노드(N1)와 제3 노드(N3)의 전압차는 제1 트랜지스터(M1)의 문턱 전압 수준으로 감소될 수 있다. 따라서, 제1 기간(P1)에서 제1 트랜지스터(M1)의 게이트-소스 전압의 크기가 매우 낮아질 수 있다. 예를 들어, 제1 트랜지스터(M1)는 오프-바이어스 상태로 설정될 수 있다.
이와 같이, 제1 기간(P1)에서의 데이터 신호 기입 전의 제1 전원(VEH)의 전압 공급에 의한 의도치 않은 휘도 상승을 방지하기 위해, 제3 트랜지스터(M3)가 턴-온된 상태에서 제4 트랜지스터(M4)가 턴-온되도록 제1 주사 신호 및 제2 주사 신호의 공급이 제어될 수 있다.
일 실시예에서, 제1 기간(P1)에서 제2 주사 신호의 펄스 폭(PW3)은 제1 주사 신호의 펄스 폭(PW1)보다 클 수 있다. 예를 들어, 제1 기간(P1)에서 제3 트랜지스터(M3)는 제4 트랜지스터(M4)보다 먼저 턴-온되고, 제4 트랜지스터(M4)가 턴-오프된 후에 제3 트랜지스터(M3)가 턴-오프될 수 있다.
또한, 제1 주사 신호에 응답하여 제8 트랜지스터(M8)가 턴-온되고, 발광 소자(LD)의 제1 전극(즉, 제4 노드(N4))으로 제2 초기화 전원(Vint2)의 전압이 공급될 수 있다.
이후, 제2 기간(P2)에 주사 구동부(200)는 제3 주사선(S3i)으로 제3 주사 신호를 공급할 수 있다. 제3 주사 신호에 의해 제7 트랜지스터(M7)가 턴-온될 수 있다. 제7 트랜지스터(M7)가 턴-온되면 제1 트랜지스터(M1)의 게이트 전극으로 제1 초기화 전원(Vint1)의 전압이 공급될 수 있다. 즉, 제2 기간(P2)에는 제1 트랜지스터(M1)의 게이트 전압이 제1 초기화 전원(Vint1)의 전압에 기초하여 초기화될 수 있다. 따라서, 제1 트랜지스터(M1)에 강한 온-바이어스가 인가되며, 히스테리시스 특성이 변할 수 있다(문턱 전압이 시프트됨).
이후, 제3 기간(P3)에 주사 구동부(200)는 제2 주사선(S2i)으로 제2 주사 신호를 공급할 수 있다. 제2 주사 신호에 응답하여 제3 트랜지스터(M3)가 다시 턴-온될 수 있다. 제3 기간(P3)에서 주사 구동부(200)는 제2 주사 신호의 일부에 중첩하여 제4 주사선(S4i)으로 제4 주사 신호를 공급할 수 있다. 제4 주사 신호에 의해 제2 트랜지스터(M2)가 턴-온되고, 데이터 신호가 제1 노드(N1)로 제공될 수 있다.
이때, 턴-온된 제3 트랜지스터(M3)에 의해 제1 트랜지스터(M1)는 다이오드 형태로 접속되며, 데이터 신호 기입 및 문턱 전압 보상이 수행될 수 있다. 제4 주사 신호의 공급이 중단된 후에도 제2 주사 신호의 공급이 유지되므로, 충분한 시간 동안 제1 트랜지스터(M1)의 문턱 전압이 보상될 수 있다.
이후 제4 기간(P4)에 주사 구동부(200)는 제1 주사선(S1i)으로 제1 주사 신호를 다시 공급할 수 있다. 따라서, 제4 트랜지스터(M4) 및 제8 트랜지스터(M8)가 턴-온될 수 있다. 제4 트랜지스터(M4)의 턴-온에 의해 제1 노드(N1)로 제1 전원(VEH)의 전압이 공급될 수 있다.
제2 기간(P2)에 인가된 강한 온-바이어스의 영향은 데이터 신호의 기입 및 문턱 전압 보상 동작에 의해 제거될 수 있다. 예를 들어, 제3 기간(P3)에서의 문턱 전압 보상에 의해 제1 트랜지스터(M1)의 게이트 전압과 소스 전압(및 드레인 전압) 사이의 전압차가 크게 감소될 수 있다. 그러면 제1 트랜지스터(M1)의 특성이 다시 변화하고, 발광 기간(EP)의 구동 전류가 증가하거나 블랙 계조의 들뜸이 시인될 수 있다.
이러한 특성 변화를 방지하기 위해, 제4 기간(P4)에 제4 트랜지스터(M4)가 턴-온될 수 있다. 따라서, 제4 기간(P4)에 제1 트랜지스터(M1)의 소스 전극으로 제1 전원(VEH)의 전압이 공급됨으로써 제1 트랜지스터(M1)가 온-바이어스 상태로 설정될 수 있다.
제4 기간(P4)의 동작에 의해 제1 트랜지스터(M1)를 발광 전에 안정적인 온-바이어스 상태로 설정하기 위해 제4 기간(P4)과 발광 기간(EP) 사이에 충분한 여유 시간이 필요하다. 따라서, 제4 기간(P4)과 발광 기간(EP) 사이에 주사 신호들이 공급되지 않는 제5 기간(P5)이 삽입될 수 있다.
일 실시예에서, 제5 기간(P5)은 4수평주기 이상일 수 있다. 예를 들어, 제5 기간(P5)의 길이는 약 10um 이상일 수 있다. 이에 따라, 발광 기간(EP) 전 제1 트랜지스터(M1)는 안정적인 온-바이어스 상태를 가질 수 있다. 따라서, 발광 기간과 비발광 기간이 반복되어도 발광 휘도가 비교적 안정적으로 유지될 수 있다.
일 실시예에서, 제1 내지 제4 주사 신호들은 각각 도 2의 제1 내지 제4 주사 구동부들(220, 240, 260, 280)로부터 공급될 수 있다.
제2 비발광 기간(NEP2)의 제7 기간(P7)에는 제1 주사선(S1i)으로 제1 주사 신호가 공급될 수 있다. 따라서, 제7 기간(P7)에 제1 트랜지스터(M1)의 소스 전극으로 제1 전원(VEH)의 전압이 공급될 수 있다. 즉, 주기적으로 제1 트랜지스터(M1)로 온-바이어스가 인가될 수 있다. 이에 따라, 프레임 기간(1FP)에서의 제1 트랜지스터(M1)의 휘도 변화가 최소화될 수 있다.
일 실시예에서, 제7 기간(P7)에 공급되는 제1 주사 신호의 펄스 폭(PW2)은 제1 기간(P1)에 공급되는 제1 주사 신호의 펄스 폭(PW1)보다 클 수 있다. 따라서, 비교적 충분한 시간 동안 제1 트랜지스터(M1)의 소스 전극으로 제1 전원(VEH)의 전압이 공급될 수 있다.
앞서 설명된 바와 같이, 제2 비발광 기간(NEP2)이 시작되는 시점에 발광 제어 신호의 상승에 따라 기생 커패시터(Cpr)에 의한 전압 커플링이 발생될 수 있다. 이에 따라, 발광 소자(LD)의 제1 전극의 전압(이하, 애노드 전압이라 함)이 상승되고, 발광 소자(LD)가 제8 트랜지스터(M8)를 통해 제5 전원선(PL5)으로 다시 도통되는 제7 기간(P7) 전까지 애노드 전압이 상승된 상태가 유지될 수 있다. 따라서, 제6 기간(P6)에 의도치 않은 휘도 상승이 유발될 수 있다.
특히, 디밍 신호(DMS)에 따른 발광 제어 신호의 오프 듀티 증가에 의해 제6 기간(P6)의 길이가 길어지면, 휘도 상승 기간이 길어질 수 있다. 예를 들어, 오프 듀티가 더 긴 구동에서의 영상 휘도가 오프 듀티가 상대적으로 짧은 구동에서의 영상 휘도보다 높은 휘도 역전이 발생될 수 있다.
도 5에 도시된 바와 같이, 프레임 기간(1FP)은 2회의 비발광 기간들(즉, 발광 제어 신호의 게이트-오프 기간들)을 포함할 수 있다.
디밍 신호(DMS)에 포함되는 디밍 값들(DBV1, DBV2, DBV3)에 따라 발광 제어 신호의 오프 듀티들(OFD1, OFD2, OFD3)이 다를 수 있다. 디밍 값들(DBV1, DBV2, DBV3) 각각은 표시 장치(1000)가 발광할 수 있는 최대 표시 휘도를 지시할 수 있다.
예를 들어, 제1 디밍 값(DBV1)은 제2 디밍 값(DBV2)보다 크고, 제2 디밍 값(DBV2)은 제3 디밍 값(DBV3)보다 크다. 또한, 제1 디밍 값(DBV1)이 지시하는 최대 표시 휘도는 제2 디밍 값(DBV2)이 지시하는 최대 표시 휘도보다 크며, 제2 디밍 값(DBV2)이 지시하는 최대 표시 휘도는 제3 디밍 값(DBV3)이 지시하는 최대 표시 휘도보다 크다. 이에 따라, 제1 오프 듀티(OFD1)는 제2 오프 듀티(OFD2)보다 작고, 제2 오프 듀티(OFD2)는 제3 오프 듀티(OFD3)보다 작다.
일 실시예에서, 제1 비발광 기간(NEP1)에 제1 주사선(S1i)으로 공급되는 제1 주사 신호는 디밍 값들(DBV1, DBV2, DBV3)의 변화와 관계 없이 일정한 시점에 공급될 수 있다. 또한, 제1 비발광 기간(NEP1)에 공급되는 제1 주사 신호들의 간격(ITV)은 디밍 값들(DBV1, DBV2, DBV3)의 변화와 관계 없이 일정할 수 있다.
또한, 제2 주사선(S2i), 제3 주사선(S3i), 및 제4 주사선(S4i)으로 각각 공급되는 제2 주사 신호, 제3 주사 신호, 및 제4 주사 신호는 디밍 값들(DBV1, DBV2, DBV3)의 변화와 관계 없이 일정한 시점에 공급될 수 있다.
일 실시예에서, 동일한 구동 주파수의 각각의 프레임 기간(1FP) 내에서, 제1 오프 듀티(OFD1)에 대응하는 제1 비발광 기간(NEP1)의 종료 시점, 제2 오프 듀티(OFD2)에 대응하는 제1 비발광 기간(NEP1)의 종료 시점, 및 제2 오프 듀티(OFD2)에 대응하는 제1 비발광 기간(NEP1)의 종료 시점은 모두 실질적으로 동일할 수 있다. 마찬가지로, 제1 오프 듀티(OFD1)에 대응하는 제2 비발광 기간(NEP2)의 종료 시점, 제2 오프 듀티(OFD2)에 대응하는 제2 비발광 기간(NEP2)의 종료 시점, 및 제3 오프 듀티(OFD3)에 대응하는 제2 비발광 기간(NEP2)의 종료 시점은 모두 실질적으로 동일할 수 있다.
다시 말하면, 동일한 구동 주파수의 각각의 프레임 기간(1FP) 내에서, 오프 듀티의 변화에 따라 제1 및 제2 비발광 기간들(NEP1, NEP2)의 시작 시점이 변할 수 있다. 예를 들어, 도 5에 도시된 바와 같이, 오프 듀티가 클수록 제1 및 제2 비발광 기간들(NEP1, NEP2) 각각의 시작 시점이 앞당겨질 수 있다.
제2 비발광 기간(NEP2)에서 발광 제어 신호의 오프 듀티와 무관하게 제1 주사 신호가 일정한 타이밍에 공급되는 경우, 오프 듀티 증가에 의해 제6 기간(P6)의 길이가 길어지고, 소정의 휘도 범위에서의 휘도 역전이 발생될 수 있다. 일 실시예에서, 이러한 문제점을 개선하기 위해, 제어부(500)는 제2 비발광 기간(NEP2)의 시작 시점에 연동하여 제1 주사 신호의 공급 시점을 결정할 수 있다.
일 실시예에서, 제2 비발광 기간(NEP2)의 시작 시점과 제2 비발광 기간(NEP2)에서의 제1 주사 신호의 공급 시점 사이의 시간 간격(즉, 제6 기간(P6))은 소정의 간격(T0)으로 일정할 수 있다. 제2 비발광 기간(NEP2)의 시작 시점은 발광 제어 신호가 게이트-온 전압으로부터 게이트-오프 전압으로 천이하는 시점일 수 있다. 제1 주사 신호의 공급 시점은 제1 주사 신호가 게이트-오프 전압으로부터 게이트-온 전압으로 천이하는 시점일 수 있다.
다시 말하면, 도 5에 도시된 바와 같이, 오프 듀티가 증가할수록 프레임 기간(1FP)의 제2 비발광 기간(NEP2)에서의 제1 주사 신호의 출력 타이밍이 앞당겨질 수 있다. 또한, 오프 듀티가 증가할수록 제2 비발광 기간(NEP2)에서의 제1 주사 신호의 공급 시점과 제2 비발광 기간(NEP2)의 종료 시점 사이의 시간 간격이 증가할 수 있다. 제2 비발광 기간(NEP2)의 종료 시점은 발광 제어 신호가 게이트-오프 전압으로부터 게이트-온 전압으로 천이하는 시점일 수 있다.
이와 같이, 발광 제어 신호의 오프 듀티 변화에 따라 제2 비발광 기간(NEP2)에서의 제1 주사 신호의 출력 타이밍이 조절됨으로써, 오프 듀티 변화에도 불구하고 제6 기간(P6)의 길이가 일정하게 유지될 수 있다. 따라서, 발광 제어 신호의 오프 듀티를 제어하는 디밍 구동에 있어서, 발광 제어선(Ei)과 발광 소자(LD)의 제1 전극(애노드) 사이의 기생 커패시터(Cpr)의 커플링에 의한 휘도 왜곡이 개선될 수 있으며, 영상 품질이 개선될 수 있다.
도 6는 디밍 값에 따라 한 프레임 기간에 공급되는 발광 제어 신호 및 제1 주사 신호의 공급 타이밍이 제어되는 일 예를 나타내는 타이밍도이다.
도 6의 타이밍도는 제1 비발광 기간(NEP1)에서의 제1 주사 신호의 공급 타이밍을 제외하면, 도 5을 참조하여 설명된 동작과 실질적으로 동일하므로, 동일하거나 대응되는 구성 요소에 대해서는 동일한 참조 번호를 이용하고, 중복되는 설명은 생략한다.
도 4 및 도 6을 참조하면, 오프 듀티가 증가할수록 제1 비발광 기간(NEP1)에서의 제1 주사 신호의 공급 간격이 증가할 수 있다.
제1 디밍 값(DBV1)에 응답하여 제1 비발광 기간(NEP1)에 제1 주사 신호들은 제1 간격(ITV1)으로 공급될 수 있다. 제2 디밍 값(DBV2)에 응답하여 제1 비발광 기간(NEP1)에 제1 주사 신호들은 제2 간격(ITV2)으로 공급될 수 있다. 제3 디밍 값(DBV3)에 응답하여 제1 비발광 기간(NEP1)에 제1 주사 신호들은 제3 간격(ITV3)으로 공급될 수 있다. 제2 간격(ITV2)은 제1 간격(ITV1)보다 크고, 제3 간격(ITV3)보다 작을 수 있다.
일 실시예에서, 제2 디밍 값(DBV2) 및 제3 디밍 값(DBV3)에 기초하여 제1 기간(P1)에 출력되는 제1 주사 신호는 제2 주사 신호보다 먼저 출력될 수 있다.
도 7은 도 5 및 도 6을 참조하여 설명된 동작에 의해 디밍 값에 따른 휘도 왜곡이 개선된 효과를 보여주는 도면이다.
도 5, 도 6, 및 도 7을 참조하면, 디밍 값에 따라 발광 제어 신호의 오프 듀티 및 휘도가 제어될 수 있다.
이론적으로, 디밍 값이 증가하면, 오프 듀티의 감소에 의해 휘도가 증가되어야 한다. 도 7은 동일한 계조 값(예를 들어, 데이터 전압)에 대하여 디밍 값 변화에 따른 휘도 변화를 측정한 결과를 보여준다.
제1 곡선(C_1)은 종래 기술에 의한 디밍 값에 대한 휘도 곡선을 보여준다. 즉, 발광 제어선(Ei)과 발광 소자(LD)의 제1 전극(애노드) 사이의 기생 커패시터(Cpr)의 커플링에 의해 휘도가 역전(왜곡)되는 구간이 존재한다.
그러나, 도 5 및 도 6을 참조하여 설명된 제2 비발광 기간(NEP2)에서의 제1 주사 신호의 출력 타이밍이 조절에 의해 제2 곡선(C_2)과 같은 휘도 곡선이 획득될 수 있다. 즉, 디밍 값의 증가에 비례하여 휘도가 증가할 수 있다. 즉, 제1 곡선(C_1)은 제2 곡선(C_2)과 같이 개선될 수 있다.
도 8은 디밍 값에 따라 한 프레임 기간에 공급되는 발광 제어 신호 및 제1 주사 신호의 공급 타이밍이 제어되는 일 예를 나타내는 타이밍도이고, 도 9는 도 8을 참조하여 설명된 동작에 의해 디밍 값에 따른 휘도 왜곡이 개선된 효과를 보여주는 도면이다.
도 3, 도 4, 도 8, 및 도 9를 참조하면, 제2 비발광 기간(NEP2)의 종료 시점과 제2 비발광 기간(NEP2)에서의 제1 주사 신호의 공급 시점 사이의 제1 시간 간격(T1)은 일정할 수 있다.
일 실시예에서, 오프 듀티가 증가할수록 제2 비발광 기간(NEP2)의 시작 시점과 제1 주사 신호의 공급 시점 사이의 시간 간격(즉, 제6 기간(P6)의 길이)은 증가할 수 있다. 예를 들어, 제1 디밍 값(DBV1)에 의해 제6 기간(P6)은 제2 시간 간격(T2)에 상응하고, 제2 디밍 값(DBV2)에 의해 제6 기간(P6)은 제3 시간 간격(T3)에 상응하며, 제3 디밍 값(DBV3)에 의해 제6 기간(P6)은 제4 시간 간격(T4)에 상응할 수 있다. 제3 시간 간격(T3)은 제2 시간 간격(T2)보다 크고, 제4 시간 간격(T4)보다 작을 수 있다. 제6 기간(P6)의 길이는 최소한 약 100μs일 수 있다. 또한, 제1 시간 간격(T1)은 제6 기간(P6)의 길이보다 훨씬 짧은 시간일 수 있다. 예를 들어, 제6 기간(P6)의 길이는 제1 시간 간격(T1)의 5배 이상일 수 있다.
즉, 도 8의 실시예에 따른 동작은 제6 기간(P6)의 길이를 충분히 확보하여 오프 듀티 변화에 따른 기생 커패시터(Cpr)에 의한 휘도 편차를 완화하는 데에 그 목적이 있다. 예를 들어, 제2 내지 제4 시간 간격들(T2, T3, T4)을 충분히 확보함으로써 제1 내지 제3 디밍 값들(DBV1, DBV2, DBV3)에 대응하는 제6 기간(P6)에서의 휘도 상승분의 편차가 감소될 수 있다. 이 경우, 디밍 값에 따라 제1 주사 신호의 타이밍을 제어할 필요가 없으므로, 제조 비용, 소비 전력, 및 구동 알고리즘 측면에서 이점이 있다.
구체적으로, 도 9의 제1 곡선(IC_1) 및 제2 곡선(IC_2)은 이론적인 휘도 변화를 보여준다. 제2 곡선(IC_2)은 도 8에 도시된 바와 같은 제2 비발광 기간(NEP2)에서의 제1 주사 신호의 공급에 대응할 수 있다. 제1 곡선(IC_1)은 제2 비발광 기간(NEP2)에서 제1 주사 신호가 제2 곡선(IC_2)의 경우보다 먼저 공급되는 일 예를 보여준다.
기생 커패시터(Cpr)에 의한 발광 소자(LD)의 애노드 커플링을 고려하면, 제1 실제 곡선(AC_1)은 제6 기간(P6)의 길이 편차에 의한 영향이 크다. 그러나, 본 발명의 실시예들에 따른 동작에 의한 제2 실제 곡선(AC_2)은 제1 실제 곡선(AC_1)과 비교하여 좀 더 선형적인 휘도 변화를 보여준다. 이와 같이, 기생 커패시터(Cpr)에 의한 전압 커플링 및 휘도 증가에 영향을 주는 제6 기간(P6)의 길이를 상기 커플링의 영향을 무시할 정도로 충분히 확보함으로써, 제조 비용 및 소비 전력이 저감되고, 오프 듀티 변화에 따른 휘도 왜곡이 완화될 수 있다.
도 10은 도 1의 표시 장치에 포함되는 화소의 일 예를 나타내는 회로도이다.
도 10의 화소(11)는 제4 트랜지스터(M4)를 제외하면, 도 3을 참조하여 설명된 화소(10)의 구성 및 동작과 동일하므로, 동일하거나 대응되는 구성 요소에 대해서는 동일한 참조 번호를 이용하고, 중복되는 설명은 생략한다.
도 10을 참조하면, 화소(11)는 발광 소자(LD), 제1 내지 제8 트랜지스터들(M1 내지 M8), 및 스토리지 커패시터(Cst)를 포함할 수 있다.
일 실시예에서, 제4 트랜지스터(M4)의 일 전극은 제2 노드(N2)에 접속되고, 타 전극은 제1 전원(VEH)을 전달하는 제3 전원선(PL3)에 접속될 수 있다. 제4 트랜지스터(M4)는 제1 주사선(S1i)으로 공급되는 제1 주사 신호에 응답하여 제2 노드(N2)에 제1 전원(VEH)의 전압을 공급할 수 있다. 이와 같이, 제1 트랜지스터(M1)의 소스 전극 및 드레인 전극 중 어느 하나에 온-바이어스를 위한 전압을 공급하여도 무방하다.
일 실시예에서, 제4 트랜지스터(M4)의 타 전극은 제1 전원(VEH)이 아닌 발광 제어선(Ei)에 접속될 수 있다. 제4 트랜지스터(M4)가 턴-온되면 발광 제어 신호의 논리 하이 레벨이 제2 노드(N2)에 공급될 수 있다.
상술한 바와 같이, 본 발명의 실시예들에 따른 발광 제어 신호의 오프 듀티를 제어하는 표시 장치 및 이의 구동 방법은 제2 비발광 기간에서의 제1 주사 신호의 출력 시점을 제어함으로써, 발광 제어선(Ei)과 발광 소자(LD)의 제1 전극(애노드) 사이의 기생 커패시터(Cpr)의 전압 커플링에 의한 휘도 왜곡이 개선될 수 있으며, 영상 품질이 개선될 수 있다.
이상에서는 본 발명의 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 화소부 200, 220, 240, 260, 280: 주사 구동부
300: 발광 구동부 400: 데이터 구동부
500: 제어부 1000: 표시 장치
PX, 10, 11: 화소 M1~M8: 트랜지스터
Cst: 스토리지 커패시터 LD: 발광 소자

Claims (20)

  1. 제1 노드와 제2 노드 사이에 접속되어 구동 전류를 생성하는 제1 트랜지스터를 포함하고, 제1 주사선, 제2 주사선, 제3 주사선, 제4 주사선, 발광 제어선, 및 데이터선에 접속되는 화소;
    한 프레임 기간 동안 상기 발광 제어선에 제1 비발광 기간에 대응하는 제1 게이트-오프(gate-off) 기간 및 제2 비발광 기간에 대응하는 제2 게이트 오프 기간을 포함하는 발광 제어 신호를 공급하는 발광 구동부;
    상기 제1 비발광 기간에 상기 제1 내지 제4 주사선들에 제1 내지 제4 주사 신호들을 각각 공급하고, 상기 제2 비발광 기간에 상기 제1 주사 신호를 상기 제1 주사선에 공급하는 주사 구동부;
    상기 데이터선에 데이터 신호를 공급하는 데이터 구동부; 및
    상기 발광 구동부, 상기 주사 구동부, 및 상기 데이터 구동부의 구동을 제어하고, 디밍 신호에 응답하여 상기 제1 및 제2 비발광 기간들 각각의 폭인 상기 발광 제어 신호의 오프 듀티(off duty)를 조절하며, 상기 제2 비발광 기간에 상기 제1 주사 신호가 공급되는 타이밍을 제어하는 제어부를 포함하는, 표시 장치.
  2. 제 1 항에 있어서, 상기 디밍 신호는 상기 표시 장치가 발광할 수 있는 최대 표시 휘도를 지시하는 디밍 값을 포함하고,
    상기 디밍 값이 증가함에 따라 상기 최대 표시 휘도가 증가하고, 상기 오프 듀티가 감소하는, 표시 장치.
  3. 제 2 항에 있어서, 상기 제어부는 상기 제2 비발광 기간의 시작 시점에 연동하여 상기 제1 주사 신호의 공급 시점을 결정하는, 표시 장치.
  4. 제 3 항에 있어서, 상기 제2 비발광 기간의 상기 시작 시점과 상기 제2 비발광 기간에서의 상기 제1 주사 신호의 공급 시점 사이의 시간 간격은 일정한, 표시 장치.
  5. 제 4 항에 있어서, 상기 오프 듀티가 증가할수록 상기 한 프레임 기간의 상기 제2 비발광 기간에서의 상기 제1 주사 신호의 출력 타이밍이 더 앞당겨지는, 표시 장치.
  6. 제 4 항에 있어서, 동일한 구동 주파수의 각각의 프레임 기간 내에서, 제1 오프 듀티에 대응하는 상기 제2 비발광 기간의 종료 시점은 제2 오프 듀티에 대응하는 상기 제2 비발광 기간의 종료 시점과 동일하고,
    상기 제1 오프 듀티에 대응하는 상기 제1 비발광 기간의 종료 시점은 상기 제2 오프 듀티에 대응하는 상기 제1 비발광 기간의 종료 시점과 동일한, 표시 장치.
  7. 제 4 항에 있어서, 상기 오프 듀티가 증가할수록 상기 제2 비발광 기간에서의 상기 제1 주사 신호의 공급 시점과 상기 제2 비발광 기간의 종료 시점 사이의 시간 간격이 증가하는, 표시 장치.
  8. 제 3 항에 있어서, 상기 화소는,
    발광 소자;
    상기 데이터선과 상기 제1 노드 사이에 접속되며, 상기 제4 주사선으로 공급되는 상기 제4 주사 신호에 응답하여 턴-온되는 제2 트랜지스터;
    상기 제2 노드와 상기 제1 트랜지스터의 게이트 전극에 접속되는 제3 노드 사이에 접속되며, 상기 제2 주사 신호에 응답하여 턴-온되는 제3 트랜지스터;
    상기 제1 주사선으로 공급되는 상기 제1 주사 신호에 응답하여 턴-온되어 상기 제1 트랜지스터에 제1 전원의 전압을 인가하는 제4 트랜지스터;
    구동 전원과 상기 제1 노드 사이에 접속되며, 상기 발광 제어선으로 공급되는 상기 발광 제어 신호의 상기 제1 및 제2 게이트-오프 기간들에 턴-오프되는 제5 트랜지스터; 및
    상기 제2 노드와 상기 발광 소자의 제1 전극 사이에 접속되며, 상기 발광 제어선으로 공급되는 상기 발광 제어 신호의 상기 제1 및 제2 게이트-오프 기간들에 턴-오프되는 제6 트랜지스터를 포함하는, 표시 장치.
  9. 제 8 항에 있어서, 상기 제1 비발광 기간에, 상기 주사 구동부는 상기 제1 주사선 및 상기 제2 주사선으로 상기 제1 주사 신호 및 상기 제2 주사 신호를 각각 복수 회 공급하는, 표시 장치.
  10. 제 9 항에 있어서, 상기 제2 비발광 기간에 공급되는 상기 제1 주사 신호의 펄스 폭이 상기 제1 비발광 기간에 공급되는 상기 제1 주사 신호의 펄스 폭보다 큰, 표시 장치.
  11. 제 9 항에 있어서, 상기 오프 듀티가 증가할수록 상기 제1 비발광 기간에서의 상기 제1 주사 신호의 공급 간격이 증가하는, 표시 장치.
  12. 제 8 항에 있어서, 상기 화소는,
    상기 제3 노드와 제2 전원 사이에 접속되고, 상기 제3 주사선으로 공급되는 상기 제3 주사 신호에 응답하여 턴-온되는 제7 트랜지스터; 및
    상기 발광 소자의 상기 제1 전극과 제3 전원 사이에 접속되고, 상기 제1 주사 신호에 응답하여 턴-온되는 제8 트랜지스터를 더 포함하는, 표시 장치.
  13. 제 12 항에 있어서, 상기 주사 구동부는, 상기 제1 비발광 기간의 제1 기간 및 제3 기간에 상기 제2 주사선으로 상기 제2 주사 신호를 공급하고, 상기 제1 비발광 기간의 제2 기간에 상기 제3 주사선으로 상기 제3 주사 신호를 공급하며,
    상기 제2 기간은 상기 제1 기간과 상기 제3 기간 사이에서 시작되는, 표시 장치.
  14. 제 13 항에 있어서, 상기 주사 구동부는 상기 제3 기간에 상기 제2 주사 신호의 일부에 중첩하여 상기 제4 주사선으로 상기 제4 주사 신호를 공급하는, 표시 장치.
  15. 제 14 항에 있어서, 상기 주사 구동부는 상기 제1 기간 및 상기 제3 기간 이후의 제4 기간에 상기 제1 주사선으로 상기 제1 주사 신호를 공급하는, 표시 장치.
  16. 제 15 항에 있어서, 상기 제4 기간 이후 상기 비발광 기간의 나머지 기간 동안 상기 제1 내지 제4 주사 신호들의 공급이 중단되고,
    상기 나머지 기간의 길이는 상기 제1 주사 신호의 폭보다 큰, 표시 장치.
  17. 제 2 항에 있어서, 상기 제2 비발광 기간의 종료 시점과 상기 제2 비발광 기간에서의 상기 제1 주사 신호의 공급 시점 사이의 제1 시간 간격은 일정하며,
    상기 오프 듀티가 증가할수록 상기 제2 비발광 기간의 시작 시점과 상기 제2 비발광 기간에서의 상기 제1 주사 신호의 공급 시점 사이의 제2 시간 간격이 증가하고,
    상기 제2 시간 간격은 상기 제1 시간 간격보다 큰, 표시 장치.
  18. 제 2 항에 있어서, 상기 주사 구동부는,
    상기 제1 비발광 기간 및 상기 제2 비발광 기간에 상기 제1 주사선으로 제1 주사 신호를 공급하는 제1 주사 구동부;
    상기 제1 비발광 기간에 상기 제2 주사선으로 상기 제2 주사 신호를 복수 회 공급하는 제2 주사 구동부;
    상기 제1 비발광 기간에 상기 제2 주사 신호의 공급들 사이에 상기 제3 주사선으로 상기 제3 주사 신호를 공급하는 제3 주사 구동부; 및
    상기 제2 주사 신호의 일부에 중첩하여 상기 제4 주사선으로 상기 제4 주사 신호를 공급하는 제4 주사 구동부를 포함하는, 표시 장치.
  19. 한 프레임 기간 동안에 제1 비발광 기간 및 제2 비발광 기간을 포함하는 표시 장치의 구동 방법에 있어서,
    디밍 신호에 포함되는 디밍 값에 기초하여 상기 제1 비발광 기간 및 상기 제2 비발광 기간 각각의 폭인 발광 제어 신호의 오프 듀티(off duty)를 결정하는 단계;
    상기 제1 비발광 기간에 제1 내지 제4 주사선들에 제1 내지 제4 주사 신호들을 각각 공급하며, 데이터 신호를 기입하는 단계;
    상기 제2 비발광 기간의 시작 시점에 연동하여, 상기 제2 비발광 기간에 내에서 상기 제1 주사 신호를 상기 제1 주사선에 공급하는 단계를 포함하는, 표시 장치의 구동 방법.
  20. 제 19 항에 있어서, 상기 제2 비발광 기간의 상기 시작 시점과 상기 제2 비발광 기간에서의 상기 제1 주사 신호의 공급 시점 사이의 시간 간격은 일정하고,
    상기 오프 듀티가 증가할수록 상기 한 프레임 기간의 상기 제2 비발광 기간에서의 상기 제1 주사 신호의 출력 타이밍이 더 앞당겨지는, 표시 장치의 구동 방법.
KR1020210099455A 2021-07-28 2021-07-28 표시 장치 및 이의 구동 방법 KR20230017970A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020210099455A KR20230017970A (ko) 2021-07-28 2021-07-28 표시 장치 및 이의 구동 방법
US17/860,110 US11810517B2 (en) 2021-07-28 2022-07-08 Display device having a plurality of non-emission periods and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210099455A KR20230017970A (ko) 2021-07-28 2021-07-28 표시 장치 및 이의 구동 방법

Publications (1)

Publication Number Publication Date
KR20230017970A true KR20230017970A (ko) 2023-02-07

Family

ID=85038976

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210099455A KR20230017970A (ko) 2021-07-28 2021-07-28 표시 장치 및 이의 구동 방법

Country Status (2)

Country Link
US (1) US11810517B2 (ko)
KR (1) KR20230017970A (ko)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10672338B2 (en) 2017-03-24 2020-06-02 Apple Inc. Organic light-emitting diode display with external compensation and anode reset
US10916198B2 (en) * 2019-01-11 2021-02-09 Apple Inc. Electronic display with hybrid in-pixel and external compensation
KR20210054114A (ko) * 2019-11-04 2021-05-13 삼성디스플레이 주식회사 표시 장치
KR20210086801A (ko) * 2019-12-30 2021-07-09 삼성디스플레이 주식회사 표시 장치
KR20210137328A (ko) 2020-05-08 2021-11-17 삼성디스플레이 주식회사 발광 표시 장치 및 발광 표시 장치의 구동 방법

Also Published As

Publication number Publication date
US20230032883A1 (en) 2023-02-02
US11810517B2 (en) 2023-11-07

Similar Documents

Publication Publication Date Title
US11715415B2 (en) Display device
US11830438B2 (en) Display device
KR102482335B1 (ko) 표시 장치 및 이를 이용한 표시 패널의 구동 방법
US11443687B2 (en) Display device
KR20190128018A (ko) 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR102639309B1 (ko) 표시 장치
KR20210086801A (ko) 표시 장치
EP4160587A2 (en) Pixel and display device including the same
US20230335058A1 (en) Pixel and display device including the same
KR20220014367A (ko) 화소 및 이를 포함하는 표시 장치
KR20210092870A (ko) 화소 및 이를 포함하는 표시 장치
KR20220152481A (ko) 표시 장치
KR20220155537A (ko) 화소 및 이를 포함하는 표시 장치
CN113748454A (zh) 像素电路及其驱动方法以及显示面板
US11610541B1 (en) Pixel of display device
US11508314B2 (en) Pixel and display device including the same
KR20230076916A (ko) 표시 장치 및 이의 구동 방법
KR20230017970A (ko) 표시 장치 및 이의 구동 방법
KR20210081959A (ko) 표시장치 및 이의 구동방법
US11842685B2 (en) Pixel and display device including the same
US11790841B2 (en) Pixel and display device including the same
KR102646885B1 (ko) 화소 및 이를 포함하는 표시 장치
KR20230148892A (ko) 화소 및 이를 포함하는 표시 장치
KR20230064708A (ko) 화소 및 이를 포함하는 표시 장치