KR20180114916A - 그래핀 박막 트랜지스터의 제조 방법 - Google Patents
그래핀 박막 트랜지스터의 제조 방법 Download PDFInfo
- Publication number
- KR20180114916A KR20180114916A KR1020187026125A KR20187026125A KR20180114916A KR 20180114916 A KR20180114916 A KR 20180114916A KR 1020187026125 A KR1020187026125 A KR 1020187026125A KR 20187026125 A KR20187026125 A KR 20187026125A KR 20180114916 A KR20180114916 A KR 20180114916A
- Authority
- KR
- South Korea
- Prior art keywords
- layer
- graphene
- metal layer
- copper
- copper foil
- Prior art date
Links
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 title claims abstract description 168
- 229910021389 graphene Inorganic materials 0.000 title claims abstract description 163
- 239000010409 thin film Substances 0.000 title claims abstract description 53
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 47
- 229910052751 metal Inorganic materials 0.000 claims abstract description 109
- 239000002184 metal Substances 0.000 claims abstract description 109
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims abstract description 80
- 239000011889 copper foil Substances 0.000 claims abstract description 41
- 229910052802 copper Inorganic materials 0.000 claims abstract description 39
- 239000010949 copper Substances 0.000 claims abstract description 39
- 238000005530 etching Methods 0.000 claims abstract description 28
- 239000010408 film Substances 0.000 claims abstract description 26
- 238000000151 deposition Methods 0.000 claims abstract description 22
- 239000000758 substrate Substances 0.000 claims abstract description 22
- 238000000034 method Methods 0.000 claims description 37
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 12
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 12
- 239000000463 material Substances 0.000 claims description 12
- 229910052719 titanium Inorganic materials 0.000 claims description 12
- 239000010936 titanium Substances 0.000 claims description 12
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 claims description 11
- 229910052737 gold Inorganic materials 0.000 claims description 11
- 239000010931 gold Substances 0.000 claims description 11
- CSCPPACGZOOCGX-UHFFFAOYSA-N Acetone Chemical compound CC(C)=O CSCPPACGZOOCGX-UHFFFAOYSA-N 0.000 claims description 10
- LFQSCWFLJHTTHZ-UHFFFAOYSA-N Ethanol Chemical compound CCO LFQSCWFLJHTTHZ-UHFFFAOYSA-N 0.000 claims description 10
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 10
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 claims description 10
- 239000002131 composite material Substances 0.000 claims description 10
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 claims description 10
- 238000005229 chemical vapour deposition Methods 0.000 claims description 9
- 238000001755 magnetron sputter deposition Methods 0.000 claims description 8
- 238000005566 electron beam evaporation Methods 0.000 claims description 6
- VNWKTOKETHGBQD-UHFFFAOYSA-N methane Chemical compound C VNWKTOKETHGBQD-UHFFFAOYSA-N 0.000 claims description 6
- VEXZGXHMUGYJMC-UHFFFAOYSA-N Hydrochloric acid Chemical compound Cl VEXZGXHMUGYJMC-UHFFFAOYSA-N 0.000 claims description 5
- 238000004140 cleaning Methods 0.000 claims description 5
- 239000011521 glass Substances 0.000 claims description 5
- 229910052759 nickel Inorganic materials 0.000 claims description 5
- 229910052763 palladium Inorganic materials 0.000 claims description 5
- 229910052697 platinum Inorganic materials 0.000 claims description 5
- 229920002635 polyurethane Polymers 0.000 claims description 5
- 239000004814 polyurethane Substances 0.000 claims description 5
- 229910052594 sapphire Inorganic materials 0.000 claims description 5
- 239000010980 sapphire Substances 0.000 claims description 5
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 claims description 5
- 229910010271 silicon carbide Inorganic materials 0.000 claims description 5
- 239000000377 silicon dioxide Substances 0.000 claims description 5
- 235000012239 silicon dioxide Nutrition 0.000 claims description 5
- 229910052799 carbon Inorganic materials 0.000 claims description 4
- 239000011888 foil Substances 0.000 claims description 4
- 229920002120 photoresistant polymer Polymers 0.000 description 15
- 238000006243 chemical reaction Methods 0.000 description 6
- 238000000206 photolithography Methods 0.000 description 5
- 239000007789 gas Substances 0.000 description 4
- 239000012535 impurity Substances 0.000 description 4
- 150000002739 metals Chemical class 0.000 description 3
- 230000001590 oxidative effect Effects 0.000 description 3
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 229910052681 coesite Inorganic materials 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 2
- 229910052906 cristobalite Inorganic materials 0.000 description 2
- 238000000313 electron-beam-induced deposition Methods 0.000 description 2
- 229920000620 organic polymer Polymers 0.000 description 2
- 239000002861 polymer material Substances 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 229910052682 stishovite Inorganic materials 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 229910052905 tridymite Inorganic materials 0.000 description 2
- UGFAIRIUMAVXCW-UHFFFAOYSA-N Carbon monoxide Chemical compound [O+]#[C-] UGFAIRIUMAVXCW-UHFFFAOYSA-N 0.000 description 1
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- VVQNEPGJFQJSBK-UHFFFAOYSA-N Methyl methacrylate Chemical compound COC(=O)C(C)=C VVQNEPGJFQJSBK-UHFFFAOYSA-N 0.000 description 1
- HSFWRNGVRCDJHI-UHFFFAOYSA-N alpha-acetylene Natural products C#C HSFWRNGVRCDJHI-UHFFFAOYSA-N 0.000 description 1
- 229910052786 argon Inorganic materials 0.000 description 1
- 229910002091 carbon monoxide Inorganic materials 0.000 description 1
- 239000003575 carbonaceous material Substances 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 239000000356 contaminant Substances 0.000 description 1
- 238000010924 continuous production Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 125000002534 ethynyl group Chemical group [H]C#C* 0.000 description 1
- 230000001747 exhibiting effect Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 239000007943 implant Substances 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000003921 oil Substances 0.000 description 1
- -1 oxides Substances 0.000 description 1
- 230000035699 permeability Effects 0.000 description 1
- JTJMJGYZQZDUJJ-UHFFFAOYSA-N phencyclidine Chemical compound C1CCCCN1C1(C=2C=CC=CC=2)CCCCC1 JTJMJGYZQZDUJJ-UHFFFAOYSA-N 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66742—Thin film unipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/16—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
- H01L29/1606—Graphene
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01B—CABLES; CONDUCTORS; INSULATORS; SELECTION OF MATERIALS FOR THEIR CONDUCTIVE, INSULATING OR DIELECTRIC PROPERTIES
- H01B1/00—Conductors or conductive bodies characterised by the conductive materials; Selection of materials as conductors
- H01B1/20—Conductive material dispersed in non-conductive organic material
- H01B1/24—Conductive material dispersed in non-conductive organic material the conductive material comprising carbon-silicon compounds, carbon or silicon
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/0237—Materials
- H01L21/02425—Conductive materials, e.g. metallic silicides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02527—Carbon, e.g. diamond-like carbon
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/0262—Reduction or decomposition of gaseous compounds, e.g. CVD
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02664—Aftertreatments
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/306—Chemical or electrical treatment, e.g. electrolytic etching
- H01L21/3065—Plasma etching; Reactive-ion etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/16—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66015—Multistep manufacturing processes of devices having a semiconductor body comprising semiconducting carbon, e.g. diamond, diamond-like carbon, graphene
- H01L29/66037—Multistep manufacturing processes of devices having a semiconductor body comprising semiconducting carbon, e.g. diamond, diamond-like carbon, graphene the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66045—Field-effect transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78606—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
- H01L29/78618—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78684—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising semiconductor materials of Group IV not being silicon, or alloys including an element of the group IV, e.g. Ge, SiN alloys, SiC alloys
-
- H01L51/0512—
-
- H01L51/0558—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K10/00—Organic devices specially adapted for rectifying, amplifying, oscillating or switching; Organic capacitors or resistors having potential barriers
- H10K10/40—Organic transistors
- H10K10/46—Field-effect transistors, e.g. organic thin-film transistors [OTFT]
- H10K10/462—Insulated gate field-effect transistors [IGFETs]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K10/00—Organic devices specially adapted for rectifying, amplifying, oscillating or switching; Organic capacitors or resistors having potential barriers
- H10K10/40—Organic transistors
- H10K10/46—Field-effect transistors, e.g. organic thin-film transistors [OTFT]
- H10K10/462—Insulated gate field-effect transistors [IGFETs]
- H10K10/484—Insulated gate field-effect transistors [IGFETs] characterised by the channel regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Dispersion Chemistry (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Plasma & Fusion (AREA)
- Materials Engineering (AREA)
- Thin Film Transistor (AREA)
- Carbon And Carbon Compounds (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
본 발명은 그래핀 박막 트랜지스터의 제조 방법을 제공하며, 본 제조 방법은 구리박의 표면 상에 그래핀 층을 증착하는 단계; 그래핀 층의 표면 상에 금속 층을 증착하는 단계; 금속 층의 표면에 지지층을 부착하여 그래핀 막을 형성하는 단계; 구리박이 완전히 용해될 때까지 구리 에칭 용액에 그래핀 막을 배치한 다음, 그래핀 막을 타겟 기판에 전사하고, 지지층을 제거하는 단계; 금속 층의 표면 상에 소스 및 드레인의 패턴들을 규정하여, 소스 전극 및 드레인 전극을 제조하고, 타겟 기판 상에 게이트 전극을 제조하는 단계를 포함한다.
Description
본 발명은 박막 트랜지스터 분야에 관한 것이며, 특히 그래핀 박막 트랜지스터의 제조 방법에 관한 것이다.
그래핀은 전도성 및 침투성이 우수한 신소재이다. 터치 스크린, 액정 디스플레이 등의 발전에 따라, 그래핀은 우수한 기계적 강도와 유연성을 나타냄으로써 점진적으로 박막 트랜지스터 응용들에서 연구의 초점이 되고 있다.
현재, 그래핀 박막 트랜지스터의 제조 방법은 주로 구리박의 표면 상에 그래핀을 성장시키는 단계; 그래핀의 표면 상에 PMMA(Polymeric Methyl Methacrylate)와 같은 유기 고분자 재료를 코팅하는 단계; 구리박을 에칭하기 위해 구리 에칭 용액에 PMMA, 그래핀 및 구리박으로 구성된 막을 배치하는 단계; 이어서 PMMA를 용해시키고, 포토리소그래피 기술 등을 통해 그래핀의 표면 상에 소스 및 드레인을 제조함으로써, 완전한 그래핀 박막 트랜지스터를 형성하는 단계를 포함한다. 그러나, 종래의 그래핀 박막 트랜지스터의 제조 방법에서는, 포토리소그래피 기술에 사용되는 PMMA와 포토레지스트가 그래핀과 직접 접촉되어 있다. PMMA와 포토레지스트를 용해시킬 때, 그래핀의 표면에 잔류해 있는 PMMA와 포토레지스트로 인한 문제가 발생한다. 후속하는 소스 및 드레인의 제조에 있어서, 이 잔류해 있는 PMMA 및 포토레지스트 때문에 소스 및 드레인이 그래핀의 표면과 완전하게 접촉하지 못하게 된다. 이에 따라, 소스, 드레인 및 그래핀 간의 접촉 저항이 증가하고, 전하 수송이 제한되고, 박막 트랜지스터의 전류가 감소함으로써, 구동 능력이 감소하게 된다.
따라서, 종래의 제조 방법에 있어서의 그래핀 표면에 잔류하는 유기 고분자 재료로 인한 접촉 저항 증가의 문제점을 해결하기 위한, 그래핀 박막 트랜지스터 제조 방법을 제공할 필요가 있다.
본 발명의 실시예는 종래의 제조 방법에 있어서의 그래핀 표면에 잔류하는 유기 고분자 재료로 인한 접촉 저항 증가의 문제점을 해결하기 위한, 그래핀 박막 트랜지스터 제조 방법을 제공한다.
본 발명의 실시예는 그래핀 박막 트랜지스터의 제조 방법을 제공하며, 상기 방법은,
S1: 탄소 소스로서 메탄을 사용하는 화학 기상 증착에 의해 구리박의 표면 상에 그래핀 층을 증착하는 단계;
S2: 상기 그래핀 층의 표면 상에 금속 층을 증착하는 단계;
S3: 상기 금속 층의 표면에 지지층을 부착시켜 그래핀 막을 형성하는 단계;
S4: 구리 에칭 용액에 상기 그래핀 막을 배치하고, 상기 구리 에칭 용액에 상기 지지층을 부분적으로 침지시키고, 상기 구리박이 완전히 용해될 때까지 상기 구리 에칭 용액에 상기 금속 층, 상기 그래핀 층 및 상기 구리박을 완전히 침지시키고, 이어서 상기 구리박이 제거된 상기 그래핀 막을 타겟 기판에 전사하고, 상기 지지층을 제거하는 단계; 및
S5: 상기 금속 층의 표면 상에 소스 및 드레인의 패턴들을 규정하고, 소스 전극 및 드레인 전극을 제조하고, 상기 타겟 기판의 상기 그래핀 층으로부터 먼 측면에 게이트 전극을 제조하여, 그래핀 박막 트랜지스터를 얻는 단계를 포함한다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, S1 이전에, 상기 방법은 상기 구리박을 에탄올, 아세톤 및 0.5mol/L의 묽은 염산에 순차적으로 세정하는 단계를 더 포함한다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, 상기 금속 층은 전자빔 증착 또는 마그네트론 스퍼터링에 의해 상기 그래핀 층의 표면 상에 증착된다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, 상기 금속 층은 5 nm - 50 nm의 두께를 갖는다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, 상기 금속 층은 단일 금속 층 또는 복합 금속 층을 포함한다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, 상기 금속 층이 상기 복합 금속 층을 포함하는 경우 상기 복합 금속 층의 모두는 동일한 두께를 갖는다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, 상기 금속 층은 티타늄, 금, 니켈, 팔라듐 또는 백금을 포함하는 금속을 사용한다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, 상기 지지층의 밀도는 상기 구리 에칭 용액의 밀도보다 작다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, 상기 지지층은 폴리우레탄을 포함한다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, 상기 타겟 기판은 절연층을 포함하며, 상기 절연층의 재료는 실리콘 디옥사이드, 실리콘 카바이드, 유리 또는 사파이어를 포함한다.
본 발명의 실시예는 그래핀 박막 트랜지스터의 제조 방법을 제공하며, 상기 방법은,
S1: 구리박의 표면 상에 그래핀 층을 증착하는 단계;
S2: 상기 그래핀 층의 표면 상에 금속 층을 증착하는 단계;
S3: 상기 금속 층의 표면에 지지층을 부착시켜 그래핀 막을 형성하는 단계;
S4: 구리 에칭 용액에 상기 그래핀 막을 배치하고, 상기 구리 에칭 용액에 상기 지지층을 부분적으로 침지시키고, 상기 구리박이 완전히 용해될 때까지 상기 구리 에칭 용액에 상기 금속 층, 상기 그래핀 층 및 상기 구리박을 완전히 침지시키고, 이어서 상기 구리박이 제거된 상기 그래핀 막을 타겟 기판에 전사하고, 상기 지지층을 제거하는 단계; 및
S5: 상기 금속 층의 표면 상에 소스 및 드레인의 패턴들을 규정하고, 소스 전극 및 드레인 전극을 제조하고, 상기 타겟 기판의 상기 그래핀 층으로부터 먼 측면에 게이트 전극을 제조하여, 그래핀 박막 트랜지스터를 얻는 단계를 포함한다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, S1 이전에, 상기 구리박을 에탄올, 아세톤 및 0.5mol/L의 묽은 염산에 순차적으로 세정하는 단계를 더 포함한다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, 상기 그래핀은 화학 기상 증착에 의해 상기 구리박의 표면 상에 증착된다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, 상기 금속 층은 전자빔 증착 또는 마그네트론 스퍼터링에 의해 상기 그래핀 층의 표면 상에 증착된다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, 상기 금속 층은 5 nm - 50 nm의 두께를 갖는다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, 상기 금속 층은 단일 금속 층 또는 복합 금속 층을 포함한다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, 상기 금속 층은 티타늄, 금, 니켈, 팔라듐 또는 백금을 포함하는 금속을 사용한다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, 상기 지지층의 밀도는 상기 구리 에칭 용액의 밀도보다 작다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, 상기 지지층은 폴리우레탄을 포함한다.
본 발명의 그래핀 박막 트랜지스터의 제조 방법에 있어서, 상기 타겟 기판은 절연층을 포함하며, 상기 절연층의 재료는 실리콘 디옥사이드, 실리콘 카바이드, 유리 또는 사파이어를 포함한다.
종래 기술과 비교하면, 본 발명의 그래핀 박막 트랜지스터의 제조 방법에서는, 그래핀 층의 표면 상에 금속 층을 퇴적시킴으로써 그래핀 층이 보호되기 때문에, 그래핀 층이 서퍼 층 및 포토레지스트와 직접 접촉하지 않게 되어 그래핀 표면에 잔류물이 생기는 문제를 방지할 수 있으며, 이에 따라 소스 전극과 드레인 전극이 그래핀 층과 직접 접촉하게 되어 소스 전극, 드레인 전극 및 그래핀 간의 접촉 저항을 저감시킨다. 이로 인해 종래의 제조 방법에 있어서의 그래핀 표면에 잔류해 있는 PMMA 및 포토레지스트에 기인하는 소스 전극과 드레인 전극과 그래핀 간의 접촉 저항이 증가하게 되는 문제점이 해결된다.
본 발명의 실시예들 또는 종래 기술의 기술적 해결책을 보다 명확하게 설명하기 위해, 이하에서는 실시예들 또는 종래 기술을 설명하기 위해 필요한 첨부 도면들에 대하여 간단히 소개한다. 이하의 설명에서 첨부 도면들은 본 발명의 일부 실시예들에 불과하며, 당업자는 창의적인 노력을 기울이지 않고도 첨부 도면들로부터 다른 첨부 도면들을 얻을 수 있다.
도 1은 본 발명의 바람직한 실시예에 따른 그래핀 박막 트랜지스터 제조 방법의 흐름도이다.
도 2는 본 발명에 따른 그래핀 박막 트랜지스터 제조 방법에 있어서의 그래핀 막의 개략 구성도이다.
도 3은 본 발명의 제조 방법에 의해 제조된 그래핀 박막 트랜지스터의 백 게이트의 전달 함수 그래프이다.
도 1은 본 발명의 바람직한 실시예에 따른 그래핀 박막 트랜지스터 제조 방법의 흐름도이다.
도 2는 본 발명에 따른 그래핀 박막 트랜지스터 제조 방법에 있어서의 그래핀 막의 개략 구성도이다.
도 3은 본 발명의 제조 방법에 의해 제조된 그래핀 박막 트랜지스터의 백 게이트의 전달 함수 그래프이다.
도 1을 참조하도록 한다. 도 1은 본 발명의 바람직한 일 실시예에 따른 그래핀 박막 트랜지스터의 제조 방법을 나타내는 흐름도이다. 본 제조 방법은 다음의 단계들을 포함한다:
S101: 구리박의 표면 상에 그래핀 층을 증착하는 단계;
S102: 그래핀 층의 표면 상에 금속 층을 증착하는 단계;
S103: 금속 층의 표면에 지지층을 부착시켜 그래핀 막을 형성하는 단계;
S104: 구리 에칭 용액에 그래핀 막을 배치하고, 구리 에칭 용액에 지지층을 부분적으로 침지시키고, 구리박이 완전히 용해될 때까지 구리 에칭 용액에 금속 층, 그래핀 층 및 구리박을 완전히 침지시키고, 이어서 구리박이 제거된 그래핀 막을 타겟 기판에 전사하고, 지지층을 제거하는 단계;
S105: 금속 층의 표면 상에 소스 및 드레인의 패턴들을 규정하고, 소스 전극 및 드레인 전극을 제조하고, 타겟 기판의 그래핀 층으로부터 먼 측면에 게이트 전극을 제조하여, 그래핀 박막 트랜지스터를 얻는 단계.
S101에서는, 구리박의 표면 상에 그래핀 층을 증착하기 이전에, 구리박의 표면 상의 기름 오염물, 산화물, 및 다른 불순물을 제거하는 작업이 필요하다. 본 발명의 바람직한 실시예에 있어서, 이 제거 작업은 구리박의 표면 상의 불순물이 모두 제거될 때까지 구리박을 에탄올, 아세톤 및 0.5mol/L의 묽은 염산으로 순차적으로 세정하는 것을 포함하며, 이에 따라 구리박의 표면이 그래핀 성장 공정을 위한 요건에 도달하게 된다.
본 발명의 바람직한 실시예에서, 그래핀 층은 화학 기상 증착(CVD)에 의해 구리박의 표면 상에 증착된다. CVD에 의해 이루어진 그래핀은 고품질 및 큰 성장 영역의 장점들을 갖는다. 현재 CVD는 고품질의 그래핀을 제조하는 주요 방법이다. 그 원리는 하나 이상의 가스 물질을 반응 챔버에 도입하여 화학 반응이 일어나고, 새로운 물질이 생성되어 기판의 표면 상에 증착되는 것이다.
CVD에 의해 그래핀 층을 증착할 때, 반응 챔버 내에 도입되어 반응 챔버 내의 산화성 가스를 제거하는 비산화성 가스로서 수소가 선택될 수 있다. 물론, 아르곤 또는 다른 가스도 비산화성 가스로서 사용될 수 있으며, 여기에 특별히 제한되지 않는다. 메탄이 탄소 소스로서 사용된다. 탄소 소스는 일산화탄소, 아세틸렌 등과 같은 다른 탄소질 물질일 수 있으며, 여기에 특별히 제한되지 않는다. 고온 및 저압 환경 하에서, 구리박의 표면 상에 그래핀 층을 증착하는 단계들이 완료된다.
S102에서는, 마그네트론 스퍼터링에 의해서 그래핀 층의 표면 상에 금속을 증착시켜, 그래핀 층의 표면 상에 금속 층을 형성한다. 다른 실시예들에서는, 전자 빔 증착 및 이와 유사한 기술들에 의해서 그래핀 층의 표면 상에 금속이 증착되며, 여기에 특별히 제한되지 않는다.
본 발명의 바람직한 실시예에 있어서, 금속 층은 이중 금속 층을 포함하는 복합 금속 층이며, 여기서 그래핀 층의 표면에 가까운 한쪽 금속 층은 티타늄 금속 층이고, 그래핀 층의 표면으로부터 먼 다른 한쪽의 금속 층은 금 금속 층이다. 티탄 금속 층을 그래핀 층에 보다 가깝게 배치하는 이점은 티탄 금속과 그래핀 사이에 결합이 발생하기 쉽고, 티탄 금속 층과 그래핀 층 사이의 접촉 저항이 더욱 감소될 수 있다는 것이다.
물론, 다른 실시예들에서는, 금속 층이 단일 금속 층일 수도 있고, 3개 층, 4개 층 등을 포함하는 복합 금속 층일 수도 있다. 금속 층의 금속 또는 금속들은 티타늄, 금, 니켈, 팔라듐 및 백금 중 하나 이상일 수 있다. 금속 층의 개수 및 금속의 종류는 여기에 특별히 제한되지 않는다.
금속 층이 그래핀 층의 표면 상에 증착될 때 금속의 주입량을 제어할 필요가 있다. 즉, 금속의 두께가 제어되어야 한다. 금속 층의 두께가 너무 얇으면 그래핀 층을 잘 보호할 수가 없다. 금속 층의 두께가 너무 두꺼우면, 지지층이 구리 에칭 용액에서 금속 층, 그래핀 층 및 구리박을 지지할 수가 없으며, 즉, 지지층이 금속 층, 그래핀 층 및 구리박과 함게 구리 에칭 용액 내로 떨어지게 된다. 이로 인해, 연속적인 공정에서 불편함이 발생하게 된다. 따라서, 금속 층의 두께는 한정되어야 한다. 금속 층은 일반적으로 5nm - 50nm의 두께를 갖는다. 본 발명의 바람직한 실시예에서, 금속 층의 두께는 바람직하게는 10nm이고, 티타늄 금속 층 및 금 금속 층의 두께는 각각 5nm이다.
S103에서는, 지지층이 금속 층의 표면에 부착되며, 지지층의 밀도는 구리 에칭 용액의 밀도보다 작다. 지지층의 밀도와 구리 에칭 용액의 밀도의 차이는 가능한 한 커야한다. 지지층과 구리 에칭 용액 사이의 밀도 차이를 이용함으로써, 지지층이 구리 에칭 용액의 표면 상에 플로팅된다. 구리박을 용해시키는 후속 단계에서, 지지층에 의해 구리 에칭 용액에서 금속 층, 그래핀 층 및 구리박을 플로팅시켜, 이들 층이 구리 에칭 용액 내로 떨어지는 것을 방지한다. 상기한 기능 이외에, 구리박이 제거된 그래핀 막을 타겟 기판으로 전사하는 것이 편리하게 된다.
본 발명의 바람직한 실시예에서, 지지체 층은 폴리우레탄을 포함한다. 다른 실시예들에서, 지지층은 또한 구리 에칭 용액의 밀도보다 작은 밀도를 갖는 다른 재료를 포함할 수도 있으며, 재료가 여기에 특별히 제한되지 않는다.
그래핀 막의 구조에 대한 더 상세한 설명은, 본 발명에 따른 그래핀 박막 트랜지스터의 제조 방법에 있어서 그래핀 막의 개략 구조도인 도 2를 참조하도록 한다. 그래핀 막은 아래에서 위로 구리박(21), 그래핀 층(22), 금속 층(23) 및 지지층(24)을 순차적으로 포함한다.
S104에서는, 그래핀 막이 구리 에칭 용액에 배치된다. 이 때, 구리 에칭액의 밀도보다 낮은 지지층의 밀도로 인해, 구리 에칭 용액의 표면 상에 지지층이 플로팅되어, 금속 층, 그래핀 층 및 구리박이 구리 에칭 용액 내에 침지된다. 구리박이 완전히 에칭된 후, 구리박이 제거된 그래핀 막이 타겟 기판에 전사된 다음, 지지층이 제거된다.
본 발명의 바람직한 실시예에서, 타겟 기판은 절연층을 포함한다. 통상적인 지식에 따르면, 그래핀 막은 타겟 기판의 절연층으로 전사된다. 절연층은 실리콘 디옥사이드, 실리콘 카바이드, 유리 또는 사파이어 재료를 포함할 수 있으며, 재료가 여기에 특별히 한정되지 않는다.
S105에서는, 포토리소그래피 기술에 의해 금속 층의 표면 상에 소스 및 드레인의 패턴들을 규정한 후, 마그네트론 스퍼터링이나 전자빔 증착 기술을 통해 소스 및 드레인의 패턴들에 대응하는 위치에 금 금속을 증착한다. 채널 영역의 금속 층을 건식 에칭 기술에 의해 에칭하여 채널 영역에서 그래핀 층을 노출시킨다. 동시에, 그래핀 층으로부터 먼 타겟 기판의 측면에 게이트 전극을 제조한다. 소스, 드레인 및 게이트를 제조하는 방법 단계들은 종래 기술이며, 당업자에게 통상적인 지식이므로, 이 단계들이 여기서는 중복 설명되지 않는다. 단계 S105의 완료 후에, 낮은 접촉 저항을 갖는 그래핀 박막 트랜지스터가 얻어진다.
종래의 그래핀 박막 트랜지스터 제조 방법에서는, 포토리소그래피 기술에 의해 소스 및 드레인의 패턴들이 그래핀 층의 표면 상에 직접 규정된다. 마그네트론 스퍼터링 또는 전자빔 증착 기술들을 이용하여 소스 및 드레인의 패턴들에 대응하는 위치에 티타늄 금속의 얇은 층과 금 금속의 두꺼운 층을 증착함으로써, 소스 전극 및 드레인 전극을 형성한다. 전체 공정에 있어서, 그래핀 층이 포토리소그래피 기술에 사용된 포토레지스트와 직접 접촉하게 된다. 그 결과, 포토레지스트가 용해되는 동안, 포토레지스트의 일부가 그래핀 층의 표면에 잔류하여 그래핀 층이 소스 전극 및 드레인 전극과 완전히 접촉하지 못하게 되며, 이에 따라 소스 전극/드레인 전극과 그래핀 층 사이에 접촉 저항이 증가하게 된다.
본 발명의 바람직한 실시예에 따른 방법에서는, 포토리소그래피에 의해 금속 층 상에 소스 및 드레인의 패턴들을 규정하여, 그래핀 층이 포토레지스트와 접촉하지 않으므로, 포토레지스트를 용해시키는 동안 그래핀 층의 표면 상에 잔류하는 포토레지스트의 문제점이 회피된다. 동시에, 금속 층은 소스 및 드레인에 대한 타겟 금속들인 티타늄 금속 및 금 금속을 포함한다. 마그네트론 스퍼터링 또는 전자빔 증착 기술에 의해 소스 및 드레인에 대응하는 위치에 금 금속을 증착할 때에, 소스 및 드레인의 상대적 위치들에서 금속 층을 제거할 필요가 없다. 따라서, 금속 층이 그래핀 박막 트랜지스터의 제조 공정 전체에 있어서 그래핀을 보호하게 되고, 그래핀 층이 소스 전극 및 드레인 전극과 충분히 접촉하는 것이 보장됨으로써, 소스 전극/드레인 전극과 그래핀 층 사이의 접촉 저항이 감소된다.
그래핀 박막 트랜지스터를 제조한 후, 그래핀 박막 트랜지스터의 백 게이트의 변환 함수 그래프를 테스트한다. 도 3을 참조하면, 세로축은 드레인 전류(Id)를 나타내고, 단위는 mA이며, 수평축은 단위가 볼트인 게이트 전압(Vg)을 나타낸다. 소스는 백 게이트의 변환 함수 그래프를 테스트하는 동안 접지된다. 도 3에 도시된 바와 같이, 상이한 드레인 전압(Vd)에 대해, 드레인 전류의 모든 최소값은 Vg = 0의 위치에서 나타난다. 이것은 그래핀 박막 트랜지스터의 채널 영역의 그래핀이 도핑되지 않았 음을 나타내며, 이것은 그래핀 층의 표면 상에 잔류하는 불순물이 없음을 의미한다. 인트린식(intrinsic) 특성이 양호하다. 종래 기술의 방법에서는, PMMA, 포토레지스트 및 다른 불순물이 그래핀의 표면 상에 잔류하게 된다. 드레인 전류의 최소값은 전압 값이 0V 이하인 위치에 나타난다. 그래핀 전계 효과 장치의 바이폴라 대칭성이 깨져, 소스/드레인과 그래핀 간의 접촉 저항이 증가한다. 또한, Vg가 일정한 조건 하에서 드레인 전압(Vd)이 5mv의 증분으로 연속적으로 증가할 경우, 드레인 전류(Id)가 실질적으로 등가 증분으로 증가하는 것을, 도면으로부터 관측할 수 있다. 즉, 드레인 전류(Id)가 드레인 전압(Vd)에 비례하며, 이것은 그래핀 박막 트랜지스터가 우수한 전기적 성능을 갖는다는 것을 의미한다.
본 발명의 바람직한 실시예에 의해 제공되는 그래핀 박막 트랜지스터의 제조 방법에서는, 그래핀 층의 표면 상에 두께 10 nm의 금속 층이 증착되어, 그래핀 층 및 지지층이 후속 공정에서 사용되는 포토레지스트와 접촉하지 않게 되며, 이에 따라 그래핀 표면의 잔류물의 문제가 회피되고, 소스 전극과 드레인 전극이 그래핀 층과 완전히 접촉하게 되어, 소스 전극/드레인 전극과 그래핀 간의 접촉 저항이 감소되고, 그래핀 박막 트랜지스터의 전류가 증가하게 된다. 이로 인해, 종래의 제조 방법에서의 그래핀 표면 상에 잔류하는 PMMA 및 포토레지스트에 기인하는 소스 전극/드레인 전극과 그래핀 간의 접촉 저항 증가의 문제점을 해결할 수 있게 된다.
또한, 본 발명의 바람직한 실시예에 따른 방법으로 제조된 그래핀 박막 트랜지스터는 그래핀 층의 표면이 0.1nm 미만의 언듈레이션(undulation)을 갖는다. 이러한 언듈레이션은 종래 기술에 의해 제조된 그래핀 박막 트랜지스터의 그래핀 층의 1 nm의 표면 언듈레이션보다 훨씬 작다. 알 수 있는 바와 같이, 본 바람직한 실시예의 제조 방법에 의해 제조된 그래핀 박막 트랜지스터는 보다 우수한 전기적 성능을 갖는다.
본 발명에 대하여 상기한 바람직한 실시예들에 의해 설명하였다. 그러나, 본 발명은 상기한 바람직한 실시예들에 의해 제한되지 않으며, 첨부된 청구 범위에 의해서만 제한되도록 의도된 본 발명의 범위 및 사상을 일탈하지 않는 범위 내에서 다수의 변경 및 수정이 행해질 수 있음을 이해해야 한다.
Claims (20)
- 그래핀 박막 트랜지스터의 제조 방법으로서,
S1: 탄소 소스로서 메탄을 사용하는 화학 기상 증착에 의해 구리박의 표면 상에 그래핀 층을 증착하는 단계;
S2: 상기 그래핀 층의 표면 상에 금속 층을 증착하는 단계;
S3: 상기 금속 층의 표면에 지지층을 부착시켜 그래핀 막을 형성하는 단계;
S4: 구리 에칭 용액에 상기 그래핀 막을 배치하고, 상기 구리 에칭 용액에 상기 지지층을 부분적으로 침지시키고, 상기 구리박이 완전히 용해될 때까지 상기 구리 에칭 용액에 상기 금속 층, 상기 그래핀 층 및 상기 구리박을 완전히 침지시키고, 이어서 상기 구리박이 제거된 상기 그래핀 막을 타겟 기판에 전사하고, 상기 지지층을 제거하는 단계; 및
S5: 상기 금속 층의 표면 상에 소스 및 드레인의 패턴들을 규정하고, 소스 전극 및 드레인 전극을 제조하고, 상기 타겟 기판의 상기 그래핀 층으로부터 먼 측면에 게이트 전극을 제조하여, 그래핀 박막 트랜지스터를 얻는 단계
를 포함하는 그래핀 박막 트랜지스터의 제조 방법. - 제 1 항에 있어서,
S1 이전에, 상기 구리박을 에탄올, 아세톤 및 0.5mol/L의 묽은 염산에 순차적으로 세정하는 단계를 더 포함하는 그래핀 박막 트랜지스터의 제조 방법. - 제 1 항에 있어서,
상기 금속 층은 전자빔 증착 또는 마그네트론 스퍼터링에 의해 상기 그래핀 층의 표면 상에 증착되는 그래핀 박막 트랜지스터의 제조 방법. - 제 1 항에 있어서,
상기 금속 층은 5 nm - 50 nm의 두께를 갖는 그래핀 박막 트랜지스터의 제조 방법. - 제 4 항에 있어서,
상기 금속 층은 단일 금속 층 또는 복합 금속 층을 포함하는 그래핀 박막 트랜지스터의 제조 방법. - 제 5 항에 있어서,
상기 금속 층이 상기 복합 금속 층을 포함하는 경우 상기 복합 금속 층의 모두가 동일한 두께를 갖는 그래핀 박막 트랜지스터의 제조 방법. - 제 5 항에 있어서,
상기 금속 층은 티타늄, 금, 니켈, 팔라듐 또는 백금을 포함하는 금속을 사용하는 그래핀 박막 트랜지스터의 제조 방법. - 제 1 항에 있어서,
상기 지지층의 밀도는 상기 구리 에칭 용액의 밀도보다 작은 그래핀 박막 트랜지스터의 제조 방법. - 제 8 항에 있어서,
상기 지지층은 폴리우레탄을 포함하는 그래핀 박막 트랜지스터의 제조 방법. - 제 1 항에 있어서,
상기 타겟 기판은 절연층을 포함하며, 상기 절연층의 재료는 실리콘 디옥사이드, 실리콘 카바이드, 유리 또는 사파이어를 포함하는 그래핀 박막 트랜지스터의 제조 방법. - 그래핀 박막 트랜지스터의 제조 방법으로서,
S1: 구리박의 표면 상에 그래핀 층을 증착하는 단계;
S2: 상기 그래핀 층의 표면 상에 금속 층을 증착하는 단계;
S3: 상기 금속 층의 표면에 지지층을 부착시켜 그래핀 막을 형성하는 단계;
S4: 구리 에칭 용액에 상기 그래핀 막을 배치하고, 상기 구리 에칭 용액에 상기 지지층을 부분적으로 침지시키고, 상기 구리박이 완전히 용해될 때까지 상기 구리 에칭 용액에 상기 금속 층, 상기 그래핀 층 및 상기 구리박을 완전히 침지시키고, 이어서 상기 구리박이 제거된 상기 그래핀 막을 타겟 기판에 전사하고, 상기 지지층을 제거하는 단계; 및
S5: 상기 금속 층의 표면 상에 소스 및 드레인의 패턴들을 규정하고, 소스 전극 및 드레인 전극을 제조하고, 상기 타겟 기판의 상기 그래핀 층으로부터 먼 측면에 게이트 전극을 제조하여, 그래핀 박막 트랜지스터를 얻는 단계
를 포함하는 그래핀 박막 트랜지스터의 제조 방법. - 제 11 항에 있어서,
S1 이전에, 상기 구리박을 에탄올, 아세톤 및 0.5mol/L의 묽은 염산에 순차적으로 세정하는 단계를 더 포함하는 그래핀 박막 트랜지스터의 제조 방법. - 제 11 항에 있어서,
상기 그래핀은 화학 기상 증착에 의해 상기 구리박의 표면 상에 증착되는 그래핀 박막 트랜지스터의 제조 방법. - 제 11 항에 있어서,
상기 금속 층은 전자빔 증착 또는 마그네트론 스퍼터링에 의해 상기 그래핀 층의 표면 상에 증착되는 그래핀 박막 트랜지스터의 제조 방법. - 제 11 항에 있어서,
상기 금속 층은 5 nm - 50 nm의 두께를 갖는 그래핀 박막 트랜지스터의 제조 방법. - 제 15 항에 있어서,
상기 금속 층은 단일 금속 층 또는 복합 금속 층을 포함하는 그래핀 박막 트랜지스터의 제조 방법. - 제 16 항에 있어서,
상기 금속 층은 티타늄, 금, 니켈, 팔라듐 또는 백금을 포함하는 금속을 사용하는 그래핀 박막 트랜지스터의 제조 방법. - 제 11 항에 있어서,
상기 지지층의 밀도는 상기 구리 에칭 용액의 밀도보다 작은 그래핀 박막 트랜지스터의 제조 방법. - 제 18 항에 있어서,
상기 지지층은 폴리우레탄을 포함하는 그래핀 박막 트랜지스터의 제조 방법. - 제 11 항에 있어서,
상기 타겟 기판은 절연층을 포함하며, 상기 절연층의 재료는 실리콘 디옥사이드, 실리콘 카바이드, 유리 또는 사파이어를 포함하는 그래핀 박막 트랜지스터의 제조 방법.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610156131.8A CN105679678A (zh) | 2016-03-18 | 2016-03-18 | 一种石墨烯薄膜晶体管的制备方法 |
CN201610156131.8 | 2016-03-18 | ||
PCT/CN2016/078391 WO2017156803A1 (zh) | 2016-03-18 | 2016-04-01 | 一种石墨烯薄膜晶体管的制备方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20180114916A true KR20180114916A (ko) | 2018-10-19 |
KR102173432B1 KR102173432B1 (ko) | 2020-11-04 |
Family
ID=56310897
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020187026125A KR102173432B1 (ko) | 2016-03-18 | 2016-04-01 | 그래핀 박막 트랜지스터의 제조 방법 |
Country Status (7)
Country | Link |
---|---|
US (1) | US10128453B2 (ko) |
JP (1) | JP6719581B2 (ko) |
KR (1) | KR102173432B1 (ko) |
CN (1) | CN105679678A (ko) |
EA (1) | EA036020B1 (ko) |
GB (1) | GB2563365B (ko) |
WO (1) | WO2017156803A1 (ko) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106816409A (zh) * | 2017-03-09 | 2017-06-09 | 武汉华星光电技术有限公司 | Tft基板中电极层的制作方法及柔性tft基板的制作方法 |
CN108896621A (zh) * | 2018-04-08 | 2018-11-27 | 山东大学 | 一种负载铂颗粒的氨气传感器及其制备方法 |
CN109115327B (zh) * | 2018-07-10 | 2021-01-15 | 杭州高烯科技有限公司 | 一种聚合物/金属/石墨烯复合膜及其在声波探测器中的应用 |
EP3723122B1 (en) * | 2019-04-10 | 2023-02-15 | AT & S Austria Technologie & Systemtechnik Aktiengesellschaft | Component carrier comprising a double layer structure |
CN110676070A (zh) * | 2019-10-18 | 2020-01-10 | 电子科技大学中山学院 | 一种具有自愈合功能的石墨烯柔性超级电容器及其制备方法 |
CN110963484A (zh) * | 2019-12-23 | 2020-04-07 | 中国科学院长春光学精密机械与物理研究所 | 基于掺杂层辅助的大面积高质量石墨烯无损转移方法 |
CN113078054B (zh) * | 2021-03-25 | 2024-06-18 | 中国科学院上海微系统与信息技术研究所 | 一种电极层的制备方法及半导体结构 |
CN113078052B (zh) * | 2021-03-25 | 2024-06-18 | 中国科学院上海微系统与信息技术研究所 | 一种晶体管结构及其制备方法 |
CN113526498A (zh) * | 2021-06-08 | 2021-10-22 | 松山湖材料实验室 | 图案化石墨烯的制备方法及生物传感器的制造方法 |
CN114300551A (zh) * | 2021-12-03 | 2022-04-08 | 中国电子科技集团公司第四十八研究所 | 石墨烯/等离子激元黑硅近红外探测器结构及其制备方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150004965A (ko) * | 2013-07-03 | 2015-01-14 | 한양대학교 산학협력단 | 그래핀 형성 방법 및 그를 이용하여 제조된 그래핀을 포함하는 전자 소자 |
US20150262724A1 (en) * | 2014-03-14 | 2015-09-17 | Kabushiki Kaisha Toshiba | Method of manufacturing transparent conductor, transparent conductor and device for manufacturing the same, and device for manufacturing transparent conductor precursor |
KR20150130256A (ko) * | 2015-11-02 | 2015-11-23 | 삼성전자주식회사 | 이종 적층 구조체 및 그 제조방법, 및 상기 이종 적층 구조체를 구비하는 전기소자 |
Family Cites Families (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3625598B2 (ja) * | 1995-12-30 | 2005-03-02 | 三星電子株式会社 | 液晶表示装置の製造方法 |
JP4907942B2 (ja) * | 2005-09-29 | 2012-04-04 | シャープ株式会社 | トランジスタおよび電子デバイス |
US8497499B2 (en) * | 2009-10-12 | 2013-07-30 | Georgia Tech Research Corporation | Method to modify the conductivity of graphene |
EP2603453A4 (en) * | 2010-08-11 | 2015-08-26 | Univ Pennsylvania | LARGE-PLATED GRAPHIC LAYER: ARTICLES, COMPOSITIONS, METHODS AND DEVICES THEREWITH |
WO2012044284A1 (en) * | 2010-09-28 | 2012-04-05 | Empire Technology Development Llc | Directionally recrystallized graphene growth substrates |
US9162885B2 (en) * | 2011-02-17 | 2015-10-20 | Rutgers, The State University Of New Jersey | Graphene-encapsulated nanoparticle-based biosensor for the selective detection of biomarkers |
US10723112B2 (en) * | 2011-05-23 | 2020-07-28 | National University Of Singapore | Method of transferring thin film |
JP2013058598A (ja) * | 2011-09-08 | 2013-03-28 | Sumitomo Chemical Co Ltd | 有機半導体素子用電極及びその製造方法 |
US8564027B2 (en) * | 2012-01-27 | 2013-10-22 | International Business Machines Corporation | Nano-devices formed with suspended graphene membrane |
US8647978B1 (en) * | 2012-07-18 | 2014-02-11 | International Business Machines Corporation | Use of graphene to limit copper surface oxidation, diffusion and electromigration in interconnect structures |
JP5993666B2 (ja) * | 2012-09-03 | 2016-09-14 | 国立大学法人埼玉大学 | 積層体の製造方法 |
CN102881654B (zh) * | 2012-09-29 | 2016-03-23 | 京东方科技集团股份有限公司 | 薄膜晶体管阵列基板及其制备方法、有源矩阵驱动显示装置 |
TWI505986B (zh) * | 2013-01-10 | 2015-11-01 | Nat Tsing Hua Unioversity | 石墨烯製備系統及方法 |
KR101372286B1 (ko) * | 2013-04-11 | 2014-03-11 | 한국과학기술연구원 | 그래핀 전자 소자, 그래핀 전사층 및 그래핀 전자 소자의 제조 방법 |
EP2801551A1 (en) * | 2013-05-08 | 2014-11-12 | Max-Planck-Gesellschaft zur Förderung der Wissenschaften e.V. | Graphene with very high charge carrier mobility and preparation thereof |
CN103236443B (zh) * | 2013-05-14 | 2014-05-14 | 广州新视界光电科技有限公司 | 一种金属氧化物薄膜晶体管及其制备方法 |
CN103602964A (zh) * | 2013-10-17 | 2014-02-26 | 常州二维碳素科技有限公司 | 一种具有金属电极的石墨烯导电膜及其制备方法 |
WO2015060419A1 (ja) * | 2013-10-25 | 2015-04-30 | 富士通株式会社 | グラフェン膜の製造方法 |
JP6187185B2 (ja) * | 2013-11-22 | 2017-08-30 | 富士通株式会社 | 電子装置及びその製造方法 |
CN103606535B (zh) * | 2013-11-26 | 2016-01-06 | 深圳市华星光电技术有限公司 | 软性显示器组件的制作方法及其制作的软性显示器组件 |
JP6241318B2 (ja) * | 2014-02-28 | 2017-12-06 | 富士通株式会社 | グラフェン膜の製造方法及び半導体装置の製造方法 |
CN104030274B (zh) * | 2014-05-28 | 2016-01-20 | 中国科学院上海微系统与信息技术研究所 | 一种提高石墨烯表面洁净度的湿法腐蚀化学转移法 |
KR102391844B1 (ko) * | 2014-06-20 | 2022-04-29 | 더 리전트 오브 더 유니버시티 오브 캘리포니아 | 그래핀의 제조 및 전사 방법 |
CN104300008B (zh) * | 2014-10-30 | 2017-06-30 | 京东方科技集团股份有限公司 | 一种电极结构、薄膜晶体管、阵列基板及显示面板 |
EP3070741B1 (en) * | 2015-03-18 | 2020-07-29 | Emberion Oy | An apparatus comprising a sensor arrangemenet and associated fabrication method |
CN105047562B (zh) * | 2015-06-26 | 2018-03-30 | 中国电子科技集团公司第十三研究所 | 半悬浮石墨烯场效应晶体管制备方法 |
CN105304495A (zh) * | 2015-09-21 | 2016-02-03 | 京东方科技集团股份有限公司 | 薄膜晶体管及其制备方法、阵列基板 |
CN204927297U (zh) * | 2015-09-23 | 2015-12-30 | 京东方科技集团股份有限公司 | 一种薄膜晶体管及阵列基板、显示装置 |
KR101849360B1 (ko) * | 2016-01-29 | 2018-04-16 | 한화테크윈 주식회사 | 그래핀 기반 적층체 및 이의 제조방법 |
-
2016
- 2016-03-18 CN CN201610156131.8A patent/CN105679678A/zh active Pending
- 2016-04-01 GB GB1815315.5A patent/GB2563365B/en active Active
- 2016-04-01 JP JP2018547909A patent/JP6719581B2/ja active Active
- 2016-04-01 KR KR1020187026125A patent/KR102173432B1/ko active IP Right Grant
- 2016-04-01 US US15/126,584 patent/US10128453B2/en active Active
- 2016-04-01 EA EA201800470A patent/EA036020B1/ru not_active IP Right Cessation
- 2016-04-01 WO PCT/CN2016/078391 patent/WO2017156803A1/zh active Application Filing
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150004965A (ko) * | 2013-07-03 | 2015-01-14 | 한양대학교 산학협력단 | 그래핀 형성 방법 및 그를 이용하여 제조된 그래핀을 포함하는 전자 소자 |
US20150262724A1 (en) * | 2014-03-14 | 2015-09-17 | Kabushiki Kaisha Toshiba | Method of manufacturing transparent conductor, transparent conductor and device for manufacturing the same, and device for manufacturing transparent conductor precursor |
KR20150130256A (ko) * | 2015-11-02 | 2015-11-23 | 삼성전자주식회사 | 이종 적층 구조체 및 그 제조방법, 및 상기 이종 적층 구조체를 구비하는 전기소자 |
Also Published As
Publication number | Publication date |
---|---|
GB201815315D0 (en) | 2018-11-07 |
CN105679678A (zh) | 2016-06-15 |
WO2017156803A1 (zh) | 2017-09-21 |
GB2563365A (en) | 2018-12-12 |
US20180097191A1 (en) | 2018-04-05 |
EA036020B1 (ru) | 2020-09-15 |
GB2563365B (en) | 2020-12-30 |
EA201800470A1 (ru) | 2019-01-31 |
JP6719581B2 (ja) | 2020-07-08 |
US10128453B2 (en) | 2018-11-13 |
KR102173432B1 (ko) | 2020-11-04 |
JP2019512881A (ja) | 2019-05-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20180114916A (ko) | 그래핀 박막 트랜지스터의 제조 방법 | |
US9362364B2 (en) | Transfer-free batch fabrication of single layer graphene devices | |
US9771665B2 (en) | Process for forming graphene layers on silicon carbide | |
CN109850882B (zh) | 一种多支撑膜辅助的石墨烯电化学转移方法 | |
KR101375124B1 (ko) | 그래핀 투명 전극 및 이를 포함하는 플렉시블 실리콘 박막 반도체 소자 | |
Yao et al. | Intrinsic resistive switching and memory effects in silicon oxide | |
KR101198301B1 (ko) | 금속 나노입자를 이용하고 환원된 그래핀 산화물에 기반한 양쪽극 기억소자 및 이의 제조방법 | |
JP2006228818A (ja) | カーボンナノチューブの形成方法および電子デバイスの製造方法 | |
Dubois et al. | Crack-defined electronic nanogaps | |
CN108365092B (zh) | 一种基于二维原子晶体的耐高温忆阻器 | |
US20180277754A1 (en) | High Temperature Resistant Memristor Based on Two-Dimensional Covalent Crystal and Preparation Method Thereof | |
JP2004207697A (ja) | ひずみ依存導電素子を備えた圧電アレイおよびその方法 | |
CN107946189A (zh) | 一种薄膜晶体管及其制备方法 | |
US20140020936A1 (en) | Electrode sensor and method of fabricating the same | |
KR101243635B1 (ko) | 기판의 제조방법 및 이를 이용한 전자소자의 제조방법 | |
KR20160130927A (ko) | 가스센서 및 그 제조방법 | |
CN109742151A (zh) | 薄膜晶体管及其制作方法、阵列基板和显示面板 | |
CN105810615A (zh) | 通过晶振实现对刻蚀样品原位刻蚀监控的方法及系统 | |
US20130130421A1 (en) | Method of Manufacturing Oxide Thin Film Transistor and Display Device | |
CN105576017B (zh) | 一种基于氧化锌薄膜的薄膜晶体管 | |
Zhang et al. | Multilayer Si shadow mask processing of wafer-scale MoS2 devices | |
KR20020003464A (ko) | 탄소나노튜브를 이용한 가스센서 및 그의 제조 방법 | |
JP2023537332A (ja) | ひずみゲージセンサの製造方法 | |
TWI304655B (en) | Thin film transistor and method of manufacturing the same | |
CN202710007U (zh) | 一种测量关键尺寸的扫描电子显微镜校准用样品 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |