KR20160091810A - 반도체 장치 - Google Patents

반도체 장치 Download PDF

Info

Publication number
KR20160091810A
KR20160091810A KR1020150171557A KR20150171557A KR20160091810A KR 20160091810 A KR20160091810 A KR 20160091810A KR 1020150171557 A KR1020150171557 A KR 1020150171557A KR 20150171557 A KR20150171557 A KR 20150171557A KR 20160091810 A KR20160091810 A KR 20160091810A
Authority
KR
South Korea
Prior art keywords
semiconductor chip
semiconductor
back surface
semiconductor device
adhesive
Prior art date
Application number
KR1020150171557A
Other languages
English (en)
Inventor
마코토 모다
Original Assignee
가부시키가이샤 제이디바이스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 제이디바이스 filed Critical 가부시키가이샤 제이디바이스
Publication of KR20160091810A publication Critical patent/KR20160091810A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/074Stacked arrangements of non-apertured devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/492Bases or plates or solder therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49861Lead-frames fixed on or encapsulated in insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04042Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/2612Auxiliary members for layer connectors, e.g. spacers
    • H01L2224/26122Auxiliary members for layer connectors, e.g. spacers being formed on the semiconductor or solid-state body to be connected
    • H01L2224/26145Flow barriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29199Material of the matrix
    • H01L2224/29294Material of the matrix with a principal constituent of the material being a liquid not provided for in groups H01L2224/292 - H01L2224/29291
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29339Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/2939Base material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • H01L2224/331Disposition
    • H01L2224/3318Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/33181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45147Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49113Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting different bonding areas on the semiconductor or solid-state body to a common bonding area outside the body, e.g. converging wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • H01L2224/49173Radial fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73215Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/831Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus
    • H01L2224/83101Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus as prepeg comprising a layer connector, e.g. provided in an insulating plate member
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8336Bonding interfaces of the semiconductor or solid state body
    • H01L2224/83365Shape, e.g. interlocking features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0651Wire or wire-like electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06589Thermal management, e.g. cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/1015Shape
    • H01L2924/10155Shape being other than a cuboid
    • H01L2924/10158Shape being other than a cuboid at the passive surface

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Ceramic Engineering (AREA)
  • Die Bonding (AREA)
  • Dicing (AREA)
  • Geometry (AREA)

Abstract

소형화, 박형화 및 품질을 향상한 반도체 장치를 제공한다.
패키지 기판과, 패키지 기판 상에 적층되는 복수의 반도체 칩을 갖고, 복수의 반도체 칩 중, 적어도 하나는, 이면의 주연부에 단차부를 가지는 것을 특징으로 하는 반도체 장치이다.

Description

반도체 장치{SEMICONDUCTOR DEVICE}
본 발명은, 반도체 장치에 관한 것이다. 개시되는 발명의 일실시 형태는, 패키지 내에 복수의 반도체 칩을 적층한 반도체 장치에 관한 것이다.
반도체 장치는, 한 장의 실리콘 웨이퍼 상에 행렬 형상으로 배열된 복수의 반도체 칩을 다이싱(dicing)에 의해 절리(切離)하고, 패키징에 의해 봉지(封止)하는 것에 의해 형성된다.
종래의 반도체 칩은, 예를 들면 다이아 터치 필름을 사용하여 동일 칩을 적층하는 경우에 대해, 칩 표면에 배치된 전기 접속용 단자를 본딩와이어 등으로 결선할 때, 하측으로 접착된 칩의 결선을 회피하기 위해서, 스페이서에 의해 하측 디바이스와 상측을 접착하는 방식이나, 상측에 접착되는 칩의 중심을 하측의 칩의 중심과 비켜 놓는 방식이 취해지고 있다.
또, 다이아 터치 페이스트를 이용한 패키지의 경우, 칩끼리의 접착부로부터 비어져 나온 페이스트재는 칩의 측면을 기어오르는 특성이 있고, 기어오른 페이스트재가 칩의 표면에 이르며, 이것이 반도체 장치의 품질을 열화시킨다라고 하는 문제가 있었다.
예를 들면, CoC(chip on chip) 접속 구조의 반도체 장치에 대해, 상측 반도체 칩과 하측 반도체 칩의 사이에 적하된 언더 필 수지가 하측 반도체 칩 표면에 설치된 전기 접속용 단자 상으로 흘러들어 버리면, 전기 접속용 단자와 본딩와이어와의 전기적 접촉을 저해할 가능성이 있다. 이러한 문제에 대해, 예를 들면 일본특허공개 2014-103198호 공보에서는, 전기 접속용 단자를 둘러싸도록 댐 패턴을 설치하는 기술이 개시되고 있다.
하지만, 종래의 방식에 의하면, 적층하는 반도체 칩의 증가에 수반해, 칩이 점령하는 면적이 평면상으로 커지거나, 단면상에서 높게되거나 하기 때문에, 패키지의 소형화나 박형화가 방해가 되는 것과 동시에, 스페이서 등의 적용에 의해 코스트면에서 증가하는 문제가 있었다.
또, 고방열을 필요로 하는 패키지의 경우, 예를 들면 플립 구조의 반도체 칩의 상부에 방열판을 접착시켜 열저항의 저감을 도모하는 방법, 고방열 사양의 봉지 수지 등을 조합하는 등 반도체 패키지에 적용하는 재료의 열저항을 저감시킬 방법이 일반적이지만, 필요한 재료 특성을 유지하면서 열저항을 저감시키는 데에 한계가 있다.
이러한 문제를 고려하여, 본 발명의 일실시 형태는, 반도체 장치의 소형화, 박형화를 도모하는 것을 목적의 하나로 한다. 또, 본 발명의 일실시 형태는, 반도체 장치의 품질 향상을 도모하는 것을 목적의 하나로 한다.
본 발명의 일실시 형태에 의하면, 패키지 기판과, 패키지 기판상에 적층되는 복수의 반도체 칩을 가지고, 복수의 반도체 칩 중, 적어도 하나는, 이면의 주연부에 단차부를 가지는 반도체 장치가 제공된다.
본 발명의 일실시 형태에 의하면, 패키지 기판과, 이면에 복수의 골을 갖고, 이면의 단부에 단차부를 가지는 제1 반도체 칩을 구비하고, 제1 반도체 칩의 이면과 패키지 기판이, 다이아 터치 페이스트를 통해 접착되는 반도체 장치가 제공된다.
본 발명의 일실시 형태에 의하면, 반도체 칩의 이면에 단차부를 설치하는 것에 의해, 소형화, 박형화된 반도체 장치를 제공할 수 있다. 또, 반도체 칩의 이면에 단차부를 설치하는 것에 의해, 반도체 장치의 품질을 향상시킬 수 있다.
도 1A는, 본 발명의 일실시 형태와 관련되는 반도체 장치의 개략 구성을 나타내는 상면도이고;
도 1B는, 본 발명의 일실시 형태와 관련되는 반도체 장치의 개략 구성을 나타내는 단면도이고;
도 2A는, 본 발명의 일실시 형태와 관련되는 반도체 장치의 개략 구성을 나타내는 상면도이고;
도 2B는, 본 발명의 일실시 형태와 관련되는 반도체 장치의 개략 구성을 나타내는 단면도이며;
도 3A는, 본 발명의 일실시 형태와 관련되는 반도체 장치의 개략 구성을 나타내는 상면도이고;
도 3B는, 본 발명의 일실시 형태와 관련되는 반도체 장치의 개략 구성을 나타내는 단면도이고;
도 4는, 본 발명의 일실시 형태와 관련되는 반도체 장치의 개략 구성을 나타내는 단면도이고;
도 5는, 본 발명의 일실시 형태와 관련되는 반도체 장치의 개략 구성을 나타내는 단면도이다.
이하, 본 발명의 실시의 형태를, 도면 등을 참조하면서 설명한다. 단, 본 발명은 많은 다른 양태로 실시하는 것이 가능하고, 이하에 예시하는 실시의 형태의 기재 내용으로 한정하여 해석되는 것은 아니다. 또, 도면은 설명을 보다 명확하게 하기 위해, 실제의 양태에 비해, 각부의 폭, 두께, 형상 등에 대해 모식적으로 나타내는 경우가 있지만, 어디까지나 일례이며, 본 발명의 해석을 한정하는 것은 아니다. 또, 본 명세서와 각 도면에서, 기출의 도면에 관해서 전술한 것과 같은 요소에는, 동일한 부호를 교부하고, 상세한 설명을 적당히 생략하는 일이 있다.
본 명세서에서, 어느 부재 또는 영역이, 다른 부재 또는 영역의 「위에(또는 아래에)」 있다고 하는 경우, 특별한 한정이 없는 한, 이것은 다른 부재 또는 영역의 직상(또는 직하)에 있는 경우 뿐만 아니라, 다른 부재 또는 영역의 상방향(또는 하방향)에 있는 경우를 포함하여, 즉 다른 부재 또는 영역의 상방향(또는 하방향) 사이에 다른 구성 요소가 포함되어 있는 경우도 포함한다.
<제1 실시 형태>
도 1A 및 도 1B를 참조하여 본 실시 형태와 관련되는 반도체 장치(100)의 구성을 설명한다. 도 1A는, 본 실시 형태와 관련되는 반도체 장치(100)의 평면도이다. 도 1B는, 본 실시 형태와 관련되는 반도체 칩(100)의 단면도이다. 반도체 장치(100)는, 패키지 기판(105) 상에 적층된 복수의 반도체 칩(101)을 가지고 있다. 복수의 반도체 칩(101)의 각각에는, 복수의 전기 접속용 단자(104)가 설치되고 있다. 또, 패키지 기판(105)에는, 반도체 칩(101)의 전기 접속용 단자(104)오 전기적으로 접속되는 단자가 설치되고 있다. 이 단자의 형태는 임의이지만, 예를 들면, 도 1A에 나타내듯이 복수의 리드 프레임(106)이어도 괜찮다. 전기 접속용 단자(104)와 리드 프레임(106)과의 접속에는 본딩와이어(108)가 이용되고 있다. 도 1B의 단면도에서 나타내듯이, 적층되는 복수의 반도체 칩(101)의 사이즈는 대략 동일하게 된다. 또한, 도 1B에서는 반도체 칩(101)이 2층 적층되고 있는 양태를 예시하고 있지만, 2층에 한정되지 않고, 본 실시 형태에 의해 반도체 장치(100)는 3층 이상으로 확장하는 것이 가능하다.
복수의 반도체 칩(101)은 실리콘 웨이퍼로부터 절리된 것이어도 좋다. 이 때, 실리콘 웨이퍼는 벌크 실리콘 웨이퍼이라도 SOI(Silicon on Insulator) 웨이퍼이라도 괜찮다. 또는, 다른 반도체 웨이퍼로부터 절리된 것이어도 괜찮다. 복수의 반도체 칩(101)의 각각은, 도시는 하지 않지만 표면에 반도체 집적회로가 형성되고 있다. 또한, 표면의 단부 부근에는, 전기 접속용 단자(104)가 설치되고 있다. 복수의 반도체 칩(101)은, 접착재(110)를 이용하여 접착되어 적층되고 있다. 접착재(110)로서는 본딩필름이 이용되고, 예를 들면 다이아 터치 필름이 사용된다. 또, 본 명세서에서는, 반도체 칩(101)의 반도체 집적회로가 형성되고 있는 측의 면을 「표면」이라고 부르고, 그 반대측의 면을 「이면」이라고 부르기로 한다.
본 실시 형태에서는, 복수의 반도체 칩(101)은, 이면에 가공이 시행되어 있는 것을 포함한다. 구체적으로는, 도 1B에 나타내듯이, 상층의 반도체 칩(103)은, 그 이면의 단부의 두께가 다른 부위에 비해 얇아지도록 정형(整形)되고 있다. 환언 하면, 반도체 칩(101)은, 이면의 주연부에 단차부를 갖고, 그 단차부의 외측에서 두께가 얇고, 내측으로 두꺼워지고 있다. 상층의 반도체 칩에 설치되는 단차부는, 하층에 설치되는 반도체 칩의 전기 접속용 단자가 설치되는 영역 보다 내측에 위치하고 있다. 해당 단차부를 가지는 것에 의해, 상층의 반도체 칩(103)은, 그 단부에 있어 하층의 반도체 칩(102)과 접촉하지 않고, 평면에 있어 단차 부분의 내측의 영역이, 하층의 반도체 칩(102)과의 접착면이 된다. 즉, 하층의 반도체 칩(102)과의 접착면은, 반도체 칩(102)의 표면적 보다 작아진다. 도 1A에, 하층 및 상층의 반도체 칩(102 및 103)의 접착면의 단부를 파선으로 도시하고 있다.
하층의 반도체 칩(102)에 있어, 상층의 반도체 칩(103)과의 접착면의 외측에는 공극(空隙)이 형성되어 전기 접속용 단자(104)를 노출한다. 그리고, 해당 공극이 형성되는 것에 의해, 전기 접속용 단자(104)를 본딩와이어(108)로 결선하는 것이 가능하다.
상층의 반도체 칩(103)에 설치되는 단차부는, 칩의 이면측에서 가공을 하는 것으로 설치할 수 있다. 예를 들면, 반도체 칩(103)의 이면을 선택적으로 절삭 가공, 에칭 가공 등을 하는 것에 의해, 단차부를 형성할 수 있다. 단차부를 형성할 때의 가공 깊이는, 표면 측에 형성되는 디바이스에 영향을 주지 않는 정도의 깊이이면 좋다. 이러한 가공에 의해 형성되는 단차부의 형상은, 예를 들면, 계단 형상, 테이퍼 형상, 또는 곡율을 갖는 테이퍼 형상의 형태로 할 수 있다. 계단 형상의 단차로 한다면, 본딩와이어를 접속하기 위한 공극을 크게 취할 수 있다. 또, 단차부를 테이퍼 형상으로 한다면, 하층의 반도체 칩에 대한 본딩와이어의 접속을 가능하게 하는 것과 동시에, 상층의 반도체 칩(103)의 주연부, 즉 전기 접속용 단자(104)가 설치되는 영역의 기계적인 강도를 향상시킬 수 있다.
반도체 칩(101)의 이면측으로부터 단차를 형성할 때의 가공 깊이에 대해서, 반도체 칩(101)의 이면으로부터 단차의 최심부까지의 두께 및 단차에 의해 박판화되고 반도체 칩(101)의 접착에 기여하지 않는 영역은, 본딩와이어 결선시의 응력이나 패키징 할 때의 응력에 견딜 수 있는 기계적 강도를 가질 필요가 있기 때문에, 가능한 작게 하는 것이 바람직하다. 한편, 단차의 최심부로부터 칩 표면까지의 두께는, 가능한 크게 하는 것이 바람직하다. 하지만, 이들 치수의 조합은 반도체 장치의 품질을 유지하기 위해 신뢰성 시험을 실시하면서 결정되는 것이다.
본 실시 형태와 관련되는 반도체 장치(100)에 의하면, 반도체 칩(101)의 주연부에 설치된 단차부에 의해, 하측으로 접착된 반도체 칩(102)에 결선된 본딩와이어(108)와의 간섭을 회피하는 것이 가능하기 때문에, 상층에 배치되는 반도체 칩(103)의 중심을 하층의 반도체 칩(102)의 중심으로부터 비켜 놓는 것을 필요로 하지 않는다. 즉, 동일 사이즈 또는 동등 사이즈의 복수의 반도체 칩(101)의 중심을 일치시켜 적층할 수 있어, 적층에 의해 복수의 반도체 칩(101)이 차지하는 면적이 증가하지 않기 때문에 소형화의 방해가 되지 않는다. 즉, 반도체 칩에 있어 반도체 집적회로가 형성되는 영역의 면적을 같게 하면서 복수의 반도체 칩을 적층시켜, 패키지와의 사이에 본딩와이어에 의한 결선을 할 수 있다. 이 경우에 있어, 복수의 반도체 칩의 중심을 대략 동일로서 적층할 수 있으므로, 패키지 기판의 면적을 증가시킬 필요가 없다. 이 때문에, 본 실시 형태에 의하면 반도체 장치의 소형화를 도모할 수 있다.
더욱이, 후술하듯이, 접착제(110)로서, 예를 들면 다이아 터치 페이스트 등의 페이스트 형상의 접착제를 사용하는 경우, 접착제가 접착부 외에는 삐져나와 상층의 기판의 표면으로 기어 올라가, 그것에 따라 반도체 장치의 품질 저하를 초래할 염려가 있지만, 단차부를 설치하는 것에 의해, 그것을 회피할 수 있다.
반도체 칩(101)의 중심이란, 예를 들면 반도체 칩(101)이 직사각형이면, 그 대각선의 교점을 의미한다. 본 실시 형태에 의하면, 복수의 반도체 칩(101)의 중심 위치는 평면도에 있어 대략 일치하여, 반경이 약 0.005 mm의 원의 영역내에 배치될 수 있다.
또한, 도 1A 및 도 1B에는 상측의 반도체 칩(103)에게만 단차부를 설치한 양태를 나타내고 있지만, 하측에도 설치하여도 상관없다. 이 경우, 패키지 기판(105)과 반도체 칩(102)을 페이스트상의 접착제를 이용하여 접착하는 경우에, 해당 접착제의 기어오름을 회피할 수 있다.
본 실시 형태와 관련되는 반도체 장치(100)에 의하면, 반도체 칩(101)의 단부에 설치된 단차와, 그것에 따른 공극에 의해 결선을 회피할 수 있기 때문에, 스페이서나 스페이서 필름을 필요로 하지 않고, 접착제(110)를 이용하여 접착할 수 있다. 따라서, 본 실시 형태에 의하면, 반도체 장치(100)의 박형화의 방해가 되지 않고, 저비용으로 반도체 장치(100)를 제공할 수 있다.
본딩와이어(108)의 재료는 도전성이 뛰어난 재료, 예를 들면, 금 와이어나 동 와이어가 바람직하지만, 필요한 도전성 및 접속성을 가지는 재료이면 괜찮다.
<변형예 1-1>
도 2A 및 도 2B를 참조하여 본 변형예와 관련되는 반도체 장치(200)의 구성을 설명한다. 도 2A는, 본 변형예와 관련되는 반도체 장치(200)의 평면도이다. 도 2B는, 본 변형예와 관련되는 반도체 장치(200)의 단면도이다. 본 변형예와 관련되는 반도체 장치(200)는, 전술의 반도체 장치(100)에 비해, 상층의 반도체 칩(103)의 단차부의 배치 만이 차이가 난다. 전술의 반도체 장치(100)에서는, 상층의 반도체 칩(103)의 외주 전역의 단부에 단차부가 설치되고 있지만, 이것에 한정되는 것은 아니고, 본 변형예의 같이 주연부 중, 주연부의 일변에 만 단차부가 설치되고 있어도 괜찮다. 또, 임의의 2변이나 3변에 설치되어도 괜찮다.
<제2 실시 형태>
도 3A 및 도 3B를 참조하여 본 실시 형태와 관련되는 반도체 칩(300)의 구성을 설명한다. 도 3A는, 본 실시 형태와 관련되는 반도체 칩(300)의 평면도이다. 도 3B는, 본 실시 형태와 관련되는 반도체 칩(300)의 단면도이다.
본 실시 형태와 관련되는 반도체 장치(300)는, 본 실시 형태에 대해서는, 반도체 칩(101)의 이면에 단차를 가지는 것에 더해 반도체 칩(101)의 이면에 복수의 골을 더 가지고 있다. 그리고, 해당 골을 가지는 반도체 칩(101)이 접착제를 이용하여 패키지 기판(105)과 접착되고 있다. 본 실시 형태에 대해서는, 접착제(112)로서 페이스트상의 접착제, 예를 들면 다이아 터치 페이스트 등을 이용하여 접착되고 있다.
반도체 칩(101)의 이면에 골을 설치하는 것에 의해, 이면의 표면적은 증가한다. 이 이면의 표면적이 증가하기 때문에, 접착제(112)가 피복하는 면적이 증가하는 것에 의해 접착 강도가 향상하기 때문에, 반도체 장치(300)의 신뢰성이 향상한다.
반도체 칩(101)의 이면에 형성되는 골은, 예를 들면 다이싱 시에 다이싱브레이드(dicing blade)에 의한 가공에 의해 형성되어도 괜찮고, 포토리소그래피(photolithography) 공정을 이용하여 가공해도 괜찮다. 복수의 골의 각각은, 접착제가 틈새 없게 비집고 들어가, 골의 표면이 모두 접착에 기여하기 때문에, 접착 강도를 향상하는 것이 가능하다.
또, 접착제(112)는, 복수의 반도체 칩(101)의 접합부로부터 삐져나와, 반도체 칩(101)의 측면을 기어오르는 특성이 있다. 접착제(112)를 사용한 반도체 장치의 경우, 기어오른 접착제(112)는 상층의 반도체 칩의 표면에 도달하고, 이것이 반도체 장치의 품질을 저하시키는 경우가 있다.
본 실시 형태와 관련되는 반도체 장치(300)는, 반도체 칩(101)의 단부에 단차부를 가지기 때문에, 접착제(112)가 반도체 칩(101)과 하층과의 접착부로부터 삐져나와 반도체 칩(101)의 표면으로 기어오르는 것을 억제할 수 있다. 즉, 접착제(112)가 반도체 칩(101)의 표면에 도달하고, 이것이 반도체 장치(300)의 품질을 저하시킨다고 하는 문제를 회피할 수 있어 신뢰성이 향상된 반도체 장치(300)를 제공할 수 있다.
본 실시 형태에서의 단차의 형상은, 반도체 칩끼리를 접착하는 접착제가 상층의 반도체 칩으로 기어오르는 것을 가능한 억제할 수 있는 형상이 바람직하다. 이를 위해서는, 접착부의 단부로부터 상층측의 반도체 칩(101)의 표면까지의 거리가 가능한 긴 것이 바람직하다. 즉, 예를 들면 계단상의 형상으로 하면, 테이퍼 형상이나 곡율을 가진 테이퍼 형상 보다 해당 거리를 길게 확보할 수 있어, 접착제의 기어오름을 효과적으로 억제할 수 있다.
페이스트상의 접착제로서는, 예를 들면 다이아 터치 페이스트를 이용할 수 있고, 예를 들면 은계열이나 수지계열의 것을 이용할 수 있지만, 특별한 제한은 없다.
<변형예 2-1>
도 4를 참조하여 본 변형예와 관련되는 반도체 장치(400)의 구성을 설명한다. 도 4는, 본 변형예와 관련되는 반도체 장치(400)의 단면이다. 본 변형예와 관련되는 반도체 장치(400)는, 전술의 제1 실시 형태에 의한 반도체 장치(100)와 제2 실시 형태에 의한 반도체 장치(300)를 조합한 양태이다. 구체적으로는, 패키지 기판(105)과, 하층의 반도체 칩(102)과의 접착에는 페이스트상의 접착제(112)를 이용하고 있고, 하층의 반도체 칩(102)과 상층의 반도체 칩(103)과의 접촉에는 필름상의 접착제(110)를 이용하고 있다.
이러한 구조로 하는 것에 의해, 상층의 반도체 칩에 대해서는 이면 단부에 단차를 설치하는 것 만으로 괜찮고, 다이싱 공정이나 포토리소그래피 공정 등에 의해 골을 형성할 필요가 없다. 본 변형예에서 반도체 칩(101)이 2층인 경우를 예시했지만, 3층 이상의 경우에서는 2층째부터 상측의 반도체 칩에서 골을 형성하는 공정을 생략 할 수 있다.
<제3 실시 형태>
도 5를 참조하여 본 실시 형태와 관련되는 반도체 칩(500)의 구성을 설명한다. 도 5는, 본 실시 형태와 관련되는 반도체 장치(500)의 단면도이다. 반도체 장치(500)는, 장치 기판(105)에 접해 배치된 반도체 칩(102)과, 반도체 칩(102)의 상층에 배치된 반도체 칩(103)과, 반도체 칩(103) 상에 배치된 방열판(114)과, 전기 접속용 단자(104)와, 장치 기판(105) 상에 설치된 복수의 리드 프레임(106)과, 전기 접속용 단자(104)와 리드 프레임(106)을 접속하는 본딩와이어(108)을 가지고 있다. 도 5의 단면도에서는, 2층의 반도체 칩이 적층되고 있는 양태를 예시하고 있지만, 2층에 한정되지 않고, 본 실시 형태에 의한 반도체 장치(500)는 3층 이상으로 확장하는 것이 가능하다.
본 실시 형태에서 하층의 반도체 칩(102)의 이면에는 복수의 골이 형성되어 있고, 페이스트상의 접착제(112)를 이용하여 장치 기판(105)과 접착되는 양태를 나타내고 있다. 그러나, 이에 한정되지 않고, 골을 형성하지 않고 필름 형상의 접착제(110)를 이용하여 접착되어도 괜찮다.
상층의 반도체 칩(103)은, 플립 구조를 가진다. 즉, 상층의 반도체 칩(103)은, 반도체 집적회로가 형성되는 표면이 아래를 향하도록 배치된다. 상층의 반도체 칩(103)의 이면에는, 복수의 골이 형성되고 있다. 그리고, 상층의 반도체 칩(103)의 이면과 방열판(114)이 접착제(116)를 이용하여 접착되고 있다. 접착제(116)로서는, 예를 들면 언더 필제를 이용할 수 있다.
상층의 반도체 칩(103)의 이면에는 골이 형성되는 것에 의해, 이면의 표면적이 증가한다. 이러한 반도체 칩(103)의 이면의 표면적의 증가에 의해, 열저항을 저감시키기 때문에 방열 효과를 향상하는 것이 가능해진다.
반도체 칩(103)의 이면에 형성되는 골은, 예를 들면 다이싱 시에 다이싱브레이드에 의한 가공에 의해 형성되어도 괜찮고, 포토리소그래피 공정을 이용하여 가공해도 괜찮다.
이상, 본 발명의 바람직한 실시 형태에 의한 반도체 장치(100 내지 500)에 대해 설명하였다. 그러나, 이들은 단순한 예시에 지나지 않고, 본 발명의 기술적 범위는 그것들에는 한정되지 않는다. 실제, 당업자이라면, 특허청구범위에서 청구되어 있는 본 발명의 요지를 일탈하지 않고, 다양한 변경이 가능할 것이다. 따라서, 이들 변경도 당연하게, 본 발명의 기술적 범위에 속한다고 해석되어야 할 것이다.
반도체 장치 : 100, 200, 300, 400, 500
반도체 칩 : 101, 102, 103
전기 접속용 단자 : 104
패키지 기판 : 105
리드 프레임 : 106
본딩와이어 : 108
접착제 : 110, 112, 116
방열판 : 114

Claims (12)

  1. 패키지 기판과,
    상기 패키지 기판 상에 적층되는 복수의 반도체 칩
    을 갖고,
    상기 복수의 반도체 칩 중, 적어도 하나는, 이면의 주연부에 단차부를 가지는 것을 특징으로 하는 반도체 장치.
  2. 제1항에 있어서,
    상기 단차부는, 상기 복수의 반도체 칩 중, 상층에 적층되는 반도체 칩에 설치되고, 하층에 배치되는 반도체 칩의 전기 접속용 단자가 노출되고 있는 것을 특징으로 하는 반도체 장치.
  3. 제2항에 있어서,
    상기 단차부는, 상기 반도체 칩의 주연부의 일부에 설치되는 것을 특징으로 하는 반도체 장치.
  4. 제2항 또는 제3항에 있어서,
    상기 복수의 반도체 칩의 각각의 중심은, 대략 일치하고, 반경이 0.005 mm 이내의 영역 내에 배치되는 것을 특징으로 하는 반도체 장치.
  5. 제4항에 있어서,
    상기 복수의 반도체 칩 중, 적어도 하나는, 이면에 복수의 골을 갖고, 접착제를 통해 하층과 접착되는 것을 특징으로 하는 반도체 장치.
  6. 제5항에 있어서,
    상기 접착재는 다이아 터치 페이스트인 것을 특징으로 하는 반도체 장치.
  7. 제1항에 있어서,
    방열판을 더 구비하고,
    상기 복수의 반도체 칩 중 최상층의 반도체 칩은, 이면에 복수의 골을 갖고,
    상기 최상층의 반도체 칩의 이면과 상기 방열판은, 접착제를 통해 접착되고
    상기 최상층의 반도체 칩의 표면과 하층이 접착되는 것을 특징으로 하는 반도체 장치.
  8. 제7항에 있어서,
    상기 최상층의 반도체 칩의 이면과 상기 방열판을 접착하는 접착재는, 다이아 터치 페이스트인 것을 특징으로 하는 반도체 장치.
  9. 패키지 기판과
    이면에 복수의 골을 갖고, 이면의 단부에 단차부를 가지는 제1 반도체 칩
    을 구비하고,
    상기 제1 반도체 칩의 이면과 상기 패키지 기판이, 접착재로 접착되는 것을 특징으로 하는 반도체 장치.
  10. 제9항에 있어서,
    상기 접착재는 다이아 터치 페이스트인 것을 특징으로 하는 반도체 장치.
  11. 제10항에 있어서,
    방열판과,
    이면에 복수의 골을 가지는 제2의 반도체 칩
    을 더 구비하고,
    상기 제2 반도체 칩의 이면과 상기 방열판이, 접착제를 통해 접착되고,
    상기 제2 반도체 칩의 표면과 상기 제1 반도체 칩의 표면이 접착되는 것을 특징으로 하는 반도체 장치.
  12. 제11항에 있어서,
    상기 제2 반도체 칩의 이면과 상기 방열판을 접착하는 접착재는, 다이아 터치 페이스트인 것을 특징으로 하는 반도체 장치.
KR1020150171557A 2015-01-26 2015-12-03 반도체 장치 KR20160091810A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015012379A JP6560496B2 (ja) 2015-01-26 2015-01-26 半導体装置
JPJP-P-2015-012379 2015-01-26

Publications (1)

Publication Number Publication Date
KR20160091810A true KR20160091810A (ko) 2016-08-03

Family

ID=56434221

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150171557A KR20160091810A (ko) 2015-01-26 2015-12-03 반도체 장치

Country Status (5)

Country Link
US (1) US9905536B2 (ko)
JP (1) JP6560496B2 (ko)
KR (1) KR20160091810A (ko)
CN (1) CN105826308A (ko)
TW (1) TWI719006B (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ES2704398T3 (es) 2015-07-14 2019-03-18 Boeing Co Método y sistema de generación autónoma de trayectorias laterales más cortas para sistemas aéreos no tripulados
KR102518803B1 (ko) * 2018-10-24 2023-04-07 삼성전자주식회사 반도체 패키지

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1993023982A1 (en) * 1992-05-11 1993-11-25 Nchip, Inc. Stacked devices for multichip modules
US6225695B1 (en) * 1997-06-05 2001-05-01 Lsi Logic Corporation Grooved semiconductor die for flip-chip heat sink attachment
US6351028B1 (en) * 1999-02-08 2002-02-26 Micron Technology, Inc. Multiple die stack apparatus employing T-shaped interposer elements
JP2001257307A (ja) * 2000-03-09 2001-09-21 Sharp Corp 半導体装置
JP2001308220A (ja) * 2000-04-24 2001-11-02 Nec Corp 半導体パッケージ及びその製造方法
US20020096754A1 (en) * 2001-01-24 2002-07-25 Chen Wen Chuan Stacked structure of integrated circuits
US6759745B2 (en) * 2001-09-13 2004-07-06 Texas Instruments Incorporated Semiconductor device and manufacturing method thereof
JP2003163313A (ja) * 2001-09-13 2003-06-06 Texas Instr Japan Ltd 半導体装置及びその製造方法
JP2004140286A (ja) * 2002-10-21 2004-05-13 Nec Semiconductors Kyushu Ltd 半導体装置及びその製造方法
CN1497715A (zh) * 2002-10-21 2004-05-19 恩益禧电子股份有限公司 带有改进的散热器结构的半导体装置
JP4123027B2 (ja) * 2003-03-31 2008-07-23 セイコーエプソン株式会社 半導体装置の製造方法
US7575955B2 (en) * 2004-01-06 2009-08-18 Ismat Corporation Method for making electronic packages
JP2005340483A (ja) * 2004-05-27 2005-12-08 Matsushita Electric Ind Co Ltd 半導体チップ、半導体装置、およびその製造方法
US7675153B2 (en) * 2005-02-02 2010-03-09 Kabushiki Kaisha Toshiba Semiconductor device having semiconductor chips stacked and mounted thereon and manufacturing method thereof
JP2007142105A (ja) * 2005-11-17 2007-06-07 Matsushita Electric Ind Co Ltd 半導体装置および半導体装置の製造方法
US7936062B2 (en) * 2006-01-23 2011-05-03 Tessera Technologies Ireland Limited Wafer level chip packaging
KR101043484B1 (ko) * 2006-06-29 2011-06-23 인텔 코포레이션 집적 회로 패키지를 포함하는 장치, 시스템 및 집적 회로 패키지의 제조 방법
TW200845339A (en) * 2007-05-07 2008-11-16 Sanyo Electric Co Semiconductor device and manufacturing method thereof
SG148054A1 (en) * 2007-05-17 2008-12-31 Micron Technology Inc Semiconductor packages and method for fabricating semiconductor packages with discrete components
SG149724A1 (en) * 2007-07-24 2009-02-27 Micron Technology Inc Semicoductor dies with recesses, associated leadframes, and associated systems and methods
JP2010062365A (ja) * 2008-09-04 2010-03-18 Hitachi Ltd 半導体装置およびその製造方法
JP2010182958A (ja) * 2009-02-06 2010-08-19 Seiko Instruments Inc 半導体装置および半導体装置の製造方法
US8970046B2 (en) * 2011-07-18 2015-03-03 Samsung Electronics Co., Ltd. Semiconductor packages and methods of forming the same
JP6125209B2 (ja) 2012-11-19 2017-05-10 株式会社ジェイデバイス 半導体装置及びその製造方法
WO2014128796A1 (ja) * 2013-02-25 2014-08-28 パナソニック株式会社 半導体装置
TWI654722B (zh) * 2013-03-04 2019-03-21 愛爾蘭商經度授權有限公司 半導體裝置
JP2014203861A (ja) * 2013-04-02 2014-10-27 三菱電機株式会社 半導体装置および半導体モジュール
US9257306B2 (en) * 2013-04-18 2016-02-09 Dai Nippon Printing Co., Ltd. Lead frame, method for manufacturing lead frame, semiconductor device, and method for manufacturing semiconductor device

Also Published As

Publication number Publication date
US9905536B2 (en) 2018-02-27
TW201628150A (zh) 2016-08-01
JP6560496B2 (ja) 2019-08-14
TWI719006B (zh) 2021-02-21
CN105826308A (zh) 2016-08-03
US20160218086A1 (en) 2016-07-28
JP2016139654A (ja) 2016-08-04

Similar Documents

Publication Publication Date Title
TWI518871B (zh) 具有雙側連接的積體電路封裝系統及其製造方法
KR102649471B1 (ko) 반도체 패키지 및 그의 제조 방법
US20110074037A1 (en) Semiconductor device
JP5557204B2 (ja) 集積回路パッケージシステムおよびその製造システム
JPH11354714A (ja) マルチチップパッケ―ジ
JP2012069585A (ja) 半導体装置およびその製造方法
US20130049179A1 (en) Low cost hybrid high density package
US20100140801A1 (en) Device
KR20100069589A (ko) 반도체 디바이스
JP4494240B2 (ja) 樹脂封止型半導体装置
US9337172B2 (en) Semiconductor device
US20200035586A1 (en) Chip-on-lead semiconductor device packages with electrically isolated signal leads
US8810047B2 (en) Semiconductor device and method of manufacturing the same
TWI674647B (zh) 晶片封裝陣列以及晶片封裝體
KR20130022821A (ko) 스택 패키지 및 그의 제조 방법
JP2012015225A (ja) 半導体装置
JP2011222738A (ja) 半導体装置の製造方法
US11721654B2 (en) Ultra-thin multichip power devices
JP2016136613A (ja) 半導体装置の製造方法および半導体装置
KR20160091810A (ko) 반도체 장치
CN112530919A (zh) 公共源极平面网格阵列封装
US11784201B2 (en) Package and semiconductor device
JP5223231B2 (ja) 半導体装置
KR20110030088A (ko) 반도체 패키지 및 그 제조방법
WO2017199278A1 (ja) 半導体装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application