KR20080038777A - 클럭 데이터 복원장치. - Google Patents

클럭 데이터 복원장치. Download PDF

Info

Publication number
KR20080038777A
KR20080038777A KR1020060106144A KR20060106144A KR20080038777A KR 20080038777 A KR20080038777 A KR 20080038777A KR 1020060106144 A KR1020060106144 A KR 1020060106144A KR 20060106144 A KR20060106144 A KR 20060106144A KR 20080038777 A KR20080038777 A KR 20080038777A
Authority
KR
South Korea
Prior art keywords
clock
data
unit
output
clocks
Prior art date
Application number
KR1020060106144A
Other languages
English (en)
Other versions
KR100834393B1 (ko
Inventor
정춘석
이재진
유창식
박정준
서영석
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020060106144A priority Critical patent/KR100834393B1/ko
Priority to US11/819,807 priority patent/US7826583B2/en
Publication of KR20080038777A publication Critical patent/KR20080038777A/ko
Application granted granted Critical
Publication of KR100834393B1 publication Critical patent/KR100834393B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D13/00Circuits for comparing the phase or frequency of two mutually-independent oscillations
    • H03D13/003Circuits for comparing the phase or frequency of two mutually-independent oscillations in which both oscillations are converted by logic means into pulses which are applied to filtering or integrating means
    • H03D13/004Circuits for comparing the phase or frequency of two mutually-independent oscillations in which both oscillations are converted by logic means into pulses which are applied to filtering or integrating means the logic means delivering pulses at more than one terminal, e.g. up and down pulses
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

본 발명은 고속에서도 안정적으로 동작하는 클럭 데이터 복원장치(Clock Data Recovery)에 관한 것으로, 이를 위해 본 발명에 의한 클럭 데이터 복원장치는, 데이터보다 낮은 주파수를 가지며 위상이 각기 다른 복수의 클럭을 출력하는 위상고정루프부; 입력되는 전압에 따라 상기 복수의 클럭을 지연시켜 출력하는 전압제어지연부; 상기 전압지연제어부에서 출력되는 복수의 클럭과 데이터를 입력받아 각각 다른 클럭에 따라 동기된 복수의 복원된 데이터를 출력하고, 상기 데이터보다 넓은 신호폭을 가지는 복수쌍의 증가신호 및 감소신호를 출력하는 위상검출부; 상기 복수쌍의 증가신호와 감소신호를 입력받아 그에 따른 전류를 출력하는 차지펌프부; 및 상기 차지펌프부로부터 입력받은 전류를 완만한 변화를 갖는 전압으로 출력해 상기 전압제어지연부의 지연값을 결정하는 루프필터부를 포함한다.
Figure P1020060106144
클럭 데이터 복원, 위상고정루프, 위상검출

Description

클럭 데이터 복원장치.{Clock Data Recovery Device}
도 1은 클럭 데이터 복원장치의 개념을 설명하기 위한 블록도.
도 2는 종래의 클럭 데이터 복원장치에서 사용되던 위상검출부(130)의 상세 도면.
도 3의 a,b,c는 도 2에 대한 타이밍도.
도 4는 본 발명에 따른 클럭 데이터 복원장치의 일실시예 구성도.
도 5는 위상검출부(430)의 일실시예 구성도.
도 6은 도 5의 위상검출부(430)의 동작을 설명하기 위한 타이밍도.
도 7은 이해를 돕기위해 도 5의 위상검출부의 일부분만을 따로 그린 상세 도면.
도 8의 a,b,c는 도 7에 대한 타이밍도.
*도면의 주요 부분에 대한 부호의 설명
410: 위상고정루프부 420: 전압제어지연부
430: 위상검출부 440: 차지펌프부
450: 루프필터부
본 발명은 칩에서 칩으로의 통신이나 광케이블 통신과 같이 고속으로 데이터를 수신하는 시스템에서 사용되는 클럭 데이터 복원장치(CDR: Clock Data Recovery)에 관한 것으로, 더욱 자세하게는 고클럭에서도 안정적으로 동작할 수 있는 클럭 데이터 복원장치에 관한 것이다.
칩들 사이의 통신 시스템이 점차 고속화, 대용량화 됨에 따라, 시스템들의 직접화 및 고속화가 요구되고 있다. 하드웨어의 복잡성과 전력, 가격 등의 이유로 인하여 송신단에서는 동기를 맞추는 클럭(clock)을 제외한 데이터(data) 정보만을 수신단으로 보내는 방식이 사용되어 진다. 이때 수신단은 제한된 채널 대역폭(bandwidth)으로 인해 왜곡된 데이터를 정확히 복원할 수 있는 클럭을 필요로 하게 된다. 대용량의 데이터 전송시 이런 클럭의 필요성은 더욱 커지게 되고, 수신된 데이터에 동기화된 안전적인 클럭을 발생시키는 구조는 시스템의 성능에 많은 영향을 주게 된다. 이에 따라 높은 전송률을 가지는 데이터로부터 동기화된 안정적인 클럭을 추출하는 클럭 데이터 복원장치(CDR)가 사용되게 되었다.
도 1은 클럭 데이터 복원장치의 개념을 설명하기 위한 블록도이다.
도 1은 종래의 클럭 데이터 복원장치를 대략적으로 나타낸 블록도로써 도면에 도시된 바와 같이, 위상고정루프부(110), 전압제어지연부(120), 위상검출부(130), 차지펌프부(140), 루프필터부(150)로 구성되어 있다.
위상고정루프부(PLL: Phase Locked Loop)(110)는 기준클럭(reference frequency)을 입력받아 주파수가 일정한 안정적인 클럭을 전압제어지연부(120)에 출력하는 역할을 한다.
전압제어지연부(VCDL: Voltage Controlled Delay Line)(120)는 위상고정루프부(110)로부터 출력된 클럭을 입력받아 입력되는 전압에 따라 클럭의 지연값을 조절한다. 후술하겠지만 전압제어지연부(120)로는 위상검출부(130)에서 생성되는 데이터와 클럭의 타이밍에 대한 정보가 차지펌프부(140)와 루프필터부(150)를 통해 전압의 형태로 입력되는데, 전압제어지연부(120)는 그 정보를 토대로 클럭을 지연시켜 데이터와 클럭의 타이밍이 일치하도록 조절한다.
위상검출부(Phase Detector)(130)는 전압제어지연부로부터 출력되는 클럭과 데이터(Data)를 입력받아 데이터(DATA)와 클럭의 위상을 비교하여, 그 정보를 증가신호(UP)와 감소신호(DOWN)로써 차지펌프부(140)로 출력한다. 또한, 클럭에 동기화되어 복원된 데이터(Recovered DATA)(클럭의 라이징 에지(rising edge)가 데이터 펄스(Data pulse)의 가운데에 정렬되었음을 뜻한다.)를 출력한다. 즉, 도면에 도시된 위상검출부(130)는 단순히 위상만 검출하는 것이 아닌 데이터를 복원하는 리타이머(Retimer)로의 역할도 수행한다.
차지펌프부(Charge Pump)(140)는 위상검출부(130)로부터 출력된 증가신호(UP)와 감소신호(DOWN)를 입력받아 충전전류(Charging current) 및 방전전류(Discharging current)를 루프필터(150)에 출력한다.
루프필터부(Loop Filter)(150)는 차지펌프부(140)로부터 입력받은 전류를 완 만한 변화를 가지는 전압으로써 전압제어지연부(120)에 출력해 전압제어지연부(120)의 지연값을 결정한다.
전체적인 동작을 간략하게 살펴보면, 클럭 데이터 복원장치(CDR)는 위상고정루프부(110)에서 출력된 클럭의 라이징 에지가 데이터 펄스의 가운데에 정렬되도록 조정한다. 따라서, 최종적으로 전압제어지연부(120)에서는 복원된 클럭(Recovered CLOCK)이 위상검출부(130)에서는 복원된 데이터(Recovered DATA)가 출력된다.
도 2는 종래의 클럭 데이터 복원장치에서 사용되던 위상검출부(130)의 상세 도면이고, 도 3의 a,b,c는 그 동작을 설명하기 위한 타이밍도이다.
도면에 도시된 바와 같이, 종래의 위상검출부(130)는 D단자에 데이터(DATA)를 클럭단자에 클럭(CLOCK)을 입력받는 D플립플롭(DFF21), D플립플롭(DFF21)의 출력을 D단자에 입력받고 반전클럭(/CLOCK)을 클럭단자에 입력받는 D플립플롭(DFF22), 두 D플립플롭(DFF21, DFF22)의 출력노드인 A, B노드의 신호와 데이터(DATA)를 논리조합하여 증가신호(UP)와 감소신호(DOWN)를 출력하는 두 개의 XOR게이트(XO21, XO22)를 포함하여 이루어진다.
도 3을 참조하여 그 동작을 살펴보면, 도 3a의 경우 즉 데이터 펄스의 중앙이 클럭의 라이징 에지에 정렬되어 있는 경우에는, 위상검출부(130)에서 출력되는 증가신호(UP)와 감소신호(DOWN) 모두 클럭의 반주기 만큼 서로 교차되어 출력된다. 따라서 차지펌프부(140)에서 출력되는 충전전류(Charging current) 및 방전전류(Dischatging cyrrent)의 양도 동일해지고, 결과적으로 전압제어지연부(120)에 입력되는 전압도 일정해지기 때문에 전압제어지연부(120)의 지연값은 변하지 않는 다. 즉, 락킹(locking)이 이루어진다.
도 3b에 도시된 클럭의 라이징 에지가 데이터 펄스의 중앙보다 뒤쳐지는 경우에는 증가신호(UP)의 펄스폭이 감소신호(DOWN)의 펄스폭 보다 커지게 된다.(감소신호의 펄스 폭은 일정하게 유지) 따라서 차지펌프부(140)에서 출력되는 충전전류(Charging current)의 양이 방전전류(Discharging Current)의 양보다 많아지고, 결국 전압제어지연부(120)에 입력되는 전압이 높아지게 되기 때문에 전압제어지연부(120)는 지연값을 조절하여 클럭(CLOCK)의 위상을 앞당기게 된다.
도 3c는 도 3b와는 반대의 경우로 클럭(CLOCK)의 라이징 에지가 데이터(DATA) 펄스의 중앙보다 앞서는 경우를 나타내고 있다. 따라서 이 경우에는 전압제어지연부(120)에 입력되는 전압이 낮아지게 되고 전압제어지연부(120)는 지연값을 조절하여 클럭(CLOCK)의 위상을 뒤쳐지게 조절한다.
상술한 바와 같은 종래의 클럭 데이터 복원장치(CDR)는, 클럭(CLOCK)과 데이터(DATA)의 위상을 비교하기 위한 수단으로 위상검출부(130)를 사용하고 있다. 하지만 클럭(CLOCK)의 주파수가 점점 높아지게 됨에 따라 위상검출부(130)에서 출력되는 증가신호(UP)와 감소신호(DOWN)의 펄스 폭은 점점 좁아지게 된다. 이러한 증가신호(UP)와 감소신호(DOWN)의 펄스 폭 감소는 차지펌프부(140)에서 출력되는 충전전류(Charging current)와 방전전류(Discharging current)가 흐르는 시간을 감소시키게 되고, 결국 루프필터(150)로부터 전압제어지연부(120)로 입력되는 전압의 변화가 미미하게 되어, 클럭 데이터 복원장치(CDR)가 안정화상태에 도달하지 못하는(locking fail) 문제점이 있다.
이러한 문제점을 극복하기 위하여 클럭을 분주하여 사용하는 1/2rate, 1/4rate 등의 기법도 사용되고 있으나, 이 역시 충분한 증가신호(UP)와 감소신호(DOWN)의 펄스 폭을 확보하기는 어렵다는 문제점이 있다.
본 발명은 상기한 종래 기술의 문제점을 해결하기 위해 제안된 것으로, 고주파수의 클럭에서도 안정적으로 동작하는 온도정보 출력장치를 제공하고자 함에 그 목적이 있다.
상기한 목적을 달성하기 위한 본 발명에 따른 클럭 데이터 복원장치는, 데이터보다 낮은 주파수를 가지며 위상이 각기 다른 복수의 클럭을 출력하는 위상고정루프부; 입력되는 전압에 따라 상기 복수의 클럭을 지연시켜 출력하는 전압제어지연부; 상기 전압지연제어부에서 출력되는 복수의 클럭과 데이터를 입력받아 각각 다른 클럭에 따라 동기된 복수의 복원된 데이터를 출력하고, 상기 데이터보다 넓은 신호폭을 가지는 복수쌍의 증가신호 및 감소신호를 출력하는 위상검출부; 상기 복수쌍의 증가신호와 감소신호를 입력받아 그에 따른 전류를 출력하는 차지펌프부; 및 상기 차지펌프부로부터 입력받은 전류를 완만한 변화를 갖는 전압으로 출력해 상기 전압제어지연부의 지연값을 결정하는 루프필터부를 포함한다.
또한, 상기 위상검출부는, 상기 데이터를 상기 복수의 클럭에 따라 래치하고 래치된 데이터를 다시 상기 복수의 클럭에 따라 래치하여 상기 복수의 복원된 데이터를 출력하는 래치부 및 상기 래치부에서 한번 래치된 데이터들과 상기 복수의 클럭을 논리조합하여 증가신호들을 출력하고, 상기 래치부에서 두번 래치된 데이터들과 상기 복수의 클럭을 논리조합하여 감소신호들을 출력하는 위상출력부를 포함하는 것을 특징으로 할 수 있다.
또한, 상기 위상고정루프부로부터 출력되는 클럭의 주파수가 데이터 주파수의 1/8인 경우, 상기 래치부는, 상기 데이터를 N+4클럭에 의해 래치하여 한번 래치된 데이터들(DN)을 출력하고,-상기 복수의 클럭들중 위상이 앞서는 순서대로 0클럭, 1클럭, ···,7클럭이 된다.- 상기 한번 래치된 데이터들(DN)을 N클럭에 의해 래치하여 상기 복원된 데이터들(QN)을 을 출력하는 것을 특징으로 할 수 있으며, 상기 위상출력부는, 상기 한번 래치된 데이터들 중 DN과 DN+1의 논리값이 서로 다르고 N클럭이 '하이'인 구간만큼의 폭을 가지는 증가신호들(DTN)을 출력하며. 상기 복원된 데이터들 중 QN과 QN+1의 논리값이 서로 다르고 N+2클럭이 '하이'인 구간만큼의 폭을 가지는 감소신호들(CTN)을 출력하는 것을 특징으로 할 수 있다.
본 발명에 따른 클럭 데이터 복원장치는 클럭 데이터 복원장치에서 사용되는 클럭이 본래의 데이터 클럭보다 낮은 것을 특징으로 한다. 즉, 외부로부터 입력되는 데이터의 주파수가 8Ghz라면 클럭 데이터 복원장치 내부에서는 4Ghz, 2Ghz, 1Ghz등의 데이터 클럭의 1/2, 1/4, 혹은 1/8 만큼의 주파수를 사용한다. 이러한 방식을 사용하여 위상검출부에서 출력되는 증가신호와 감소신호의 폭을 넓히는 것이 가능하고, 클럭 데이터 복원장치가 고주파수에서 안정적으로 동작하게 한다.
클럭 데이터 복원장치 내부에서는 주파수는 같고 위상이 다른 여러개의 클럭을 사용하게 된다. 따라서 직렬(serial)로 입력받은 데이터를 데이터보다 주파수는 낮지만 서로 위상이 다른 클럭에 동기시켜 복원된 데이터를 병렬로 출력한다. 예를 들어, 데이터의 주파수가 8Ghz이고 클럭 데이터 복원장치 내부에서 사용되는 주파수가 1Ghz인 경우, 직렬(1열)로 들어온 데이터를 1Ghz의 주파수를 가지고 서로 다른 위상을 가지는 8개의 클럭에 동기시켜 8개의 포트를 통하여 병렬로 출력하게 된다.
또한, 본 발명은 위상검출부에서 위상이 서로 다른 두 개의 클럭을 사용해 데이터들을 래치하여 데이터를 복원하고, 래치된 데이터들을 논리연산하여 그 폭이 데이터의 펄스보다 큰 증가신호와 감소신호를 출력하기 때문에 클럭 데이터 복원장치가 고주파수에서도 안정적으로 동작하게 한다.
이하 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있도록 상세히 설명하기 위하여, 본 발명의 가장 바람직한 실시예를 첨부 도면을 참조하여 설명하기로 한다.
도 4는 본 발명에 따른 클럭 데이터 복원장치의 일실시예 구성도이다.
도면에 도시된 바와 같이, 본 발명에 따른 클럭 데이터 복원장치는 위상고정루프부(410), 전압제어지연부(420), 위상검출부(430), 차지펌프부(440), 루프필터부(450)를 포함하여 구성될 수 있다.
위상고정루프부(PLL: Phase Locked Loop)(410)는 데이터(DATA)보다 낮은 주 파수를 가지며 위상이 각기 다른 복수의 클럭을 출력한다. 예를 들어 데이터(DATA)의 주파수가 8Ghz라면, 위상고정루프부(410)는 1Ghz의 주파수를 가지며 위상이 각기 다른 8개의 클럭을 출력할 수 있다. 위상고정루프부(410)는 일반적인 PLL의 경우와 동일하게 위상검출부(411), 차지펌프부(412), 루프필터부(413), 전압제어발진기(414) 및 디바이더(415)를 포함하여 구성될 수 있다. 위상이 다른 복수개의 클럭은 전압제어발진기(414) 내의 직렬로 연결된 링오실레이터들의 출력을 조합하여 생성할 수 있으며, 이는 본 발명이 속하는 기술분야의 전문가라면 쉽게 구현하는 것이 가능하다.
전압제어지연부(VCDL: Voltage Controlled Delay Line)(420)는 루프필터부(450)로부터 입력되는 전압에 따라 위상고정루프부(410)에서 생성된 복수의 클럭을 지연시켜 출력한다. 루프필터부(450)에서는 클럭과 데이터(DATA)의 상대적인 위상에 관한 정보가 전압의 형태로 출력되게 되는데, 전압제어지연부(420)는 입력되는 전압(Vcontrol)이 상대적으로 높으면 클럭의 위상을 앞당기게, 입력되는 전압(Vcontrol)이 상대적으로 낮으면 클럭의 위상이 뒤쳐지도록 지연 값을 조절한다. 즉, 결과적으로 전압제어지연부(420)에서는 데이터 펄스의 중앙에 클럭의 라이징 에지(rising edge)가 정렬(align)된 복수의 복원된 클럭(Recovered clock)이 출력되게 된다.
전압제어지연부(420)의 출력단에는 듀티코렉터(Duty corrector)와 레벨쉬프터(Level shifter)를 추가하여 실시할 수 있다. 듀티코렉터(Duty corrector)는 클럭 듀티의 정확도를 보장하기 위해 클럭의 듀티를 수정하는 역할을 한다. 또한, 레 벨쉬프터(Level shifter)는 출력되는 전압의 레벨을 맞추어 위상검출부(430)와 전압제어지연부(420)가 공통모드(common-mode)로 동작하는 것을 보장하기 위해 사용된다.
위상검출부(430)는 전압제어지연부(420)에서 출력되는 복수의 클럭(Recovered clock)과 외부로부터 입력되는 데이터(DATA)를 입력받아 각각 다른 클럭에 따라 동기된 복수의 데이터(Recovered DATA)를 출력하고, 데이터보다 넓은 신호폭을 가지는 복수쌍의 증가신호(DT0~7)와 감소신호(CT0~7)를 출력한다.
위상검출부(430)는 외부로부터 데이터(DATA)를 직렬(serial)로 입력받는데 이 데이터를 전압제어지연부(420)에서 출력되는 복수의 클럭(Recovered clock)에 따라 래치하고 래치된 데이터를 다시 복수의 클럭(Recovered clock)에 따라 래치하여 복수의 복원된 데이터(Recovered Data)를 출력한다. 즉, 직렬(serial)로 입력받은 데이터(DATA)를 데이터보다 주파수는 낮지만 서로 위상이 다른 클럭(Recovered clock)에 동기시켜 복원된 데이터(Recovered DATA)를 병렬(parellel)로 출력한다. 예를 들어, 데이터(DATA)의 주파수가 8Ghz이고 클럭 데이터 복원장치 내부에서 사용되는 주파수가 1Ghz인 경우, 직렬(1열)로 들어온 데이터를 1Ghz의 주파수를 가지고 서로 다른 위상을 가지는 8개의 클럭(Recovered clock)에 동기시켜 8개의 포트를 통하여 병렬로 출력하게 된다.
차지펌프부(440)는 위상검출부(430)에서 출력된 복수쌍의 증가신호(DT0~7) 및 감소신호(CT0~7)를 입력받아 그에 따른 전류를 루프필터부(450)로 출력한다. 상세하게는, 증가신호(DT0~7)가 입력되면 루프필터부(450)에서 출력될 전 압(Vcontrol)을 높이게 되는 충전전류(charging current)를, 감소신호(CT0~7)가 입력되면 루프필터부(450)에서 출력될 전압(Vcontrol)을 낮추게 되는 방전전류(discharging current)를 출력한다. 차지펌프부(440)는 도면에 도시된 바와 같이 증가신호(DT0~7)와 감소신호(CT0~7) 쌍의 갯수만큼의 차지펌프를 포함하여 구성될 수 있다.
루프필터부(450)는 차지펌프부(440)로부터 입력받은 전류를 완만한 변화를 갖는 전압(Vcontrol)으로 출력해 전압제어지연부(420)의 지연값을 결정한다. 상세하게는, 차지펌프부(440)로부터 충전전류가 입력되면 출력되는 전압(Vcontrol)의 레벨을 높이고, 방전전류가 입력되면 출력되는 전압(Vcontrol)의 레벨을 낮춘다.
도 5는 위상검출부(430)의 일실시예 구성도이다.
위상검출부(430)는 도면에 도시된 바와 같이, 데이터(DATA)를 복수의 클럭(CK0~7)에 따라 래치하고 래치된 데이터(D0~D7)를 다시 복수의 클럭(CK0~7)에 따라 래치하여 복수의 복원된 데이터(Q0~7)를 출력하는 래치부(431) 및 래치부(431)에서 한번 래치된 데이터(D0~D7)들과 복수의 클럭(CK0~7)을 논리조합하여 증가신호들(DT0~7)을 출력하고, 래치부(431)에서 두번 래치된 데이터(Q0~7)들과 복수의 클럭(CK0~7)을 논리조합하여 감소신호들(CT0~7)을 출력하는 위상출력부(432)를 포함하여 구성될 수 있다.
도면에 도시된 위상검출부는, 클럭의 주파수가 데이터의 주파수의 1/8인 경우를 나타내고 있는데, CK0~7까지 7개의 클럭(위상이 45°씩 차이가 난다.)을 사용하여 데이터(DATA)를 복원하고 증가신호(DT0~7)들과 감소신호(CT0~7)들을 출력하는 경우를 도시하고 있다. 래치부(431)의 D래치들의 클럭단자에 도시되어 있는 버블(bubble)들은 신호가 반전되어 입력됨을 나타내며, 따라서 CK0이 반전되어 입력되는 클럭은 CK4라고 볼 수 있다.(CK0,1,2,3에 버블이 붙으면 이는 각각 CK4,5,6,7이 된다.)
래치부(431)는 데이터를 N+4클럭에 의해 래치하여 한번 래치된 데이터들(DN)을 출력하고,-복수의 클럭들중 위상이 앞서는 순서대로 CK0, CK1, ···,CK7이 된다.- 한번 래치된 데이터들(DN)을 N클럭에 의해 래치하여 상기 복원된 데이터들(QN)을 출력한다.(즉, D4를 출력하기 위해 CK8에 해당하는 CK0에 의해 한번 래치하고, Q4를 출력하기 위해 D4를 CK4에 의해 래치한다.)
위상출력부(432)는 한번 래치된 데이터들(D0~7) 중 DN과 DN+1의 논리값이 서로 다르고 N클럭(CKN)이 '하이'인 구간만큼의 폭을 가지는 증가신호들(DTN)을 출력하며, 복원된 데이터들(Q0~7) 중 QN과 QN+1의 논리값이 서로 다르고 N+2클럭이 '하이'인 구간만큼의 폭을 가지는 감소신호들(CTN)을 출력한다.
래치부(431)는 도면에 도시된 바와 같이, D단자에 데이터(DATA)를 입력받고 클럭단자에 N+4클럭(CKN+4)을 입력받아 한번 래치된 데이터들(DN)을 출력하는 D래치들; 및 한번 래치된 데이터들(DN)을 D단자에 입력받고 클럭단자에 N클럭(CKN)을 입력받아 복수의 복원된 데이터들(QN)을 출력하는 D래치들을 포함하여 구성될 수 있다.
또한, 위상출력부(432)는 도면에 도시된 바와 같이, 한번 래치된 데이터들인 DN과 DN+1을 입력받는 XOR게이트들; DN과 DN+1을 입력받는 XOR게이트들의 출력과 N 클럭(CKN)을 입력받아 증가신호들(DTN)을 출력하는 앤드게이트들; 두번 래치된 데이터들(복원된 데이터들)인 QN과 QN+1을 입력받는 XOR게이트들; 및 QN과 QN+1을 입력받는 XOR게이트들의 출력과 N+2클럭을 입력받아 감소신호들(CTN)을 출력하는 앤드게이트들을 포함하여 구성될 수 있다.
도 6은 도 5의 위상검출부(430)의 동작을 설명하기 위한 타이밍도이다.
타이밍도를 보면 데이터(Din) 0,1,2,3의 중앙이 CK0,1,2,3의 라이징 에지에 정렬되어 있음을 확인할 수 있고, 증가신호들과 감소신호들의 폭이 종래의 위상검출부에 비하여 크게 증가되었음을 확인할 수 있다.(증가신호는 데이터 펄스폭의 4배, 감소신호는 데이터 펄스폭의 3.5배)
타이밍도의 하단에 도시된 식을 참조하면, 각각의 증가신호(DT0~7)와 감소신호(CT0~7)가 어떻게 생성되는지를 더욱 자세히 알 수 있다.
도 7은 이해를 돕기위해 도 5의 위상검출부의 일부분만을 따로 그린 상세 도면이다.
도 7은 도 5의 위상검출부에서 복원된 데이터 중 Q0, Q1이 생성되고, 증가신호 DT0, 감소신호 CT0가 생성되는 부분만을 따로 그린 상세 도면이다.
상술한 바와 같이, 복원된 데이터 Q0를생성하기 위해 데이터를 CKN+4에 해당하는 CK4클럭(=/CK0)에 한번 래치하고, 다시 CKN에 해당하는 CK0클럭에 래치하는 것을 확인할 수 있다. 또한 복원된 데이터 Q1은 CK5(=/CK1)와 CK1클럭에 데이터를 래치하여 생성하는 것도 확인할 수 있다.
또한, 증가신호 DT0는 D0, D1단자의 신호와 CK0를 이용하여, 감소신호 CT0는 Q0, Q2단자의 신호와 CK2를 이용하여 논리조합되어 생성됨을 확인할 수 있으며, 이 또한 앞서 상술한 바에 부합된다.
도 8a는 클럭의 라이징 에지가 데이터의 중앙에 정렬된 경우에 도 7의 동작을 나타낸 타이밍도이다.
클럭의 라이징 에지가 데이터의 가운데에 정렬되어 클럭 데이터 복원장치의 락킹(locking)이 된 경우에는 증가신호 DT0는 데이터 펄스의 3.5배 감소신호 CT0는 데이터 펄스의 4배의 폭을 갖고 출력됨을 확인할 수 있다.
클럭 데이터 복원장치가 락킹이 되었음은 클럭의 위상을 더이상 변경할 필요가 없음을 뜻한다. 이 말은 클럭의 위상을 변형시키는 부분인 전압제어지연부(420)에 입력되는 전압값(Vcontrol)이 일정하게 유지되어야 함을 뜻한다.
전압제어지연부(420)에 입력되는 전압값이 일정하게 유지되기 위해서는 차지펌프부(440)에서 출력되는 충전전류(charging current)와 방전전류(discharging current)의 양이 동일하게 설정되어야 한다. 이는 증가신호와 감소신호의 폭이 A:B인 경우, 증가 감소신호에 응답하여 차지펌프부(440)에서 출력되는 충전전류와 방전전류의 비를 B:A로 설정함으로써 해결할 수 있다. 즉, 도면에 도시된 위상검출부의 경우 락킹시 증가신호와 감소신호의 폭이 3.5대 4의 비율을 유지하므로 차지펌프부(440)에서 출력되는 충전전류와 방전전류의 비를 4대 3.5로 설정하면 된다.
도 8b는 클럭의 라이징 에지가 데이터의 중앙보다 앞선 경우에 도 7의 동작을 나타낸 타이밍도이다.
도면에 도시된 바와 같이, 클럭의 라이징 에지가 데이터의 중앙보다 앞서 는(lead) 경우에는, 증가신호(DT0)의 펄스폭은 줄어들게 되고 감소신호(CT0)의 펄스폭은 그대로 유지된다. 따라서 차지펌프부(440)에서 출력되는 방전전류의 양이 충전전류의 양보다 많아지게 될 것이고, 이는 전압제어지연부(420)에 입력되는 전압(Vcontrol)의 레벨을 낮추게 된다. 즉, 감소신호의 펄스폭은 그대로 유지되지만 증가신호의 펄스폭이 위상에 따라 변하기 때문에 전압(Vcontrol)의 레벨이 변하게 된다.
도 8c는 클럭의 라이징 에지가 데이터의 중앙보다 뒤지는 경우에 도 7의 동작을 나타낸 타이밍도이다.
도면에 도시된 바와 같이, 클럭의 라이징 에지가 데이터의 중앙보다 뒤지는(lag) 경우에는, 증가신호(DT0)의 펄스폭은 늘어나게 되고 감소신호(CT0)의 펄스폭은 그대로 유지된다. 따라서 차지펌프부(440)에서 출력되는 충전전류의 양이 방전전류의 양보다 많아지게 될 것이고, 이는 전압제어지연부(420)에 입력되는 전압(Vcontrol)의 레벨을 높이게 된다.
본 발명의 기술 사상은 상기 바람직한 일실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술 분야의 통상의 전문가라면 본 발명의 기술사상의 범위 내에서 다양한 실시예가 가능함을 알 수 있을 것이다.
상술한 본 발명은, 클럭 데이터 복원장치 내에서 데이터의 주파수보다 낮은 주파수를 갖는 클럭을 사용하며, 위상검출부에서 출력되는 증가신호와 감소신호의 폭을 종전보다 넓혔기 때문에 고주파수에서도 클럭 데이터 복원장치가 안정적으로 동작할 수 있다는 장점이 있다.

Claims (10)

  1. 데이터보다 낮은 주파수를 가지며 위상이 각기 다른 복수의 클럭을 출력하는 위상고정루프부;
    입력되는 전압에 따라 상기 복수의 클럭을 지연시켜 출력하는 전압제어지연부;
    상기 전압지연제어부에서 출력되는 복수의 클럭과 데이터를 입력받아 각각 다른 클럭에 따라 동기된 복수의 복원된 데이터를 출력하고, 상기 데이터보다 넓은 신호폭을 가지는 복수쌍의 증가신호 및 감소신호를 출력하는 위상검출부;
    상기 복수쌍의 증가신호와 감소신호를 입력받아 그에 따른 전류를 출력하는 차지펌프부; 및
    상기 차지펌프부로부터 입력받은 전류를 완만한 변화를 갖는 전압으로 출력해 상기 전압제어지연부의 지연값을 결정하는 루프필터부
    를 포함하는 클럭 데이터 복원장치.
  2. 제 1항에 있어서,
    상기 위상검출부는,
    상기 데이터를 상기 복수의 클럭에 따라 래치하고 래치된 데이터를 다시 상기 복수의 클럭에 따라 래치하여 상기 복수의 복원된 데이터를 출력하는 래치부; 및
    상기 래치부에서 한번 래치된 데이터들과 상기 복수의 클럭을 논리조합하여 증가신호들을 출력하고, 상기 래치부에서 두번 래치된 데이터들과 상기 복수의 클럭을 논리조합하여 감소신호들을 출력하는 위상출력부
    를 포함하는 것을 특징으로 하는 클럭 데이터 복원장치.
  3. 제 2항에 있어서,
    상기 위상고정루프부로부터 출력되는 클럭의 주파수가 데이터 주파수의 1/8인 경우,
    상기 래치부는,
    상기 데이터를 N+4클럭에 의해 래치하여 한번 래치된 데이터들(DN)을 출력하고,-상기 복수의 클럭들중 위상이 앞서는 순서대로 0클럭, 1클럭, ···,7클럭이 된다.-
    상기 한번 래치된 데이터들(DN)을 N클럭에 의해 래치하여 상기 복원된 데이터들(QN)을 출력하는 것을 특징으로 하는 클럭 데이터 복원장치.
  4. 제 3항에 있어서,
    상기 위상출력부는,
    상기 한번 래치된 데이터들 중 DN과 DN+1의 논리값이 서로 다르고 N클럭이 '하이'인 구간만큼의 폭을 가지는 증가신호들(DTN)을 출력하며.
    상기 복원된 데이터들 중 QN과 QN+1의 논리값이 서로 다르고 N+2클럭이 '하이'인 구간만큼의 폭을 가지는 감소신호들(CTN)을 출력하는 것을 특징으로 하는 클럭 데이터 복원장치.
  5. 제 3항에 있어서,
    상기 래치부는,
    D단자에 상기 데이터를 입력받고 클럭단자에 상기 N+4클럭을 입력받아 한번 래치된 데이터들(DN)을 출력하는 D래치들; 및
    상기 한번 래치된 데이터들(DN)을 D단자에 입력받고 클럭단자에 상기 N클럭을 입력받아 상기 복수의 복원된 데이터들(QN)을 출력하는 D래치들
    을 포함하는 것을 특징으로 하는 클럭 데이터 복원장치.
  6. 제 5항에 있어서,
    상기 위상출력부는,
    상기 DN과 DN+1을 입력받는 XOR게이트들;
    상기 DN과 DN+1을 입력받는 XOR게이트들의 출력과 N클럭을 입력받아 상기 증 가신호들(DTN)을 출력하는 앤드게이트들;
    상기 QN과 QN+1을 입력받는 XOR게이트들; 및
    상기 QN과 QN+1을 입력받는 XOR게이트들의 출력과 N+2클럭을 입력받아 상기 감소신호들(CTN)을 출력하는 앤드게이트들
    을 포함하는 것을 특징으로 하는 클럭 데이터 복원장치.
  7. 제 1항에 있어서,
    상기 차지펌프부는,
    클럭이 고정되었을 때의 상기 증가신호 대 상기 감소신호의 폭이 A:B인 경우,
    출력되는 충전전류와 방전전류의 비가 B:A로 설정된 것을 특징으로 하는 클럭 데이터 복원장치.
  8. 제 1항에 있어서,
    상기 위상고정루프부는,
    위상검출부, 차지펌프부, 루프필터부, 전압제어발진기 및 디바이더를 포함하여 구성되며,
    상기 전압제어발진기 내의 직렬로 연결된 링오실레이터들의 출력을 이용하여 상기 복수의 클럭을 출력하는 것을 특징으로 하는 클럭 데이터 복원장치.
  9. 제 1항에 있어서,
    상기 차지펌프부는,
    상기 증가신호와 감소신호쌍의 갯수만큼의 차지펌프를 포함하는 것을 특징으로 하는 클럭 데이터 복원장치.
  10. 제 1항 내지 제 9항 중 어느 한 항에 있어서,
    상기 클럭 데이터 복원장치는,
    상기 전압제어지연부의 출력단에,
    상기 복수의 클럭의 듀티를 수정하기 위한 듀티 코렉터; 및
    출력되는 전압의 레벨을 변환해 주는 레벨쉬프터
    를 더 포함하는 것을 특징으로 하는 클럭 데이터 복원장치.
KR1020060106144A 2006-10-31 2006-10-31 클럭 데이터 복원장치. KR100834393B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020060106144A KR100834393B1 (ko) 2006-10-31 2006-10-31 클럭 데이터 복원장치.
US11/819,807 US7826583B2 (en) 2006-10-31 2007-06-29 Clock data recovery apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060106144A KR100834393B1 (ko) 2006-10-31 2006-10-31 클럭 데이터 복원장치.

Publications (2)

Publication Number Publication Date
KR20080038777A true KR20080038777A (ko) 2008-05-07
KR100834393B1 KR100834393B1 (ko) 2008-06-04

Family

ID=39330144

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060106144A KR100834393B1 (ko) 2006-10-31 2006-10-31 클럭 데이터 복원장치.

Country Status (2)

Country Link
US (1) US7826583B2 (ko)
KR (1) KR100834393B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101252191B1 (ko) * 2011-05-26 2013-04-05 (주)에이디테크놀로지 클럭 데이터 복원 회로
US9337848B2 (en) 2014-02-27 2016-05-10 Industry-Academic Cooperation Foundation, Yonsei University Clock and data recovery device
US10541690B2 (en) 2016-02-29 2020-01-21 Samsung Electronics Co., Ltd. Method and device to align phases of clock signals

Families Citing this family (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006083324A1 (en) * 2005-02-02 2006-08-10 Lin Wen T A system and method of detecting a phase, a frequency and an arrival-time difference between signals
KR100834393B1 (ko) * 2006-10-31 2008-06-04 주식회사 하이닉스반도체 클럭 데이터 복원장치.
US7716510B2 (en) 2006-12-19 2010-05-11 Micron Technology, Inc. Timing synchronization circuit with loop counter
US7656745B2 (en) 2007-03-15 2010-02-02 Micron Technology, Inc. Circuit, system and method for controlling read latency
US8315349B2 (en) * 2007-10-31 2012-11-20 Diablo Technologies Inc. Bang-bang phase detector with sub-rate clock
US7969813B2 (en) 2009-04-01 2011-06-28 Micron Technology, Inc. Write command and write data timing circuit and methods for timing the same
US8284888B2 (en) * 2010-01-14 2012-10-09 Ian Kyles Frequency and phase acquisition of a clock and data recovery circuit without an external reference clock
US8984320B2 (en) 2011-03-29 2015-03-17 Micron Technology, Inc. Command paths, apparatuses and methods for providing a command to a data block
US8509011B2 (en) 2011-04-25 2013-08-13 Micron Technology, Inc. Command paths, apparatuses, memories, and methods for providing internal commands to a data path
US8552776B2 (en) 2012-02-01 2013-10-08 Micron Technology, Inc. Apparatuses and methods for altering a forward path delay of a signal path
US9166579B2 (en) * 2012-06-01 2015-10-20 Micron Technology, Inc. Methods and apparatuses for shifting data signals to match command signal delay
US9054675B2 (en) 2012-06-22 2015-06-09 Micron Technology, Inc. Apparatuses and methods for adjusting a minimum forward path delay of a signal path
US9001594B2 (en) 2012-07-06 2015-04-07 Micron Technology, Inc. Apparatuses and methods for adjusting a path delay of a command path
US9329623B2 (en) 2012-08-22 2016-05-03 Micron Technology, Inc. Apparatuses, integrated circuits, and methods for synchronizing data signals with a command signal
US8913448B2 (en) 2012-10-25 2014-12-16 Micron Technology, Inc. Apparatuses and methods for capturing data in a memory
US9734097B2 (en) 2013-03-15 2017-08-15 Micron Technology, Inc. Apparatuses and methods for variable latency memory operations
US9727493B2 (en) 2013-08-14 2017-08-08 Micron Technology, Inc. Apparatuses and methods for providing data to a configurable storage area
KR20150026361A (ko) * 2013-09-02 2015-03-11 삼성전자주식회사 클럭 데이터 회복 장치 및 이를 포함하는 디스플레이 장치
US9898997B2 (en) 2014-01-27 2018-02-20 Samsung Electronics Co., Ltd. Display driving circuit
US9183904B2 (en) 2014-02-07 2015-11-10 Micron Technology, Inc. Apparatuses, memories, and methods for facilitating splitting of internal commands using a shared signal path
US9508417B2 (en) 2014-02-20 2016-11-29 Micron Technology, Inc. Methods and apparatuses for controlling timing paths and latency based on a loop delay
KR101601178B1 (ko) * 2014-02-27 2016-03-17 연세대학교 산학협력단 클록 데이터 복원 장치 및 클록 데이터 복원 방법
KR101623248B1 (ko) 2014-03-06 2016-05-20 주식회사 더즈텍 동일 펄스 폭의 출력들을 실현하는 위상 검출기 및 이를 사용하는 클록-데이터 복원 회로
US9530473B2 (en) 2014-05-22 2016-12-27 Micron Technology, Inc. Apparatuses and methods for timing provision of a command to input circuitry
TWI559723B (zh) * 2014-08-11 2016-11-21 聯詠科技股份有限公司 時脈資料回復裝置
CN105450223B (zh) * 2014-08-27 2019-06-14 联咏科技股份有限公司 时钟数据回复装置
CN105871370B (zh) * 2015-01-20 2018-12-21 瑞昱半导体股份有限公司 时钟数据恢复电路及其频率侦测方法
US9531363B2 (en) 2015-04-28 2016-12-27 Micron Technology, Inc. Methods and apparatuses including command latency control circuit
US9813067B2 (en) 2015-06-10 2017-11-07 Micron Technology, Inc. Clock signal and supply voltage variation tracking
US9601170B1 (en) 2016-04-26 2017-03-21 Micron Technology, Inc. Apparatuses and methods for adjusting a delay of a command signal path
US9865317B2 (en) 2016-04-26 2018-01-09 Micron Technology, Inc. Methods and apparatuses including command delay adjustment circuit
US10110223B2 (en) * 2016-07-06 2018-10-23 Via Alliance Semiconductor Co., Ltd. Single ended-to-differential converter
US10211818B2 (en) 2016-07-06 2019-02-19 Via Alliance Semiconductor Co., Ltd. Interpolator
US9628091B1 (en) * 2016-07-06 2017-04-18 Via Alliance Semiconductor Co., Ltd. Phase detector for clock data recovery circuit
US9997220B2 (en) 2016-08-22 2018-06-12 Micron Technology, Inc. Apparatuses and methods for adjusting delay of command signal path
US10224938B2 (en) 2017-07-26 2019-03-05 Micron Technology, Inc. Apparatuses and methods for indirectly detecting phase variations
US11126216B2 (en) * 2019-01-15 2021-09-21 SK Hynix Inc. Signal generation circuit synchronized with a clock signal and a semiconductor apparatus using the same
KR20200088650A (ko) * 2019-01-15 2020-07-23 에스케이하이닉스 주식회사 클럭 신호에 동기되는 신호 생성 회로 및 이를 이용하는 반도체 장치
JP7393079B2 (ja) * 2019-03-26 2023-12-06 ラピスセミコンダクタ株式会社 半導体装置
TWI739571B (zh) 2020-08-28 2021-09-11 崛智科技有限公司 時脈資料回復電路

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2522413B2 (ja) * 1989-10-17 1996-08-07 日本電気株式会社 位相周波数比較器
US6173432B1 (en) * 1997-06-20 2001-01-09 Micron Technology, Inc. Method and apparatus for generating a sequence of clock signals
KR100272576B1 (ko) * 1998-01-12 2000-11-15 구자홍 클럭복원을위한위상비교장치
KR100307292B1 (ko) * 1998-10-16 2001-12-01 김영환 리셋신호발생회로
US6470060B1 (en) * 1999-03-01 2002-10-22 Micron Technology, Inc. Method and apparatus for generating a phase dependent control signal
US6208183B1 (en) * 1999-04-30 2001-03-27 Conexant Systems, Inc. Gated delay-locked loop for clock generation applications
US6775345B1 (en) 1999-12-30 2004-08-10 Intel Corporation Delay locked loop based data recovery circuit for data communication
JP4425426B2 (ja) 2000-05-11 2010-03-03 Necエレクトロニクス株式会社 オーバーサンプリング型クロックリカバリ回路
JP2002290212A (ja) * 2001-03-27 2002-10-04 Nec Corp 電圧制御発振器
US6597218B1 (en) * 2002-04-24 2003-07-22 Sun Microsystems, Inc. Programmable bias-generator for self-biasing a delay locked loop
KR20030086107A (ko) * 2002-05-03 2003-11-07 학교법인 인하학원 고속 클럭 복원회로용 위상검출기
US7251305B2 (en) * 2002-05-17 2007-07-31 Sun Microsystems, Inc. Method and apparatus to store delay locked loop biasing parameters
US6788045B2 (en) * 2002-05-17 2004-09-07 Sun Microsystems, Inc. Method and apparatus for calibrating a delay locked loop charge pump current
US7197102B2 (en) 2002-06-07 2007-03-27 International Business Machines Corporation Method and apparatus for clock-and-data recovery using a secondary delay-locked loop
US7127017B1 (en) * 2002-07-19 2006-10-24 Rambus, Inc. Clock recovery circuit with second order digital filter
US6812758B2 (en) * 2003-02-12 2004-11-02 Sun Microsystems, Inc. Negative bias temperature instability correction technique for delay locked loop and phase locked loop bias generators
AU2003230507A1 (en) * 2003-04-29 2004-12-13 Telefonaktiebolaget Lm Ericsson (Publ) Multiphase clock recovery
KR100536937B1 (ko) * 2003-08-01 2005-12-14 (주)에프씨아이 주파수 합성기
JP3795884B2 (ja) * 2003-10-17 2006-07-12 Necエレクトロニクス株式会社 Pll回路
US7134036B1 (en) * 2003-12-12 2006-11-07 Sun Microsystems, Inc. Processor core clock generation circuits
US7129800B2 (en) * 2004-02-04 2006-10-31 Sun Microsystems, Inc. Compensation technique to mitigate aging effects in integrated circuit components
US7057432B2 (en) * 2004-10-07 2006-06-06 International Business Machines Corporation Low power high frequency phase detector
US7778377B2 (en) * 2005-05-31 2010-08-17 Agere Systems Inc. Methods and apparatus for spread spectrum generation using a voltage controlled delay loop
US7236028B1 (en) * 2005-07-22 2007-06-26 National Semiconductor Corporation Adaptive frequency variable delay-locked loop
JP4991193B2 (ja) * 2006-07-04 2012-08-01 株式会社日立製作所 周波数可変発振器
KR100834393B1 (ko) * 2006-10-31 2008-06-04 주식회사 하이닉스반도체 클럭 데이터 복원장치.

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101252191B1 (ko) * 2011-05-26 2013-04-05 (주)에이디테크놀로지 클럭 데이터 복원 회로
US9337848B2 (en) 2014-02-27 2016-05-10 Industry-Academic Cooperation Foundation, Yonsei University Clock and data recovery device
US10541690B2 (en) 2016-02-29 2020-01-21 Samsung Electronics Co., Ltd. Method and device to align phases of clock signals

Also Published As

Publication number Publication date
KR100834393B1 (ko) 2008-06-04
US7826583B2 (en) 2010-11-02
US20080101524A1 (en) 2008-05-01

Similar Documents

Publication Publication Date Title
KR100834393B1 (ko) 클럭 데이터 복원장치.
US9906358B1 (en) Lock detector for phase lock loop
KR0185474B1 (ko) 클록 재생 회로 및 이 클록 재생 회로를 이용한 소자들
US5799048A (en) Phase detector for clock synchronization and recovery
US8442178B2 (en) Linear phase detector and clock/data recovery circuit thereof
US8315349B2 (en) Bang-bang phase detector with sub-rate clock
US7170964B2 (en) Transition insensitive timing recovery method and apparatus
US20090028281A1 (en) Serial transceiver and communication method used by the serial transceiver
US6915081B2 (en) PLL circuit and optical communication reception apparatus
US9455725B2 (en) Phase detector and associated phase detecting method
US20070081619A1 (en) Clock generator and clock recovery circuit utilizing the same
KR100261294B1 (ko) 고속 비복귀 기록 데이터 복구장치
CN112994687B (zh) 一种参考时钟信号注入锁相环电路及消除失调方法
Chang et al. Low jitter and multirate clock and data recovery circuit using a MSADLL for chip-to-chip interconnection
US6545546B2 (en) PLL circuit and optical communication reception apparatus
US7109806B2 (en) Device and method for detecting phase difference and PLL using the same
US7283602B2 (en) Half-rate clock and data recovery circuit
KR100531457B1 (ko) 다 위상 클럭신호 발생을 위한 발진기가 배제된 지연 동기루프
WO2006006893A1 (en) Clock and data recovery circuit
US6771729B1 (en) Clock recovery circuit and transmitter-receiver therewith
KR100975083B1 (ko) 직렬 송수신 장치 및 그 통신 방법
CN117176143A (zh) 延时锁定环的自校准电路及延时锁定环
WO2003079554A2 (en) Phase detector for clock and data recovery at half clock frequency
KR100189773B1 (ko) 디지털 위상 동기 회로
Tejera et al. High-speed clock recovery unit based on a phase aligner

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130426

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140423

Year of fee payment: 7

FPAY Annual fee payment
FPAY Annual fee payment

Payment date: 20160422

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170425

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20180425

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20190422

Year of fee payment: 12