KR20070083846A - 멀티-라인 어드레싱 방법 및 장치 - Google Patents

멀티-라인 어드레싱 방법 및 장치 Download PDF

Info

Publication number
KR20070083846A
KR20070083846A KR1020077009707A KR20077009707A KR20070083846A KR 20070083846 A KR20070083846 A KR 20070083846A KR 1020077009707 A KR1020077009707 A KR 1020077009707A KR 20077009707 A KR20077009707 A KR 20077009707A KR 20070083846 A KR20070083846 A KR 20070083846A
Authority
KR
South Korea
Prior art keywords
current
input
drive
row
display
Prior art date
Application number
KR1020077009707A
Other languages
English (en)
Other versions
KR101253685B1 (ko
Inventor
유안 크리스토퍼 스미스
폴 리차드 라우틀리
Original Assignee
캠브리지 디스플레이 테크놀로지 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 캠브리지 디스플레이 테크놀로지 리미티드 filed Critical 캠브리지 디스플레이 테크놀로지 리미티드
Publication of KR20070083846A publication Critical patent/KR20070083846A/ko
Application granted granted Critical
Publication of KR101253685B1 publication Critical patent/KR101253685B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3216Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using a passive matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/26Current mirrors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • G09G2310/021Double addressing, i.e. scanning two or more lines, e.g. lines 2 and 3; 4 and 5, at a time in a first field, followed by scanning two or more lines in another combination, e.g. lines 1 and 2; 3 and 4, in a second field
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/04Partial updating of the display screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2014Display of intermediate tones by modulation of the duration of a single pulse during which the logic level remains constant
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Nonlinear Science (AREA)
  • Electromagnetism (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 전기광학 디스플레이 구동 방법 및 장치에 관한 것으로, 특히 멀티-라인 어드레싱(MLA) 기술을 이용한 유기 발광 다이오드 디스플레이 구동 방법 및 장치에 관한 것이다. 본 발명의 실시예들은 특히 소위 수동 구동형 유기 발광 다이오드 디스플레이에 이용하기에 적합하다. 전계발광 디스플레이 드라이버용 전류 생성기로서, 기준 전류를 받기 위한 제1기준 전류 입력부; 비율화된(ratioed) 전류를 받기 위한 제2비율화된 전류 입력부; 제1제어 신호 입력을 받기 위한 제1비율 제어 입력부; 및 상기 제1비율 제어 입력부에 연결된 제어 입력부, 상기 기준 전류 입력부에 연결된 전류 입력부 및 상기 비율화된 전류 입력부에 연결된 출력부를 갖는 제어가능한 전류 미러;를 구비하고, 상기 전류 생성기는, 상기 제어 입력부 상의 신호가 상기 기준 전류에 대한 상기 비율화된 전류의 비율을 제어하도록 구성된다.
전류 생성기, 기준 전류 입력부, 비율화된 전류 입력부, 비율 제어 입력부, 전류 미러

Description

멀티-라인 어드레싱 방법 및 장치{Multi-line addressing methods and apparatus}
본 발명은 멀티-라인 어드레싱(MLA; multi-line addressing) 기술을 이용하는 전기광학 디스플레이, 특히 유기 발광 다이오드(OLED; organic light emitting diode) 디스플레이를 구동하기 위한 방법 및 장치에 관한 것이다. 본 발명의 실시예들은 특히 소위 수동 구동형 유기 발광 다이오드 디스플레이에 적합하다. 본원은 동일한 우선일을 갖는 관련된 세 개의 출원들 중 하나이다.
전력소비를 줄이고 액정 디스플레이(LCD; liquid display)의 상대적으로 느린 반응율을 개선하기 위하여, 액정 디스플레이용 멀티-라인 어드레싱 기술이 개발되었는데, 예컨대 US2004/150608, US2002/158832 및 US2002/083655에 기재되어 있다. 그러나 이러한 기술들은 유기 발광 다이오드 디스플레이에는 적합하지 않은데, 이는 유기 발광 다이오드와 액정 디스플레이 사이의 본질적인 차이에 기인한 것으로서, 전자는 발광형 기술인데 반해 후자는 변조기 형태라는 차이 때문이다. 더욱이, 유기 발광 다이오드는 인가된 전류에 대해 본질적으로 선형인 반응을 나타내는데 반해 액정 디스플레이 셀은 인가된 전압의 제곱 평균(RMS; root-mean-square)에 대응하여 변하는 비선형 반응을 갖는다.
유기 발광 다이오드를 이용하여 제조된 디스플레이는 액정 디스플레이 및 다른 평판 기술에 비해 많은 장점을 갖는다. 유기 발광 다이오드를 이용하여 제조된 디스플레이는 밝고, 칼라풀하며, (액정 디스플레이에 비해) 스위칭이 빠르고, 광각의 시야각을 제공하며 다양한 기판 상에 용이하게 저렴하게 제조할 수 있다. 유기 (이는 유기금속(organometallic)을 포함한다) 발광 다이오드는 사용하는 물질에 따른 칼라의 범위에서 폴리머, 저분자 물질 및 덴드리머(dendrimer)를 포함하는 물질을 이용하여 제조될 수 있다. 폴리머 기반의 유기 발광 다이오드의 예는 WO90/13148, WO95/06400 및 WO99/48160에 개시되어 있고, 덴드리머 기반 물질의 예는 WO99/21935 및 WO02/067343에 개시되어 있으며, 소위 저분자 기반의 장치의 예는 US4,539,507에 개시되어 있다.
통상적인 유기 발광 다이오드 장치는 두 개의 유기물질층들을 구비하는데, 그 중 하나는 발광 폴리머(LEP; light emitting polymer), 올리고머 또는 발광저분자물질과 같은 발광물질로 된 층이고, 다른 하나는 폴리티오펜 유도체 또는 폴리아닐린 유도체와 같은 정공 수송 물질로 된 층이다.
유기 발광 다이오드는 기판 상에 픽셀들의 매트릭스로 형성되어 단색 또는 다색의 픽셀화된(pixellated) 디스플레이를 형성한다. 다색 디스플레이는 적색, 녹색 및 청색 발광 픽셀들의 그룹을 이용하여 구성될 수 있다. 소위 능동 구동형 디스플레이는 각 픽셀과 관련된 메모리 요소, 통상적으로 스토리지 커패시터 및 트랜지스터를 갖는데, 반면 수동 구동형 디스플레이는 그러한 메모리 요소를 갖지 않으며 대신 반복적으로 스캐닝되어 스테디 이미지(steady image)의 효과를 준다. 다른 수동 구동형 디스플레이는 분할 디스플레이(segmented display)를 포함하는데, 복수개의 분할부(segment)가 공통 전극을 공유하며 분할부는 그것의 다른 전극에 전압을 인가함으로써 발광될 수 있다. 단순한 분할 디스플레이는 스캐닝되는 것을 필요로 하지 않지만 복수개의 분할 영역을 구비하는 디스플레이에서는 (그 개수를 줄이기 위하여) 전극들이 다중화될 수 있으며 스캐닝될 수 있다.
도 1은 유기 발광 다이오드 장치(100)의 일 예의 수직 단면도이다. 능동 구동형 디스플레이에서는 픽셀 영역의 부분에 관련된 구동 회로(미도시)가 위치한다. 장치의 구조는 도시의 편의상 단순화되어 도시하였다.
유기 발광 다이오드 장치(100)는 기판(102)을 구비하는데, 이는 통상적으로 0.7mm 또는 1.1mm의 글래스이지만 선택적으로 투명 플라스틱이거나 다른 실질적으로 투명한 물질일 수도 있다. 애노드층(104)은 기판 상에 형성되는데, 통상적으로 대략 150nm 두께의 ITO(인듐 틴 옥사이드)를 포함하며, 일부분 상에는 금속 컨택층이 구비된다. 통상적으로 컨택층은 대략 500nm의 알루미늄 또는 크롬층들 사이에 샌드위치된 알루미늄층을 포함하며, 이는 때때로 애노드 메탈(금속)이라고 하기도 한다. ITO 및 컨택 금속으로 코팅된 글라스재 기판은 미국 코닝(Corning)사로부터 이용할 수 있다. ITO 상의 컨택 금속은 애노드 연결부가 투명할 필요가 없는 곳, 특히 장치로의 외부 컨택부에서 감소된 저항 통로를 제공하는데 도움을 준다. 컨택 금속은 필요치 않은 부분에서는 식각을 수반하는 표준 포토리소그래피 공정에 의해 ITO로부터 제거되는데, 특히 제거되지 않으면 디스플레이를 불명확하게 할 부분에서는 제거된다.
실질적으로 투명한 정공 수송층(106)이 애노드층 상에 형성되며, 이어 전계발광층(108, electroluminescent layer) 및 캐소드(110)가 형성된다. 전계발광층(108)은 예컨대 PPV(폴리(p-페닐렌비닐렌))을 포함할 수 있고, 애노드층(104)과 전계발광층(108)의 정공 에너지 레벨을 매칭하는데 도움이 되는 정공 수송층(106)은 도전성 투명 폴리머, 예컨대 독일의 Bayer AG로부터 구할 수 있는 PEDOT:PSS(폴리스티렌-술포네이트가 도핑된 폴리에틸렌-디옥시티오펜)를 포함할 수 있다. 통상적인 폴리머 기반의 장치에서 정공 수송층(106)은 대략 200nm의 PEDOT을 포함할 수 있고, 발광 폴리머층(108)은 통상적으로 대략 70nm의 두께이다. 이러한 유기층들은 스핀코팅(그 후 원하지 않는 영역에서 플라즈마 에칭 또는 레이저 어블레이션에 의한 물질을 제거) 또는 잉크젯 프린팅에 의해 형성될 수 있다. 후자의 경우 뱅크(112)가 예컨대 포토리지스트를 이용하여 기판 상에 형성될 수도 있는데, 이는 우물 모양의 웰(well)을 형성하여 그 안에 유기층들이 형성되도록 할 수도 있다. 그러한 웰은 디스플레이의 발광 영역들 또는 픽셀들을 정의한다.
캐소드층(110)은 더 두꺼운 알루미늄의 캐핑층(capping layer)으로 덮인 칼슘 또는 바륨과 같은 통상적으로 낮은 일함수의 금속을 포함한다. 선택적으로 개선된 전자 에너지 레벨 매칭을 위하여 리튬 플루오라이드로 된 층과 같은 부가적인 층이 전계발광층에 인접하여 구비될 수도 있다. 캐소드 세퍼레이터(도 1a는 미도시)를 이용하여 캐소드 라인들의 상호 전기 절연을 달성하거나 이를 확실히 할 수도 있다.
동일한 기본적인 구조가 저분자 장치 및 덴드리머 장치에 대해서도 적용될 수 있다. 통상적으로 복수개의 디스플레이들이 단일 기판 상에 형성되고 제조 공정의 마지막 단계에서 그 기판이 스크라이빙되어, 봉지 캔(encapsulating can)이 그 각각에 부착되어 산소 및 수분의 침투를 방지하는 것에 앞서 디스플레이들이 분리된다.
유기 발광 다이오드를 발광시키기 위하여 전력이 애노드와 캐소드 사이에 인가되는데, 도 1a에서는 배터리(118)로 나타내었다. 도 1a에 도시된 예에서와 같이, 광은 투명한 애노드(104) 및 기판(102)을 통해 방출되며 캐소드는 일반적으로 광을 반사하는데, 이러한 장치는 "배면 발광형"이라 불린다. 캐소드를 통해 광을 방출하는 장치("전면 발광형") 역시 구성이 가능한데, 예컨대 캐소드층(110)의 두께를 대략 50~100nm보다 작게 유지함으로써 캐소드가 실질적으로 투명하도록 함으로써 가능하다.
유기 발광 다이오드들은 기판 상에 픽셀들의 매트릭스로 형성되어 단색 또는 다색의 픽셀화된(pixellated) 디스플레이를 형성한다. 다색 디스플레이는 적색, 녹색 및 청색 발광 필셀들의 그룹을 이용하여 구성될 수 있다. 그러한 디스플레이에서 각각의 요소들은 일반적으로 픽셀들을 선택하기 위한 작동 로우 (또는 칼럼)(activating row (or column)) 라인들에 의해 어드레싱되고, 픽셀들의 로우 (또는 칼럼)은 기입되어, 디스플레이를 생성한다. 소위 능동 구동형 디스플레이들은 각 픽셀과 관련된 메모리 요소, 통상적으로 스토리지 커패시터 및 트랜지스터를 갖는데, 반면 수동 구동형 디스플레이는 그러한 메모리 요소를 갖지 않으며 대신 TV 화상과 유사하게 반복적으로 스캐닝되어 스테디 이미지(steady image)의 효과를 준 다.
도 1b는 수동 구동형 유기 발광 다이오드 디스플레이 장치(150)를 개략적으로 도시하는 단면도로서, 도 1a의 요소와 유사한 요소는 동일한 참조번호를 사용하여 나타내고 있다. 도시된 바와 같이 각각 애노드 금속(104) 및 캐소드층(110)에서 정의된 상호 수직한 애노드 라인과 캐소드 라인의 교차부에서 정공 수송층(106) 및 전계발광층(108)은 복수개의 픽셀들(152)로 구획된다. 도면에서 캐소드층(110)에서 정의된 도전 라인들(154)은 그림의 페이지를 뚫고 들어가는 방향으로 연장되며, 캐소드 라인들에 수직으로 연장된 복수개의 애노드 라인들(158) 중 하나의 단면이 도시되어 있다. 캐소드 라인과 애노드 라인의 교차부에서의 전계발광 픽셀(152)은 관련된 라인들 사이에 전압을 인가함으로써 어드레싱될 수 있다. 애노드 금속 층(104)은 디스플레이(150)에 외부 컨택을 제공하며, 유기 발광 다이오드로의 애노드 커넥션 및 (애노드 금속 리드-아웃 상부로 캐소드층 패턴을 연장함으로써) 캐소드 커넥션용으로도 사용될 수도 있다. 상술한 바와 같은 유기 발광 다이오드 물질 특히 발광 폴리머 및 캐소드는 산화 및 수분에 민감하기에 장치는 따라서 금속 캔(111)으로 봉지되는데, 이는 애노드 금속층(104) 상의 UV 경화 가능한 에폭시 접착제(113)에 의해 부착되며, 이때 접착제 내의 작은 글래스재 구슬들이 메탈 캔이 컨택과 접촉하여 쇼트를 일으키는 것을 방지한다.
도 2는 도 1b에 도시된 것과 같은 유형의 수동 구동형 유기 발광 다이오드 디스플레이(150)의 구동 배열(driving arrangement)을 개략적으로 도시하는 개념도이다. 복수개의 정전류원(200)이 구비되어 있으며, 각각은 복수개의 칼럼(column) 라인들(204) 중 하나와 공급 라인(202)에 연결되어 있는 바, 도면에서는 편의상 한 개만 도시하였다. 복수개의 로우(row) 라인들(206, 편의상 하나만 도시) 또한 구비되며 이들 각각은 스위칭 커넥션(210)에 의해 접지 라인(208)에 선택적으로 연결될 수 있다. 도시된 바와 같이, 라인(202)에 양의 공급 전압이 인가되고, 칼럼 라인들(204)은 애노드 커넥션(158)을 구비하고 로우 라인(206)은 캐소드 커넥션(154)을 구비하는데, 만일 전력 공급 라인(202)이 접지 라인(208)에 대해 상대적으로 음(negative)이라면 커넥션은 반대가 될 수도 있다.
도시된 바와 같이 디스플레이의 픽셀(212)은 그것에 전력이 인가됨에 따라 광을 방출한다. 이미지를 생성하기 위하여 로우용 커넥션(210)은, 그 로우 전체가 어드레싱될때까지 각 칼럼 라인들이 순차로 작동되는 동안 유지되며, 그 후 다음 로우가 선택되어 프로세스가 반복된다. 그러나 바람직하게는 각각의 픽셀들이 온 상태로 더 오랫동안 유지되도록 하여 전체적인 구동 레벨을 줄이기 위하여, 일 로우가 선택되고 모든 칼럼들이 병렬로(동시에) 기입되어, 즉 각각의 칼럼 라인에 전류가 동시에 흘러들어 소망된 휘도로 일 로우의 각 픽셀이 발광하도록 한다. 일 칼럼의 각 픽셀은 다음 칼럼이 어드레싱되기 전에 순차로 어드레싱될 수도 있으나 이는 바람직하지 않은데, 특히 칼럼 커패시턴스의 효과 때문이다.
당업자라면 수동 구동형 유기 발광 다이오드 디스플레이에 있어서 어떤 전극을 로우 전극(row electrode)이라 하고 어떤 전극을 칼럼 전극(column electrode)이라고 할 것인가가 임의적이라는 것일 알 수 있을 것이며, 이하에서는 "로우"와 "칼럼"은 상호 바뀌어 사용될 수도 있다.
유기 발광 다이오드에는 전압-제어 구동보다는 전류-제어 구동을 이용하는 것이 일반적인데, 이는 유기 발광 다이오드의 휘도가 그 소자를 통과하여 흐르는 전류에 의해 결정되며, 이는 그 소자가 생성하는 광자(photon)의 수를 결정하기 때문이다. 전압-제어 구성의 경우 휘도는 디스플레이 영역에 걸쳐 시간, 온도 및 열화에 따라 휘도가 가변할 수 있어, 주어진 전압에 의해 구동될 시 일 픽셀이 얼마나 밝게 나타날 것인가를 예측하는 것이 용이하지 않다. 색상 디스플레이에 있어서 색상 표현의 정확도 역시 영향받을 수도 있다.
픽셀 휘도를 변화시키는 통상적인 방법은 펄스 폭 변조(PWM; Pulse Width Modulation)를 이용하여 픽셀이 온 상태인 시간을 변화시키는 것이다. 통상적인 PWM 설계에 있어서 픽셀은 완전히 온 상태로 되거나 완전히 오프 상태로 되지만 관찰자의 눈 내에서의 적분(integration)에 의해 픽셀의 휘도는 변하게 된다. 다른 방법으로는 칼럼 구동 전류를 변화시키는 것이다.
도 3은 종래의 수동 구동형 유기 발광 다이오드 디스플레이용의 일반적인 드라이버 회로를 개략적으로 나타내는 다이어그램(300)을 도시한다. 유기 발광 다이오드 디스플레이(302)는 점선으로 표시되어 있으며 각각 대응하는 로우 전극 컨택(306)을 가진 n 개의 로우 라인(304)들과, 대응하는 칼럼 전극 컨택(310)들을 가진 m 개의 칼럼 라인(308)들을 구비한다. 유기 발광 다이오드는 로우 라인들과 칼럼 라인들의 각 쌍 사이에 연결되는데, 도시된 배열에 있어서 유기 발광 다이오드의 애노드는 칼럼 라인에 연결되어 있다. y-드라이버(314)는 정전류로 칼럼 라인(308)들을 구동하며 x-드라이버(316)는 선택적으로 로우 라인들을 접지에 연결하 여 로우 라인들(304)을 구동한다. y-드라이버(314)와 x-드라이버(316)는 통상적으로 프로세서(318)에 의해 제어된다. 전력 공급부(320)는 회로, 특히 y-드라이버에 전력을 공급한다.
유기 발광 다이오드 디스플레이 드라이버의 몇몇 예들이 US 6,014,119, US, 6,201,520, US 6,332,661, EP 1,079,361A 및 EP 1,091,339A에 개시되어 있으며, PWM을 채용한 유기 발광 다이오드 디스플레이 드라이버 집적 회로는 Clare Micronix of Clare, Inc., Beverly, MA, USA와 같은 회사에 의해 판매되고 있다. 개선된 유기 발광 다이오드 디스플레이 드라이버의 몇몇 예들은 출원인의 WO03/079322 및 WO03/091983에 개시되어 있다. 특히 본원에 참조로서 포함되는 WO03/079322는 개선된 컴플라이언스를 가진, 디지털적으로 제어가능한 프로그램가능한 전류 생성부(digitally controllable programmable current generator)를 개시하고 있다.
유기 발광 다이오드 디스플레이의 수명을 개선할 수 있는 기술에 대한 요구가 계속되고 있다. 특히, 수동 구동형 디스플레이에 적용할 수 있는 기술에 대한 요구가 계속되고 있는데, 수동 구동형 디스플레이의 제조가 능동 구동형 디스플레이의 제조보다 훨씬 더 저렴하기 때문이다. 유기 발광 다이오드의 구동 레벨(따라서 휘도)를 감소시키는 것은 장치의 수명을 획기적으로 증가시킬 수 있는데, 예컨대 유기 발광 다이오드의 구동/휘도를 절반으로 줄이면 그 수명을 대략 4배 정도 증가시킬 수 있다. 본 발명의 발명자들은, 특히 수동 구동형 유기 발광 다이오드 디스플레이에서, 멀티-라인 어드레싱 기술이 피크 디스플레이 구동 레벨을 감소시 켜 디스플레이의 수명을 늘리는 것에 이용될 수 있다는 것을 발견하였다.
전류 미러 (Current Mirror)
본 출원인의 04년 9월 30일자로 출원된 영국 특허출원 0421710.5 및 0421712.1과 그것을 기초로 우선권을 주장하는 출원에서, 유기 발광 다이오드 디스플레이용 멀티-라인 어드레싱 방법, 특히 수동 구동형 유기 발광 다이오드 디스플레이용 멀티-라인 어드레싱 방법을 기재하였다. 개략적으로 설명하면, 이 방법들에서의 실시예들은, 로우 구동 신호의 제1세트로 유기 발광 다이오드 디스플레이의 두 개 이상의 로우 전극들을 구동하면서 동시에 칼럼 구동 신호들의 제1세트로 유기 발광 다이오드 디스플레이의 복수개의 칼럼 전극들을 구동하는 것과; 그 후 로우 구동 신호들의 제2세트로 두 개 이상의 로우 전극들이 구동되는 것과 동시에 칼럼 구동 신호들의 제2세트로 칼럼 전극들이 구동되는 것을 포함한다. 바람직하게는 로우 및 칼럼 구동 신호들은 전류원(current source) 또는 전류싱크(current sink)와 같은 실질적 정전류 생성기(substantially constant current generator)로부터의 전류 구동 신호들을 포함한다. 바람직하게는 그러한 전류 생성기는, 예컨대 디지털-아날로그 컨버터를 이용하여, 제어가능하거나 프로그램 가능하다.
두 개 이상의 로우들과 동시에 칼럼을 구동하는 것의 효과는 로우 구동 신호들에 의해 결정된 비율로 두 개 이상의 로우들 사이에서 칼럼 구동을 분할하는 것인데, 즉, 전류 구동에 있어서 칼럼에서의 전류는 로우 구동 신호들의 비율들 또는 상대적인 값들에 의해 결정된 비율들로 두 개 이상의 로우들 사이에서 분할된다. 개략적으로 설명하면, 이는 픽셀들의 라인 또는 로우의 발광 프로파일이 단일 라인 스캔 주기에서가 아니라 다중 라인 스캔 주기들에 걸쳐 형성되는 것을 가능하게 하며, 따라서 유기 발광 다이오드 픽셀의 피크 휘도를 효과적으로 감소시키고 디스플레이의 픽셀들의 수명을 증가시킨다. 전류 구동으로, 픽셀의 소망된 발광이, 픽셀에 대한 연속적인 구동 신호들의 세트들의 실질적으로 선형인 합을 이용하여 얻어진다.
디지털 값으로 스케일링된 입력 전류에 의해 결정되는 출력 전류를 제공하는 소위 멀티플라잉 디지털-아날로그 컨버터를 구성하는 것이 알려져 있다. 그러나 로우 구동 신호들에 따라 두 개 이상의 로우들 사이에서 칼럼 전류 구동 신호들을 분할하는 제어가능한 전류 분할기(divider)는 본 방법의 실시예들을 채용하는데 유용할 수 있다.
본 발명의 일 특징에 따르면, 전계발광 디스플레이 드라이버용 전류 생성기가 제공되는데, 전류 생성기는 기준 전류를 받기 위한 제1기준 전류 입력부; 비율화된(ratioed) 전류를 받기 위한 제2비율화된 전류 입력부; 제1제어 신호 입력을 받기 위한 제1비율 제어 입력부; 상기 제1비율 제어 입력부에 연결된 제어 입력부, 상기 기준 전류 입력부에 연결된 전류 입력부 및 상기 비율화된 전류 입력부에 연결된 출력부를 갖는 제어가능한 전류 미러;를 구비하고, 상기 전류 생성기는, 상기 제어 입력부 상의 신호가 상기 기준 전류에 대한 상기 비율화된 전류의 비율을 제어하도록 구성된다.
바람직하게는 전류 생성기는 또한 제2비율 제어 입력부를 포함하는데, 이것에 의하여 제1비율 제어 입력부와 제2비율 제어 입력부에서의 신호들의 비율이 제1전류 입력부와 제2전류 입력부로 흐르는 전류들의 비율을 결정한다. 그러나 그러한 비율을 결정하기 위하여 두 개의 비율 제어 입력부들을 제공하는 것이 반드시 필수적인 것은 아님은 물론이다.
제1기준 전류 입력부 및 제2비율 전류 입력부에 의해 받은 전류 입력들은 양의 전류 또는 음의 전류를 포함할 수 있는데, 즉 전류 생성기는 (제어가능한) 한 쌍의 전류싱크들 또는 전류원들을 구비할 수 있다.
바람직하게는 제1제어 신호 및 제2제어 신호는 전류 신호들을 포함할 수 있고; 전류 생성기는 이 전류 신호들을 제공하는 하나 이상의 디지털-아날로그 컨버터들을 더 포함할 수도 있다. 그러한 디지털-아날로그 컨버터는 각 비트당 한 개씩 복수개의 MOS 스위치들을 구비할 수 있는데, 각각은 각각의 전력 공급기를 대응하는 전류 세팅 저항에 스위칭한다(또는 트랜지스터 자체가 전류를 한정할 수도 있다).
바람직한 실시예들에서, 전류 생성기는 또한 선택기 또는 멀티플렉서를 포함하여, 선택적으로 복수개의 전극 구동 커넥션들 중 하나를 기준 전류 입력부에 연결하고 전극 구동 커넥션들 중 다른 하나를 제2비율화된 전류 입력부에 연결한다. 두 개 이상의 (로우) 전극들이 함께 구동될 경우에는, 전류 생성기는 복수개의 제2비율화된 전류 입력부들을 구비할 것이며, 이들 각각은 구동 커넥션에 선택적으로 연결될 수 있다.
또는, 전류 미러는 복수개의 출력부들을 가질 수도 있는데, 출력부 각각은 전극 구동 커넥션에 배선으로 연결되어 대응하는 제2비율화된 전류 입력을 제공하고, 그 후 하나 이상의 비율 제어 입력부들이 선택적으로 하나 이상의 제어 신호들 또는 제어가능한 전류 생성기들에 선택적으로 연결될 수도 있다. 그러나 이 후자의 구성에서, 선택기 또는 멀티플렉서가 여전히 채용되어 기준 전류 입력부를 전극 구동 커넥션에 선택적으로 연결할 수도 있다. 최대 전류를 나르는 전극 커넥션은 바람직하게는(그러나 필연적인 것은 아니다) 기준으로 선택된다.
바람직한 실시예에서 전류 미러는 복수개의 미러 유닛들을 구비하는데, 각 미러 유닛은 예컨대 2극 트랜지스터와 같은 트랜지스터를, 선택가능한 복수개의 전극 구동 커넥션들 각각에 하나씩 구비하는데, 기준 전류 입력부에 연결된 미러 유닛은 베타 헬퍼(beta helper)를 가진 트랜지스터를 구비할 수도 있다.
본 발명은 또한 상기와 같은 전류 생성기를 구비한 유기 발광 다이오드 디스플레이 드라이버를 제공한다.
다른 특징으로서, 본 발명은 전계발광 디스플레이의 복수개의 전극들을 구동하기 위한 전류 드라이버 회로를 제공하는데, 상기 드라이버 회로는, 제어 신호를 받는 제어 입력부; 상기 복수개의 디스플레이 전극들용의 복수개의 구동 커넥션들; 상기 복수개의 구동 커넥션들 중 하나를 제1커넥션으로 선택하고 상기 구동 커넥션들 중 다른 적어도 하나를 제2커넥션으로 선택하도록 구성된 선택기; 및 상기 제1커넥션 및 상기 제2커넥션용의 각각의 제1구동 신호 및 제2구동 신호를 제공하도록 구성된 드라이버로서, 상기 제1구동 신호와 상기 제2구동 신호의 비율은 상기 제어 신호에 따라 제어되도록 하는 드라이버;를 구비한다.
도 1a 및 도 1b는 각각 유기 발광 다이오드 장치의 수직 단면도 및 수동 구동형 유기 발광 다이오드 디스플레이의 개략적인 단면도이다.
도 2는 수동 구동형 유기 발광 다이오드 디스플레이용 구동 배열을 개념적으로 도시한 개념도이다.
도 3은 공지의 수동 구동형 유기 발광 다이오드 디스플레이 드라이버의 블록도이다.
도 4a 내지 도 4c는 각각 칼라 유기 발광 다이오드 디스플레이용 구조를 어드레싱하는 MLA를 채용하기 위한 디스플레이 드라이버 하드웨어의 제1예의 블록도 및 제2예의 블록도, 그리고 그러한 구조의 다이밍 다이어그램이다.
도 5a 내지 도 5g는 각각, 본 발명의 일 특징을 구현한 디스플레이 드라이버; 칼럼 드라이버 및 로우 드라이버, 도 5a의 예시적인 디스플레이 드라이버용 디지털-아날로그 전류 컨버터, 본 발명의 일 특징을 구현한 프로그램가능한 전류 미러, 본 발명의 일 특징을 구현한 프로그램가능한 제2전류 미러, 그리고 종래의 전류 미러의 블록 다이어그램이다.
도 6은 멀티-라인 어드레싱 디스플레이 신호 처리 회로 및 드라이버 회로를 채용한 집적회로 다이(die)의 레이아웃이다.
도 7은 펄스폭 변조 MLA 드라이버 구성을 개략적으로 도시하는 개념도이다.
도 8a 내지 8d는, 통상적인 구동 구성용 및 멀티-라인 어드레싱 드라이버 구성용 각각의 로우 매트릭스, 칼럼 매트릭스 및 이미지 매트릭스와, 프레임 주기에 걸친 통상적인 픽셀의 대응하는 휘도 곡선을 보여준다.
도 9a 및 9b는 각각 이미지 매트릭스의 SVD 인수분해 및 NMF 인수분해를 보여준다.
도 10은 도 9에 도시된 매트릭스들을 이용하여 디스플레이를 구동하기 위한 예시적인 칼럼 구동 배열 및 로우 구동 배열을 도시한다.
도 11은 이미지 매트릭스 인수분해를 이용하여 디스플레이를 구동하는 방법을 위한 순서도이다.
도 12는 이미지 매트릭스 인수분해를 이용하여 얻은 디스플레이된 이미지의 예를 도시한다.
본 발명의 이러한 특징들 및 다른 특징들을 도면을 참조하여 예시적인 방법으로 이하에서 더욱 상세히 설명한다.
제1로우 A 및 제2로우 B를 갖는 수동 구동형 유기 발광 다이오드 디스플레이의 로우들의 쌍을 생각해 보자. 통상적인 수동 구동형 구동 구성에서는 로우들은 하기 표 1에 도시된 것과 같이 구동될 것인데, 각 로우는 완전히 온(on) 상태인 (1.0)이거나 완전히 오프(off) 상태인 (0.0)이다.
A B
on (1.0) off (0.0) off (0.0) on (1.0)
A/(A+B)의 비율을 생각하면, 위의 표 1의 예에서는 이는 0이 되거나 1이 되지만, 두 개의 로우들에 있어서 동일한 칼럼에서의 픽셀은 두 로우들 모두에 있어서 완전한 온이 아닌 결과를 가져올 것이며, 여전히 소망된 픽셀 발광을 제공하면서도 이 비율은 감소될 것이다. 이러한 방식으로 피크 구동 레벨을 줄일 수 있으며 픽셀 수명을 늘릴 수 있다.
제1라인 스캔에서 발광은 다음과 같이 될 것이다:
제1주기
0.0 0.361 0.650 0.954 0.0
0.0 0.015 0.027 0.039 0.0
제2주기
0.2 0.139 0.050 0.046 0.0
0.7 0.485 0.173 0.161 0.0
따라서, 다음과 같은 세 가지 결과를 예측할 수 있다.
1. 두 개의 로우들 사이의 비율은 단일 스캔 주기에 있어서 동일하다(제1스캔 주기의 경우 0.96, 제2스캔 주기의 경우 0.222).
2. 두 개의 로우들 사이의 발광은 더해져서 소망된 값에 이르게 된다.
3. 피크 발광은 스탠다드 스캔 중의 것과 동일하거나 그것보다 작다.
위와 같은 예는 단순한 두 라인의 경우에서의 기술을 나타낸다. 만일 발광 데이터에서의 비율이 두 라인들 사이에서 유사하다면 더 많은 장점을 얻는다. 이미지 데이터 계산 유형에 따라, 발광은 평균적으로 30% 이상 감소할 수 있으며, 이는 픽셀 수명에 있어서 매우 큰 긍정적 효과를 가질 수 있다. 이러한 기술을 더 많은 로우들에 동시에 적용하는 것은 더 큰 효과를 가져올 수 있다.
SVD 이미지 매트릭스 인수분해를 이용한 멀티-라인 어드레싱의 예는 다음과 같다.
구동 시스템을 매트릭스 곱으로 나타낼 수 있는데, I는 이미지 매트릭스(비트 맵 파일)이고, D는 디스플레이되는 이미지이며(I와 동일해야만 한다), R은 로우 구동 매트릭스이고, C는 칼럼 구동 매트릭스이다. R의 칼럼들은 '라인 주기'에서 로우들을 구동하는 것을 나타내며, R의 로우들은 구동되는 로우들을 나타낸다. 따라서 시간 시스템에서 일 로우는 단위 매트릭스이다. 6×4 디스플레이 체커보드 디스플레이의 경우:
Figure 112007032091905-PCT00001
Figure 112007032091905-PCT00002
Figure 112007032091905-PCT00003
Figure 112007032091905-PCT00004
Figure 112007032091905-PCT00005
인데, 여기서
Figure 112007032091905-PCT00006
Figure 112007032091905-PCT00007
와 동일하다.
이제 2 프레임 구동 방법을 이용하는 것을 고려한다.
Figure 112007032091905-PCT00008
Figure 112007032091905-PCT00009
Figure 112007032091905-PCT00010
이는 다시 이미지 매트릭스와 동일하다.
구동 매트릭스는 다음과 같이 특이값 인수분해를 이용하여 계산될 수 있다(MathCad 명령법을 이용함).
Figure 112007032091905-PCT00011
(이는 U와 V를 준다)
Figure 112007032091905-PCT00012
(이는 대각 요소들의 벡터로서 S를 준다)
그러나
Figure 112007032091905-PCT00013
는 오직 두 개의 요소들만을 갖는데, 즉 두 개의 프레임들만을 갖는다:
Figure 112007032091905-PCT00014
Figure 112007032091905-PCT00015
(즉 위 6개 로우들)
Figure 112007032091905-PCT00016
(즉 더 밑의 4개 로우들)
X = 0 1 2 3
0 0.577 0 0.816 0
1 0 0.577 0 0.816
2 0.577 0 -0.408 4.57·10-14
3 0 0.577 0 -0.408
4 0.577 0 -0.408 -4.578·10-14
5 0 0.577 0 -0.408
6 0.707 0 0.707 0
7 0 0.707 0 -0.707
8 0.707 0 -0.707 0
9 0 0.707 0 0.707
W:=diag(Y) (즉, Y를 대각 매트릭스로 포맷)
Figure 112007032091905-PCT00017
(즉, Y를 대각 매트릭스로 포맷)
Figure 112007032091905-PCT00018
Figure 112007032091905-PCT00019
Figure 112007032091905-PCT00020
를 체크하면:
Figure 112007032091905-PCT00021
이다.
Figure 112007032091905-PCT00022
Figure 112007032091905-PCT00023
(마지막 2 칼럼들이 0임을 주목하라)
Figure 112007032091905-PCT00024
(0이 아닌 칼럼들을 선택)
Figure 112007032091905-PCT00025
Figure 112007032091905-PCT00026
Figure 112007032091905-PCT00027
(
Figure 112007032091905-PCT00028
을 감소시킴에 따라
Figure 112007032091905-PCT00029
는 위(top) 로우들만으로 감소한다)
Figure 112007032091905-PCT00030
Figure 112007032091905-PCT00031
Figure 112007032091905-PCT00032
이는 소망된 이미지와 동일하다.
이제 더 일반적인 경우, 즉 "A"라는 글자의 이미지를 다음과 같이 고려하자:
Figure 112007032091905-PCT00033
Figure 112007032091905-PCT00034
Figure 112007032091905-PCT00035
(
Figure 112007032091905-PCT00036
는 오직 두 개의 요소들, 즉 세 개의 프레임들만을 갖는다는 것을 주목하라)
Figure 112007032091905-PCT00037
Figure 112007032091905-PCT00038
Figure 112007032091905-PCT00039
Figure 112007032091905-PCT00040
Figure 112007032091905-PCT00041
Figure 112007032091905-PCT00042
(
Figure 112007032091905-PCT00043
를 체크)
Figure 112007032091905-PCT00044
Figure 112007032091905-PCT00045
(마지막 칼럼이 0임을 주목하라)
Figure 112007032091905-PCT00046
Figure 112007032091905-PCT00047
Figure 112007032091905-PCT00048
Figure 112007032091905-PCT00049
Figure 112007032091905-PCT00050
Figure 112007032091905-PCT00051
(
Figure 112007032091905-PCT00052
을 감소시킴에 따라
Figure 112007032091905-PCT00053
는 위 두 로우들만으로 감소한다)
Figure 112007032091905-PCT00054
Figure 112007032091905-PCT00055
Figure 112007032091905-PCT00056
이는 소망된 이미지와 동일하다.
이 경우
Figure 112007032091905-PCT00057
Figure 112007032091905-PCT00058
에 음수들이 있는데, 이는 수동 구동형 유기 발광 다이오드 디스플레이를 구동하는데 있어서 바람직하지 않다. 검토를 통해, 양의 인수분해가 가능하다는 것을 알 수 있다:
Figure 112007032091905-PCT00059
Figure 112007032091905-PCT00060
Figure 112007032091905-PCT00061
비음수 매트릭스 인수분해(NMF; non-negative matrix factorization)는 일반적인 경우에 있어서 이를 달성하는 방법을 제공한다. 비음수 매트릭스 인수분해에 있어서 이미지 매트릭스 I는 다음과 같이 인수분해된다.
Figure 112007032091905-PCT00062
(수학식 3)
NMF 기술들의 몇몇 예들이 다음 레퍼런스에 개시되어 있는 바, 이는 본원에 참조로서 포함된다.
D.D. Lee, H.S. Seung. Algorithm for non-negative matrix factorization;
P. Paatero, U. Tapper. Least squares formulation of robust non-negative factor analysis. Chemometr. Intell. Lab. 37 (1997), 23-35;
P. Paatero. A weighted non-negative least squares algorithm for three-way 'PARAFAC' factor analysis. Chemometr. Intell. Lab. 38 (1997), 223-242;
P. Paatero, P.K. Hopke, etc. Understanding and controlling rotations in factor analytic models. Chemometr. Intell. Lab 60 (2002), 253-264;
J.W. Demmel. Applied numerical linear algebra. Society for Industrial and Applied Mathematics, Philadelphia. 1997;
S. Juntto, P. Paatero. Analysis of daily precipitation data by positive matrix factorization. Environmetrics, 5 (1994), 127-144;
P. Paatero, U. Tapper. Positive matrix factorization: a non-negative factor model with optimal utilization of error estimates of data values. Environmetrics, 5 (1994), 111-126;
C.L. Lawson, R.J. Hanson. Solving least squares problems. Prentice-Hall, Englewood Cliffs, NJ, 1974;
Algorithms for Non-negative Matrix Factorization, Daniel D. Lee, H. Sebastian Seung, pages 556-562, Advances in Neural Information Processing Systems 13, Papers from Neural Information Processing Systems (NIPS) 2000, Denver, Co, USA. MIT Press 2001;
Existing and New Algorithms for Non-negative Matrix Factorization By Wenguo Liu & Jianliang Yi (wwww.dcfl.gov/DCCI/rdwg/nmf.pdf; 여기서 논의된 알고리즘에 대한 소스코드는 http://www.cs.utexas.edu/users/liuwg/383CProject/CS_383C_Project.htm에서 찾을 수 있음).
NMF 인수분해 과정이 도 9b에 다이어그램적으로 도시되어 있다.
상술한 바와 같은 기본 구성이 채용되었다면, 다른 장점을 위해 다른 기술들이 사용될 수 있다. 예컨대 윈도우TM 유형 응용물들에서 흔한 픽셀들의 중복 로우들은 동시에 기입되어 라인 주기의 개수를 줄일 수 있으며, 따라서 프레임 주기를 단축시키고 동일한 통합된 휘도를 위해 필요한 피크 휘도를 줄일 수 있다. SVD 분해를 얻으면, 오직 작은 (구동) 값만을 가진 하부의 로우들은 무시할 수 있는데, 그것들이 최종 이미지의 품질에는 영향을 미치지 않기 때문이다. 전술한 바와 같이 상술한 바와 같은 멀티-라인 어드레싱 기술은 디스플레이된 단일 프레임 내에서 적용되지만, 하나 이상의 로우들의 발광 프로파일이 부가적으로 또는 선택적으로 시간 차원에 걸쳐 결합되어 공간 차원에 이를 수도 있다. 이는, 프레임간 시간 보간법(between-frame time interpolation)이 채용되는 동영상 압축 기술에 의해 용이하게 이루어질 수 있다.
상기 MLA 기술들의 실시예들은 칼라 유기 발광 다이오드 디스플레이에 있어서 특히 유용한데, 그 경우 상기 기술들은 픽셀 로우들 사이에서뿐만 아니라, 바람직하게는 적색 서브픽셀들의 그룹, 녹색 서브픽셀들의 그룹 및 청색 서브픽셀들의 그룹에 대해서도 적용될 수 있다. 이는, 이미지들은 유사한 칼라의 블록들을 포하하는 경향이 있으며, 적색, 녹색 및 청색 서브픽셀 구동들 사이의 상관관계가 분리된 픽셀들 사이에서보다 때때로 더 높기 때문이다. 따라서 구성의 실시예들에 있어서, 멀티-라인 어드레싱용 로우들은 완전한 픽셀을 정의하는 세 개의 로우들을 가진 적색 로우, 녹색 로우 및 청색 로우로 그루핑되며, 이미지는 적색 로우, 녹색 로우 및 청색 로우의 조합을 동시에 선택함에 의해 완성된다. 예컨대 만일 이미지의 상당한 부분이 백색으로 디스플레이된다면, 그 이미지는, 칼럼 드라이버에 적절한 신호를 인가하면서, 먼저 적색 로우의 그룹, 녹색 로우의 그룹 및 청색 로우의 그룹을 함께 선택함으로써 구성될 수 있다.
MLA 구성을 칼라 디스플레이에 적용하는 것은 다른 장점을 갖는다. 통상적인 칼라 유기 발광 다이오드 디스플레이에 있어서 픽셀들의 로우는 "RGBRGB..."의 패턴을 가져, 그 로우가 작동하게 될 때 별도의 칼럼 드라이버들이 적색 부화소, 녹색 부화소 및 청색 부화소를 동시에 구동하여 풀 칼라 발광 픽셀을 제공할 수 있다. 그러나 세 개의 로우들은 "RRRR...", "GGGG...", "BBBB..."의 구성과, 단일 칼럼 어드레싱 적색, 녹색 및 청색 부화소들을 가질 수도 있다. 이 구성은 유기 발광 다이오드 디스플레이의 응용을 단순화하는데, 이 경우, 세 개의 상이한 칼라 물질들에 대해 각 로우에 영역들을 한정하기 위하여 분리된 "웰(well)"들이 필요하지 않고, 예컨대 적색 픽셀들의 로우가 (캐소드 세퍼레이터에 의해 인접한 골(trough)로부터 분리된) 단일한 긴 골(trough) 내에 (잉크젯법 등을 이용하여) 프린트될 수 있기 때문이다. 이는 제조 단계를 줄일 수 있도록 하며 픽셀 개구율(즉, 동작하는 픽셀에 의해 차지된 디스플레이 영역의 퍼센트)도 증가시킨다.
도 4a는 그러한 구성을 위한 예시적인 디스플레이/드라이버 하드웨어 구성(400)을 개략적으로 도시하는 블록 다이어그램이다. 도시된 바와 같이 단일 칼럼 드라이버(402)가 적색 픽셀의 로우(404), 녹색 픽셀의 로우(406) 및 청색 픽셀의 로우(408)를 어드레싱한다. 적색 로우, 녹색 로우 및 청색 로우의 편성(permutations)은, 로우 선택기/멀티플렉서(410) 또는 후술하는 바와 같이 각 로우를 제어하는 전류 싱크(current sink)를 이용하여 어드레싱된다. 도 4a에 도시된 바아 같이, 이 구성은 적색 서브픽셀들, 녹색 서브픽셀들 및 청색 서브픽셀들이 각각 공통 전극을 공유하면서 (웰이 아닌) 선형 골(trough)에 인쇄되는 것을 가능하게 한다. 이는 기판 패터닝 및 인쇄 복잡성을 감소시키며, 개구율을 증가시킨다(따라서 감소된 구동 필요성을 통하여 간접적으로 수명을 증가시킨다). 도 4a에 도시된 물리적 장치 레이아웃으로, 수많은 또는 다른 MLA 구동 구성을 채용할 수도 있다.
제1예의 구동 구성에서, 다음과 같은 순서로 로우들의 그룹들을 어드레싱함으로써 이미지가 완성된다:
1. 백색 성분: 적색, 녹색 및 청색이 선택되어 함께 구동됨
2. 적색과 청색이 함께 구동됨
3. 청색과 녹색이 함께 구동됨
4. 적색과 녹색이 함께 구동됨
5. 적색만
6. 청색만
7. 녹색만
오직 필요한 칼라 단계들만이 실행되어, 최소 개수의 칼라 조합을 이용하여 이미지를 완성한다. 응용의 필요성에 따라, 조합은 최적화되어 수명을 증가시키고 및/또는 전력 소비를 감소시킬 수 있다.
이와 상이한 칼라 MLA 구성에 있어서, 적색, 녹색 및 청색 로우들의 구동은 세 개의 라인 스캔 주기들로 분리되며, 각 라인 주기는 하나의 원색(primary)을 구동한다. 원색들은 디스플레이의 라인 또는 로우를 따라 모든 소망된 칼라들을 포함하는 칼라 영역을 형성하도록 선택된 적색, 녹색 및 청색의 조합들이다.
일 방법에 있어서 원색들은 R+aG=aB, G+bR+bB, B+cR+cG인데, 여기서 0>= a,b,c>=1이고, a,b 및 c는 가능한 가장 큰 값(a+b+c=최대)이 되도록 선택되며, 이 칼라 영역 내에 모든 소망된 칼라들을 포함한다.
다른 방법에 있어서, a, b 및 c는 구성에 있어서 디스플레이의 전체적인 성능을 최적으로 개선하도록 선택된다. 예컨대 만일 청색 수명이 제한요소라면, c를 손해보더라도 a와 b는 최대가 되도록 할 수 있고; 만일 적색 전력 소비가 문제라면, b와 c가 최대가 될 수 있다. 이는 총 방출 휘도가 고정된 값과 같아야만 하기 때문이다. b=c=0인 경우를 생각하자. 이 경우 적색 휘도는 제1스캔 주기에서 완전히 얻어져야만 한다. 그러나 만일 b,c>0이라면, 적색 휘도는 다중 스캔 주기에 걸쳐 더 점진적으로 형성되며, 따라서 피크 휘도를 감소시키고 적색 서브픽셀의 수명 및 효율을 증가시킨다.
다른 변형예에서, 개별적인 스캔 주기들의 길이는 (예컨대 증가된 스캔 시간을 제공하기 위하여) 또는 전력 소비를 최적화하도록 조정될 수 있다.
또 다른 변형예에서, 디스플레이의 일 라인의 모든 칼라들을 포함하는 최소한의 가능한 칼라 영역을 정의하는 것을 제외하면, 원색들은 임의로 선택될 수 있다. 예컨대 극단적인 경우로서 재생가능한 칼라 영역 상에 오직 녹색의 음영만이 있는 경우이다.
도 4b는 디스플레이 드라이버 하드웨어(450)의 제2예를 도시하는 것으로, 도 4a에 도시된 것과 유사한 요소들에는 유사한 참조번호가 부여되어 있다. 도 4b에서 디스플레이는 부가적인 백색(W) 픽셀들의 로우들(412)을 포함하는데, 이는 또한 다른 세 개의 원색들과 조합되어 구동되어, 칼라 이미지를 형성하는데 사용된다.
백색 서브픽셀들의 도입은 개략적으로 설명하면 블루 픽셀들의 필요를 감소시키며 따라서 디스플레이의 수명을 증가시키는데, 또는 구동 구성에 따라 주어진 칼라의 디스플레이용 전력 소비가 감소할 수도 있다. 백색 외의 칼라들, 예컨대 마젠타, 시안 및/또는 황색을 발광하는 서브픽셀들이 포함될 수도 있는데, 이를 통해 예컨대 칼라 영역을 넓힐 수 있다. 상이한 칼라의 서브픽셀들은 동일한 크기(area)를 가질 필요는 없다.
도 4b에 도시된 것과 같이 각 로우는 도 4a를 참조하여 설명한 것과 같이 단일 칼라의 서브픽셀들을 구비하지만, 통상적인 픽셀 레이아웃 역시 각 로우를 따라 연속적인 적색, 녹색, 청색 및 백색 픽셀들을 갖도록 하여 이용할 수 있다.이 경우 칼럼들은 네 개의 분리된 칼럼 드라이버들에 의해 구동될 것인데, 즉 네 개의 칼라들 각각에 한 개의 칼럼 드라이버가 대응할 것이다.
상술한 바와 같은 멀티-라인 어드레싱 구성은 도 4b에 도시된 디스플레이/드라이버 배열과 관련하여 이용될 것인데, 적색, 녹색, 청색 및 백색 로우들의 조합은 상이한 편성(permutation)들로 및/또는 상이한 구동 비율로 어드레싱되며, 각 라인에 대한 전류 싱크를 이용하여 또는 (도시된 바와 같이) 로우 멀티플렉서들을 이용하여 이루어질 것이다. 전술한 바와 같이, 연속적으로 로우들의 상이한 조합을 구동함으로써 이미지가 형성된다.
이와 같이 개략적으로 설명한 바와 같이, 그리고 상세히 후술하는 바와 같이, 몇몇 바람직한 구동 기술들은 유기 발광 다이오드 디스플레이 픽셀들에 가변 전류 구동을 채용한다. 그러나 로우 전류 미러를 필요로 하지 않는 더 단순한 구동 구성이, 상술한 바와 같은 제1예의 칼라 디스플레이 장치 구성과 함께, 디스플레이의 로우들을 독자적으로 선택하기 위한 하나 이상의 로우 선택기/멀티플렉서를 이용하여 채용될 수도 있다.
도 4c는 그러한 구성에서의 로우 선택 타이밍을 도시한다. 제1주기(460)에서는 백색 로우, 적색 로우, 녹색 로우 및 청색 로우가 함께 선택되어 구동되고; 제2주기(470)에서는 백색 로우만이 구동되며, 제3주기(480)에서는 적색 로우만이 구동되는데, 모두 펄스폭 변조 구동 타이밍에 따라 구동된다.
다음 도 5a를 참조하면, 이는 상술한 바와 같은 MLA 어드레싱 구성을 채용한 수동 구동형 유기 발광 다이오드 드라이버(500)의 실시예를 개략적으로 도시하는 다이어그램이다.
도 5a에서 도 3을 참조하여 전술한 것과 유사한 수동 구동형 유기 발광 다이오드 디스플레이는 로우 드라이버 회로(512)에 의해 구동되는 로우 전극들(306)과 칼럼 드라이버(510)에 의해 구동되는 칼럼 전극들(310)을 갖는다. 이 로우 드라이버 및 칼럼 드라이버의 구체적인 사항이 도 5b에 도시되어 있다. 칼럼 드라이버(510)는 하나 이상의 칼럼 전극에 전류 구동을 세팅하기 위한 칼럼 데이터 입력부(509)를 갖고; 유사하게 로우 드라이버(512)는 두 개 이상의 로우들에 전류 구동 비를 세팅하기 위한 로우 데이터 입력부(511)를 갖는다. 바람직하게 입력부들(509, 511)은 인터페이싱의 용이를 위하여 디지털 입력부들이며, 바람직하게는 칼럼 데이터 입력부(509)는 디스플레이(302)의 모든 m 칼럼들을 위한 전류 구동을 세팅한다.
디스플레이를 위한 데이터는 데이터 및 제어 버스(502) 상에 제공되는데, 이는 직렬일 수도 있고 병렬일 수도 있다. 버스(502)는 디스플레이의 각 픽셀용 휘도 데이터를 저장하는, 또는 칼라 디스플레이의 경우 (분리된 RGB 칼라 신호로서 인코딩될 수 있는, 또는 휘도 및 색도 신호로서 인코딩될 수 있는, 또는 다른 방식으로 인코딩될 수 있는) 각 서브픽셀용 휘도 정보를 저장하는, 프레임 저장 메모리(503)에 입력을 제공한다. 프레임 메모리(503)에 저장된 데이터는 디스플레이를 위한 각 픽셀용의 소망된 외관 휘도를 결정하며, 이 정보는 제2리드버스(505, second read bus)를 이용하여 디스플레이 구동 프로세서(506)에 의해 인출될 수 있다(본 실시예에서는 버스(505)는 생략될 수도 있으며 버스(502)가 대신 사용될 수도 있다).
디스플레이 구동 프로세서(506)는 하드웨어에 완전히 구비될 수도 있고, 소위 디지털 신호 프로세싱 코어를 이용하여 소프트웨어에 완전히 구비될 수도 있으며, 이 두 개의 조합으로 구비될 수도 있는 바 예컨대 매트릭스 조작을 가속하기 위하여 만들어진 하드웨어를 이용할 수도 있다. 그러나 일반적으로 디스플레이 구동 프로세서(506)는 클락(508)의 제어 하에서 동작하며 작동 메모리(504)와 관련하여 동작하는 프로그램 메모리(507)에 저장된 마이크로 코드 또는 저장된 프로그램 코드의 수단으로 적어도 부분적으로 구비될 것이다. 프로그램 메모리(507)에서의 코드는 데이터 캐리어 또는 제거 가능한 스토리지(507a) 상에 제공될 수 있다.
프로그램 메모리(507)에서의 코드는 통상적인 프로그래밍 기술을 이용하여 전술한 바와 같은 멀티-라인 어드레싱 방법들 중 하나 이상을 채용하도록 구성된다. 몇몇 실시예들에서 이 방법들은 임의의 통상적인 프로그래밍 언어로 작동하는 표준 디지털 신호 프로세서 및 코드를 이용하여 채용될 수 있다. 그러한 경우 예컨대 특이값 인수분해를 채용하기 위하여 DSP 루틴의 통상적인 라이브러리를 이용할 수도 있으며, 또는 이 목적을 위하여 만들어진 코드가 기입될 수도 있고, 또는 칼라 디스플레이를 구동하는 것과 관련하여 전술한 기술과 같은, SVD를 이용하지 않는 다른 실시예들이 채용될 수도 있다.
도 5b를 참조하면, 이는 도 5a의 칼럼 드라이버(510) 및 로우 드리아버(512)를 상세하게 나타낸다. 칼럼 드라이버 회로(510)는 각 칼럼 라인당 한 개씩 복수개의 제어가능한 레퍼런스 전류원(516)들을 갖는데, 이들 각각은 각각의 디지털-아날로그 컨버터(514)의 제어 하에 있다. 이들의 예시적인 채용이 도 5c에 상세히 도시되어 있는데, 제어가능한 전류원(516)이 전류 미러 구성에서 파워 라인(518)에 연결된 한 쌍의 트랜지스터들(522, 524)을 구비한다는 것을 알 수 있다. 이 예에서, 칼럼 드라이버들은 전류원들을 구비하기 때문에, 이들은 양의 공급 라인에 연결된 PNP 양극 트랜지스터들이며; 전류 싱크를 제공하기 위하여 접지에 연결된 NPN 트랜지스터들이 이용되고; 다른 배열에서 MOS 트랜지스터들이 이용된다. 디지털-아날로그 컨버터(514)는 각각 복수개의(이 예에서는 세 개의) FET 스위치들(528, 530, 532)을 구비하는데, 이들 각각은 각 전력 공급원(534, 536, 538)에 연결된다. 게이트 접속부(529, 531, 533)는 각각의 전력 공급원을 대응하는 전류 세팅 저항(540, 542, 544)에 스위칭하는 디지털 입력을 제공하는데, 각 저항은 전류 미러(516)의 전류 입력부(526)에 연결된다. 전력 공급원들은 2제곱 스케일링된 전압을 갖는데, 즉 각각은 Vgs 드랍 만큼 작은 다음 가장 낮은 파워 공급원의 두 배여서, FET 게이트 접속부 상의 디지털 값이 라인(526) 상의 대응하는 전류로 변환되도록 하는데; 또는 파워 공급원들은 동일한 전압을 가지며 저항들(540, 542, 544)이 스케일링될 수도 있다. 도 5c는 또한 다른 D/A 제어 전류원/전류싱크(546)를 도시하는데; 다중 트랜지스터들이 도시된 이 배열에서 적절하게 사이징된 더 큰 단일 트랜지스터가 대신 이용될 수도 있다.
로우 드라이버(512)들은 또한 두 개(또는 그 이상의) 디지털적으로 제어가능한 전류원들(515, 517)을 포함하며, 이들은 도 5c에 도시된 것과 유사한 배열을 이용하여 채용될 수 있는데, 전류원 거울들보다는 전류 싱크를 채용할 수 있다. 이러한 방식으로 제어가능한 전류 싱크들(517)은 프로그래밍되어 로우 구동 레벨들의 비율(또는 비율들)에 대응하는 소망된 비율(또는 비율들)로 전류를 싱크할 수 있다. 제어가능한 전류 싱크들(517)은 따라서 제1기준전류(first referenced current)를 받는 입력부(552)와 하나 이상의 (음의) 출력 전류를 받는(싱크하는) 하나 이상의 출력부(554)를 갖는 비율 제어 전류 미러(550)에 결합되는데, 입력 전류에 대한 출력 전류의 비율은 라인(509) 상의 로우 데이터에 따라 제어가능한 전류 생성부(517)에 의해 정의된 제어 입력들의 비율로 결정된다. 두 개의 로우 전극 멀티플렉서들(556a, 556b)은 한 개의 로우 전극을 선택하여 기준전류를 제공하고 다른 로우 전극이 "출력" 전류를 제공하도록 하는 것을 가능하게 하기 위하여 제공되는데; 선택적으로 참조번호 550으로부터의 미러 출력부 및 선택부/멀티플렉서(556b)가 더 구비될 수도 있다. 도시된 바와 같이 로우 드라이버(512)는 네 개의 로우 전극들의 블록으로부터의 동시 구동용의 두 개의 로우들을 선택하는 것을 가능하게 하지만, 실제로 선택적인 선택 배열이 이용될 수 있는데, 예컨대 일 실시예에서 열두 개의 로우들(한 개의 기준 및 열한 개의 미러들)이 12개의 64 웨이 멀티플렉서들에 의해 64개의 로우 전극들로부터 선택되며; 다른 배열에서 64개의 로우들은 몇개의 블록들로 나뉘고, 각각은 동시 구동을 위한 복수개의 로우들을 선택할 수 있는 관련된 로우 드라이버를 가질 수도 있다.
도 5d는 도 5b의 프로그램 가능한 비율 제어 전류 미러(550)를 채용한 것을 상세히 도시한다. 이 예에서 소위 베타 헬퍼(Q5, beta helper)라 불리는 것을 가진 양극 전류 미러 채용이 이용되었으나, 당업자라면 많은 상이한 유형의 전류 미러 회로 역시 이용될 수 있다는 것을 알 수 있을 것이다. 도 5d의 회로에서 V1은 통상적으로 대략 5V의 전력 공급원이고, I1과 I2는 Q1과 Q2의 콜렉터들에서의 전류 비율을 정의한다. 두 라인들(552, 554)에서의 전류들은 I2에 대한 I1의 비율에 있으며 따라서 두 개의 선택된 로우들 사이에서 주어진 총 칼럼 전류가 이 비율로 나뉜다. 당업자라면 점선(558) 내의 회로를 반복하여 채용하는 것을 제공함으로써 이 회로가 임의의 개수의 미러링된 로우들로 확장될 수 있다는 것을 알 수 있을 것이다.
도 5e는 도 5b의 로우 드라이버(512)용 프로그램 가능한 전류 미러의 다른 실시예를 나타낸다. 이 실시예에서 각 로우는 도 5d의 점선(558) 내의 것에 대응하는 회로, 즉 전류 미러 출력 스테이지를 구비하며, 하나 이상의 로우 선택부들이 이 전류 미러 출력 스테이지들 중 일부를 하나 이상의 각각 프로그램 가능한 기준 전류 공급부(전류원 또는 전류 싱크)에 연결한다. 다른 선택부는 전류 미러에 기준 입력부로 사용될 로우를 선택한다.
상기와 같은 로우 드라이버들의 실시예들에 있어서 로우 선택부는 채용될 필요는 없는데, 분리된 전류 미러 출력이 완전한 디스플레이의 각 로우에 제공되거나 디스플레이의 로우들의 블록의 각 로우에 제공될 수도 있기 때문이다. 로우 선택부가 채용된다면 로우들은 블록으로 그루핑될 수 있는데, 예컨대 세 개의 출력부들을 가진 전류 미러가 12개 로우들의 그룹으로의 선택적 연결부를 가지고 채용된다면, 세 개의 연속적인 로우들의 세트들은 순차로 선택되어 12개 로우들용 세-라인 MLA를 제공할 것이다. 또는, 디스플레이될 라인 이미지와 관련된 종래 기술을 이용하여 로우들이 그루핑될 수도 있는데, 예컨대 이미지의 특정 서브섹션이 MLA로부터 이득을 얻을 것이라는 것이 알려져 있으며 이는 디스플레이된 데이터의 특성(로우들 사이의 상당한 상호관계)때문이다.
도 5f 및 도 5g는 종래기술에 따른 전류 미러 구성을 도시하는 것으로, 각각 입력 전류와 출력 전류의 의미를 보여주는 접지 기준과 양의 공급 기준을 가진다. 이 전류들이 동일한 의미(sense)일 수도 있으나 양 또는 음일 수 있다는 것을 알 수 있다.
도 6은 도 5a의 디스플레이 구동 프로세서(506)와 로우 드라이버들(512)을 결합한 집적 회로 다이(600)의 레이아웃이다. 다이(die)는 제1영역과 제2영역을 가진 연장된 직사각형, 예컨대 20mm × 1mm의 크기의 형상을 가질 수 있는데, 드라이버 회로의 긴 라인용의 제1영역(602)은 실질적으로 동일한 장치들의 세트가 반복된 구성을 가지며, 인접한 제2영역(604)은 MLA 디스플레이 프로세싱 회로를 채용하는데 사용된다. 영역(604)은 그렇지 않으면 사용되지 않는 공간인데, 칩이 다이싱될 수 있는 최소의 물리적 폭이 존재하기 때문이다.
상술한 바와 같은 MLA 디스플레이 드라이버들은 유기 발광 다이오드 발광을 제어하는 가변 전류 구동을 채용하지만, 당업자라면 유기 발광 다이오드 픽셀 구동을 가변하는 다른 수단, 특히 PWM이 부가적으로 또는 선택적으로 채용될 수 있다는 것을 알 수 있을 것이다.
도 7은 멀티-라인 어드레싱용 펄스 폭 변조 구동 구성을 개략적으로 도시하는 개념도이다. 도 7에서 칼럼 전극들(700)은 동시에 펄스 폭 변조 구동을 제공받아, 두 개 이상의 로우 전극들(702)이 소망된 발광 패턴을 달성하도록 한다. 도 7의 예에서 도시된 0 값은 제2로우 펄스를 더 늦은 시간으로 점진적으로 쉬프팅함으로써 0.5까지 부드럽게 변할 수 있는데, 일반적으로 픽셀에 대한 가변 구동은 로우와 칼럼 펄스들의 중첩의 정도를 제어함으로써 적용될 수 있다.
매트릭스 인수분해를 이용한 몇몇 바람직한 MLA 방법들을 더 상세히 설명한다.
도 8a는 한번에 한 개의 로우가 구동되는 통상적인 구동 구성용 이미지 매트릭스
Figure 112007032091905-PCT00063
, 칼럼 매트릭스
Figure 112007032091905-PCT00064
및 로우 매트릭스
Figure 112007032091905-PCT00065
을 도시한다. 도 8b는 멀티라인 어드레싱 구성용 로우 매트릭스, 칼럼 매트릭스 및 이미지 매트릭스를 나타낸다. 도 8c 및 도 8d는 디스플레이된 이미지의 통상적인 픽셀에 대하여, 픽셀의 휘도 또는 프레임 주기에 걸친 그 픽셀에 대한 균등한 구동을 나타내는 것으로서, 멀티라인 어드레싱을 통해 달성되는 피크 픽셀 구동에서의 감소를 보여준다.
도 9a는 하기 수학식 2에 따라 이미지 매트릭스
Figure 112007032091905-PCT00066
의 특이값 인수분해(SVD)를 개략적으로 나타낸다:
Figure 112007032091905-PCT00067
(수학식 2)
디스플레이는
Figure 112007032091905-PCT00068
,
Figure 112007032091905-PCT00069
Figure 112007032091905-PCT00070
의 임의의 조합에 의해 구동될 수 있는데, 예컨대 로우들을
Figure 112007032091905-PCT00071
로 칼럼들을
Figure 112007032091905-PCT00072
로 구동하거나, 로우들을
Figure 112007032091905-PCT00073
로 칼럼을
Figure 112007032091905-PCT00074
로 구동할 수 있다. QR 분해 및 LU 분해와 같은 다른 관련된 기술들 역시 이용될 수 있다. 적합한 수치적 기술이 예컨대 "Numerical Recipes in C: The Art of Scientific Computing", Cambridge University Press 1992에 개시되어 있으며, 많은 프로그램 코드 모듈 라이브러리들 역시 적합한 루틴을 포함한다.
도 10은 인수분해된 이미지 매트릭스로 디스플레이를 구동하기에 적합하며 도 5b를 참조하여 전술한 것과 유사한 로우 및 칼럼 드라이버들을 도시한다. 칼럼 드라이버들(1000)은, 칼럼 전극들 각각으로의 전류를 세팅하기 위한 가변 기준 전류 Iref를 가지며 함께 집단화된(ganged), 조정가능한 실질적 정전류원들(1002)의 세트를 구비한다. 이 기준전류는 도 9b의 매트릭스
Figure 112007032091905-PCT00075
의 로우 pi와 같은 팩터 매트릭스의 로우로부터 유도된 각 칼럼용의 상이한 값에 의해, 펄스 폭 변조된다. 로우 드라이버(1010)는, 도 5e에 도시된 것과 유사하지만 바람직하게는 디스플레이의 각 로우에 대해 한 개의 출력을 갖거나 동시에 구동되는 로우들의 블록의 각 로우에 대해 한 개의 출력을 갖는, 프로그램 가능한 전류 미러(1012)를 구비한다. 로우 구동 신호들은 도 9b의 매트릭스
Figure 112007032091905-PCT00076
의 칼럼 pi와 같은 팩터 매트릭스의 칼럼으로부터 유도된다.
도 11은 NMF와 같은 매트릭스 인수분해를 이용하여 이미지를 디스플레이하기 위한 예시적인 프로시져의 순서도로서, 도 5a의 디스플레이 구동 프로세서(506)의 프로그램 메모리(507)에 저장된 프로그램 코드에 채용될 수 있다.
도 11에서, 프로시져는 먼저 프레임 이미지 매트릭스
Figure 112007032091905-PCT00077
를 읽고(S1100), 그 후 NMF를 이용하여 이미지 매트릭스를 팩터 매트릭스
Figure 112007032091905-PCT00078
Figure 112007032091905-PCT00079
로 인수분해하거나 또는 SVD를 이용할 때는 다른 팩터 매트릭스 예컨대
Figure 112007032091905-PCT00080
,
Figure 112007032091905-PCT00081
Figure 112007032091905-PCT00082
로 인수분해한다(S1102). 이 인수분해는 그 이전의 프레임의 디스플레이 중 계산될 수 있다. 프로시져는 그 후 1104 단계에서 p 서브프레임들로 디스플레이를 구동한다. 1106 단계는 서브프레임 구동 프로시져를 보여준다.
서브프레임 프로시져는 W-칼럼 pi → R로 세팅하여 로우 벡터 R을 형성한다. 이는 도 10의 로우 드라이버 배열 및 스케일링 팩터 x에 의해 자동적으로 1로 정규화(normalise)되는데. 따라서 R ← xR은 요소들의 합이 1이 되도록 R을 정규화함으로써 유도된다. 유사하게 H로, 로우 pi → C가 되어 칼럼 벡터 C를 형성한다. 이는 스케일링되어 최대 요소값이 1이 되도록 하여, C ← yC의 스케일링 팩터 y를 준다. 프레임 스케일 팩터 이 결정되고 기준 전류가
Figure 112007032091905-PCT00084
에 의해 세팅되는데, 여기서 I0는 통상적으로 한번에 한 개의 라인씩 스캐닝되는 시스템에서의 풀(full) 휘도를 위해 필요한 전류에 대응하는 것이고, x와 y 팩터들은 구동 배열에 의해 도입되는 스케일링 효과를 보상하는 것(다른 구동 배열의 경우 이들 중 하나 또는 이 둘 다 생략될 수 있다)이다.
이 후, S1108단계에서, 도 10에 도시된 디스플레이 드라이버들은 총 프레임 주기 중 1/p 동안 디스플레이의 칼럼들을 C로 구동하고 디스플레이의 로우들을 R로 구동한다. 이는 각 서브프레임에 대해 반복되며 다음 프레임용 서브프레임 데이터가 그 후 출력된다.
도 12는 상술한 방법에 따라 구성된 이미지의 예를 도시하는데, 그 포맷은 도 9b에 도시된 것에 대응한다. 도 12의 이미지는 50×50 이미지 매트릭스에 의해 정의되는데, 이 예에서 이미지 매트릭스는 15개 서브프레임들(p=15)을 이용하여 디스플레이된다. 서브프레임들의 개수는 사전결정될 수도 있고 디스플레이되는 이미지의 특성에 따라 가변할 수도 있다.
상기와 같은 수행될 다양한 이미지 조작 계산들은 디지털 카메라와 같은 소비자 전자 결상(imaging) 장치들에 의해 수행되는 조작들과 그 일반적인 특성에 있어서 비유사하지 않으며, 그러한 장치들에 용이하게 채용될 수 있을 것이다.
상이한 실시예들에서 본 방법은 전용(dedicated) 집적 회로 상에 채용되거나, 게이트 어레이 수단에 의해 채용되거나, 디지털 신호 프로세서(DSP; digital signal processor) 상의 소프트웨어에 채용되거나 또는 이들의 조합에 채용될 수 있다.
당업자라면 다른 효과적인 변형이 가능함은 물론이다. 본 발명은 상기와 같은 실시예들에 한정되지 않으며 청구의 범위의 범위 및 기술적 사상 내에서 당업자에게 자명한 변형예를 포함함은 물론이다.
본 발명은 멀티-라인 어드레싱법을 이용함으로써 디스플레이 장치의 픽셀에 있어서 피크 휘도를 낮춰 디스플레이 장치의 수명을 증가시키고 이미지 품질을 향상시키는 디스플레이 장치 제조분야 등에 이용할 수 있다.

Claims (10)

  1. 전계발광 디스플레이 드라이버용 전류 생성기로서,
    기준 전류를 받기 위한 제1기준 전류 입력부;
    비율화된(ratioed) 전류를 받기 위한 제2비율화된 전류 입력부;
    제1제어 신호 입력을 받기 위한 제1비율 제어 입력부; 및
    상기 제1비율 제어 입력부에 연결된 제어 입력부, 상기 기준 전류 입력부에 연결된 전류 입력부 및 상기 비율화된 전류 입력부에 연결된 출력부를 갖는 제어가능한 전류 미러;를 구비하고,
    상기 전류 생성기는, 상기 제어 입력부 상의 신호가 상기 기준 전류에 대한 상기 비율화된 전류의 비율을 제어하도록 구성되는,
    전류 생성기.
  2. 제1항에 있어서,
    제2제어 신호 입력을 받는 제2비율 제어 입력부를 더 구비하며, 상기 기준 전류에 대한 상기 비율화된 전류의 상기 비율은 상기 제2제어 신호에 대한 상기 제1제어 신호의 비율에 의존하는 것을 특징으로 하는 전류 생성기.
  3. 제1항 또는 제2항에 있어서,
    상기 제1제어 신호 및 상기 제2제어 신호는 전류 신호를 포함하는 것을 특징 으로 하는 전류 생성기.
  4. 제1항 내지 제3항 중 어느 한 항에 있어서, 상기 제어 신호(들)을 제공하는 하나 이상의 디지털-아날로그 컨버터를 더 구비하는 것을 특징으로 하는 전류 생성기.
  5. 제2항 내지 제4항 중 어느 한 항에 있어서,
    복수개의 상기 비율화된 전류 입력부들과, 복수개의 상기 전류 비율들을 세팅하기 위하여 상기 제2 비율 제어 입력부들 각각에 대해 하나씩 대응하는 복수개의 상기 제2비율 제어 입력부들을 구비하는 것을 특징으로 하는 전류 생성기.
  6. 제1항 내지 제4항 중 어느 한 항에 있어서,
    복수개의 구동 커넥션들과, 상기 구동 커넥션들 중 하나를 상기 기준 전류 입력부로 선택하고 상기 구동 커넥션들 중 다른 하나를 상기 비율화된 전류 입력부로 선택하는 선택기를 더 구비하는 것을 특징으로 하는 전류 생성기.
  7. 제6항에 있어서, 상기 선택기는 상기 구동 커넥션들에 연결되어, 상기 구동 커넥션들 중 선택된 하나를 상기 기준 전류 입력부에, 상기 구동 커넥션들 중 다른 하나를 상기 비율화된 전류 입력부에, 선택적으로 연결하는 것을 특징으로 하는 전류 생성기.
  8. 제6항에 있어서,
    상기 전류 미러는 상기 복수개의 구동 커넥션 각각에 대해 하나씩 복수개의 미러 유닛들을 구비하고, 상기 선택기는 적어도 상기 제1비율 제어 입력부를 상기 미러 유닛에 선택적으로 연결하도록 구성되는 것을 특징으로 하는 전류 생성기.
  9. 제1항 내지 제8항 중 어느 한 항의 전류 생성기를 구비한 것을 특징으로 하는 유기 발광 다이오드 디스플레이 드라이버.
  10. 전계발광 디스플레이의 복수개의 전극들을 구동하기 위한 전류 드라이버 회로로서,
    제어 신호를 받는 제어 입력부;
    상기 복수개의 디스플레이 전극들용의 복수개의 구동 커넥션들;
    상기 복수개의 구동 커넥션들 중 하나를 제1커넥션으로 선택하고 상기 구동 커넥션들 중 다른 적어도 하나를 제2커넥션으로 선택하도록 구성된 선택기; 및
    상기 제1커넥션 및 상기 제2커넥션용의 각각의 제1구동 신호 및 제2구동 신호를 제공하도록 구성된 드라이버로서, 상기 제1구동 신호와 상기 제2구동 신호의 비율이 상기 제어 신호에 따라 제어되도록 하는 드라이버;를 구비하는 전류 드라이버 회로.
KR1020077009707A 2004-09-30 2005-09-29 멀티-라인 어드레싱 방법 및 장치 KR101253685B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
GBGB0421711.3A GB0421711D0 (en) 2004-09-30 2004-09-30 Multi-line addressing methods and apparatus
GB0421711.3 2004-09-30
PCT/GB2005/050168 WO2006035247A1 (en) 2004-09-30 2005-09-29 Multi-line addressing methods and apparatus

Publications (2)

Publication Number Publication Date
KR20070083846A true KR20070083846A (ko) 2007-08-24
KR101253685B1 KR101253685B1 (ko) 2013-04-11

Family

ID=33427804

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020077009707A KR101253685B1 (ko) 2004-09-30 2005-09-29 멀티-라인 어드레싱 방법 및 장치

Country Status (9)

Country Link
US (1) US7944410B2 (ko)
JP (1) JP5107044B2 (ko)
KR (1) KR101253685B1 (ko)
CN (1) CN101065794B (ko)
DE (1) DE112005002415B4 (ko)
GB (2) GB0421711D0 (ko)
HK (1) HK1106859A1 (ko)
TW (1) TWI419600B (ko)
WO (1) WO2006035247A1 (ko)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB0421712D0 (en) * 2004-09-30 2004-11-03 Cambridge Display Tech Ltd Multi-line addressing methods and apparatus
GB0421710D0 (en) * 2004-09-30 2004-11-03 Cambridge Display Tech Ltd Multi-line addressing methods and apparatus
GB0428191D0 (en) * 2004-12-23 2005-01-26 Cambridge Display Tech Ltd Digital signal processing methods and apparatus
GB0421711D0 (en) 2004-09-30 2004-11-03 Cambridge Display Tech Ltd Multi-line addressing methods and apparatus
GB2433638B (en) 2005-12-22 2011-06-29 Cambridge Display Tech Ltd Passive matrix display drivers
GB2435956B (en) * 2006-03-09 2008-07-23 Cambridge Display Tech Ltd Current drive systems
GB2436390B (en) 2006-03-23 2011-06-29 Cambridge Display Tech Ltd Image processing systems
TW200830258A (en) * 2007-01-12 2008-07-16 Richtek Techohnology Corp Driving apparatus for organic light-emitting diode panel
GB2453375A (en) * 2007-10-05 2009-04-08 Cambridge Display Tech Ltd Driving a display using an effective analogue drive signal generated from a modulated digital signal
GB2453374A (en) 2007-10-05 2009-04-08 Cambridge Display Tech Ltd Matching multiple current sources/sinks
US7612613B2 (en) * 2008-02-05 2009-11-03 Freescale Semiconductor, Inc. Self regulating biasing circuit
JP2010113050A (ja) * 2008-11-05 2010-05-20 Rohm Co Ltd 有機elパネルの駆動回路および駆動方法、ならびにそれらを利用したディスプレイ装置
EP2254109A1 (en) * 2009-05-20 2010-11-24 Dialog Semiconductor GmbH Tagged multi line address driving
KR101592272B1 (ko) 2010-12-28 2016-02-18 인디안 인스티튜트 오브 테크놀로지 칸푸르 수렴 매트릭스 인수분해 기반 전체 프레임 이미지 처리
US9007285B2 (en) * 2011-09-22 2015-04-14 Delta Electronics, Inc. Multi-line addressing method and apparatus for bistable display
US10229630B2 (en) * 2014-05-14 2019-03-12 The Hong Kong University Of Science And Technology Passive-matrix light-emitting diodes on silicon micro-display
US9940868B2 (en) 2014-10-24 2018-04-10 Indian Institute Of Technology Kanpur Convergent monotonic matrix factorization based entire frame image processing
US10643519B2 (en) 2017-07-24 2020-05-05 Solomon Systech (Shenzhen) Limited Method and apparatus of grayscale image generation in monochrome display
CN107656717B (zh) * 2017-09-25 2021-03-26 京东方科技集团股份有限公司 一种显示方法及图像处理模块、显示装置
WO2022183439A1 (en) * 2021-03-04 2022-09-09 Boe Technology Group Co., Ltd. Light emitting substrate, display apparatus, and method of driving light emitting substrate
WO2022183440A1 (en) * 2021-03-04 2022-09-09 Boe Technology Group Co., Ltd. Light emitting substrate, display apparatus, and method of driving light emitting substrate

Family Cites Families (115)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3621321A (en) 1969-10-28 1971-11-16 Canadian Patents Dev Electroluminescent device with light emitting aromatic, hydrocarbon material
US4549640A (en) * 1982-01-28 1985-10-29 Hitachi Construction Machinery Co., Ltd. Operation system for hoisting device
US4539507A (en) * 1983-03-25 1985-09-03 Eastman Kodak Company Organic electroluminescent devices having improved power conversion efficiencies
IT1195512B (it) * 1983-10-19 1988-10-19 Ezio Bertesi Dispositivo a raccoglitore per tubolati e documenti,ad elementi componibili
US4672265A (en) 1984-07-31 1987-06-09 Canon Kabushiki Kaisha Electroluminescent device
JPH0616572B2 (ja) * 1984-12-19 1994-03-02 株式会社東芝 半導体回路装置
US5172108A (en) 1988-02-15 1992-12-15 Nec Corporation Multilevel image display method and system
GB8909011D0 (en) 1989-04-20 1989-06-07 Friend Richard H Electroluminescent devices
JPH05241551A (ja) 1991-11-07 1993-09-21 Canon Inc 画像処理装置
US5900856A (en) 1992-03-05 1999-05-04 Seiko Epson Corporation Matrix display apparatus, matrix display control apparatus, and matrix display drive apparatus
GB9215929D0 (en) 1992-07-27 1992-09-09 Cambridge Display Tech Ltd Electroluminescent devices
GB9215928D0 (en) 1992-07-27 1992-09-09 Cambridge Display Tech Ltd Manufacture of electroluminescent devices
TW222698B (ko) 1992-07-29 1994-04-21 Asahi Glass Co Ltd
DE69416441T2 (de) 1993-04-22 1999-10-07 Matsushita Electric Ind Co Ltd Ansteuervorrichtung für Flüssigkristall-Anzeige
AU6702294A (en) 1993-05-10 1994-12-12 Motorola, Inc. Method and apparatus for receiving and processing compressed image data for presentation by an active-addressed display
FR2709036B1 (fr) 1993-08-09 1996-05-31 Motorola Inc Procédé et dispositif pour réduire les demandes en mémoire dans un système d'affichage à adressage actif et à ligne réduite.
GB9317932D0 (en) 1993-08-26 1993-10-13 Cambridge Display Tech Ltd Electroluminescent devices
JPH07287552A (ja) 1994-04-18 1995-10-31 Matsushita Electric Ind Co Ltd 液晶パネルの駆動装置
JP3555995B2 (ja) 1994-10-31 2004-08-18 富士通株式会社 プラズマディスプレイ装置
EP0771459A2 (en) * 1995-05-19 1997-05-07 Koninklijke Philips Electronics N.V. Display device
DE19519136C1 (de) * 1995-05-30 1996-08-01 Fichtel & Sachs Ag Stoßdämpferprüfgerät
JP3672317B2 (ja) 1995-09-18 2005-07-20 シチズン時計株式会社 液晶表示装置
CN1130956C (zh) 1996-07-29 2003-12-10 剑桥显示技术有限公司 具有电极保护的场致发光元件
JPH1093436A (ja) * 1996-09-19 1998-04-10 Oki Electric Ind Co Ltd デジタル・アナログ変換回路
GB9624706D0 (en) 1996-11-28 1997-01-15 Cambridge Display Tech Ltd Light emitting polymer device
JP3791997B2 (ja) 1997-03-19 2006-06-28 旭硝子株式会社 液晶表示装置の駆動法
TW381249B (en) * 1997-05-29 2000-02-01 Nippon Electric Co Driving circuits of organic thin film electric laser components
JP2993475B2 (ja) * 1997-09-16 1999-12-20 日本電気株式会社 有機薄膜el表示装置の駆動方法
US7049010B1 (en) 1997-10-21 2006-05-23 Cambridge Display Technology Limited Polymeric materials for electroluminescent devices
ATE268806T1 (de) 1997-10-23 2004-06-15 Isis Innovation Lichtemittierende dendrimere
US6151414A (en) 1998-01-30 2000-11-21 Lucent Technologies Inc. Method for signal encoding and feature extraction
GB9803441D0 (en) 1998-02-18 1998-04-15 Cambridge Display Tech Ltd Electroluminescent devices
JP3410952B2 (ja) 1998-02-27 2003-05-26 シャープ株式会社 液晶表示装置およびその駆動方法
GB9805476D0 (en) 1998-03-13 1998-05-13 Cambridge Display Tech Ltd Electroluminescent devices
DE69911753T2 (de) 1998-03-13 2004-08-12 Cambridge Display Technology Ltd. Elektrolumineszente anordnungen
JP3403635B2 (ja) 1998-03-26 2003-05-06 富士通株式会社 表示装置および該表示装置の駆動方法
JPH11338423A (ja) 1998-05-15 1999-12-10 Internatl Business Mach Corp <Ibm> カラー表示方法、この表示方法に適するマトリックス駆動用液晶表示モジュール、及び、この液晶表示モジュールを含むpcシステム、並びに、プロジェクションタイプ表示装置
JP3656805B2 (ja) * 1999-01-22 2005-06-08 パイオニア株式会社 温度補償機能を有する有機el素子駆動装置
JP2000259124A (ja) 1999-03-05 2000-09-22 Sanyo Electric Co Ltd エレクトロルミネッセンス表示装置
JP3500322B2 (ja) * 1999-04-09 2004-02-23 シャープ株式会社 定電流駆動装置および定電流駆動半導体集積回路
KR100888004B1 (ko) * 1999-07-14 2009-03-09 소니 가부시끼 가이샤 전류 구동 회로 및 그것을 사용한 표시 장치, 화소 회로,및 구동 방법
EP1079361A1 (en) 1999-08-20 2001-02-28 Harness System Technologies Research, Ltd. Driver for electroluminescent elements
US6721029B2 (en) 1999-08-23 2004-04-13 Agilent Technologies, Inc. Electro-optical material-based display device
JP2001110565A (ja) 1999-10-04 2001-04-20 Auto Network Gijutsu Kenkyusho:Kk 表示素子駆動装置
GB9923591D0 (en) * 1999-10-07 1999-12-08 Koninkl Philips Electronics Nv Current source and display device using the same
US6678319B1 (en) 2000-01-11 2004-01-13 Canon Kabushiki Kaisha Digital signal processing for high-speed communications
TW493153B (en) 2000-05-22 2002-07-01 Koninkl Philips Electronics Nv Display device
JP3485175B2 (ja) * 2000-08-10 2004-01-13 日本電気株式会社 エレクトロルミネセンスディスプレイ
JP3875470B2 (ja) * 2000-08-29 2007-01-31 三星エスディアイ株式会社 ディスプレイの駆動回路及び表示装置
JP4670183B2 (ja) * 2000-09-18 2011-04-13 株式会社デンソー 発光素子の駆動方法
JP2002341842A (ja) 2000-09-26 2002-11-29 Matsushita Electric Ind Co Ltd 表示装置とその駆動方法および情報表示装置
AU2001292234A1 (en) 2000-09-26 2002-04-08 Matsushita Electric Industrial Co., Ltd. Display unit and drive system thereof and an information display unit
JP2002123208A (ja) 2000-10-13 2002-04-26 Nec Corp 画像表示装置およびその駆動方法
JP2002140037A (ja) 2000-11-01 2002-05-17 Pioneer Electronic Corp 発光パネルの駆動装置及び方法
GB0028875D0 (en) 2000-11-28 2001-01-10 Koninkl Philips Electronics Nv Active matrix liquid crystal display devices
TW544650B (en) 2000-12-27 2003-08-01 Matsushita Electric Ind Co Ltd Matrix-type display device and driving method thereof
JP2003084732A (ja) 2000-12-27 2003-03-19 Matsushita Electric Ind Co Ltd マトリクス型表示装置とその駆動方法
US6516581B2 (en) 2001-01-03 2003-02-11 William Paul Wall angle for use in suspended ceiling grid structure and including multi-purpose measurement indicia
TW530293B (en) * 2001-01-19 2003-05-01 Solomon Systech Ltd Driving system and method for electroluminescence
GB2371910A (en) 2001-01-31 2002-08-07 Seiko Epson Corp Display devices
GB0104177D0 (en) 2001-02-20 2001-04-11 Isis Innovation Aryl-aryl dendrimers
JP2004532291A (ja) 2001-02-21 2004-10-21 ケンブリッジ ディスプレイ テクノロジー リミテッド ポリマー
US6919872B2 (en) * 2001-02-27 2005-07-19 Leadis Technology, Inc. Method and apparatus for driving STN LCD
JP2002258805A (ja) * 2001-03-01 2002-09-11 Matsushita Electric Ind Co Ltd 液晶表示装置とそれを用いた情報表示装置および液晶表示装置の駆動方法
US6832729B1 (en) 2001-03-23 2004-12-21 Zih Corp. Portable data collection device for reading fluorescent indicia
US6907427B2 (en) 2001-05-22 2005-06-14 International Business Machines Corporation Information retrieval with non-negative matrix factorization
JP3632637B2 (ja) 2001-08-09 2005-03-23 セイコーエプソン株式会社 電気光学装置、その駆動方法、電気光学装置の駆動回路および電子機器
JP4819262B2 (ja) 2001-09-27 2011-11-24 オプトレックス株式会社 液晶表示装置の駆動方法および駆動装置
TWI261217B (en) * 2001-10-31 2006-09-01 Semiconductor Energy Lab Driving circuit of signal line and light emitting apparatus
GB2381643A (en) 2001-10-31 2003-05-07 Cambridge Display Tech Ltd Display drivers
US6952193B2 (en) * 2001-12-12 2005-10-04 Canon Kabushiki Kaisha Image display apparatus and image display methods
JP2003186270A (ja) 2001-12-20 2003-07-03 Seiko Epson Corp 画像形成装置
US7062419B2 (en) 2001-12-21 2006-06-13 Intel Corporation Surface light field decomposition using non-negative factorization
US7492379B2 (en) 2002-01-07 2009-02-17 Samsung Electronics Co., Ltd. Color flat panel display sub-pixel arrangements and layouts for sub-pixel rendering with increased modulation transfer function response
JP3647846B2 (ja) * 2002-02-12 2005-05-18 ローム株式会社 有機el駆動回路および有機el表示装置
GB2386462A (en) * 2002-03-14 2003-09-17 Cambridge Display Tech Ltd Display driver circuits
US20030189579A1 (en) 2002-04-05 2003-10-09 Pope David R. Adaptive enlarging and/or sharpening of a digital image
JP2005524107A (ja) * 2002-04-25 2005-08-11 ケンブリッジ ディスプレイ テクノロジー リミテッド ブランク・ラインをスキップする有機発光ダイオードのためのディスプレイ・ドライバ回路
GB0209502D0 (en) * 2002-04-25 2002-06-05 Cambridge Display Tech Ltd Display driver circuits
JP4088098B2 (ja) 2002-04-26 2008-05-21 東芝松下ディスプレイテクノロジー株式会社 El表示パネル
GB2388236A (en) 2002-05-01 2003-11-05 Cambridge Display Tech Ltd Display and driver circuits
JP3647443B2 (ja) 2002-05-28 2005-05-11 ローム株式会社 有機el駆動回路の駆動電流値調整回路、有機el駆動回路およびこれを用いる有機el表示装置
JP3918642B2 (ja) 2002-06-07 2007-05-23 カシオ計算機株式会社 表示装置及びその駆動方法
GB2389952A (en) 2002-06-18 2003-12-24 Cambridge Display Tech Ltd Driver circuits for electroluminescent displays with reduced power consumption
GB2389951A (en) 2002-06-18 2003-12-24 Cambridge Display Tech Ltd Display driver circuits for active matrix OLED displays
KR100432651B1 (ko) * 2002-06-18 2004-05-22 삼성에스디아이 주식회사 화상 표시 장치
AU2003239252A1 (en) 2002-06-20 2004-01-06 Koninklijke Philips Electronics N.V. Display device with multiple row addressing using orthogonal functions
JP3970110B2 (ja) 2002-06-27 2007-09-05 カシオ計算機株式会社 電流駆動装置及びその駆動方法並びに電流駆動装置を用いた表示装置
FR2842641B1 (fr) 2002-07-19 2005-08-05 St Microelectronics Sa Affichage d'image sur un ecran matriciel
US7009603B2 (en) * 2002-09-27 2006-03-07 Tdk Semiconductor, Corp. Method and apparatus for driving light emitting polymer displays
JP3789108B2 (ja) 2002-10-09 2006-06-21 キヤノン株式会社 画像表示装置
EP1414011A1 (en) 2002-10-22 2004-04-28 STMicroelectronics S.r.l. Method for scanning sequence selection for displays
US7271784B2 (en) * 2002-12-18 2007-09-18 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
KR100486295B1 (ko) * 2002-12-31 2005-04-29 삼성전자주식회사 소비 전력을 저감하는 에스티엔 액정 표시 장치의 멀티라인 구동 방법
TW589604B (en) * 2003-03-07 2004-06-01 Au Optronics Corp Integrated data driver structure used in a current-driving display device
JP3774706B2 (ja) 2003-03-14 2006-05-17 キヤノン株式会社 画像表示装置及び画像表示装置の変換回路の特性決定方法
JP4304585B2 (ja) * 2003-06-30 2009-07-29 カシオ計算機株式会社 電流生成供給回路及びその制御方法並びに該電流生成供給回路を備えた表示装置
GB0315929D0 (en) * 2003-07-08 2003-08-13 Koninkl Philips Electronics Nv Display device
US7672834B2 (en) 2003-07-23 2010-03-02 Mitsubishi Electric Research Laboratories, Inc. Method and system for detecting and temporally relating components in non-stationary signals
TWI287772B (en) * 2003-07-28 2007-10-01 Rohm Co Ltd Organic EL panel drive circuit and organic EL display device
JP4395714B2 (ja) 2003-09-02 2010-01-13 セイコーエプソン株式会社 電気光学装置のクロストーク補正方法、その補正回路、電気光学装置および電子機器
KR100602066B1 (ko) * 2003-09-30 2006-07-14 엘지전자 주식회사 일렉트로 루미네센스 표시소자의 구동방법 및 장치
US6980182B1 (en) * 2003-10-22 2005-12-27 Rockwell Collins Display system
JP4804711B2 (ja) 2003-11-21 2011-11-02 株式会社 日立ディスプレイズ 画像表示装置
US7424150B2 (en) 2003-12-08 2008-09-09 Fuji Xerox Co., Ltd. Systems and methods for media summarization
JP4194567B2 (ja) 2004-02-27 2008-12-10 キヤノン株式会社 画像表示装置
GB0428191D0 (en) 2004-12-23 2005-01-26 Cambridge Display Tech Ltd Digital signal processing methods and apparatus
GB0421710D0 (en) 2004-09-30 2004-11-03 Cambridge Display Tech Ltd Multi-line addressing methods and apparatus
GB0421712D0 (en) 2004-09-30 2004-11-03 Cambridge Display Tech Ltd Multi-line addressing methods and apparatus
GB0421711D0 (en) 2004-09-30 2004-11-03 Cambridge Display Tech Ltd Multi-line addressing methods and apparatus
JP2006171040A (ja) * 2004-12-13 2006-06-29 Hitachi Ltd 画像表示装置
GB2429565B (en) 2005-08-23 2007-12-27 Cambridge Display Tech Ltd Display driving methods and apparatus
US20070076869A1 (en) 2005-10-03 2007-04-05 Microsoft Corporation Digital goods representation based upon matrix invariants using non-negative matrix factorizations
GB2436391B (en) 2006-03-23 2011-03-16 Cambridge Display Tech Ltd Image processing systems
GB2436377B (en) 2006-03-23 2011-02-23 Cambridge Display Tech Ltd Data processing hardware

Also Published As

Publication number Publication date
DE112005002415T5 (de) 2007-08-23
GB2433827A (en) 2007-07-04
CN101065794A (zh) 2007-10-31
CN101065794B (zh) 2010-09-08
US7944410B2 (en) 2011-05-17
GB0708322D0 (en) 2007-06-06
JP5107044B2 (ja) 2012-12-26
TWI419600B (zh) 2013-12-11
KR101253685B1 (ko) 2013-04-11
GB2433827B (en) 2009-07-08
TW200618666A (en) 2006-06-01
WO2006035247A1 (en) 2006-04-06
US20070046603A1 (en) 2007-03-01
JP2008515017A (ja) 2008-05-08
DE112005002415B4 (de) 2015-05-21
HK1106859A1 (en) 2008-03-20
GB0421711D0 (en) 2004-11-03

Similar Documents

Publication Publication Date Title
KR101253685B1 (ko) 멀티-라인 어드레싱 방법 및 장치
KR101194225B1 (ko) 멀티­라인 어드레싱 방법 및 장치
KR101335004B1 (ko) 멀티­라인 어드레싱 방법 및 장치
JP5591472B2 (ja) 電流駆動表示システム
KR101347931B1 (ko) 디스플레이를 구동하는 방법, 기록 매체 및 디스플레이를 구동하기 위한 구동기
US8427402B2 (en) Passive matrix display drivers
TWI419120B (zh) 多線定址方法及裝置(一)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee