KR20020005400A - 표시 장치의 구동 방법 및 구동 회로 - Google Patents

표시 장치의 구동 방법 및 구동 회로 Download PDF

Info

Publication number
KR20020005400A
KR20020005400A KR1020010018839A KR20010018839A KR20020005400A KR 20020005400 A KR20020005400 A KR 20020005400A KR 1020010018839 A KR1020010018839 A KR 1020010018839A KR 20010018839 A KR20010018839 A KR 20010018839A KR 20020005400 A KR20020005400 A KR 20020005400A
Authority
KR
South Korea
Prior art keywords
row
display
background
display data
pixels
Prior art date
Application number
KR1020010018839A
Other languages
English (en)
Other versions
KR100433020B1 (ko
Inventor
쯔쯔이유스께
기따가와마꼬또
고바야시미쯔구
우에하라히사오
후지오까마꼬또
Original Assignee
다카노 야스아키
산요 덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2001096471A external-priority patent/JP4243035B2/ja
Priority claimed from JP2001096576A external-priority patent/JP4424872B2/ja
Priority claimed from JP2001096386A external-priority patent/JP2001356746A/ja
Application filed by 다카노 야스아키, 산요 덴키 가부시키가이샤 filed Critical 다카노 야스아키
Publication of KR20020005400A publication Critical patent/KR20020005400A/ko
Application granted granted Critical
Publication of KR100433020B1 publication Critical patent/KR100433020B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • G09G5/024Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using colour registers, e.g. to control background, foreground, surface filling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/04Partial updating of the display screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 임의 위치에 임의의 패턴을 파셜(partial) 표시 함과 동시에, 필요에 따라 그 때의 소비 전력을 저감할 수 있는 표시 장치를 제공하는 것을 목적으로 한다. 이를 달성하기 위해 n행 m열 매트릭스의 복수의 화소를 구비하고, 파셜 표시 명령에 따라 임의의 s행 m열의 화소로 이루어진 파셜 표시 영역에는 원하는 파셜 표시를 행하고, 상기 n행 m열의 나머지 배경 영역에는 배경을 표시하는 표시 장치의 구동 방법에 있어서, 파셜 표시 모드에는 1프레임 기간 중에 상기 s행 m열의 파셜 표시 영역의 각 화소에 상기 파셜 표시 데이터를 기입하고, 또한 상기 배경 영역 중 k행 m열의 화소에만 배경 표시 데이터를 기입하는 것을 특징으로 한다. 단, n, m, s, 및 k는 모두 1이상의 정수이고, s<n, k<n이다.

Description

표시 장치의 구동 방법 및 구동 회로{DRIVING METHOD AND DRIVING CIRCUIT FOR DISPLAY DEVICE}
본 발명은 액정 표시 장치 등의 평면 표시 장치의 구동 방법 및 구동 회로에 관한 것으로, 특히 그 파셜 표시에 관한 것이다.
액정 표시 장치나 유기 EL 표시 장치 등으로 대표되는 평면 표시 장치는, 박형이며 경량이고 저소비 전력이기 때문에, 휴대 전화 등의 휴대기기의 표시 장치로서 우수하여 많은 휴대 기기에 이용되고 있다.
이 표시 장치는 매트릭스 형상으로 배치된 복수의 화소에 의해 임의의 패턴을 표시 가능한 매트릭스형 표시 장치, 시계 등의 고정 패턴을 표시하는 세그먼트형 표시 장치, 또한 이 매트릭스형 세그먼트형이 동일 표시 패널 내에 내장된 표시 장치 등이 알려져 있다.
그런데, 휴대기기에서는, 소비 전력의 한층 저감이 요구되고 있고, 표시 장치에서도 더욱 저소비 전력화가 요구되고 있다. 그리고, 파워 세이브시에는, 화면 내, 필요 최소한인 파셜만을 표시시킨다고 하는 파셜 표시가 가능한 표시 장치가 종래부터 알려져 있다. 이와 같은 파셜 표시는 예를 들면 액정 표시 장치의 표시영역의 일부에 전지 잔량, 시각 표시 등을 위한 고정 패턴 표시 영역을 설치하고, 다른 영역은 매트릭스상으로 복수의 화소를 배치하여 임의의 패턴을 표시하는 영역으로 구성되어, 파워 세이브시에 고정 패턴 표시 영역만을 구동하여 고정 패턴을 표시시키는 등으로 실현할 수 있다.
상술한 바와 같이, 동일 표시 패널 상에 각각 개별적으로 구동 가능한 복수의 영역을 설치하여, 구동도 개별적으로 제어하는 구성으로 하면, 요구에 따라 일부의 영역만 표시할 수 있다. 그러나, 파워 세이브시에도, 임의의 위치에 표시하는 것이나 임의의 파워를 표시하고 싶다고 하는 요구가 있어, 미리 분할된 표시 영역을 개별적으로 제어하는 표시 장치에서는 이 요구에 대응할 수는 없다.
또, 표시 장치가 탑재되는 구조에 의해, 파워 세이브시의 표시 내용, 표시 위치의 요구가 다르기 때문에, 표시 패널의 구조, 구동 회로를 요구에 따라 각각 전용에 개발하지 않으면 안된다.
매트릭스형의 표시 장치이면, 임의의 위치에 임의의 표시를 표시하는 것이 가능하지만, 파셜 표시에서, 일부밖에 패턴이 표시되지 않는 경우에도, 다른 영역도 통상데로의 구동이 필요하기 때문에, 이것으로는 파셜 표시에 의한 소비 전력의 저감 효과가 적다.
상기 과제를 해결하기 위해서, 본 발명은 임의 위치에 임의의 패턴을 파셜 표시함과 동시에, 필요에 따라 그 때의 소비 전력을 저감할 수 있는 표시 장치를 제공하는 것을 목적으로 한다.
또 다른 목적은 임의의 위치에 파셜 표시를 행하는 표시 장치에서 나머지 소비 영역에서의 표시 품질을 향상하는 것이다.
또, 다른 목적은 통상 표시로부터 파셜 표시에의 모드 이행시에 화소의 전환을 원할하게 행하는 것이다.
상기 목적을 달성하기 위해서 본 발명은 이하와 같은 특징을 갖는다.
먼저, n행 m열 매트릭스의 복수의 화소를 구비하고, 파셜 표시 명령에 따라 임의의 s행 m열의 화소로 이루어진 파셜 표시 영역에는 원하는 파셜 표시를 행하고, 상기 n행 m열의 나머지 배경 영역에는 배경을 표시하는 표시 장치의 구동 방법에 있어서, 파셜 표시 모드에는 1프레임 기간 중에 상기 s행 m열의 파셜 표시 영역의 각 화소에 상기 파셜 표시 데이터를 기입하고, 또한 상기 배경 영역 중 k행 m열의 화소에만 배경 표시 데이터를 기입하는 것을 특징으로 한다. 단, n, m, s, 및 k는 모두 1이상의 정수이고, s<n, k<n이다.
본 발명의 다른 특징은 상기 구동 방법에서 상기 배경 영역 중 선택된 k행 m열의 화소는 1프레임 마다 선택되는 행이 시프트되는 것이다.
본 발명의 다른 목적은 상기 구동 방법에서, 상기 배경 영역의 전 화소에 합계 (n-s)/k 프레임 기간에 걸쳐 상기 배경 표시 데이터를 기입하는 것이다.
본 발명의 다른 특징은 상기 배경 영역의 전 화소에는, 합계 (n-s)/k 프레임에 걸쳐 상기 배경 표시 데이터를 기입하고, 다음 합계 (n-s)/k 프레임 기간에는 동일 행의 화소에 대해, 배경 표시 데이터의 기준 전위에 대한 극성을 반전시킨 배경 표시 데이터를 기입하는 것이다.
본 발명의 다른 특징은 상기 구동 방법에서, 상기 배경 영역 중 1프레임 기간 중에 선택되는 k행 이외의 행에 대해서는, 행 선택 동작을 금지하는 것이다.
본 발명의 구동 회로에 관한 특징은, n행 m열 매트릭스의 복수의 화소가 행 라인 마다 선택되어 또한 열 라인으로부터 표시 데이터의 공급을 받아 표시를 행하고, 또한 파셜 표시 명령이 나오면, 1프레임 기간 중에 상기 n행 m열 매트릭스 중 s행 m열의 화소를 선택하여 소정의 파셜 표시 데이터를 순차 기입하고, 또한 상기 n행 m열의 나머지 배경 영역 중 k행 m열의 화소를 선택하여 배경 표시 데이터를 기입하는 표시 장치의 구동 회로에 있어서, 각 행의 선택 기간에 대응한 행 클럭을 발생하는 행 클럭 작성부와, 행 클럭을 1프레임 마다 카운트하는 행 클럭 카운트부와, 상기 파셜 표시 데이터를 기입해야 하는 s행의 도래 타이밍을 검출하는 파셜 표시행 검출부와, 상기 1프레임 기간중에 배경 표시 데이터를 기입해야 하는 k행의 도래 타이밍을 검출하는 배경 표시행 검출부와, 상기 파셜 표시행 검출부 또는 상기 배경 표시행 검출부 중 어느 하나에서 표시행의 도래가 검출되면 상기 n행 m열 매트릭스를 행마다 구동하는 행 드라이버에서의 행 구동 동작을 허가하는 드라이버 제어 신호를 발생하는 드라이버 제어 신호 발생부 (단, n, m, s, 및 k는 모두 1이상의 정수이고, s<n, k<n로 함)를 포함한다.
본 발명의 다른 특징은 구동 회로에서, 프레임수를 카운트하는 프레임 카운트부를 더 포함하고, 상기 배경 표시행 검출부는 상기 프레임 카운트부에서의 카운트치에 기초하여, 상기 배경 표시 데이터를 기입해야 하는 행을 시프트시킨다.
본 발명의 다른 특징은 구동 회로가, 표시 데이터의 소정 기준 전압에 대한극성을 단위 기간 마다 반전시키기 위한 극성 반전 신호 작성부를 더 포함하고, 상기 배경 영역의 각 화소는 합계 (n-s)/k 프레임 기간으로 이루어지는 1배경 표시 기간에 걸쳐, 각각 1회 선택되고, 다음 1배경 기간의 도래를 상기 극성 반전 신호 작성부가 검출하여 상기 배경 표시 데이터의 극성을 반전하는 것이다.
본 발명의 다른 특징은 상기 구동 방법에서, 상기 배경 영역 중, 1프레임 기간 중에 선택되는 k행 이외의 행에 대해서는, 행선택 동작을 금지한다.
본 발명의 구동 회로에 관한 특징은, n행 m열 매트릭스의 복수의 화소가 행 라인 마다 선택되고 또한 열 라인으로부터 표시 데이터의 공급을 받아 표시를 행하고, 또한, 파셜 표시 명령이 나오면, 1프레임 기간 중에 상기 n행 m열 매트릭스 중 s행 m열의 화소를 선택하여 소정의 파셜 표시 데이터를 순차 기입하고, 또 상기 n행 m열의 나머지 배경 영역 중 s+1행째의 화소와, k행 m열의 화소를 선택하여 배경 표시 데이터를 기입하는 표시 장치의 구동 회로에 있어서, 각 행의 선택 기간에 대응한 행 클럭을 발생하는 행 클럭 작성부와, 행 클럭을 1프레임 마다 카운트하는 행 클럭 카운트부와, 상기 파셜 표시 데이터를 기입해야 할 s행의 도래 타이밍을 검출하는 파셜 표시행 검출부와, 상기 1프레임 기간 중에 배경 표시 데이터를 기입해야 할 s+1행째 및 k행의 도래 타이밍을 검출하는 배경 표시행 검출부와, 상기 파셜 표시행 검출부 또는 상기 배경 표시행 검출부의 어느 것에서 표시행의 도래가 검출되면 상기 n행 m열 매트릭스를 행 마다 구동하는 행 드라이버에서의 행 구동 동작을 허가하는 드라이버 제어 신호를 발생하는 드라이버 제어 신호 발생부 (단, n, m, s, 및 k는 모두 1이상의 정수이고, s<n, k<n-s-1로 함)를 포함한다.
본 발명의 다른 특징은 구동 회로에서, 프레임수를 카운트하는 프레임 카운트부를 더 포함하고, 상기 배경 표시행 검출부는 상기 프레임 카운트부에서의 카운트치에 기초하여, 상기 배경 표시 데이터를 기입해야 할 행을 시프트시킨다.
본 발명의 다른 특징은 구동 회로가 표시 데이터의 소정 기준 전압에 대한 극성을 단위 기간 마다 반전시키기 위한 극성 반전 신호 작성부를 더 포함하고, 상기 배경 영역 중 상기 s+1행째를 제외하는 각 화소는 합계 (n-s)/k 프레임 기간으로 이루어진 1배경 표시 기간에 걸쳐 각각이 1회 선택되고, 다음의 1배경 표시 기간의 도래를 상기 극성 반전 신호 작성부가 검출하여 상기 배경 표시 데이터의 극성을 반전한다.
이상과 같은 구동 방법, 구동 회로를 채용하면, 액정 표시 패널 등의 표시 패널을 구비한 표시 장치에서, 패널 자체의 구성을 변경하지 않고, 패널의 임의의위치에 파셜 표시를 행할 수 있다. 또, 파셜 표시가 행해지지 않는 배경 영역에 대해서는, 1프레임 기간 중에 소정의 k행만 선택하는 것으로 필요에 따라 소비 전력의 저감을 도모할 수 있다. 또 배경 영역에서 1프레임 기간 중에 선택되지 않은 상기 k행 이외의 영역은 고정 주기에 걸쳐 배경 표시 데이터가 기입된다. 배경 표시 데이터는 통상 문자나 기호 등의 특별한 정보가 없이, 정보 자체에 변화가 없기 때문에 장치에 기입할 필요가 없다. 또, 이와 같은 데이터이면, 각 화소에의 기입 주기가 어느 정도 길어져도 표시의 열화가 적다. 또, 배경 표시 데이터로서 오프 표시 데이터를 채용하는 것으로 하면 표시 내용의 열화는 매우 작다. 또한, 소정 주기 마다 배경 표시 데이터를 기입할 때, 예를 들면 액정 표시 패널에 유효한 표시 데이터의 극성 반전을 행하여, 직류 성분의 인가에 의해 열화하는 액정 등, 표시 소자의 열화를 확실하게 방지할 수 있다.
본 발명의 다른 특징은 상기 표시 장치의 구동 방법에서, 상기 파셜 표시 명령이 나오면, 1프레임 기간에 상기 n행 m열의 전 화소를 선택하여 통상 표시할 때의 단위 클럭이 되는 화소 클럭 보다 낮은 주파수의 화소 클럭을 단위 클럭으로 이용하여, 상기 파셜 표시 영역의 전 화소에 파셜 표시 데이터를 기입하고, 상기 배경 표시 영역 중 상기 k행 m열의 화소에 배경 표시 데이터를 기입한다.
본 발명의 다른 특징은 상기 표시 장치의 구동 방법에서, 상기 파셜 표시 명령이 나오고, 상기 배경 영역 중 상기 k행 m열의 화소 이외의 행에 대한 선택 기간의 도래를 검출하면, 행선택 펄스의 전송 속도를 증대한다.
또, 본 발명의 표시 장치의 구동 회로에 관한 다른 특징은, 구동 회로에서, 제27항에 있어서, 1프레임 기간에 상기 n행 m열의 전화소를 선택하여 통상 표시할 때의 단위 클럭을 분주하는 분주 회로를 더 포함하고, 상기 파셜 표시 명령이 나오면, 상기 분주 회로로부터의 분주 화소 클럭을 단위 클럭으로 이용하여, 1프레임 기간 중에 상기 s행 m열의 화소에의 상기 파셜 표시 데이터의 기입 제어, 및 상기 k행 m열의 화소에의 상기 배경 표시 데이터의 기입 제어를 행한다.
또, 본 발명의 구동 회로에 관한 다른 특징은, 상기 구동 회로에서, 상기 파셜 표시행 검출부 및 상기 배경 표시행 검출부에서의 표시행 검출 신호에 기초하여, 상기 배경 영역 중 상기 k행 m열의 화소 이외의 행에 대한 선택 기간의 도래를 검출하여, 상기 행 클럭의 주파수를 증대하는 행 클럭 제어부를 포함한다.
이와 같이 배경 영역에서 1프레임 기간 중에는 일부의 라인만 선택하고, 다른 라인은 선택하지 않는다. 또, 이 선택하지 않은 라인 합계 (n-s-k)에 대해서는, 순서대로 전송하여 각 행에 송출하면 행선택이 실행되는 행선택 펄스의 반전 속도를 증대시킨다. 전송 속도의 증대는 예를 들면 행 클럭의 주파수를 증대하는 것으로 실현할 수 있다. 이에 의해 파셜 표시 모드시에는, 1프레임 기간 중 선택해야 할 행이 적어도 완료하여, 각 행당 선택 시간을 길게 할 수 있다. 따라서, 그 만큼 동작 클럭을 저하시키는 것이 가능하고, 파셜 표시 모드시에의 표시 장치, 특히 파셜 신호 처리 회로에서의 소비 전력을 저감할 수 있다.
또, 본 발명의 다른 특징은, 모드 전환 타이밍 제어부 등에 의해, 통상 표시 모드로부터 파셜 표시 모드에의 이행 명령이 나오면, 이 명령의 다른 1프레임은 상기 n행 m열 매트릭스의 전화소에의 표시 데이터를 배경 표시 데이터로 변경하고, 그 다음의 프레임으로부터 상기 드라이버 제어 신호 발생부에서의 상기 드라이버 제어 신호의 발생을 스타트시키는 것을 특징으로 한다.
이와 같은 제어에 의해, 파셜 표시 명령이 나오고 나서, 일단 n행 m열 매트릭스의 전화소에 배경 표시 데이터를 기입하고 나서, 파셜 표시 모드로 이행하게 되어, 배경 영역에서 장기간 선택되지 않은 화소로부터, 기입되고 있던 통상 데이터가 서서히 소실되어 가는 현상이 일어나지 않는다.
이상 설명한 바와 같이, 본 발명에서는, 액정 표시 패널 등의 표시 패널의 구성을 변경하지 않고 임의의 위치에서 파셜 표시를 행하게 할 수 있다.
또, 배경 영역에 대해서는, 1프레임 기간 중에는 일부의 라인만 선택하고,다른 라인은 선택하지 않아, 그 만큼 동작 클럭을 저하시키는 등의 제어를 행하면, 파셜 표시 모드시에서의 표시 장치, 특히 디지털 신호 처리 회로에서의 소비 전력을 저감할 수 있다.
또한, 본 발명에서는 배경 영역에 대해서는, 소정 주기에서 전영역에 오프 표시 데이터 등의 소정 배경 데이터를 기입한다. 이와 같은 배경 영역은 통상 표시 영역과 동일한 주기에서 데이터 기입을 행하지 않고도, 표시의 열화가 보이지 않는다. 또, 소정 주기 마다 배경 표시 데이터를 기입할 때 액정이 반전 구동되도록 표시 데이터를 반전시켜, 액정 등의 열화를 확실하게 방지할수 있다.
배경 표시 데이터로서 특히 오프 표시 데이터를 가압하는 것으로 하면, 이 배경 영역에서는 통상 표시시 보다 데이터 기입 주기가 길게 설정되지만, 이것으로도 배경 표시의 경과 변화는 매우 적어, 표시 품질의 저하가 거의 없는 표시가 가능하게 된다.
또, 배경 표시 데이터는 임의의 색 데이터로 하는 것도 가능하고, 이에 의해 장치 사용자가 바람직한 배경색을 선택하는 것을 가능하게 한다.
표시 장치의 구동 방법에 관한 본 발명의 다른 특징은, n행 m열 매트릭스의 복수의 화소를 구비하고, 파셜 표시 명령에 따라 임의의 s행 m열 매트릭스의 파셜 표시 영역에는 파셜 표시를 행하고, 나머지 영역에는 배경 영역으로서 배경 표시를 행하는 표시 장치의 구동 방법에 있어서, 파셜 표시 모드에는, 1프레임 기간 중에 상기 파셜 표시 영역의 각 화소에 소정의 파셜 표시 데이터를 순차 기입함과 동시에, 상기 배경 영역 중, 상기 파셜 표시 영역의 최종행의 다음 s+1행째 영역의 화소와, k행 m열의 화소에 배경 표시 데이터를 기입한다 (단, n, m, s, 및 k는 모두 1이상의 정수이고, s<n, k<n-s-1로 함).
표시 장치의 구동 회로에 관하여, 본 발명의 특징은, n행 m열 매트릭스의 복수의 화소가 행 라인 마다 선택되고 또한 열 라인으로부터 표시 데이터의 공급을 받아 표시를 행하고, 또한, 파셜 표시 명령이 나오면, 1프레임 기간 중에 상기 n행 m열 매트릭스 중 s행 m열의 화소를 선택하여 소정의 파셜 표시 데이터를 순차 기입하고, 또 상기 n행 m열의 나머지 배경 영역 중 s+1행째의 화소와, k행 m열의 화소를 선택하여 배경 표시 데이터를 기입하는 표시 장치의 구동 회로에 있어서, 각 행의 선택 기간에 대응한 행 클럭을 발생하는 행 클럭 작성부와, 행 클럭을 1프레임 마다 카운트하는 행 클럭 카운트부와, 상기 파셜 표시 데이터를 기입해야 할 s행의 도래 타이밍을 검출하는 파셜 표시행 검출부와, 상기 1프레임 기간 중에 배경 표시 데이터를 기입해야 할 s+1행째 및 k행의 도래 타이밍을 검출하는 배경 표시행 검출부와, 상기 파셜 표시행 검출부 또는 상기 배경 표시행 검출부의 어느 것에서 표시행의 도래가 검출되면 상기 n행 m열 매트릭스를 행 마다 구동하는 행 드라이버에서의 행 구동 동작을 허가하는 드라이버 제어 신호를 발생하는 드라이버 제어 신호 발생부 (단, n, m, s, 및 k는 모두 1이상의 정수이고, s<n, k<n-s-1로 함)를 포함한다.
또, 본 발명에서는, 상기 구동 방법 또는 구동 회로에서, 상기 배경 영역 중 상기 k행 m열의 화소는 1프레임 마다 선택행을 시프트하여 선택한다.
또, 본 발명의 다른 특징은, 상기 구동 방법 또는 구동 회로에서, 상기 배경영역 중 (n-s-1)행 m열 매트릭스의 화소에는 합계 (n-s-1)/k 프레임 기간에 걸쳐 상기 배경 표시 데이터를 기입한다.
또, 본 발명의 다른 특징은, 상기 구동 방법 또는 구동 회로에서, 상기 배경 영역 중 (n-s-1)행 m열 매트릭스의 화소에는 합계 (n-s-1)/k 프레임 기간에 걸쳐 상기 배경 표시 데이터를 기입하고, 다음 합계 (n-s)/k 프레임 기간에는 동일 행의 화소에 대해, 배경 표시 데이터의 기준 전위에 대한 극성을 반전시킨 배경 표시 데이터를 기입한다.
또, 본 발명의 다른 특징은, 상기 구동 방법 또는 구동 회로에서, 상기 파셜 표시 명령이 나오면, 1프레임 기간에 상기 n행 m열의 전 화소를 선택하여 통상 표시할 때의 단위 클럭이 되는 화소 클럭 보다 낮은 주파수의 화소 클럭을 단위 클럭으로 이용하여, 상기 파셜 표시 영역의 전 화소에 파셜 표시 데이터를 기입하고, 상기 배경 표시 영역 중 상기 k행 m열의 화소에 배경 표시 데이터를 기입한다.
또, 본 발명의 다른 특징은, 상기 구동 방법 또는 구동 회로에서, 상기 파셜 표시 명령이 검출되면, 다음 제1 프레임의 기간 중에는, 상기 s행 m열의 파셜 표시 영역의 각 화소에 소정의 파셜 표시 데이터를 순차 기입하고, 또한 상기 배경 영역의 전 화소에, 배경 표시 데이터를 순차 기입하고, 상기 제1 프레임에 이어지는 제2 프레임 이후의 각 프레임 기간 중에는, 상기 s행 m열의 파셜 표시 영역의 각 화소에, 상기 파셜 표시 데이터를 기입하고, 또한, 상기 배경 영역 중 s+1행째 영역의 화소와, 상기 k행 m열의 화소에 배경 표시 데이터를 기입한다.
이상과 같은 구동 방법, 구동 회로를 채용하면, 액정 표시 패널 등의 표시패널을 구비한 표시 장치에서, 패널 자체의 구성을 변경하지 않고, 패널의 임의의위치에 파셜 표시를 행할 수 있다. 또, 파셜 표시가 행해지지 않는 배경 영역에 대해서는, 먼저 파셜 표시 영역 최종행에 이어지는 배경 영역 선두행에 대해서는, 파셜 표시 영역과 동일하게 매 프레임 배경 표시 데이터를 기입한다. 한편, 배경 영역의 나머지 화소는 1프레임 기간에는 k행 m열 매트릭스의 화소만 배경 표시 데이터를 기입한다.
이와 같이 파셜 표시 영역의 경계에 위치하는 경계 영역 선두행을 매 프레임 선택하기 때문에, 나머지 배경 영역에 대해서는 각각 수프레임에 1회밖에 선택되지 않아도, 이들의 배경 영역에 파셜 표시 영역에서의 표시 내용이 잔류하여 크로스토크가 일어나는 것을 방지한다. 그 한 쪽에서, 배경 영역의 상기 선두행을 제외하는 영역은 1프레임 기간 중에 소정의 k행만 선택하여 필요에 따라 소비전력의 저감을 도모하기도 하고, 1프레임 기간 중에 선택하지 않은 행을 설치하여, 선택하는 행에 대한 구동 시간을 그만큼 길게 하는 것이 가능하게 된다.
또, 배경 표시 데이터는 통상 문자나 기호 등의 특별한 정보가 없이, 정보 자체에 변화가 없기 때문에 장치에 기입할 필요가 없다. 또, 이와 같은 데이터이면, 각 화소에의 기입 주기가 어느 정도 길어져도 표시의 열화가 적다.
이상 설명한 바와 같이, 본 발명에서는, 임의의 위치에서 파셜 표시를 행하게 할 수 있고, 또, 나머지 배경 영역에서의 배경 표시를 높은 표시 품질로 실행할 수 있다. 또 배경 영역에서 1프레임 기간 중에는 상기 파셜 표시 영역과 함께 선택되는 영역을 배경 영역 선두행과, 나머지 영역 중 일부인 k행 m열 영역으로 하고있어, 파셜 표시 모드시에서 1프레임 기간 중에 선택하는 행수를 통상 표시 모드 시보다 감소하여, 소비 전력을 저감할 수 있다.
표시 장치의 구동 방법에 관한 본 발명의 다른 특징은, n행 m열 매트릭스의 복수의 화소를 구비하고, 파셜 표시 명령에 따라 임의의 s행 m열의 화소로 이루어진 파셜 표시 영역에는 원하는 파셜 표시를 행하고, 상기 n행 m열의 나머지 배경 영역에는 배경을 표시하는 표시 장치의 구동 방법에 있어서, 상기 파셜 표시 명령이 검출되어, 통상 표시 모드로부터 파셜 표시 모드로 이행한 이행 제1 프레임의 기간 중에는, 상기 s행 m열의 파셜 표시 영역의 각 화소에 소정의 파셜 표시 데이터를 순차 기입하고, 또한 상기 배경 영역의 각 화소에 배경 표시 데이터를 순차 기입하고, 상기 이행 제1 프레임에 이어지는 이행 제2 프레임 이후의 각 프레임 기간 중에는, 상기 s행 m열의 파셜 표시 영역의 각 화소에, 상기 파셜 표시 데이터를 기입하고, 또한 상기 배경 영역 중 k행 m열의 화소에, 배경 표시 데이터를 기입한다 (단, n, m, s, 및 k는 모두 1이상의 정수이고, s<n, k<n를 만족함)
표시 장치의 구동 회로에 관한 본 발명의 다른 특징은, n행 m열 매트릭스의 복수의 화소가 행 라인 마다 선택되고 또한 열 라인으로부터 표시 데이터의 공급을 받아 표시를 행하고, 또한, 파셜 표시 모드에서는, 1프레임 기간 중에 상기 n행 m열 매트릭스 중 s행 m열의 화소를 선택하여 소정의 파셜 표시 데이터를 순차 기입하고, 또 상기 n행 m열의 나머지 배경 영역 중 k행 m열의 화소를 선택하여 배경 표시 데이터를 기입하는 표시 장치의 구동 회로에 있어서, 각 행의 선택 기간에 대응한 행 클럭을 발생하는 행 클럭 작성부와, 행 클럭을 1프레임 마다 카운트하는 행클럭 카운트부와, 상기 파셜 표시 데이터를 기입해야 할 s행의 도래 타이밍을 검출하는 파셜 표시행 검출부와, 상기 배경 영역의 선두행 및 최종행의 도래 타이밍을 검출하는 배경 영역 검출부와, 파셜 표시 모드 중의 1프레임 기간 중에 배경 표시 데이터를 기입해야 할 배경 영역 중의 k행의 도래 타이밍을 검출하는 배경 표시행 검출부와, 통상 표시 모드로부터 파셜 표시 모드에의 이행 제1 프레임에서는, 상기 파셜 표시행 검출부에서 표시행의 도래가 검출되고 있는 기간, 파셜 표시 데이터의 출력을 허가하여, 상기 배경 영역 검출부에서 상기 배경 영역의 선두행의 도래로부터 최종행의 도래가 검출될 때 까지의 기간, 출력 표시 데이터를 소정 배경 표시 데이터에 설정하는 데이터 출력 제어부와, 파셜 표시 모드로의 이행 제2 프레임 이후가 되면, 상기 파셜 표시행 검출부 및 상기 배경 표시행 검출부의 어느 하나에서 표시행의 도래가 검출되면 상기 행드라이버에서의 행구동 동작을 허가하는 드라이버 제어 신호를 발생하는 드라이버 제어 신호 발생부 (단, n, m, s, 및 k는 모두 1이상의 정수이고, s<n, k<n-s로 함)를 포함한다.
본 발명의 다른 특징은, 상기 구동 방법 또는 구동 회로에서, 상기 이행 제2 프레임 이후, 상기 배경 영역의 전 화소에는, 합계 (n-s)/k 프레임 기간에 걸쳐 상기 배경 표시 데이터를 기입한다.
본 발명의 다른 특징은, 상기 구동 방법 또는 구동 회로에서, 상기 이행 제2 프레임 이후, 상기 배경 영역 중, 1프레임 기간 중에 선택되는 상기 k행 이외의 행에 대해서는, 행선택 동작을 금지한다.
이상과 같이, 이행시의 제1 프레임에는 파셜 표시와, 배경 영역의 전 영역에의 배경 표시를 행함으로써, 파셜 표시 영역은 통상 표시로부터 직접 파셜 표시로 전환되고, 배경 영역에서는 통상 표시로부터 직접 배경 표시로 전환된다. 따라서 통상 표시로부터 화소를 원할하게 파셜 표시로 전환할 수 있다. 이행 제2 프레임으로부터는, 배경 영역은 1프레임 기간 중에 그 일부인 k행 m열 매트릭스 영역씩 선택하는, 동작 클럭의 저감, 소비 전력의 저감을 도모할 수 있지만, 이들 배경 영역에서는 복수 프레임에 1회밖에 선택되지 않는다. 이 때문에, 통상 표시시의 데이터를 일단 소거하고 있지 않으면, 배경 영역에서는 통상 표시가 서서히 소모되면서 배경 표시로 변화하여 가게 되어, 바람직하지 않은 일도 있다. 본 발명에서는, 일단 전화면에 배경 표시를 행하여 통상 표시 데이터를 소거하지 않아도, 이행 제1 프레임에서 전화면에 대해 각각 파셜 또는 배경 표시 데이터라고 하는 유의 데이터를 기입하기 때문에, 상기와 같은 배경 영역에서, 통상 표시시의 표시가 서서히 배경 표시 상태로 변환하여 가는 것을 방지할 수 있다.
이상 설명한 바와 같이 본 발명에 의하면, 임의의 위치에 파셜 표시를 행할 수 있고, 또 통상 표시로부터 파셜 표시에의 이행을 원할하게 행할 수 있다. 또, 파셜 표시 모드에의 이행 제2 프레임 이후에서, 배경 영역에서 전의 통상 표시가 잔존하는 일 없이, 배경 표시를 고품질로 실행할 수 있다. 또, 배경 영역에서, 1프레임 기간중에 선택되는 영역을 상기 파셜 표시 영역과 배경 영역 중 일부인 k행 m열 영역으로 하기 때문에, 파셜 표시 모드에서 1프레임 기간 중에 선택되는 행수가 통상 표시 모드시 보다 적어, 소비 저녁의 저감을 도모하는 것도 가능하게 된다.
도 1은 본 발명의 실시 형태에 관한 표시 장치의 구성을 나타내는 도면.
도 2의 (a), (b) 및 (c)는 본 발명의 실시 형태에 관한 표시 장치의 표시 종류를 설명하는 개념도.
도 3의 (a), (b), (c) 및 (d)는 본 발명의 실시 형태에 관한 표시 모드의 전환 동작과 그 때의 표시 상태를 나타내는 개념도.
도 4는 본 발명의 실시 형태에 관한 구동 회로의 타이밍 컨트롤러부에서의 구성을 나타내는 도면.
도 5는 본 발명의 실시 형태에 관한 LCD 패널의 V드라이버의 동작을 나타내는 도면.
도 6은 도 4의 분주 회로(11)의 구성을 나타내는 도면.
도 7은 도 4의 1H폭 제어 회로(19)의 구성을 나타내는 도면.
도 8은 도 4의 MASK 생성 회로(48)의 구성을 나타내는 도면.
도 9는 본 발명의 실시 형태에 관한 통상 표시시의 동작을 나타내는 타이밍 챠트.
도 10은 본 발명의 실시 형태에 관한 백 러스터 표시시의 동작을 나타내는타이밍 챠트.
도 11 본 발명의 실시 형태에 관한 구동 방법 1 및 방법 4를 실행하는 경우의 파셜(partial) 표시시의 동작을 나타내는 타이밍 챠트.
도 12는 본 발명의 실시 형태에 관한 구동 방법 1을 실행하는 경우의 파셜 표시시의 동작을 나타내는 타이밍 챠트.
도 13은 본 발명의 실시 형태에 관한 구동 방법 2를 실행하는 경우의 파셜 표시시의 동작을 나타내는 타이밍 챠트.
도 14는 본 발명의 실시 형태에 관한 구동 방법 2 및 방법 4를 실행하는 경우의 파셜 표시시의 동작을 나타내는 타이밍 챠트.
도 15는 본 발명의 실시 형태에 관한 구동 방법 3을 실행하는 경우의 파셜 표시시의 동작을 나타내는 타이밍 챠트.
도 16은 본 발명의 실시 형태에서 이용되는 프리챠지 파형을 나타내는 도면.
도 17은 본 발명의 실시 형태에서 이용되는 프리챠지 드라이버(230)의 구성을 나타내는 도면.
도 18은 본 발명의 실시 형태에 관한 구동 방법 3 및 방법 4를 실행하는 경우의 파셜 표시시의 동작을 나타내는 타이밍 챠트.
도 19는 본 발명의 실시 형태에 관한 구동 방법의 타이밍 컨트롤러부에서의 구성을 나타내는 타이밍 챠트.
도 20은 본 발명의 도 19에 나타낸 배경 영역 검출 회로(60)의 동작을 설명하는 도면.
도 21은 본 발명의 실시 형태에 관한 표시 장치의 파셜 표시 모드에서의 배경 영역 선택 방법을 선택하는 개념도.
도 22는 도 21에 나타낸 방법을 실행하기 위해 마스크 생성 회로(48) 및 배경 영역 검출 회로(60)에 설정되는 역치와 이들의 회로 출력을 나타내는 도면.
도 23은 도 21에 나타낸 방법을 실행하기 위해 마스크 생성 회로(48) 및 배경 영역 검출 회로(60)으로부터의 출력 파형을 설명하는 도면.
도 24는 도 21에 나타낸 방법을 채용한 경우의 동작예를 나타내는 타이밍 챠트.
도 25는 본 발명의 실시 형태에 관한 표시 장치에서 파셜 표시로의 이행시부터 파셜 및 배경 표시를 실행하는 순서의 예를 설명하는 도면.
도 26은 본 발명의 실시 형태에 관한 표시 장치에서 파셜 표시로의 이행시부터 파셜 및 배경 표시를 실행하기 위한 타이밍 컨트롤러부에서의 구성예를 나타내는 도면.
<도면의 주요 부분에 대한 부호의 설명>
100 : 구동 회로
101 : 래치 회로
102 : 디지털 아날로그 (D/A) 변환 회로
104 : 앰프 회로
106 : CPU 인터페이스 (I/F) 회로
200 : LCD 패널
210 : V 드라이버
220 : H 드라이버
300 : 전원 회로
400 : 타이밍 컨트롤러 (T/C)
이하, 도면을 이용하여 본 발명의 적합한 실시 형태 (이하 실시 형태라고 함)에 대해 설명한다.
[기본 구성]
도 1은 본 발명에 관한 표시 장치의 개략 구성을 나타내고 있다. 이 표시 장치는 예를 들면 휴대 전화에 탑재되는 LCD 등의 평면 표시 장치로서, 한 쌍의 기판 사이에 액정이 봉입되어 구성된 액정 표시 (LCD) 패널(200)과, 이 LCD 패널(200)을 구동하는 구동 회로(100)와, 구동 회로(100) 및 LCD 패널(200)에 필요한 전원 전압 (예를 들면 VDD1, VDD2, VDD3)을 공급하는 전원 회로(300)를 구비한다.
LCD 패널(200)은 각 화소에 스위치 소자로서 박막 트랜지스터가 설치되고, 이 박막 트랜지스터의 턴오프를 행방향으로 연장한 게이트 라인에서 제어하고, 이 박막 트랜지스터를 거쳐 열방향으로 연장된 데이터 라인으로부터 각 화소에 표시 데이터를 공급하여, 화소 마다의 표시가 가능한 액티브 매트릭스형 LCD 패널이다. 또, 패널의 표시부의 주변에는, 게이트 라인을 순서데로 제어하는 수직 방향 드라이버(V 드라이버; 210), 소정 타이밍에서 데이터 라인에 표시 데이터를 공급하는 수평 방향 드라이버 (H 드라이버; 220)가 형성되어 있다. 단, 이 V 드라이버(210) 및 H 드라이버(220)은 패널(200) 상에 형성되는 것에는 한하지 않고, IC화된 구동 회로(100)의 일부 또는 독립의 회로로 형성되는 경우도 있다.
구동 회로(100)는 공급되는 RGB 디지털 데이터를 래치하는 래치 회로(101),래치 데이터를 아날로그 데이터로 변환하는 디지털 아날로그 (D/A) 변환 회로(102), 변환된 아날로그 데이터를 증폭하여 R, G, B 아날로그 데이터로서 LCD 패널(200)의 H 드라이버(220)에 대해 공급하는 앰프(104)를 구비한다. 구동 회로(100)는 또, 도시하지 않은 CPU로부터 명령을 받아 명령에 따른 제어 신호를 출력하는 CPU 인터페이스 (I/F) 회로(106)와, 타이밍 컨트롤러 (T/C; 400)를 구비한다. I/F 회로(106)는 도시하지 않은 CPU로부터 송출되는 명령을 받아 이를 해석하여, 명령에 따른 제어 신호를 출력한다. CPU로부터 송출되는 명령은, 파워 세이브 제어 명령 외, 표시 패널의 표시 위치의 조정 명령이나 콘트라스트 조정 명령등이다.
T/C(400)은 도트 클럭 DOTCLK, 수평 동기 신호 Hsync, 수직 동기 신호 Vsync 등의 타이밍 신호에 기초하여, LCD 패널(200)의 V 드라이버(210)나 H 드라이버(220)의 동작 및 표시에 필요한 타이밍 신호, 제어 신호를 발생하는 회로로서, 후술하는 바와 같이, 본 실시 형태에서는, 임의의 위치에서의 파셜 표시를 가능하게 하고, 또한 필요에 따라서 그 때의 소비 전력의 저감을 가능하게 하고 있다.
n행×m열 매트릭스 화소를 구비하는 LCD 패널(200)을 예로 들어 설명한다. 본 실시 형태에서, 통산 표시 모드에서는 1프레임 기간 중에 전 화소를 구동하지만, 각 행을 순서대로 선택하여, 동시에 m열의 데이터 라인에 소정 표시 데이터를 공급하고, 각 행에 대응하는 화소에 표시 데이터를 기입하여, 이를 전 n행에 대해 행하여, 도 2의 (a)에 나타낸 바와 같이 전화면 표시를 행한다.
예를 들면, CPU로부터 파워 세이브 명령에 따라 파셜 표시 모드로 이행하면, 도 2의 (b)와 같이 전 n행 중 임의의 s행 m행만이 파셜 표시 영역(202)이 되어 소정의 파셜 표시를 행하고, 다른 영역은 배경 표시 영역(배경 영역; 204)이 되어 배경 표시 (오프 표시)를 행한다. 액정층을 사이에 두고 설치되는 공통 전극과 화소 전극 사이의 전압이 0V이면 (오프시), 백이 표시되는 노멀 화이트 모드 LCD의 경우에는, 상기 배경 영역(204)에서는 오프 표시에 상당하는 백이 표시된다 (백 러스터 표시가 행해진다).
본 실시 형태에서, 배경 영역(204)은 파셜 표시 기간중, 계속 오프되어 있는 것은 아니고, 도 2의 (c)와 같이, 소정 기간 마다 행 마다 순서대로 선택되어, 대응 화소에 백 표시 데이터를 기입하고 있다. 백 표시는 노멀 와이드의 경우, 원리적으로는 전극 간에 전압을 인가하지 않아 실현되지만, 실제로는 공통 전극과 백을 표시하는 각 화소 전극 사이에 수 볼트의 전압을 인가하고 있다. 따라서, 실제의 장치에서의 오프 표시에 상당하는 전압을 백 표시 데이터로서 배경 영역(204)의 각 화소 전극에 화소 트랜지스터를 거쳐 기입한다.
화소가 100행×100열 (n, m=100)의 매트릭스 LCD의 경우로서, 파셜 표시 영역(202)가 25(s=25)×100의 화소 영역에서, 배경 영역(204)가 75×100의 경우를 예로 설명하면, 특정 1프레임 기간 중, 배경 영역(204) 중 소정 k행에 대해서는 파셜 표시 영역(202)과 동일하게 선택하여, 여기에 배경 표시 데이터 (배경 영역은 백 표시 데이터)를 기입한다. 다음 1프레임 기간 중에는 배경 영역(204) 중 다른 k행을 선택하여, 여기에 백표시 데이터를 기입한다.
상기 예에서는 배경 영역이 75행으로서, k=1의 설정 경우, 배경 영역(204)에서는 75 프레임 ((n-s)/k프레임)에 1회 대응하는 행(204w)이 순차 선택되어, 백 표시 데이터가 기입되게 된다. 따라서, 배경 영역(204)의 각 행은 75프레임 후에 다시 선택될 때 까지 선택되지 않고 기입된 백표시를 유지한다.
또, 배경 영역(204)은 복수 프레임 ((n-s)/k프레임) 기간에 걸쳐 전 화소에 백 데이터가 기입되지만, 그 중 특정 행(204w)에 대해 착안하면, 이 임의의 프레임 (n-s)/k프레임) 기간의 다음 복수의 프레임 (n-s)/k프레임) 기간에는, 동일 행에 대해 먼저의 이 임의의 프레임 (n-s)/k프레임) 기간과는 극성이 반전 (공통 전극 전압을 기준으로 하여 극성 반전)한 백표시 데이터를 기입하여 반전 구동을 행하고 있다.
도 3의 (a) 내지 (d)는 본 실시 형태에서의 통상 표시 모드로부터 파셜 표시 모드로의 이행시의 동작을 나타내고 있다. 도 1의 I/F 회로(106)가 통상 표시 모드라고 판단하고 있는 경우, 도 3의 (a)와 같이 LCD 패널(200)은 전화면을 이용하여 통상 표시를 행한다 (S1). CPU로부터 파셜 표시 제어 명령이 보내져 가면, I/F 회로(106)이 이것을 해석하여 파셜 표시 제어 신호를 발생하여, 파셜 표시 모드로 전환한다 (S2). 또, 스위치 등이 설치되어 있는 경우, 이를 기기 사용자가 전환하여 동시의 파셜 제어 신호가 발생하여, 파셜 표시 모드로 이행해도 좋다.
장치가 파셜 표시 모드로 전환한 후, 직접 상술한 바와 같은 파셜 및 배경 표시를 행해도 좋지만, 본 실시 형태에서는 통상 표시에서 파셜 표시로의 이행시에, 일단 전화면을 오프 표시시키고 있다. 구체적으로는, 이행시의 1프레임은 먼저 통상데로 각 화소를 선택하여 백표시 데이터를 기입하여 백 러스터 표시를 행한다 (S3, 도 3의 (b)).
이와 같은 제어를 행하는 것은, 파셜 표시로 전환할 때, 배경 영역에서 통상 표시시의 표시가 서서히 오프 표시 상태로 변환하여 가는 것을 방지하기 위해서이다. 즉, 통상 표시에서 파셜 표시로 전환할 때, 배경 영역(204)의 화소에는, 전의 통상 프레임의 화소 표시 데이터가 기입되어 있다. 그런데 배경 영역(204)에서는, 상술한 바와 같이 1프레임 마다에는 선택되지 않는다. 따라서, 예를 들어 각 화소에 설치되어 있는 화소 트랜지스터가 다음에 게이트 라인이 선택될 때 까지 오프 제어되고 있어도, 트랜지스터의 오프 리크 전류 때문에, 화소 표시 데이터는 서서히 트랜지스터에 누설되어가, 액정층을 사이에 두고 대향하는 공통 전극의 전위에 가까워져 간다. 즉, 배경 영역(204)에서는, 통상 표시 프레임으로부터 전환될 때, 수초 걸쳐 서서히 오프 표시 (백 러스터)로 변화하게 되어, 이와 같은 천천히라고 하는 표시의 변화는 장치 사용자에 따라 바람직하지 않은 일이 많다. 여기에서, 파셜 표시에 전환할 때, 일단 전화면에 백표시 데이터를 기입하여 백 러스터 표시를 하여, 파셜 표시시에는 모든 화소는 오프 상태인 백표시 상태로부터 변화하게 되어, 파셜 표시시의 배경 영역(204)에서의 표시 열화를 없게 할 수 있다, 또, 이하에서, LCD 패널(200)으로서는 특히 언급하지 않는 한, 노멀 화이트형이고, 백표시라는 것은 실질적으로 오프 표시인 것으로 설명한다.
일단, 전화면 백러스터 표시를 행한 후, LCD 패널(200)에서는 도 3의 (a)와 같은 파셜 표시가 행해진다(S4). 본 실시 형태에서, LCD 패널(200)에서의 파셜 표시는 파셜 제어 신호에 기초하여 도 1의 T/C(400)가 후술하는 바와 같은 제어 신호, 타이밍 신호를 발생하는 것으로 실행할 수 있고, LCD 패널(200)에는 파셜 표시에 대응하기 위한 특별한 구성을 구비하지 않아도 실현할 수 있다.
파셜 표시 모드에서 파셜 표시 영역은 통상 표시와 동일하게 1프레임 중에 각 행이 선택되어 표시 데이터가 기입된다. 본 실시 형태에 관한 배경 영역(204)의 구동 방법 1∼4에 대해서는, 이하에서 도 3의 (c)를 참조하여 설명한다. 각 구동 방법의 보다 구체적인 구동 파형의 예에 대해서는, 도 9∼도 15 및 도 18을 참조하여 후술한다.
또, 파셜 표시 모드에서 통상 표시 모드로의 복귀는 CPU 등으로부터 통상 표시 제어 명령이 송신되고, 도 1의 I/F 회로(106)가 이를 해석하여, 그 결과에 따라, 통상 표시 제어 신호의 발생 또는 파셜 표시 제어 신호의 출력 정지 등을 행하여 달성된다 (도 3, S5).
(구동 방법 1)
방법 1에서, 파셜 표시 영역(202)은 1프레임 기간 중에 전 s행 (게이트 라인)을 순차 선택하여 소정의 표시 데이터를 기입하고, 배경 영역(204)에서는 동일하게 1프레임 기간 중에 영역(204)의 k행 만 선택하여 백표시 데이터를 기입한다. 즉, 본 구동 방법 1에서는, 1프레임 기간 중에 파셜 표시 영역(202)의 전 s행과, 배경 영역(204)의 k행과의 합계 s+k행을 순서대로 선택하여, 선택된 행에 대해, m열의 데이터 라인에 소정 타이밍에서 표시 데이터를 송출하는 것으로, 대응하는 화소에 대응하는 표시 데이터를 순차 기입한다.
그리고, 파셜 표시 영역(202)이 25행, 배경 영역(204)가 75행에서 k=1인 경우, 1프레임 기간에 26행(25행+1행)이 순서대로 선택되고, 배경 영역(204)의 다른 라인(204t)은 도 1의 타이밍 컨트롤러(400)가 작성한 신호 중, 후술하는 제어 신호인 수직 러스터 신호 (VMASK)에 기초하여 선택이 금지된다.
다음 프레임에는, 파셜 표시 영역(202)은 다시 전 s행이 선택되어 표시 데이터가 기입된다 (단, 표시 데이터는 라인 반전, 1라인 반전에 의해 극성이 1라인 마다, 1프레임 마다 변환한다). 또, 배경 영역(204)에서는, 전 프레임에서 백표시 데이터를 기입한 k라인과 다른 k라인이 선택되어, 백표시 데이터가 기입된다. 따라서, 전체 100행에서 파셜 표시 영역(202)의 행수 s가 25, 배경 영역(204)에서의 1라인 당의 선택 행수 k가 1이면, 상술한 바와 같이, 파셜 표시 영역(202)은 각 프레임에서 전영역(202)에 표시 데이터가 기입되고, 배경 영역(204)에서는 75프레임에 걸쳐 모든 영역에 백표시 데이터가 기입되게 된다.
또, k=1에서, 배경 영역(204)에서, 전의 프레임에서 선택된 1라인과 접속하는 1라인이 다음 프레임에 선택되는 경우에는, 인접하는 라인에는 역극성의 백표시 데이터를 기입하여 라인 반전 구동을 행한다.
게다가, 복수 ((n-s)/k) 프레임 기간 (1 배경 표시 기간)에 걸쳐 (상기 예에서는 75 프레임), 배경 영역(204)의 전화소에 백 표시 데이터가 기입되기 때문에, 다음의 (n-s)/k) 프레임 기간에는 동일 행에 역극성의 백표시 데이터를 기입한다.
또, 배경 영역에서는 1라인 마다 또 1배경 화면 마다 극성을 반전하여 백표시를 행하여, 배경 영역에서도 액정에 직류 전압 성분이 계속 인가되는 것을 방지하여, 액정의 열화를 방지하고 있다.
구동 방법 1에서는, 파셜 표시 모드시, 이상과 같은 순서를 반복하여 파셜 표시 및 배경 표시를 행한다.
또, 구동 방법 1에서, 각 화소를 점선 구동한 경우도, 각 화소를 선순차 구동한 경우도 적용 가능하다. 선순차 구동의 경우에는, 특정 파셜 표시 영역 및 배경 영역 중 어디에서나, 대응하는 행 (게이트라인)이 선택될 때, 데이터 라인에 순타 표시 데이터를 송출하여 선순차 구동의 경우에는 전 데이터 라인에 일체히 기입해야 하는 표시 데이터를 송출한다.
(구동 방법 2)
1프레임 기간 중에 파셜 표시 영역(202)의 전 s행과 배경 영역(204)의 k행이 선택되어 표시 데이터가 기입되는 점은, 상기 방법 1과 공통이지만, 방법 2에서는 파셜 표시 영역(202)의 전 s행의 화소를 점순차 구동 (또는 선순차 구동)하여 표시 데이터를 기입한 후, 전 데이터 라인 (m열)에 백표시 데이터를 공급하고 있어 배경 영역(204)의 k행을 선택한다. 보다 구체적으로는 파셜 표시 영역(202)에 대해 구동을 종료한 후, 다음 1수평 주사 기간 (1H:1게이트 라인 선택 기간)에서, m개의 데이터 라인 모두에 백표시 데이터를 기입하고 있어, 배경 영역(204)의 k행의 게이트 라인을 선택한다. 이에 의해 선택된 게이트 라인의 화소 트랜지스터가 온되고, 데이터 라인에 공급되고 있는 백표시 데이터를 취입하여 대응하는 화소는 백을 표시한다.
이 배경 영역(204)에서 선택되어 백표시 데이터를 기입하기 위해서는, 상기방법 1과 동일하게, 1프레임 마다 변화하고, 또한 전 프레임과 다음 프레임에서 배경 영역(204)의 선택행이 인접하는 경우, 인접 행에서 백표시 데이터의 전압이 서로 역극성이 되도록 한다.
배경 영역(204)에 대해서는 복수 프레임에서 전영역에 백표시 데이터가 기입되고, 1배경 화소 마다 동일 행에 기입되는 백표시 데이터의 전압 극성이 반전되는 것은 상기 방법 1과 동일하다.
상기 구동 방법 1에서는, 파셜 표시 영역(202)에 대한 행 선택 종료후, 동일 1프레임 기간 중에 선택되는 배경 영역(204)에서의 행 선택 기간이 도래할 때 까지 H 드라이버(220)가 동작을 정지하고, 대응하는 행을 선택한 후, 다시 동작을 정지한다. 이에 대해, 본 구동 방법 2에서는, 파셜 표시 영역(202)에 대한 행 선택 종료후, 계속되는 1H 기간만 H 드라이버(220)을 동작시켜 각 데이터 라인에 백표시 데이터를 기입하면, 나머지 배경 영역(204)의 선택 기간 중에는 동작을 정시시킬 수 있다. 그리고, 이와 같은 제어는 상술한 구동 방법 1과 동일하게 타이밍 컨트롤러(400)에서의 최소한의 구성의 변경, 추가에 의해 용이하게 실현할 수 있다.
(구동 방법 3)
구동 방법 3에서는, 프리챠지 제어 신호를 이용하여 배경 영역(204)의 k행에 백표시 데이터를 기입한다. 액티브 매트릭스형의 LCD에서는, 통상의 경우, 1H 기간 중, 대응하는 게이트 라인을 선택하여 화소 트랜지스터를 온시키고, 그 때 데이터 라인에 인가되는 표시 데이터를 화소 트랜지스터를 거쳐 각 화소에 기입하는 것으로 화소 마다의 표시를 행하고 있다. 그러나, 라인 반전 구동 방식의 경우에는,특히 1H 마다 데이터 라인에 인가되는 표시 데이터의 극성이 반전하기 때문에, 1H의 전환시, 데이터 라인의 전압이 빨리 확실하게 다음에 표시해야 할 표시 데이터의 전압이 되는 것이 요망된다. 여기에서, 미리 계속되는 1H에서 데이터 라인에 기입하는 표시 데이터 전압에 가까운 전압을 각 데이터 라인에 기입하는 프리챠지가 행해지고 있다. 특히, 박막 트랜지스터의 능동층에 다결정 실리콘을 이용하는 p-SiTFTLCD에서는, TFT의 동작 부하의 경감 등의 목적을 위해, 도 3에서 나타낸 바와 같이 전용 프리챠지 드라이버(230)를 LCD 패널(200)에서 다른 드라이버(21, 202)과 함께 형성하여 두어 프리챠지 구동을 행한다.
본 실시 형태의 구동 방법 3에서는, 이와 같은 프리챠지를 위해 이용되는 프라챠지 제어 신호 및 프리챠지를 배경 영역(204)에서의 배경 표시에도 이용한다. 즉, 특정 프레임 기간 중에 배경 영역(204)이 선택해야 하는 행의 선택 타이밍이 될 때, 후술하는 바와 같이, 도 1의 타이밍 컨트롤러(400)에서 그 1H의 개시 직전에 프리챠지 제어 신호 (PCG)를 발생시키고, 이 제어 신호에 따라 각 데이터 라인에 백 표시 데이터에 상당하는 프리챠지 데이터를 기입한다. 또, 파셜 표시 영역(202)에서는 프리챠지 제어 신호에 따라 각 데이터 라인에 임의의 행이 선택되기 직전에 그 행에서 표시해야 할 파셜 표시 데이터의 레벨에 따른 소정의 프리챠지 데이터가 공급된다. 또, 이 소정의 프리챠지 데이터는 파셜 표시 데이터의 레벨에 관계 없이, 일정 레벨에 설정해도 좋다.
배경 영역(204)에서 1프레임 마다 선택하는 행 (게이트 라인)을 변경하는 것, 라인 마다 백 표시 데이터의 극성을 반전하는 것, 1배경 화소 마다 백표시 데이터의 극성을 반전하는 점은 상기 방법 1 및 2와 동일하다.
이와 같이 프리챠지 제어 신호를 이용하여 배경 영역(204)의 k행에의 백표시 데이터를 기입하는 것으로 하면, 배경 표시 기간 중에 H 드라이버(220)를 제어할 필요가 없어져 전력 절약화에 기여하는 것이 가능하게 된다.
(구동 방법 4)
본 실시 형태에서 방법 4에서는, 1프레임 기간 중에 배경 영역(204)이 선택하는 k행에 대한 구동 방법은 상기 방법 1∼3의 어느 것에서나 실행되고, 선택하지 않은 (n-s-k)행의 선택 기간에 상당하는 동안은 1H 기간의 길이를 제어하는 펄스 (예를 들면 행 클럭)의 주파수를 높혀, 행 드라이버 (V 드라이버(210)) 내에서 각 행 선택 펄스를 고속 전송하여 버린다.
이와 같은 구동을 행하여, 1프레임 기간 중에 표시하는 행수가 s행+k행인 경우에는, 통상 동작(n행 구동)시 보다, 느린 주파수에서 각 행을 구동하는 것이 가능하고, 동작 주파수에 소비 전력이 의존하는 디지털 처리계의 회로에서의 소비 전력 저감이 가능하게 된다.
또, 1프레임 기간 중에 배경 영역(204) 내에서 선택하지 않은 행에 상당하는 기간은 V 드라이버(210)를 정지시키는 것이 아니고 V 드라이버(210) 내에서 출력하면 각 행이 선택되는 선택 펄스를 이 행에는 출력하지 않고 고속 전송한다. 따라서, 다음에 목적으로 하는 행에 선택 펄스를 출력하여 이 행을 구동할 때에, 특별한 펄스 송출 동작 등을 할 필요 없이, 직접 필요한 행 (게이트 라인)에 선택 펄스를 출력할 수 있다.
이와 같이, 파셜 표시 모드시는, V 드라이버가 행을 선택하기 위한 선택 펄스의 전송 주파수를 일부 증대하고, 이에 따라 표시 장치 전체의 동작 주파수를 저하시킨다. 따라서, LCD 패널(200)의 내장 드라이버 등의 설계 변경을 행하는 일 없이, 구동 주파수의 저감에 의한 소비 전력의 저감을 달성하는 것이 가능하고, 파워 세이브 모드에서 파셜 표시를 할 수 있다.
(구동 회로)
다음에, 상술한 바와 같은 구동을 실현하는 본 실시 형태에 관한 구동 회로의 구성예에 대해 설명한다. 도 4는 도 1의 구동 회로(100) 중 타이밍 컨트롤러(400)의 구성, 도 5는 본 실시 형태에서 LCD 패널(200)에 내장한 V 드라이버(210)의 구성을 나타내고 있다.
타이밍 컨트롤러(400)에는 도트클럭 (DOTCLK), 수평 동기 신호 (Hsync), 수직 동기 신호(Vsync) 및 파셜 표시 제어 신호 (PARTIAL)이 공급되고 있고, 이들에 기초하여 수평 클럭 (CKH), 수평 스타트 펄스 (STH), 프리챠지 제어 신호(PCG), 게이트 라인 선택 제어 신호 (ENB), 수직 클럭 (CKV), 수직 스타트 펄스 (STV), 극성 반전 제어 신호 (FRP)를 작성하여, 이들을 LCD 패널(200)의 V 드라이버(210), H 드라이버(220)에 공급한다.
H 카운터(12)는 분주 회로(11)를 거쳐 공급되는 도트 클럭(DOTCLK)를 클럭으로 하여 이를 카운트한다. 그리고 H 카운터(12)는 앤드 게이트(31)를 거쳐 1H 기간에 1회에 출력되는 수평 동기 신호(Hsync)와 후술하는 1H폭 제어 회로(19)로부터의 H 리세트 신호(Hreset)에 의해 카운트치가 리세트되기 때문에, 1H 기간 마다 도트 클럭을 카운트한다.
상기 분주 회로(11)는 도 6에서 나타낸 바와 같은 구성에서 2단의 F/F(111, 112)와 앤드 게이트(113, 115), 인버터(114) 및 도트 클럭과 분주 클럭을 선택하여 출력하는 오프게이트(116)를 구비한다. 그리고, 상기 구동 방법 4와 같이 배경 영역(204)에 대해 1 프레임 기간 중에 k행 밖에 선택하지 않은 것으로 한 경우, 통상의 도트 클럭 (DOTCLK)를 분주하여, H카운터(12), 후술하는 V 카운터(34) 및 프레임 카운터(47)에 대해 그 분주 클럭을 공급함으로써, 파셜 표시 모드시에 회로의 동작 속도를 저하시켜 소비 전력을 내리기 위해 이용된다.
H 카운터(12)의 도트 클럭 카운터치는 디코더(13)에서 디코드되어 얻어진 펄스 신호가 플립플롭(F/F; 20), 앤드 게이트(27)을 거쳐 수평 클럭(CLK)로서 출력되어, LCD 패널(200)의 H 드라이버(220)에 공급된다.
디코더(14)는 H 카운터(12)의 도트 클럭 카운터치에 기초하여 각 1수평 주사 기간 중의 스타트 타이밍을 결정하는 펄스를 발생하여, 이것이 F/F(21) 및 앤드 게이트(28)을 거쳐 수평 스타트 펄스(STH)로서 출력된다.
디코더(15)는, H 카운터(12)의 도트클럭 카운터치에 기초하여, 1수평 기간의 개시 직전의 타이밍을 구하여 펄스 신호를 작성한다. 이 펄스 신호는 F/F(22) 및 앤드 게이트(29)를 거쳐 1H의 개시 직전에 데이터 라인의 전압을 계속되는 1H 기간의 표시 데이터 전압에 근접하기 위한 프리챠지 제어 신호(PCG)로서 출력된다.
디코더(16)는 H 카운터(12)의 도트 클럭 카운터치에 기초하여, 각 게이트 라인의 선택 허가 기간을 제어하는 타이밍을 구하여, 이것이 F/F(23) 및 앤드게이트(30)을 거쳐, 게이트 라인 선택 제어 신호 (ENB)로서 출력된다. 이 제어 신호 (ENB)는 1H의 개시 직전에 데이터 라인에 대해 행해지는 상기 프리챠지 기간 중에 게이트 라인이 선택되어 화소 트랜지스터가 온되어 프리챠지 데이터가 각 화소에 기입되는 것을 금지하기 위한 제어 신호이다. 이 게이트 라인 선택 제어 신호 (ENB)는 도 5에 나타내는 LCD 패널(200)의 V 드라이버(210)에 공급된다.
도 5에 나타낸 V 드라이버(210)은 패널의 게이트 라인수(n)에 따라, 후술하는 수직 클럭(비반전 CKV, 반전 CKV)을 클럭으로 하여, 수직 스타트 펄스 (STV)를 순차 시프트하는 복수단의 시프트 레지스터(251, 252…), y번째와 y+1번째의 시프트 레지스터 출력의 논리적을 출력하는 앤드 게이트(261, 262…), 게이트 라인에의 각 최종 출력 게이트(271, 272…)를 갖고, 상기 게이트 라인 선택 제어 신호 (ENB)가 이 최종 출력 게이트(271, 272…)의 한 쪽의 입력단에 공급되고 있다. 그리고, 이 제어 신호 (ENB)는 1H 기간의 개시 직전의 프리챠지 기간 중에 L 레벨이 되기 때문에, 게이트 라인의 게이트 선택 신호의 출력이 제어 신호(ENB)의 L레벨인 동안 금지된다.
H 카운터(12)에서의 도트 클럭 카운터치를 디코드하는 디코더(17)로부터의 출력은 F/F(24)를 거쳐 앤드 게이트(44)의 한 쪽의 입력단에 공급되고 있다. 이 앤드 게이트(44)의 다른 쪽의 입력단에는 분주 회로(11)를 거쳐 도트 클럭 (DOTCLK)이 공급되고 있다. 통상 표시 상태에서 분주 회로(11)에서 분주는 행해지지 않기 때문에, 이 게이트(44)의 앤드 출력은 도트 클럭과 거의 동일하고, 이것이 클럭으로서 공급되는 F/F(41)의 Q단자로부터는 1H 마다 레벨이 변화하는 신호가 얻어지고, 이것은 수직 클럭으로서 LCD 패널(200)의 V 드라이버(210)에 출력된다.
디코더(18)는 H 카운터(12)의 도트 클럭 카운트치에 기초한 펄스 신호를 발생하고, 이것은 1H 마다 표시 데이터를 반전시키기 위한 반전 제어 신호 (FRP)를 출력하기 위한 F/F(40)에 클럭을 공급하는 앤드 게이트(43)에 1입력으로서 F/F(25)를 거쳐 공급되고 있다.
1H폭 제어 회로(19)는 각 게이트 라인의 1선택 기간에 대응하는 1H 기간에 1회 H 리세트 신호 (Hreset)를 발생하고, 후술하는 앤드 게이트(32) 및 V 카운터(34)와 함께 행 클럭 작성부의 일부로서 기능한다. 또, 상기 구동 방법 4에서 설명한 바와 같이, 타이밍 컨트롤러(400)내에서 1H 기간, 1V(1프레임) 기간의 기준이 되는 H 리세트 신호의 출력 타이밍을 빠르게 하여, 배경 영역에서 선택되지 않는 행에 대해 데이터 처리 기간을 단축한다. 이에 의해 도 5의 V 드라이버에서의 게이트 선택 펄스의 전송 속도가 향상된다.
이 1H폭 제어 회로(19)는 도 7에서 나타낸 바와 같은 구성으로, 예를 들면 H 카운트치가 고속 리세트 설정치 「10」일 때, H를 출력하는 디코더(191), H 카운트가 통상 리세트 설정치 「120」일 때, H를 출력하는 디코더(192), 이들 디코더(191, 192)의 출력과, 후술하는 V 마스크 신호 (VMASK)와의 반전, 비반전 신호와의 앤드를 취하는 게이트(193, 195), 두개의 앤드 게이트의 오프가 되는 오프 게이트(196)를 갖는다. 배경 영역(204)이기 때문에, 후술하는 V 마스크 신호 (VMASK)가 L레벨이고, 해당 기간 중에서의 선택이 행해지지 않는 기간에는, 인버터(194)에 의해 반전 마스크 신호가 앤드 게이트(193)에 공급되고, 앤드 게이트(193)으로부터의 디코더(191)의 출력이 허가된다. 따라서, 통상, 카운트치가 m (예를 들면 m=120, 단, 여기에서 m은 귀선 기간을 포함함)에서 출력되는 H 리세트 펄스를 H 카운터가 10까지 센 곳에서 출력할 수 있다.
V 카운터(34)는, 앤드 게이트(32)의 출력을 클럭으로 하여 받아, 앤드 게이트(33)의 출력에 의해 리세트된다. 앤드 게이트(32)에는 1H폭 제어 회로(19)로부터의 H 리세트 펄스와, 분주 회로(11)을 거쳐 공급되는 도트 클럭이 입력되고 있고, 이 V 카운터(34)는 1H에 1회 H가 되는 펄스를 카운트하여, 1V 기간 마다 수직 동기 신호에 따라 그 카운트치를 리세트한다.
디코더(35)는 V 카운터(34)에서의 카운트치에 기초하여 1수직 주사 기간(1V)에 1회, 1V 기간의 스타트를 나타내는 수직 스타트 펄스 (STV)를 F/F(37)를 거쳐 출력한다.
디코더(36)는 V 카운터(34)에서의 카운트치에 기초하여, 이 카운트치가 LCD 패널(200)의 라인수 (게이트라인수 n)에 따른 수치가 되면 V 리세트 펄스 (Vreset)를 F/F(38)를 거쳐 출력한다. 이 V리세트 신호 (Vreset)는 F/F(40)의 리세트 단자에 공급되어 1H 및 1 프레임 마다 표시 데이터의 극성을 반전시키는 반전 펄스 (FRP)를 리세트하고, 또 F/F(41)의 리세트 단자에도 공급되어 상술한 V 클럭(CKV)를 리세트한다. 또, 이 V 리세트 펄스는 도트 클럭 (DOTCLK)와의 논리적을 취하는 앤드 게이트(42)에 공급되고, F/F(39)는 이 앤드 게이트(42)의 앤드 출력을 클럭 단자에 받아 동작시키는 것으로, F/F(39)로부터는 1프레임 마다 반전하는 Q출력이 얻어진다.
EXOR 게이트(45)는 상기 F/F(39 및 40)의 출력의 배타적 논리화를 취하여, 이들이 극성 반전 펄스 (FRP)로서 LCD 패널(200)의 H 드라이버(220)에 출력된다.
또한, 본 실시 형태에서는, 도 4의 하측에 기재되어 있는 바와 같이, 프레임 카운터(47), 프레임 카운트치에 따라 마스크 신호 (VMASK)를 생성 출력하는 MASK 생성 회로(48) 및 F/F(50), 프레임 카운트치를 디코드하여 프레임 카운터를 리세트하기 위한 디코더(49) 및 F/F(51)를 구비한다.
프레임 카운터(47)은, V리세트(Vreset), H리세트(Hreset) 및 도트클럭의 앤드를 취하는 앤드 게이트(46)로부터의 출력을 카운트한다. 앤드 게이트(46)으로부터는 1V 기간 중에 1회, 즉 1프레임 기간에 1회 H레벨이 되는 출력이 얻어지기 때문에, 프레임 카운터(47)은 이 앤드 출력을 카운트하는 것으로 프레임수를 카운트하여, 결과를 MASK 생성 회로(48)과 디코더(49)에 출력한다.
MASK 생성 회로(48) 은 도 8에 나타낸 바와 같은 구성에서 파셜 표시 행의 도래 타이밍을 검출하는 파셜 표시행 검출부에 상당하는 비교기(482), 배경 영역 내에서 오프 표시 데이터를 기입하는 행의 도래를 검출하는 배경 표시행 검출부에 상당하는 비교기(481) 및 가산 회로(483)을 구비하고, 또 오프게이트(484 및 485), 인버터(486)를 구비한다. 가산회로(483)은 임의로 설정 가능한 설정치, 예를 들면 「25」를 프레임 (F) 카운트치에 기산하여 MASK 생성 회로(481)에 출력한다.
MASK 생성 회로(481)은 V 카운터(34)로부터의 V카운트치와, F카운트치+설정치 「25」와 비교하여, V카운트치가 F카운트치+설정치 「25」가 되는 H 레벨을 출력하고, 다른 값일 때는 L레벨을 출력한다. 또, MASK 생성 회로(482)는 V카운트치가 목적으로 하는 파셜 표시 위치에 따라 임의의 설정할 값, 예를 들면 여기에서는 「25」 보다 작으면 H레벨을 출력하고, 「25」 이상에서 L레벨을 출력한다.
따라서, MASK 생성 회로(484)로부터는, V카운트치가 0-24의 기간과 F카운트치+25의 기간만 H레벨이 출력되고, 오프 게이트(485)로부터는 후술하는 파셜 표시 스타트 신호 (SPART)가 H레벨 (파셜 표시 모드)일 때만, 상기 게이트(484)로부터의 출력이 V마스크 신호 (VMASK)로서, F/F(50)을 거쳐 출력된다.
또, 통상 표시시에는, 스타트 신호(SPART)가 L레벨을 유지하기 때문에, 인버터(486)를 거쳐 오프게이트(485)에는 상시 H가 입력되기 때문에, V마스크 신호 (VMASK)는 H레벨을 유지한다.
V마스크 신호는 앤드 게이트(27∼30)의 한 쪽의 입력단에 공급되고 있고, V 마스크 신호가 L레벨일 때에는, H클럭(CKH), H 스타트 펄스(STH), 프리챠지 제어 신호 (PCG) 및 이네이블 신호(ENB)의 출력을 금지한다. 또, V 마스크 신호는 1H폭 제어 회로(19)에 공급되고 있고, 1H폭 제어 회로(19)는 상술한 바와 같이 이 V 마스크 신호가 L레벨일 때만, 1H 기간을 H카운트치가 10이 된 타이밍에서, H 세트 펄스를 출력한다. 또, 이 V 마스크 신호는 앤드 게이트(43)의 입력단에 공급되고 있고, V 마스크 신호가 L레벨일 때에는 F/F(40)의 출력이 고정되어, 결과적으로 극성 반전 신호(FRP)의 레벨이 그 기간 고정된다.
디코더(49)에는 배경 영역(204)의 라인수(n-s)와, 파셜 표시시에서 1프레임 기간 중에 선택하는 배경 영역(204)의 라인수 k에 따라서 [(n-s)/k]가 설정된다. 예를 들면, 여기에서는 n=100, s=25, k=1에서, 「75」가 설정되어 있고, F카운트치가 75, 즉 파셜 표시시에서 75프레임째에 펄스가 출력된다. 이 펄스는 F/F(51)를 거쳐 프레임 카운터(47)에 F리세트 펄스(Freset)로서 공급되고, 프레임 카운터(47)은 파셜 표시 모드시는 [(n-s)/k]프레임 (75프레임) 마다 카운트치가 리세트된다.
F/F(52)는 도 1의 I/F 회로(106)으로부터 파셜 표시 모드가 되면 출력되는 파셜 표시 제어 신호 (PARTIAL)를 D 단자에 받아, V 리세트, H리세트 및 도트 클럭의 앤드를 취하는 앤드 게이트(46)으로부터의 출력을 클럭으로 하여 동작한다. 앤드 게이트(46)으로부터는, 1V 기간에 1회 상승하는 펄스 신호가 공급되기 때문에, F/F(52)는 파셜 표시 제어 신호를 받으면 다음 1V 기간에 이를 취입하여 Q단자로부터 출력한다.
F/F(52)로부터의 Q출력은 앤드 게이트(54)의 한쪽의 입력과, F/F(53)의 D단자에 공급되고 있다. 또, F/F(53)의 클럭으로서, 상기 F/F(52)와 동일하게 앤드 게이트(46)으로부터의 출력을 받고 있고, F/F(53)의 Q단자로부터는 파셜 표시가 명령되고 나서 1V 기간이 경과할 때에 H레벨이 되는 파셜 표시 스타트 신호가 출력되고, 이 스타트 신호는 상기 MASK 생성 회로(48) 및 분주 회로(11)에 공급된다. 또, F/F(53)의 반전 Q출력은 앤드 게이트(54) 외의 입력에 공급되고 있다. 따라서, 앤드 게이트(54)로부터는 파셜 표시 제어 신호가 H 레벨이 된 다음 1V 기간 만 H레벨, 다른 기간은 L을 유지하는 플래시 신호(FLASH)가 출력된다.
상기 플래시 신호 (FALSH)는 오프게이트(55, 56, 57)의 한 쪽의 입력단에 공급되고 있고, 플래시 신호가 H가 되면, 각 오프게이트(55∼57)으로부터의 R, G, B 디지털 출력이 모두 H레벨이 된다.
이 R, G, B 디지털 출력의 모든 H 레벨은 백표시를 의미하고 있고, 이 R, G, B 디지털 출력이 도 1의 래치 회로(101) 등의 디지털 처리 회로에 출력되고, D/A 변환 회로(102), 앰프(104)를 거쳐 백표시를 위한 R, G, B 아날로그 표시 신호로서 LCD 패널(200)의 H 드라이버(220)에 공급된다.
따라서, 상술한 바와 같은 구성에 의해, 파셜 표시 제어 신호가 H가 되면, 도 3에서 나타낸 바와 같이, 먼저 다음 1프레임에서는, 전화면 백표시 (백 러스터 표시)가 되고, 명령으로부터 1프레임 경과할 때에, F/F(53)로부터 파셜 표시 스타트 신호 (SPART)가 출력되어, 파셜 표시 동작이 개시된다.
(표시 장치 동작)
다음에, 상기 구성에 의해 실현되는 표시 장치의 동작 타이밍에 대해, 또한 도 9∼도 11을 참조하여 설명한다. 또, 도 9는 통상 표시시, 도 10은 전화면 백표시시, 도 11은 상술한 구동 방법 1 및 방법 4가 채용된 파셜 표시시에서의 타이밍 챠트를 각각 나타내고 있다.
·통상 표시
통상 표시시에는, 파셜 표시 제어 신호(PARTIAL)가 L레벨을 유지하기 때문에, V마스크 신호가 H레벨을 유지한다. 이 때문에, 우수 프레임, 기수 프레임도, 1H폭 제어 회로(19)는 데이터 라인 수 m에 따라 H리세트 펄스를 출력하기 때문에, 1H 기간은 일정하고, V클럭도 일정하게 된다. 또, H클럭, H 스타트 펄스, 프리챠지 제어 신호 (PCG), 이네이블(ENB) 중 어느 것이나 금지되는 일 없이 출력된다.
따라서, 도 5에 나타낸 LCD 패널(200)의 V 드라이버(210)은, V 스타트 펄스(STV)가 출력되면, 1H 마다의 V 클럭(CKV)에 따라서 각 게이트 라인을 선택하는 신호를 순차 발생하고, 대응하는 게이트 라인에 이네이블 신호 (ENB)가 각각 H 레벨의 기간 게이트 선택 신호를 순서대로 출력하여 간다. 또, LCD 패널(200)의 H 드라이버는 H 스타트 펄스(STH)가 출력되면, V 드라이버(210)에 의해 선택된 게이트 라인의 각 화소에 기입해야 할 표시 데이터를 H클럭 (CKH)에 따라 순차 대응하는 데이터 라인에 출력하여 간다.
이와 같이 V 드라이버(210)에 의해 게이트 라인을 순서대로 선택하고, H 드라이버(220)으로부터 대응하여 순서대로 데이터라인에 표시 데이터를 출력하여 가, 선택된 게이트 라인에 접속된 화소 트랜지스터를 온시키고, 데이터 라인과 화소 트랜지스터를 거쳐 각 화소에 표시 데이터를 기입한다. 그리고, 이와 같은 동작을 각 프레임에서 반복하여, 임의의 표시를 행한다.
또, 표시 데이터는 극성 반전 제어 신호 (FRP)가 1H, 즉 1라인 마다 반전하여 그 극성이 반전 제어되어 각 화소에 인가된다. 또, 우수 프레임과 기수 프레임에서도 이 제어 신호(FRP)가 반전하기 때문에, 동일 행에 대해서는 프레임 마다 극성이 반전한 표시 데이터가 공급된다.
·백러스터 표시
상술한 바와 같이, 도 1의 I/F 회로(106) 등으로부터 타이밍 컨트롤러(400)에 공급되는 파셜 표시 제어 신호 (PARTIAL)이 L 레벨(통상 표시)로부터 H레벨 (파셜 표시)로 변화하면, 계속되는 1V 기간만 H 레벨이 되는 플래시 신호(FLASH)가 앤드 게이트(54)로부터 출력된다. 따라서, 도 10에서 나타낸 바와 같이, R, G, B 표시 데이터가 1V(1프레임) 기간 모두 백데이터가 된다. 이 백 러스터 표시때, 다른 타이밍 신호는 도 9에서 설명한 통상 표시시와 다르지 않기 때문에, V 드라이버(210)은 통상 표시시와 동일하게 V 스타트 펄스 (STV)가 출력되면 게이트 라인을 순서대로 선택하고, H 드라이버(220)가 H 스타트 펄스(STH)가 출력되면, 각 데이터 라인에 순차 백 데이터를 출력한다. 따라서, 1프레임 기간은 화면 전체에 백이 표시된다.
·파셜 표시 (구동 방법 1 및 구동 방법 4)
도 11은 도 4에 나타낸 바와 같은 구성에 의해 실현되는 구동 방법의 파셜 표시시의 동작을 나타내고 있고, 상술한 구동방법 1과 구동 방법 4 양 쪽이 실행되고 있다. 즉, 소정의 위치로의 파셜 표시, 나머지의 배경 영역에서의 백표시에 부가하여, 1프레임 기간 중의 동작 속도를 저하시켜 구동 회로에서의 소비 전력 저감을 도모하고 있다. 1 프레임 기간에서의 동작 속도의 저하는 도 4의 1H폭 제어 회로(19)에 의한 V 드라이버의 고속 전송 제어와, 분주 회로(11)의 분주 신호를 도트 클럭으로 사용하는 것으로 가능하게 되고 있다.
파셜 표시 제어 신호가 H레벨로 변화하면, 상술한 바와 같이 최초의 1프레임에서는 화면 전체에 백이 표시되고, 다음의 프레임이 되면 파셜 표시 스타트 신호가 L레벨로부터 H 레벨로 변화한다. 따라서, 도 6에 나타낸 구성의 분주 회로(11)는 앤드 게이트(115)로부터의 도트 클럭의 출력이 금지되고, 여기에서는 F/F(111 및 112)에 의해 4분주된 도트 클럭 (이하 분주 도트 클럭)이 앤드 게이트(113) 및 오프 게이트(116)을 거쳐 출력된다. 이 4분주 도트 클럭에 따라 동작하는 회로는그 동작 속도가 4분의 1이 되어, 도 11에 나타낸 바와 같이 작성되는 제어 신호 (CKH, CKV, ENB, STH, FRP 등)도 1/4의 주파수가 된다.
또, MASK 생성 회로(48)에서는, 비교기(482) 및 비교기(481)로부터의 비교 출력이 오프 게이트(485)에 의해 선택되어, 도 8과 같이 비교기(482) 및 가산 회로(483)에 대한 설정치를 파셜 표시 위치가 1∼25 라인이 되도록 설정한 경우, V 카운트치가 0∼24의 기간과, 프레임 카운트치+25의 기간 H 레벨이 되는 V 마스크 신호 (VMASK)가 출력된다. 게이트 라인을 1행째 부터 순서대로 선택하여 가는 V 드라이버(210)에는 먼저 파셜 표시가 행해지는 1∼25라인 까지 동안, V 마스크 신호에 기초하여 작성된 이네이블 신호가 공급된다. 따라서, 이 기간 (파셜 표시 기간)은 V 드라이버(210)에 비해 H 레벨의 이네이블 신호(ENB)의 출력이 허가되고, 각 라인(행)에의 선택 펄스의 출력이 허가된다. 따라서, 상기 4분주 도트 클럭에 기초하여 작성된 통상시의 1/4의 주파수의 V 클럭에 따라 동작하는 점을 제외하고, V 드라이버(210)은 통상 표시시와 동일하게 이네이블 신호가 H 레벨인 기간, 각 게이트라인에 게이트 선택 펄스를 출력한다. 또, H 드라이버(220)에서도, H클럭(CKH) 및 V 클럭(CKV) 등이 통상시의 1/4의 주파수인 점을 제외하고, 통상시과 동일하게 1H 기간 중, 데이터 라인에 선택된 게이트 라인에 대응한 화소에 기입하는 표시 데이터 (파셜 표시 데이터)를 순차 출력한다.
MASK 생성 회로(48)는 V 카운트치가 파셜 표시 영역 외가 되면 V마스크 신호를 L로 한다. 따라서, 이 V 마스크 신호 (VMASK)가 L인 기간은 V 드라이버(210)에 의한 게이트 라인의 선택은 금지되어, 극성 반전 신호 (FRP)의 반전 동작은 직전의상태를 유지한다.
또, V 마스크 신호가 L 레벨이 되면, 1H 폭 제어 회로(19)는 예를 들면 도 7에서 통상 H 카운트치가 120이 되면 출력되어 있는 H 리세트 펄스를 H 카운트치가 10이 된 시점에서 출력한다. 따라서 H 리세트 펄스의 출력 주기가 빨라지고, H 카운터(12)에서의 카운트 처리가 빨라져, H 카운트치에 따라 작성된 F/F(41)로부터의 V클럭(CKV)의 주기가 도 11에서 나타낸 바와 같이 단축된다. 여기에서, 도 5에서 나타낸 바와 같이, LCD 패널(200)의 V 드라이버(210)에서는, 트랜지스터(251…)가 이 V클럭 (CKV)를 시프트 클럭으로 하여 동작하고 있기 때문에, V클럭이 빨라지는 것으로, 그 기간 V 드라이버(210) 내에서의 시프트 레지스터 전송 속도가 빨라진다.
배경 표시기간에서, MASK 생성 회로(48)의 비교기(481)가 배경 영역에서 선택해야 하는 라인을 검출하면, 도 11에서 나타낸 바와 같이 해당하는 라인 선택 기간 만 V 마스크 신호를 H 레벨로 한다. 이에 의해 V 드라이버(210)은 V 마스크 신호 H 레벨 기간 중, 파셜 표시 기간과 동일하게, 대응하는 게이트 라인에 선택 신호를 출력한다. 또, H 드라이버(220)은 H 스타트 펄스(STH)가 출력되면, 공급되고 있는 백표시 데이터를 극성 반전 제어 신호 (FRP)에 의해 결정되는 극성에서 순차 데이터 라인에 기입된다. 따라서, 배경 영역(204)의 소정의 라인이 1프레임 기간 중에 파셜 표시 영역과 동일하게 선택되어 여기에 백표시 데이터가 기입된다.
도 11에서, 상단의 우수 프레임에 계속되는 하단의 기수 프레임에서는, 파셜 표시 기간 중에서의 동작은 극성 반전 제어 신호가 우수 프레임으로 역전하고 있어, 각 화소에 우수 프레임일 때와 역극성의 표시 데이터가 기입되는 점을 제외하면 동일하다. 배경 표시 기간에서는, 기수 프레임에서는 일단 L 레벨이 된 V마스크 신호가 다시 H 레벨이 되는 타이밍이 1H 기간 느리다. 이것은 도 8의 마스크 생성 회로(48)에서, F 카운트치가 전 프레임 (우수 프레임) 보다 하나 많기 때문이고, 전 프레임에서 선택된 다음 라인이 선택되고 있다. 또, 이 때, H 드라이버(220)으로부터는 극성 반전 제어 신호의 L레벨이 우수 프레임때와 반대이기 때문에, 전 프레임과 역극성의 백표시 데이터가 각 데이터 라인에 출력되어, 선택된 게이트라인에 대응하는 화소에 기입된다.
이상의 동작을 반복하여, 도 3의 (c)에 나타낸 바와 같이 파셜 표시 영역(202)에는 1프레임 마다 표시 데이터가 기입되고, 또 배경 영역(204)에서는 선택되지 않은 라인 (게이트 라인)에 상당하는 기간 (204t)는 V 드라이버(210) 내에서 고속 전송이행해지고, 소정 라인만이 선택되어 백표시 데이터가 기입된다. 그리고, 배경 영역(204)에서는 도 8과 같은 설정의 경우에는 75프레임에서 전 영역에 백표시 데이터가 기입된다. 또한, 다음 75프레임에는 극성 반전 제어 신호의 L레벨이 전 75프레임일 때와 반전되기 때문에, 동일 게이트 라인에는 75프레임 전과는 극성이 반대인 백표시 데이터가 기입된다.
·파셜 표시(구동 방법 1)
다음에, 도 12를 이용하여 구동 방법 1 만의 경우의 구체적인 동작 타이밍을 설명한다. 구동 방법 1에서는, 상술한 바와 같이 V 드라이버(210)에서 고속 전송을 실행하지 않고, 도 4의 구성을 이용하여 설명하면, 분주 회로(11)에서의 분주를행하지 않고, 또 배경 표시 기간 중에, 1H폭 제어 회로(19)가 H 리세트 펄스의 출력 기간을 빠르게 하지 않는다. 타이밍 챠트에서, 도 11과 다른 점은 V 클럭의 주기가 V 마스크 신호의 레벨에 상관 없이 일정한 것으로, 그 외는 도 11에서 설명한 파셜 표시 동작 및 배경 표시동작과 동일하다. 이와 같은 구동 방법 1에 의해, 상기 도 11일 때와 같이 파셜 표시 모드시에서의 구동 주파수가 다르지 않기 때문에 디지털 회로계에서의 소비 전력은 다르지 않지만, MASK 생성 회로(48)에서의 설정 (비교기(481, 482) 및 가산 회로(483))에 의해, 임의의 위치에 파셜 표시할 수 있다. 또, 배경 영역에 대해서는 1프레임 기간 중에 임의수의 라인을 선택하여 백 표시 데이터를 기입할 수 있다.
·파셜 표시 (구동 방법 2)
다음에, 도 13을 이용하여 구동 방법 2만의 경우의 구체적인 동작 타이밍을 설명한다. 도 12의 구동 방법 1과 동일하게, V 드라이버(210)에서의 고속 전송 및 구동 주파수의 저감은 행하고 있지 않다. 상기 도 12에 나타낸 구동 방법 1과 다른 점은 도 13에서는 배경 표시 기간의 개시후, 최초의 1H 기간에서 H 스타트 펄스 (STH)가 출력되어, H 드라이버(220)가 이 H스타트 펄스에 따라 데이터라인에 백표시 데이터를 기입하는 것이다. 이 때문에, V마스크 신호(VMASK)가 배경 표시 기간 중에 H 레벨이 되어, V 드라이버(210)가 대응하는 게이트 라인을 선택하면, 이미 각 데이터 라인에 기입되어 있는 백표시 데이터가 직접 대응하는 화소에 기입된다.
·파셜 표시 (구동 방법 2 및 4)
도 14는 상기 구동 방법 2과 구동 방법 4를 조합한 구동 방법에서의 구체적인 동작 타이밍을 나타내고 있다. 상기 도 13과 다른 점은 도 11과 도 12의 차이와 동일하게, 먼저 파셜 표시 모드의 경우에 도 4의 분주 회로(11) 등을 이용하는 것으로 각 회로의 동작 주파수를 내리고, 도 14에서는 통상 표시 동작 보다 CKV, ENB, FRP, VMASK, 표시 데이터 등의 주기가 긴 것이다. 또, 배경 표시 기간에 최초의 1H에서 데이터 라인에 백표시 데이터를 기입한 후, 및 배경 영역의 1프레임 중에 선택해야 하는 게이트 라인의 선택이 종료한 후, 도 4의 1H폭 제어 회로(19) 등을 이용하는 것으로, H 리세트 펄스의 출력 타이밍을 빠르게 하여, 최종적으로 LCD 패널(200)의 V 드라이버(210)에서의 시프트 레지스터의 데이터 전송 클럭이 되는 V 클럭의 주파수를 올리고 있다. 이 때문에, 도 14에 나타낸 바와 같이 V 마스크 신호가 L 레벨의 기간은 V 드라이버 내에서 게이트 선택 펄스의 고속 전송이 행해지고 있다.
·파셜 표시 (구동 방법 3)
도 15는 구동 방법 3의 경우의 구체적인 동작 타이밍을 나타내고 있다. 이 방법에서도, 상기 도 12에 나타낸 구동 방법 1과 동일하게, V 드라이버(210)에서의 펄스 고속 전송, 및 구동 주파수의 저감은 행해지지 않는다. 상기 도 12의 방법에서는, 배경 표시 기간 중에, V 마스크 신호가 H 레벨이 될 때, H 스타트 펄스에 따라 H 드라이버(220)기 데이터 라인에 백표시 데이터를 기입하지만, 도 15의 방법에서는 통상 표시와 동일하게 H 스타트 펄스의 직전에 프리챠지 제어 신호 (PCG)를 발생시켜, 프리챠지 회로에 의해서 각 데이터 라인에 백표시 데이터를 기입한다.
여기에서, 도 16 및 도 17을 이용하여 프리챠지 파형 및 LCD 패널(200)에 내장 가능한 프리챠지 드라이브(230)의 구성에 대해 설명한다. 프리챠지 드라이버(230)는 프리챠지 제어 신호와 그 반전 신호에 따라서 온오프하는 TFT로 이루어진 스위치 SW1, SW2 …SWm에 의해 구성되어 있다. 여기에서, 도 16과 같이 프리챠지 제어 신호가 출력되어 각 스위치 SW1…가 온되면, 대응하는 스위치 SW를 거쳐 프리챠지 데이터 라인에 접속된 1번째부터 m번째 까지인 데이터 라인에 각각 프리챠지 데이터 (PCD)가 인가된다. 이 프리챠지 데이터(PCD)는 도 16에 나타낸 바와 같이, 프리챠지 제어 신호의 출력 직후에 시작되는 1H 기간에 데이터 라인에 인가되는 R, G, B 표시 데이터와, 극성이 일치하고 있다. 그리고, 이 전압 레벨은 통상 표시시에서 R, G, B 표시 데이터의 중간 전압 레벨로 설정하고 있다.
배경 표시기간 중은 백표시 데이터가 데이터 라인을 향해 출력되고 있고, 백표시이면 R, G, B 표시 데이터의 중간 전압 레벨도 백표시 데이터와 동일하게 된다. 따라서, 배경 표시 기간 중, 이 프리챠지 드라이버(230)의 스위치 SW1∼SWm을 온시키면, H 드라이버(220)을 동작시키지 않아도, 각 데이터 라인에 프리챠지 데이터를선택된 게이트 라인의 화소에 백표시 데이터로서 공급할 수 있다. 따라서, H 드라이버(220)의 부하를 감소시켜, 그 소비 전력을 저감하는 것이 가능하게 된다.
·파셜 표시 (구동 방법 3 및 4)
도 18은 구동 방법 3과 방법 4를 조합한 경우의 구체적인 동작 타이밍을 나타내고 있다. 상기 도 15와 다른점은 파셜 표시모드에서의 각 타이밍 신호의 주파수가 낮은 것, 배경 표시 기간의 V 마스크 신호 (VMASK)가 L레벨인 기간, V 클럭의 주파수를 올리고, V 드라이버 내에서 게이트 선택 신호를 고속 전송하고 있는 점이다. 이와 같은 구동 방법에 의해, 파셜 표시 모드에서의 구동 주파수의 저감에 의한 소비 전력의 저감과, H 드라이버의 처리 부하의 저감의 양 쪽이 가능하게 된다.
[배경 표시색]
상기 기본 구성에서는, 파셜 표시 모드로 이행하고 나서, 배경 영역에는 백 데이터(오프 표시)를 표시하는 것으로 하여 설명하고 있다. 그러나, 배경 표시 데이터로서는 오프 표시 데이터에 한하지 않고, 다른 배경 표시색 데이터를 채용하여, 그 데이터가 나타내는 색을 배경 영역에 표시해도 좋다. 이하에서 배경 표시색을 소정의 색으로 하는 경우에 대해 설명한다. 채용한 표시색은 예를 들면 컬러 표시 장치에서의 적(R) 또는 녹(G) 또는 청(B)의 어느 하나이다.
도 19는 파셜 표시시에, 배경 영역을 오프 표시 이외의 소정색을 표시하기 위한 타이밍 컨트롤러(400)의 구성예를 나타내고 있다. 도 20은 이 도 19의 배경 영역 검출 회로(60)의 동작을 개념적으로 설명하고 있다. 도 19에서, 상술한 도 4와 동일 부분에는 동일 부호를 붙혀 설명을 생략한다. 도 4와 다른 점은 도 19의 타이밍 컨트롤러(400)는 도 4의 구성에 부가하여 파셜 표시시의 배경 영역을 검출하고, 그 배경 표시 기간에 소정 색의 디지털 신호의 출력을 허가하기 위한 구성으로 하여, 배경 영역 검출 회로(60), F/F(61), 앤드 게이트(61, 62, 63)를 구비하고 있는 것이다.
배경 영역 검출 회로(60)에는, V 카운터(34)로부터의 V 카운터치 (행 카운트치)가 공급되고, 또 도시하지 않은 CPU로부터 도 1의 CPU 인터페이스부(106)를 거쳐 파셜 표시 영역의 경계 위치 정보(PTA1S)와, 파셜 표시 영역이 이 경계 보다 위인지 아래인지 (예를 들면 위이면 H, 아래이면 L)를 나타내는 위치 정보(PTAF)가 공급되고, 이들에 기초하여 이하의 배경 영역 검출 신호 (PTWH)를 출력한다. 예를 들면 위치 정보 PTAF가 「H」이면, 경계 위치(PAT1S) 보다 파셜 표시 영역이 위에 위치하는 것을 의미한다. 따라서, 경계 영역 검출 회로(60)는 V 카운트치가 상기 PTA1S가 나타내는 파셜 표시 영역의 경계 위치 보다 윗 행을 나타내는 기간은 「L」, V 카운트치가 경계 위치 보다 아래 행을 나타내는 기간은 「H」가 되는 신호 PTWH를 출력한다. 또 위치 정보 PTAF가 「L」이면, V카운트치가 경계 위치 (PTA1S) 보다 윗 행을 나타내고 있는 기간은 「H」, 경계 위치 (PTA1S) 보다 아래 행을 나타내고 있는 기간은 「L」이 되는 신호 PTWH를 출력한다.
이와 같이 도 19의 배경 영역 검출 회로(60)은 배경 표시 기간 만 「H」가 되는 배경 영역 검출 신호 (PTWH)를 출력한다. 예를 들면 도 20에 나타낸 바와 같이, 배경 영역이 25행째 부터 100행째 까지로 하면, 배경 영역 검출 회로(60)은 V카운트치가 25가 될 때 까지 「L」레벨에서 25∼100선택 기간 「H」가 되는 신호 PTWH를 출력한다. 그리고, 이상의 같은 신호 PTWH은 F/F(61)를 거쳐, R, G, B의 디지털 출력 라인에 설치된 앤드 게이트(62, 63 및 64)의 한 쪽의 입력단에 공급된다.
앤드 게이트(62, 63 및 64)의 다른 쪽의 입력단에는, 예를 들면 조작자 또는 CPU에 의해 설정되는 배경색 신호 (R_PAR, G_PAR, B_PAR)가 공급되고 있다. 따라서, 배경 표시 기간 중에 검출 신호 PTWH가 「H」가 되면, 이 때 앤드 게이트(62, 63 및 64)에 공급되고 있는 배경색 표시 신호가 오프 게이트(55, 56 및 57)를 거쳐배경 표시 데이터로서 출력된다.
여기에서, 「백」은 R, G, B 입력 디지털 데이터 (예를 들면 6비트)에서, R, G, B 데이터의 모든 비트가 「H;1」로 표시되는 데에 비해, 예를 들면 단색의 「청」은 R 및 G가 모두 비트 「L;0」, B가 「H;1」로 표시된다. 따라서, 상기 배경색으로서, 예를 들면 단색의 「청」이 설정되어 있는 경우, 본 실시 형태에서는 R_PAR 및 G_PAR의 모든 비트가 「L」이고, B_PAR의 모든 비트 「H」이고, 이것이 파셜 표시 모드에서의 배경 영역의 표시 데이터로서 표시 패널에 공급되고, 배경 영역에 단색의 「청」이 표시된다.
또, 이와 같은 소정 배경 표시색을 채용한 경우에도, 도 3에서 설명한 바와 같이, 파셜 표시 모드에의 이행 후의 제1 프레임에서는, 전화면 백표시 (오프 표시)를 행하고, 그 다음의 제2 프레임 보다 파셜 표시와 임의의 색의 배경 표시를 실행하는 것이 적합하다. 또, 파셜 표시 동작으로의 이행 제1 프레임에서 행하는 전화면 표시는 상기 전화면 백색에 한하지 않고, 전화면을 소정의 배경색으로 해도 좋다. 예를 들면, 이 표시색은 상술한 바와 같이 파셜 표시 동작시에 배경색으로서 설정되는 색과 동색으로 해도 좋다. 이와 같이 이행 프레임의 전화면 표시색을 파셜 표시 동작시의 배경색과 동색으로 하면, 파셜 표시 모드로의 이행시에 표시색의 급격한 변화를 피할 수 있고, 또, 간단한 회로 구성으로 이행 제1 프레임에서의 전화면 표시색을 오프 표시색 이외로 하는 것이 가능하게 된다.
또, 파셜 표시 모드에의 이행후, CPU로부터 배경 기간에 소정색의 배경 표시 데이터가 공급되는 구성이면, 상기 기본 구성에서 설명한 도 4와 같은 회로 구성을변경하는 일 없이 백 이외의 소정색의 배경을 표시할 수 있다.
게다가, 후술하는 바와 같이 이행 제1 프레임에서, 전화면 백표시 등의 배경 표시를 행하는 것이 아니라, 파셜 표시와 배경 전영역에 대한 배경 표시를 행해도 좋다.
여기에서, 이상에서 설명한 배경 표시색에 대해서는, 온 표시색 (예를 들면 노멀 화이트의 경우에는 흑)이나, 그 외 임의의 중간색으로 설정하는 것도 가능하다. 각 화소에 설정되는 TFT의 오프리크 전류에 의해, 배경 영역에 대해 화소 선택 간격이 길어지면 다소의 색 누출, 즉 색의 변화가 발생할 가능이 있다. 그러나, 본 발명에서 배경 영역은 특별한 정보를 표시하는 것을 목적으로 하고 있지 않고, 이와 같은 영역에서의 다소의 색변화는 표시 품질의 관점으로부터 허용 범위 내에 들어가는 경우도 있다. 따라서, 이와 같은 경우에, 배경 영역을 임의의 색으로 표시가능한 구성으로 하여, 조작자에게 희망하는 배경색을 선택할 수 있다.
또, 한 쪽에서, 화소 TFT에서의 오프리크 전류가 충분히 적으면, 배경 표시색을 소정 온 표시색이나 중간색으로 설정해도. 색 변화 없이 장기간 그 색을 배경 영역에 표시하고 있을 수 있다. 또, R, G, B 중 어느 단색에서의 배경 표시는 R, G, B 중 어느 하나는 백표시와 동일한 오프 표시 데이터, 나머지 2색이 온 표시 데이터, 또는 어느 한 색이 온 표시 데이터이고 나머지 2색이 오프 표시 데이터에 의해 실현된다. 즉, R, G, B 어느 하나의 단색의 배경 표시이면, 적어도 1색은 「오프 표시」와 동일하고, 소망의 중간색 보다도 상술한 각 화소 TFT에서의 오프리크 전류에 의한 색 누출의 영향을 받기 어려워, 파셜 표시 모드에서의 배경 표시색의변화가 적다.
[배경 영역 선두행]
다음에, 도 21을 참조하여, 파셜 표시모드에서의 배경 표시의 품질 향상을 도모하기 위한 구동 방법에 대해 설명한다. 이 방법에서는, 상술한 바와 같이, 파셜 표시 모드로의 이행 제1 프레임에서 전화면 오프 표시 등의 배경 표시를 행하고, 그 후 파셜 표시 모드로 이행한다. 그리고, 상기 이행 제1 프레임에 이어지는 제2 프레임으로부터는 임의의 s행 m열 매트릭스의 파셜 표시 영역(202)에 대해서는 파셜 표시 데이터를 기입하고, 상기 파셜 표시 영역의 최종행에 이어지는 배경 영역 선두행 (204h(s+1행째))과, k행 m열 매트릭스 영역(204w)에는 각각 배경 표시 데이터를 기입한다. 즉, 배경 영역(204) 중 배경 영역 선두행(204h)에 대해서는 매 프레임 기입을 행하고, k행 m열 매트릭스 영역(204w)에 대해서는, 상술한 설명과 동일하게 프레임 마다 위치를 시프트하여 기입을 행하게 되어, n행 m열 매트릭스 중 파셜 표시 영역(202)과 s+1행째 영역(204h)를 제외하는 배경 영역의 각 화소는 (n-s-1)/k 프레임에 1회 배경 표시 데이터가 기입된다.
이와 같은 구동 방법을 채용함으로써, 파셜 표시 영역(202)에 이어지는 배경 영역(204)는 그 선두행이 1프레임에 1회 반드시 오프 표시 데이터 등의 배경 표시 데이터가 기입되게 된다. 따라서, 복수 프레임 기간에서 밖에 선택되지 않는 다른 배경 영역(204)이 파셜 표시 영역(202)의 최종행에 기입된 데이터의 영향을 받아 크로스토크와 같이 표시되는 것을 방지할 수 있다.
다음에, 이와 같은 배경 영역의 선두행(204h)에 대해 매 프레임 배경 표시데이터를 기입하기 위한 최종적인 동작에 대해 설명한다. 또, 이하의 설명에서는, 선두행인 s+1행째 영역(204h)에는 배경 표시 데이터로서 오프 표시 데이터를 기입하고, 이 선두(204h)를 제외한 다른 배경 영역(204)에는 배경 표시 데이터로서 R, G, B의 단색 표시 등 임의의 색을 표시하는 경우를 예로 들어 임의의 색을 표시하는 것으로 한다. 이 경우, 상술한 도 19에 나타낸 타이밍 컨트롤러(400)에서, 마스크 생성 회로(48) 및 배경 영역 검출 회로(60)의 설정을 변경하는 것으로 대응할 수 있다.
즉, 이들 회로(48) 및 회로(60)의 구성은 상술한 도 20과 동일하며, 도 22에 나타낸 바와 같이, 비교기1(481) 및 비교기2(482) 및 비교기3(60)에 설정한 값이 변경되어 있고 (도 20 참조), 도 23에 나타낸 바와 같은 파형의 (a)VMSAK, (b)PTWH를 작성하고 있다.
구체적으로는, 예를 들면 파셜 표시 영역(202)가 n행 m열 매트릭스의 1행째∼25행째 까지라고 하면 「25+1」을 비교기1 및 비교기2에 각각 세트하고 있다. 이 때문에, 먼저 비교기2의 출력은 V카운트치(행수)가 「25+1」 이상이 되면 「L」에서 「H」로 변화한다. 그리고, 비교기1은 프레임 카운터(47)로부터 공급되는 F카운트치가 「25+1」이 될 때에만 「H」, 그 이외는 「L」을 출력한다. 따라서, SPART 신호가 H이고 파셜 표시 모드일 때는 오프게이트(485)로부터 출력되는 VMASK 신호는 도 23a에 나타낸 바와 같이, 1프레임 기간 중에 1행째부터 25+1행 까지의 기간과, (F 카운트치+25+1)행째의 기간 「H」레벨이 되고, 신호가 「H」 레벨이 되는 기간에는 패널에 대해 통상 표시 모드와 동일하게 화소 선택 및 표시 데이터 기입이 행해진다. 또, 도 23의 예에서는 표시 데이터는 배경 영역 기간의 25+1행째의 도래시에는 파셜 표시 데이터로부터 배경 표시 데이터로 전환하고 있다. 따라서, 「25+1」행째의 타이밍에서 표시 데이터의 각 화소에의 기입이 허가되게 되고, 파셜 표시 영역의 최종행의 선택 기입에 이어서, 그 다음 행에 대한 배경 표시 데이터의 선택 기입이 행해지게 된다.
또, 배경 영역 검출 회로(60) (비교기3)에 대해서는, 경계 위치의 선두치로서 「25+1」이 설정되고, 종료치에는 「100」이 설정되어 있다. 따라서, 파셜 표시 영역이 배경 경계 위치 보다 전에 있는 경우(PTAF=1), 도 23에 나타낸 바와 같이 V카운트치가 「25+1」 이상이 되면 「H」 레벨이 되고, V카운트치가 100 이상이 되면 「L」레벨이 되는 배경 검출 신호 (PTWH)가 출력된다. 이 PTWH 신호는 도 19에 나타낸 바와 같이 배경색 데이터 (R_PAR, G_PAR, B_PAR)의 각 R, G, B 데이터 라인에의 출력을 제어하고 있고, 도 23b와 같이 배경 기간 중, 파셜 표시 영역과의 경계 선두행 영역(204h)에 상당하는 기간을 제외한 기간 「H」레벨이 되어, 배경색 데이터의 출력을 허가하고 있다.
따라서, 배경 영역(204) 중 k행 m열 매트릭스 영역(204w)의 선택 기간 중에는, 조작자 또는 CPU에 의해 지정된 임의의 배경색 데이터가 이 영역(204w)에 기입되어 표시된다. 물론, k행 m열 매트릭스 영역(204w)에 대해 오프 표시 데이터를 기입해도 좋고, 이 경우 도 8에 나타낸 MASK 생성 회로(48)에서의 비교기 비교치를 상기와 같이 파셜 표시 행수 s에 대해 「s+1」를 설정하는 것으로 대응할 수 있다.
도 24는 이상과 같은 제어에 대해, 도한 상술한 구동 방법 4를 적용한 경우의 타이밍 챠트의 일 예를 나타내고 있고, 배경 선두행(204h)에 대한 제어를 제외하고, 상술한 도 14와 거의 동일한 동작이 행해지고 있다. 도 24에서, 구동 방법 4 및 도 14에 관해서 이미 설명한 바와 같이, 배경 영역 중 1프레임 기간 중에 선택되지 않은 행 (여기에서는 「n-s-1」행)의 선택 기간에 상당하는 동안에는, 1H 기간의 길이를 제어하는 행 클럭의 주파수를 높이고 있다. 이와 같이 행 클럭 등의 주파수를 높이는 것으로, 도 5의 V 드라이버(210)내에서의 각 행 선택 펄스를 고속 전송하는 것이 가능하게 된다. 따라서, 통상 동작 (n행 구동) 때 보다도, 보다 느린 주파수에서 각 행(s행+1행+k행)을 구동할 수 있고, 동작 주파수에 소비전력이 의존하는 디지털 처리계의 회로에서의 소비 전력 저감이 가능하게 된다. 물론, 1프레임 기간 중에 선택되지 않은 배경 영역 기간에 대해 클럭의 고속 전송을 실행하지 않은 다른 구동 방법 1, 2 및 3을 채용해도 좋다.
여기에서, 배경 영역(204)h에 기입하는 배경 표시 데이터는 오프 표시 데이터 (노멀 화이트의 경우의 백표시) 외, 상술한 바와 같이 컬러 표시의 경우의 R, G, B의 어느 것이나, 또는 임의의 색을 채용할 수 있다. 단, 이 배경 표시 데이터는 나머지 배경 영역(204)에 기입되는 데이터와 동일 데이터를 이용하는 것으로, 선두행 영역(204h)만이 주목되어 버린다고 하는 문제를 방지할 수 있다.
또, n행 m열 화면 내에 복수의 파셜 표시 영역(202)이 설정되는 경우에는, 각 파셜 표시 영역(202)의 최종행의 다음 행(204h)에 대해 매 프레임 배경 표시 데이터를 기입하는 것이 바람직하다. 또 예를 들면 파셜 표시 영역(202)이 n행 m열 매트릭스의 중앙이나, 뒷측 (도 21에서는 도면 하측)에 위치하는 경우에는 파셜 표시 영역(202)의 선두행의 전행에 대해서도 매 프레임 배경 표시 데이터를 기입하는 것으로 하면, 파셜 표시 영역(202) 보다 전 행에 위치하는 배경 영역(204)에 대해, 이 파셜 표시 영역(202)의 선두행의 표시 데이터가 악영향을 받는 것을 방지할 수 있고, 배경 영역의 표시 품질의 한 층 향상을 도모할 수 있다. 이상과 같이 파셜 표시 영역(202)에 인접하는 행에 대해서는, 매 프레임 배경 표시 데이터를 기입하여 배경 영역(204)의 표시 품질이 향상한다.
[파셜 표시 모드에의 이행 제1 프레임의 표시]
다음에, 장치가 파셜 표시 모드로 전환한 이행 제1 프레임에서, 전화면 배경 표시가 아니고, 파셜 및 배경 표시를 실행하는 경우의 동작 및 구동회로의 예에 대해서 설명한다.
상술한 도 3에 나타낸 동작에서는, 파셜 표시가 명령되면, 이행 제1 프레임에서는 전화면 배경 표시를 행하고, 다음 제2 프레임으로부터 파셜 표시로 이행하고 있다. 이에 대해, 이행후 제1 프레임에서 파셜 표시 영역에 파셜 표시를 행하고, 배경 영역의 전 영역에는 배경 표시를 행함으로써, 이행시에 일시에 전화면이 소거되지 않고, 원할하게 파셜 표시로 이행할 수 있다.
도 25는 이와 같은 모드 이행 동작을 나타내고 있다. 도 1의 I/F 회로(106)가 통상 표시 모드라고 판단하고 있는 경우, 도 3의 (a)와 같이 LCD 패널(200)은 전화면을 이용하여 통상 표시를 행한다(S1). CPU 등으로부터 파셜 표시 제어 명령이 송출되어 가면, 도 1의 I/F 회로(106)이 이를 해석하여 파셜 표시 제어 신호를 발생하여, 파셜 표시 모드로 전환된다 (S2).
장치가 파셜 표시 모드로 전환되면, 도 25b에서 나타낸 바와 같이 파셜 표시 영역(202)에는 파셜 표시 데이터를 기입하고, 또 배경 영역(204)의 전 영역에 대해 오프 표시 데이터나 설정한 임의의 색 데이터 등의 배경 표시 데이터를 기입한다 (S3).
이행시의 1프레임에, 이와 같이 파셜 표시와, 배경 영역(204)의 전 영역에의 배경 표시를 행함으로써, 상술한 바와 같이 일단 전화면이 배경 표시가 되는 일 없이, 이행 직후부터 파셜 표시 영역(202)에 소망의 표시를 행할 수 있다. 게다가, 전화면에 대해 파셜 표시 데이터 또는 배경 표시 데이터라고 하는 유의의 데이터를 기입하게 되기 때문에, 파셜 표시로 전환할 때, 복수 프레임에서 1회 밖에 선택되지 않는 배경 영역에서, 통상 표시시의 표시가 서서히 배경 표시 상태로 변환하여 가는 것을 방지할 수 있다.
도 25c에 나타낸 바와 같이, 이행 제2 프레임 이후는, 이미 설명한 바와 같은 각종 파셜 표시 동작을 채용할 수 있다. 즉, 도 25c에 나타낸 바와 같이, 1프레임 기간 중에, s행 m열 매트릭스로 이루어진 파셜 표시 영역(202)와, 배경 영역(204) 중 k행 m열 매트릭스 영역(204w)를 선택하여, 각각 파셜 표시 및 배경 표시를 행한다 (S4).
또, 파셜 표시 모드에서의 배경 영역(204)의 구동 방법에 대해서는 상술한 바와 같은 방법 1∼4 중 하나 또는 이들을 조합할 수 있고, 일 예로서 도 25d의 스텝 S4에서 나타낸 바와 같이, 배경 영역의 k행 m열 영역(204w) 이외의 비선택 행에 대해서는 드라이버의 고속 전송을 실행하는 등의 구동 방법을 채용할 수 있다.또, 도 21을 참조하여 설명한 바와 같이, 파셜 표시 영역의 최종행에 인접하는 배경 선두 영역(204h)에는 파셜 표시 영역과 동일하게 매 프레임 선택하여, 여기에 배경 표시 데이터를 기입하는 방법을 채용할 수도 있다.
도 26은 이상과 같은 이행 동작을 실행하는 타이밍 컨트롤러(400)의 일 예를 나타내고 있다. 이 타이밍 컨트롤러(400)에서 상술한 도 19에 나타낸 구성과 동일 부분에는 동일 부호를 붙혀 설명을 생략한다. 도 19과 다른 점은 디지털 표시 데이터의 출력 제어 부분의 구성이다. 구체적으로는, 도 26의 타이밍 컨트롤러(400)에서는, 배경 영역 검출 회로(60)으로부터 F/F(61)를 거쳐 출력되는 배경 검출 신호 (PTWH)과, 플래시 신호 (FLASH)의 논리적을 취하는 앤드 게이트(65)를 구비한다. 오프게이트(55, 56, 57)는 각각 3입력단을 구비하고, 제1 입력단에는 대응하는 R, G, B 디지털 신호가 공급되고, 제2 입력단에는 배경 검출 신호 (PTWH)가 공급되고, 남은 제3 입력단에는 상기 앤드 게이트(65)로부터의 출력이 공급되고 있다.
이와 같은 구성에서, CPU 등으로부터 CPU I/F 회로를 거쳐 공급되는 파셜 표시 제어 신호 (PARTIAL)가 H 레벨이 되면, F/F(52) 및 F/F(53) 및 앤드 게이트(54)를 거쳐 출력되는 플래시 신호(FLASH)는, 다음 제1 프레임 기간은 H 레벨, 그 외 기간은 L 레벨이 된다. 또, 배경 검출 신호 (PTWH)는, 배경 영역 기간 H 레벨이 된다. 따라서, 앤드 게이트(65)로부터는, 파셜 표시 제어 신호가 H 레벨이 된 다음 프레임의 배경 영역에서 H레벨이 출력되고, R, G, B 디지털 데이터의 각 비트에 대해 설치되어 있는 앤드 게이트(55, 56 및 57)의 출력은 모두 H 레벨이 된다. R,G, B 디지털 출력 R_OUT, G_OUT, B_OUT의 모든 비트 H 레벨은 여기에서는 백표시 (오프 표시) 데이터를 의미하고 있고, 이 구성에 의해 파셜 표시 제어 신호가 H 레벨이 된 다음 1프레임의 배경 기간에는 배경 영역에 오프 표시 데이터가 기입된다.
또, 플래시 신호는 파셜 표시 제어 신호가 H 레벨이 되고 나서 1 프레임 기간이 경과하고, 2프레임째부터는 다시 L 레벨이 된다. 따라서, 2프레임째 이후에서는, 앤드 게이트(65)의 출력은 L 레벨을 유지한다. 한편, 배경 검출 신호 (PTWH)는 상술한 바와 같이 배경 기간이 되면 H 레벨이 되기 때문에, 오프 게이트(55, 56 및 57)로부터의 배경 기간은 H 레벨로 고정된다. 따라서, 파셜 표시 모드로 이행하여 2프레임째부터는 각 배경 표시 기간 중에는 표시 데이터로서 여기에서는 백표시 데이터 (오프 표시 데이터)가 데이터 라인에 공급되어 있게 된다.
또, 파셜 표시 모드에의 이행 제1 프레임 및 제2 프레임에서 배경 영역에 표시시키는 데이터는 물론 상기 구성에 의해 실현되는 오프 표시 데이터에 한하지 않고, 상술한 바와 같이 R, G, B 중 어느 하나의 색 데이터 또는 임의의 중간색 데이터로 해도 좋다.
또, 파셜 표시 모드로 이행하여 제2 프레임 이후에서의 파셜 표시는 상기 구동 방법 1∼4 중 어느 하나 또는 그 조합에 의해 실행하는 것이 가능하다. 혹은, 상술한 바와 같이 파셜 표시 영역의 최종행에 이어지는 배경 영역 선두행 (또는 파셜 표시 영역의 경계 인접행)에 대해서, 매 프레임 선택하여 배경 표시 데이터를 기입하는 방법을 채용해도 좋다.
이상 설명한 바와 같이 본 발명에 의하면, 임의의 위치에 파셜 표시를 행할 수 있고, 또 통상 표시로부터 파셜 표시에의 이행을 원할하게 행할 수 있다. 또, 파셜 표시 모드에의 이행 제2 프레임 이후에서, 배경 영역에서 전의 통상 표시가 잔존하는 일 없이, 배경 표시를 고품질로 실행할 수 있다. 또, 배경 영역에서, 1프레임 기간중에 선택되는 영역을 상기 파셜 표시 영역과 배경 영역 중 일부인 k행 m열 영역으로 하기 때문에, 파셜 표시 모드에서 1프레임 기간 중에 선택되는 행수가 통상 표시 모드시 보다 적어, 소비 저녁의 저감을 도모하는 것도 가능하게 된다.

Claims (44)

  1. n행 m열 매트릭스의 복수의 화소를 구비하고, 파셜(partial) 표시 명령에 따라 임의의 s행 m열의 화소로 이루어진 파셜 표시 영역에 원하는 파셜 표시를 행하고, 상기 n행 m열의 나머지 배경 영역에는 배경을 표시하는 표시 장치의 구동 방법에 있어서,
    파셜 표시 모드에는,
    1프레임 기간 중에, 상기 s행 m열의 파셜 표시 영역의 각 화소에 상기 파셜 표시 데이터를 기입하고,
    또한 상기 배경 영역 중 k행 m열의 화소에 배경 표시 데이터를 기입하는 (단, n, m, s, 및 k는 모두 1이상의 정수이고, s<n, k<n로 함)
    표시 장치의 구동 방법.
  2. 제1항에 있어서, 상기 배경 영역 중 상기 k행 m열의 화소는 1프레임 마다 선택되는 행이 시프트되는 표시 장치의 구동 방법.
  3. 제2항에 있어서, 상기 배경 영역의 전 화소에는, 합계 (n-s)/k 프레임 기간에 걸쳐 상기 배경 표시 데이터를 기입하는 표시 장치의 구동 방법.
  4. 제2항에 있어서, 상기 배경 영역의 각 화소에는, 합계 (n-s)/k 프레임에 걸쳐 상기 배경 표시 데이터를 기입하고, 다음 합계 (n-s)/k 프레임 기간에는 동일 행의 화소에 대해, 배경 표시 데이터의 기준 전위에 대한 극성을 반전시킨 배경 표시 데이터를 기입하는 표시 장치의 구동 방법.
  5. 제1항에 있어서, 상기 배경 영역 중 1프레임 기간 중에 선택되는 k행 이외의 행에 대해서는, 행 선택 동작을 금지하는 표시 장치의 구동 방법.
  6. 제1항에 있어서, 상기 파셜 표시 명령이 나오면, 1프레임 기간에 상기 n행 m열의 전 화소를 선택하여 통상 표시할 때의 단위 클럭이 되는 화소 클럭 보다 낮은 주파수의 화소 클럭을 단위 클럭으로 이용하여,
    상기 파셜 표시 영역의 전 화소에 파셜 표시 데이터를 기입하고, 상기 배경 표시 영역 중 상기 k행 m열의 화소에 배경 표시 데이터를 기입하는 표시 장치의 구동 방법.
  7. 제6항에 있어서, 상기 파셜 표시 명령이 나오고,
    상기 배경 영역 중 상기 k행 m열의 화소 이외의 행에 대한 선택 기간의 도래를 검출하면, 행선택 펄스의 전송 속도를 증대하는 표시 장치의 구동 방법.
  8. 제1항에 있어서, 상기 파셜 표시 명령이 나온 후, 상기 n행 m열 매트릭스의 전 화소에 배경 표시 데이터를 기입하고 나서, 상기 s행 m열의 화소에 파셜 표시데이터를 순차 기입하고, 또한 상기 k행 m열의 화소에 배경 표시 데이터를 기입하는 표시 장치의 구동 방법.
  9. 제1항에 있어서, 상기 배경 표시 데이터는 오프 표시 데이터 또는 임의의 배경색 데이터인 표시 장치의 구동 방법.
  10. 제1항에 있어서, 상기 표시 장치는 액정 표시 장치인 표시 장치의 구동 방법.
  11. n행 m열 매트릭스의 복수의 화소를 구비하고,
    파셜 표시 명령에 따라 임의의 s행 m열 매트릭스의 파셜 표시 영역에는 파셜 표시를 행하고, 나머지 영역에는 배경 영역으로서 배경 표시를 행하는 표시 장치의 구동 방법에 있어서,
    파셜 표시 모드에는,
    1프레임 기간 중에
    상기 파셜 표시 영역의 각 화소에 소정의 파셜 표시 데이터를 순차 기입함과 동시에,
    상기 배경 영역 중, 상기 파셜 표시 영역의 최종행의 다음 s+1행째 영역의 화소와, k행 m열의 화소에 배경 표시 데이터를 기입하는 (단, n, m, s, 및 k는 모두 1이상의 정수이고, s<n, k<n-s-1로 함)
    것을 특징으로 하는 표시 장치의 구동 방법.
  12. 제11항에 있어서, 상기 배경 영역 중 상기 k행 m열의 화소는 1프레임 마다 선택행이 시프트되는 표시 장치의 구동 방법.
  13. 제12항에 있어서, 상기 배경 영역 중 (n-s-1)행 m열 매트릭스의 화소에는 합계 (n-s-1)/k 프레임 기간에 걸쳐 상기 배경 표시 데이터를 기입하는 표시 장치의 구동 방법.
  14. 제12항에 있어서, 상기 배경 영역 중 (n-s-1)행 m열 매트릭스의 화소에는 합계 (n-s-1)/k 프레임 기간에 걸쳐 상기 배경 표시 데이터를 기입하는 표시 장치의 구동 방법.
  15. 제11항에 있어서, 상기 파셜 표시 명령이 나오면, 1프레임 기간에 상기 n행 m열의 전화소를 선택하여 통상 표시할 때의 단위 클럭이 되는 화소 클럭 보다 낮은 주파수의 화소 클럭을 단위 클럭으로 이용하여,
    상기 파셜 표시 영역의 전 화소에 파셜 표시 데이터를 기입하고, 상기 배경 표시 영역 중 상기 s+1행째 영역의 화소와, 상기 k행 m열의 화소에 배경 표시 데이터를 기입하는 표시 장치의 구동 방법.
  16. 제11항에 있어서, 상기 파셜 표시 명령이 나온 후, 상기 n행 m열 매트릭스의 전 화소에 배경 표시 데이터를 기입하고 나서, 상기 s행 m열의 화소에 파셜 표시 데이터를 순차 기입하고, 또한 상기 s+1행째의 화소와, 상기 k행 m열의 화소에 배경 표시 데이터를 기입하는 표시 장치의 구동 방법.
  17. 제11항에 있어서,
    상기 파셜 표시 명령이 검출되면, 다음 제1 프레임의 기간 중에는,
    상기 s행 m열의 파셜 표시 영역의 각 화소에 소정의 파셜 표시 데이터를 순차 기입하고,
    또한 상기 배경 영역의 전 화소에, 배경 표시 데이터를 순차 기입하고,
    상기 제1 프레임에 이어지는 제2 프레임 이후의 각 프레임 기간 중에는,
    상기 s행 m열의 파셜 표시 영역의 각 화소에, 상기 파셜 표시 데이터를 기입하고,
    또한, 상기 배경 영역 중 s+1행째 영역의 화소와, 상기 k행 m열의 화소에 배경 표시 데이터를 기입하는 표시 장치의 구동 방법.
  18. 제11항에 있어서, 상기 배경 표시 데이터는 오프 표시 데이터 또는 임의의 배경색 데이터인 표시 장치의 구동 방법.
  19. 제11항에 있어서, 상기 표시 장치는 액정 표시 장치인 표시 장치의 구동 방법.
  20. n행 m열 매트릭스의 복수의 화소를 구비하고, 파셜 표시 명령에 따라 임의의 s행 m열의 화소로 이루어진 파셜 표시 영역에는 원하는 파셜 표시를 행하고, 상기 n행 m열의 나머지 배경 영역에는 배경을 표시하는 표시 장치의 구동 방법에 있어서,
    상기 파셜 표시 명령이 검출되어, 통상 표시 모드로부터 파셜 표시 모드로 이행한 이행 제1 프레임의 기간 중에는,
    상기 s행 m열의 파셜 표시 영역의 각 화소에 소정의 파셜 표시 데이터를 순차 기입하고, 또한 상기 배경 영역의 각 화소에 배경 표시 데이터를 순차 기입하고,
    상기 이행 제1 프레임에 이어지는 이행 제2 프레임 이후의 각 프레임 기간 중에는,
    상기 s행 m열의 파셜 표시 영역의 각 화소에, 상기 파셜 표시 데이터를 기입하고, 또한 상기 배경 영역 중 k행 m열의 화소에, 배경 표시 데이터를 기입하는 (단, n, m, s, 및 k는 모두 1이상의 정수이고, s<n, k<n를 만족함)
    것을 특징으로 하는 표시 장치의 구동 방법.
  21. 제20항에 있어서, 상기 배경 영역 중 선택되는 상기 k행 m열의 화소는 프레임 마다 선택되는 행이 시프트되는 표시 장치의 구동 방법.
  22. 제21항에 있어서, 상기 이행 제2 프레임 이후, 상기 배경 영역의 전 화소에는, 합계 (n-s)/k 프레임 기간에 걸쳐 상기 배경 표시 데이터를 기입하는 표시 장치의 구동 방법.
  23. 제21항에 있어서, 상기 이행 제2 프레임 이후, 상기 배경 영역 중, 1프레임 기간 중에 선택되는 상기 k행 이외의 행에 대해서는, 행선택 동작을 금지하는 표시 장치의 구동 방법.
  24. 제20항에 있어서, 상기 이행 제2 프레임 이후의 각 프레임 기간 중에는,
    1프레임 기간에 상기 n행 m열의 전화소를 선택하여 통상 표시할 때의 단위 클럭이 되는 화소 클럭 보다 주파수가 낮은 화소 클럭을 단위 클럭으로 이용하여,
    상기 파셜 표시 영역의 전 화소에 파셜 표시 데이터를 기입하고, 상기 배경 표시 영역 중 상기 k행 m열의 화소에 배경 표시 데이터를 기입하는 표시 장치의 구동 방법.
  25. 제20항에 있어서, 상기 배경 표시 데이터는 오프 표시 데이터 또는 임의의 배경색 데이터인 표시 장치의 구동 방법.
  26. 제20항에 있어서, 상기 표시 장치는 액정 표시 장치인 표시 장치의 구동 방법.
  27. n행 m열 매트릭스의 복수의 화소가 행 라인 마다 선택되어 또한 열 라인으로부터 표시 데이터의 공급을 받아 표시를 행하고, 또한 파셜 표시 명령이 나오면, 1프레임 기간 중에 상기 n행 m열 매트릭스 중 s행 m열의 화소를 선택하여 소정의 파셜 표시 데이터를 순차 기입하고, 또한 상기 n행 m열의 나머지 배경 영역 중 k행 m열의 화소를 선택하여 배경 표시 데이터를 기입하는 표시 장치의 구동 회로에 있어서,
    각 행의 선택 기간에 대응한 행 클럭을 발생하는 행 클럭 작성부와,
    행 클럭을 1프레임 마다 카운트하는 행 클럭 카운트부와,
    상기 파셜 표시 데이터를 기입해야 하는 s행의 도래 타이밍을 검출하는 파셜 표시행 검출부와,
    상기 1프레임 기간중에 배경 표시 데이터를 기입해야 하는 k행의 도래 타이밍을 검출하는 배경 표시행 검출부와,
    상기 파셜 표시행 검출부 또는 상기 배경 표시행 검출부 중 어느 하나에서 표시행의 도래가 검출되면 상기 n행 m열 매트릭스를 행마다 구동하는 행 드라이버에서의 행 구동 동작을 허가하는 드라이버 제어 신호를 발생하는 드라이버 제어 신호 발생부 (단, n, m, s, 및 k는 모두 1이상의 정수이고, s<n, k<n로 함)
    를 포함하는 표시 장치의 구동 회로.
  28. 제27항에 있어서, 프레임수를 카운트하는 프레임 카운트부를 더 포함하고,
    상기 배경 표시행 검출부는 상기 프레임 카운트부에서의 카운트치에 기초하여, 상기 배경 표시 데이터를 기입해야 하는 행을 시프트시키는 표시 장치의 구동 회로.
  29. 제27항에 있어서, 표시 데이터의 소정 기준 전압에 대한 극성을 단위 기간 마다 반전시키기 위한 극성 반전 신호 작성부를 더 포함하고,
    상기 배경 영역의 각 화소는 합계 (n-s)/k 프레임 기간으로 이루어지는 1배경 표시 기간에 걸쳐, 각각 1회 선택되고,
    다음 1배경 기간의 도래를 상기 극성 반전 신호 작성부가 검출하여 상기 배경 표시 데이터의 극성을 반전하는 표시 장치의 구동 회로.
  30. 제27항에 있어서, 1프레임 기간에 상기 n행 m열의 전화소를 선택하여 통상 표시할 때의 단위 클럭을 분주하는 분주 회로를 더 포함하고,
    상기 파셜 표시 명령이 나오면, 상기 분주 회로로부터의 분주 화소 클럭을 단위 클럭으로 이용하여, 1프레임 기간 중에 상기 s행 m열의 화소에의 상기 파셜 표시 데이터의 기입 제어, 및 상기 k행 m열의 화소에의 상기 배경 표시 데이터의 기입 제어를 행하는 표시 장치의 구동 회로.
  31. 제30항에 있어서, 상기 파셜 표시행 검출부 및 상기 배경 표시행 검출부에서의 표시행 검출 신호에 기초하여,
    상기 배경 영역 중 상기 k행 m열의 화소 이외의 행에 대한 선택 기간의 도래를 검출하여, 상기 행 클럭의 주파수를 증대하는 행 클럭 제어부를 포함하는 표시 장치의 구동 회로.
  32. 제27항에 있어서, 통상 표시 모드로부터 파셜 표시 모드로의 이행이 명령이 나오면,
    이 명령의 다음 1프레임은 상기 n행 m열 매트릭스의 전화소에의 표시 데이터를 배경 표시 데이터로 변경하고,
    그 다음 프레임으로부터 상기 드라이버 제어 신호 발생부에서의 상기 드라이버 제어 신호의 발생을 스타트시키는 모드 전환 타이밍 제어부를 포함하는 표시 장치의 구동 회로.
  33. 제27항에 있어서, 상기 배경 표시 데이터는 오프 표시 데이터 또는 임의의 배경색 데이터인 표시 장치의 구동 회로.
  34. 제27항에 있어서, 상기 표시 장치는 액정 표시 장치인 표시 장치의 구동 회로.
  35. n행 m열 매트릭스의 복수의 화소가 행 라인 마다 선택되고 또한 열 라인으로부터 표시 데이터의 공급을 받아 표시를 행하고,
    또한, 파셜 표시 명령이 나오면, 1프레임 기간 중에 상기 n행 m열 매트릭스 중 s행 m열의 화소를 선택하여 소정의 파셜 표시 데이터를 순차 기입하고, 또 상기 n행 m열의 나머지 배경 영역 중 s+1행째의 화소와, k행 m열의 화소를 선택하여 배경 표시 데이터를 기입하는 표시 장치의 구동 회로에 있어서,
    각 행의 선택 기간에 대응한 행 클럭을 발생하는 행 클럭 작성부와,
    행 클럭을 1프레임 마다 카운트하는 행 클럭 카운트부와,
    상기 파셜 표시 데이터를 기입해야 할 s행의 도래 타이밍을 검출하는 파셜 표시행 검출부와,
    상기 1프레임 기간 중에 배경 표시 데이터를 기입해야 할 s+1행째 및 k행의 도래 타이밍을 검출하는 배경 표시행 검출부와,
    상기 파셜 표시행 검출부 또는 상기 배경 표시행 검출부의 어느 것에서 표시행의 도래가 검출되면 상기 n행 m열 매트릭스를 행 마다 구동하는 행 드라이버에서의 행 구동 동작을 허가하는 드라이버 제어 신호를 발생하는 드라이버 제어 신호 발생부 (단, n, m, s, 및 k는 모두 1이상의 정수이고, s<n, k<n-s-1로 함)
    를 포함하는 표시 장치의 구동 회로.
  36. 제35항에 있어서, 프레임수를 카운트하는 프레임 카운트부를 더 포함하고,
    상기 배경 표시행 검출부는 상기 프레임 카운트부에서의 카운트치에 기초하여, 상기 배경 표시 데이터를 기입해야 할 행을 시프트시키는 표시 장치의 구동 회로.
  37. 제35항에 있어서, 표시 데이터의 소정 기준 전압에 대한 극성을 단위 기간 마다 반전시키기 위한 극성 반전 신호 작성부를 더 포함하고,
    상기 배경 영역 중 상기 s+1행째를 제외하는 각 화소는 합계 (n-s)/k 프레임 기간으로 이루어진 1배경 표시 기간에 걸쳐 각각이 1회 선택되고,
    다음의 1배경 표시 기간의 도래를 상기 극성 반전 신호 작성부가 검출하여 상기 배경 표시 데이터의 극성을 반전하는 표시 장치의 구동 회로.
  38. 제35항에 있어서, 1프레임 기간에 상기 n행 m열의 전 화소를 선택하여 통상 표시할 때의 단위 클럭을 분주하는 분주 회로를 더 포함하고,
    상기 파셜 표시 명령이 나오면, 상기 분주 회로로부터의 분주 화소 클럭을 단위 클럭으로 이용하여, 1프레임 기간 중에 상기 s행 m열의 화소에의 상기 파셜 표시 데이터의 기입 제어 및 상기 s+1행째 영역의 화소 및 상기 k행 m열의 화소에의 상기 배경 표시 데이터의 기입 제어를 행하는 표시 장치의 구동 회로.
  39. 제38항에 있어서, 상기 파셜 표시행 검출부 및 상기 배경 표시행 검출부에서의 표시행 검출 신호에 기초하여,
    상기 배경 영역 중, 상기 s+1행째 영역의 화소 및 상기 k행 m열의 화소 이외의 행에 대한 선택 기간의 도래를 검출하여, 상기 행 클럭의 주파수를 증대하는 행클럭 제어부를 포함하는 표시 장치의 구동 회로.
  40. 제35항에 있어서, 상기 배경 표시 데이터는 오프 표시 데이터 또는 임의의 배경색 데이터인 표시 장치의 구동 회로.
  41. 제35항에 있어서, 상기 표시 장치는 액정 표시 장치인 표시 장치의 구동 회로.
  42. n행 m열 매트릭스의 복수의 화소가 행 라인 마다 선택되고 또한 열 라인으로부터 표시 데이터의 공급을 받아 표시를 행하고, 또한, 파셜 표시 모드에서는, 1프레임 기간 중에 상기 n행 m열 매트릭스 중 s행 m열의 화소를 선택하여 소정의 파셜 표시 데이터를 순차 기입하고, 또 상기 n행 m열의 나머지 배경 영역 중 k행 m열의 화소를 선택하여 배경 표시 데이터를 기입하는 표시 장치의 구동 회로에 있어서,
    각 행의 선택 기간에 대응한 행 클럭을 발생하는 행 클럭 작성부와,
    행 클럭을 1프레임 마다 카운트하는 행 클럭 카운트부와,
    상기 파셜 표시 데이터를 기입해야 할 s행의 도래 타이밍을 검출하는 파셜 표시행 검출부와,
    상기 배경 영역의 선두행 및 최종행의 도래 타이밍을 검출하는 배경 영역 검출부와,
    파셜 표시 모드 중의 1프레임 기간 중에 배경 표시 데이터를 기입해야 할 배경 영역 중의 k행의 도래 타이밍을 검출하는 배경 표시행 검출부와,
    통상 표시 모드로부터 파셜 표시 모드에의 이행 제1 프레임에서는, 상기 파셜 표시행 검출부에서 표시행의 도래가 검출되고 있는 기간, 파셜 표시 데이터의 출력을 허가하여, 상기 배경 영역 검출부에서 상기 배경 영역의 선두행의 도래로부터 최종행의 도래가 검출될 때 까지의 기간, 출력 표시 데이터를 소정 배경 표시 데이터에 설정하는 데이터 출력 제어부와,
    파셜 표시 모드로의 이행 제2 프레임 이후가 되면, 상기 파셜 표시행 검출부 및 상기 배경 표시행 검출부의 어느 하나에서 표시행의 도래가 검출되면 상기 행드라이버에서의 행구동 동작을 허가하는 드라이버 제어 신호를 발생하는 드라이버 제어 신호 발생부 (단, n, m, s, 및 k는 모두 1이상의 정수이고, s<n, k<n-s로 함)
    를 포함하는 표시 장치의 구동 회로.
  43. 제42항에 있어서, 상기 배경 표시 데이터는 오프 표시 데이터 또는 임의의 배경색 데이터인 표시 장치의 구동 회로.
  44. 제42항에 있어서, 상기 표시 장치는 액정 표시 장치인 표시 장치의 구동 회로.

KR10-2001-0018839A 2000-04-11 2001-04-10 표시 장치의 구동 방법 및 구동 회로 KR100433020B1 (ko)

Applications Claiming Priority (8)

Application Number Priority Date Filing Date Title
JP2000109958 2000-04-11
JP2000-109958 2000-04-11
JP2001-096576 2001-03-29
JP2001096471A JP4243035B2 (ja) 2001-03-29 2001-03-29 表示装置の駆動方法及び駆動回路
JP2001-096471 2001-03-29
JP2001-096386 2001-03-29
JP2001096576A JP4424872B2 (ja) 2001-03-29 2001-03-29 表示装置の駆動方法及び駆動回路
JP2001096386A JP2001356746A (ja) 2000-04-11 2001-03-29 表示装置の駆動方法及び駆動回路

Publications (2)

Publication Number Publication Date
KR20020005400A true KR20020005400A (ko) 2002-01-17
KR100433020B1 KR100433020B1 (ko) 2004-05-24

Family

ID=27481211

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0018839A KR100433020B1 (ko) 2000-04-11 2001-04-10 표시 장치의 구동 방법 및 구동 회로

Country Status (5)

Country Link
US (1) US20010052887A1 (ko)
EP (1) EP1146502A2 (ko)
KR (1) KR100433020B1 (ko)
CN (1) CN1183504C (ko)
TW (1) TW521247B (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8760442B2 (en) 2010-02-26 2014-06-24 Semiconductor Energy Laboratory Co., Ltd. Display device and E-book reader provided therewith
KR20180111512A (ko) * 2017-03-30 2018-10-11 주식회사 아나패스 디스플레이 구동 방법 및 디스플레이 구동 장치
US11609602B2 (en) 2019-10-29 2023-03-21 Samsung Display Co., Ltd. Display device, manufacturing method thereof, and manufacturing apparatus thereof
US12117868B2 (en) 2019-10-29 2024-10-15 Samsung Display Co., Ltd. Display device, manufacturing method thereof, and manufacturing apparatus thereof

Families Citing this family (66)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100701892B1 (ko) * 1999-05-21 2007-03-30 엘지.필립스 엘시디 주식회사 데이터라인 구동방법 및 그를 이용한 액정 표시장치
FI115801B (fi) * 1999-05-27 2005-07-15 Nokia Corp Näytön ohjaaminen
JP4106888B2 (ja) 2001-09-19 2008-06-25 カシオ計算機株式会社 液晶表示装置および携帯端末装置
JP2004012890A (ja) * 2002-06-07 2004-01-15 Sanyo Electric Co Ltd 表示装置
TWI240818B (en) * 2002-06-07 2005-10-01 Sanyo Electric Co Display device
CN100414576C (zh) * 2002-06-22 2008-08-27 Nxp股份有限公司 电路装置、显示设备、行驱动电路、电子仪器及其方法
JP2004045748A (ja) * 2002-07-11 2004-02-12 Sharp Corp 表示装置及び表示方法
TWI266106B (en) * 2002-08-09 2006-11-11 Sanyo Electric Co Display device with a plurality of display panels
GB2391995A (en) * 2002-08-15 2004-02-18 Seiko Epson Corp Mobile telephone comprising sensors which optimise the contrast or colour of the screen.
US7786974B2 (en) 2003-01-23 2010-08-31 Koninklijke Philips Electronics N.V. Driving a bi-stable matrix display device
JP2004240236A (ja) * 2003-02-07 2004-08-26 Hitachi Ltd 表示装置
JP2004240235A (ja) * 2003-02-07 2004-08-26 Hitachi Ltd 表示装置用lsi
KR100737887B1 (ko) * 2003-05-20 2007-07-10 삼성전자주식회사 구동회로, 이를 갖는 평판표시장치 및 이의 구동방법
KR100951901B1 (ko) * 2003-08-14 2010-04-09 삼성전자주식회사 신호 변환 장치 및 이를 갖는 표시 장치
KR20050037303A (ko) * 2003-10-18 2005-04-21 삼성오엘이디 주식회사 예비 충전이 선택적으로 수행되는 전계발광 디스플레이패널의 구동방법
US7969400B2 (en) * 2004-02-25 2011-06-28 Hitachi Displays, Ltd. Liquid crystal display device with decreased power consumption
TWI232426B (en) * 2004-04-08 2005-05-11 Toppoly Optoelectronics Corp Circuitry and method for displaying of a monitor
US7560299B2 (en) * 2004-08-27 2009-07-14 Idc, Llc Systems and methods of actuating MEMS display elements
US7499208B2 (en) * 2004-08-27 2009-03-03 Udc, Llc Current mode display driver circuit realization feature
US7545550B2 (en) * 2004-09-27 2009-06-09 Idc, Llc Systems and methods of actuating MEMS display elements
US8310441B2 (en) 2004-09-27 2012-11-13 Qualcomm Mems Technologies, Inc. Method and system for writing data to MEMS display elements
US8514169B2 (en) * 2004-09-27 2013-08-20 Qualcomm Mems Technologies, Inc. Apparatus and system for writing data to electromechanical display elements
US7679627B2 (en) * 2004-09-27 2010-03-16 Qualcomm Mems Technologies, Inc. Controller and driver features for bi-stable display
US8878825B2 (en) 2004-09-27 2014-11-04 Qualcomm Mems Technologies, Inc. System and method for providing a variable refresh rate of an interferometric modulator display
US7532195B2 (en) 2004-09-27 2009-05-12 Idc, Llc Method and system for reducing power consumption in a display
JP2006154088A (ja) * 2004-11-26 2006-06-15 Sanyo Electric Co Ltd アクティブマトリクス型液晶表示装置
CN101167118B (zh) 2005-04-26 2010-05-19 株式会社半导体能源研究所 发光装置及其驱动方法
US7948457B2 (en) 2005-05-05 2011-05-24 Qualcomm Mems Technologies, Inc. Systems and methods of actuating MEMS display elements
US7920136B2 (en) 2005-05-05 2011-04-05 Qualcomm Mems Technologies, Inc. System and method of driving a MEMS display device
JP2007058158A (ja) * 2005-07-26 2007-03-08 Sanyo Epson Imaging Devices Corp 電気光学装置、電気光学装置の駆動方法、および電子機器
WO2007013646A1 (en) * 2005-07-29 2007-02-01 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
US20070126673A1 (en) * 2005-12-07 2007-06-07 Kostadin Djordjev Method and system for writing data to MEMS display elements
US8391630B2 (en) 2005-12-22 2013-03-05 Qualcomm Mems Technologies, Inc. System and method for power reduction when decompressing video streams for interferometric modulator displays
US8194056B2 (en) 2006-02-09 2012-06-05 Qualcomm Mems Technologies Inc. Method and system for writing data to MEMS display elements
US8049713B2 (en) 2006-04-24 2011-11-01 Qualcomm Mems Technologies, Inc. Power consumption optimized display update
KR101263531B1 (ko) 2006-06-21 2013-05-13 엘지디스플레이 주식회사 액정표시장치
US7957589B2 (en) * 2007-01-25 2011-06-07 Qualcomm Mems Technologies, Inc. Arbitrary power function using logarithm lookup table
KR101329075B1 (ko) * 2007-03-20 2013-11-12 엘지디스플레이 주식회사 액정표시장치 및 그의 구동 방법
JP5467484B2 (ja) * 2007-06-29 2014-04-09 カシオ計算機株式会社 表示駆動装置及びその駆動制御方法並びにそれを備える表示装置
JP2009015103A (ja) * 2007-07-06 2009-01-22 Nec Electronics Corp 表示制御装置及びその制御方法
JP4455629B2 (ja) * 2007-08-22 2010-04-21 統▲宝▼光電股▲分▼有限公司 アクティブマトリクス型液晶表示装置の駆動方法
JP5122993B2 (ja) * 2008-01-30 2013-01-16 京セラ株式会社 携帯情報処理装置
JP5507090B2 (ja) * 2008-09-30 2014-05-28 富士通テン株式会社 表示装置
JP5522375B2 (ja) * 2009-03-11 2014-06-18 Nltテクノロジー株式会社 液晶表示装置、該装置に用いられるタイミングコントローラ及び信号処理方法
US8736590B2 (en) 2009-03-27 2014-05-27 Qualcomm Mems Technologies, Inc. Low voltage driver scheme for interferometric modulators
US8405649B2 (en) * 2009-03-27 2013-03-26 Qualcomm Mems Technologies, Inc. Low voltage driver scheme for interferometric modulators
US20110109615A1 (en) * 2009-11-12 2011-05-12 Qualcomm Mems Technologies, Inc. Energy saving driving sequence for a display
US9325984B2 (en) * 2010-02-09 2016-04-26 Samsung Display Co., Ltd. Three-dimensional image display device and driving method thereof
KR102129413B1 (ko) 2010-02-12 2020-07-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 구동 방법
US8842111B2 (en) * 2010-09-20 2014-09-23 Intel Corporation Techniques for selectively changing display refresh rate
TWI420460B (zh) 2011-05-02 2013-12-21 Au Optronics Corp 電泳顯示器及其驅動方法
KR101818567B1 (ko) 2011-05-18 2018-02-22 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
KR20130049618A (ko) * 2011-11-04 2013-05-14 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법
KR20150024073A (ko) * 2013-08-26 2015-03-06 삼성전자주식회사 디스플레이 구동 및 부분 디스플레이 장치와 방법
KR102175103B1 (ko) 2014-02-21 2020-11-06 삼성전자주식회사 저전력 구동 방법과 이를 수행하는 전자 장치
US9928796B2 (en) 2014-06-23 2018-03-27 Sharp Kabushiki Kaisha Display device and display method
JP6334378B2 (ja) * 2014-12-05 2018-05-30 エルジー ディスプレイ カンパニー リミテッド ディスプレイおよびその駆動方法
JP6683418B2 (ja) * 2014-12-22 2020-04-22 エルジー ディスプレイ カンパニー リミテッド 表示装置用の駆動回路および表示装置
CN105448227B (zh) * 2016-01-12 2017-11-17 京东方科技集团股份有限公司 一种栅极驱动电路和显示装置
CN105448226B (zh) * 2016-01-12 2018-03-16 京东方科技集团股份有限公司 一种栅极驱动电路和显示装置
KR102540111B1 (ko) * 2016-07-27 2023-06-07 삼성전자 주식회사 전자 장치 및 전자 장치의 동작 방법
CN109243393B (zh) 2018-10-29 2020-08-04 惠科股份有限公司 驱动电路及显示驱动装置
CN109064967A (zh) * 2018-10-31 2018-12-21 京东方科技集团股份有限公司 一种控制电路及其驱动方法、栅极驱动芯片、检测装置
KR20200120835A (ko) 2019-04-12 2020-10-22 삼성디스플레이 주식회사 주사 구동부 및 표시 장치
CN111263488B (zh) * 2020-04-01 2021-03-16 深圳市冲天光电科技有限公司 Led节能电路
CN114153033A (zh) * 2020-09-07 2022-03-08 华为技术有限公司 波长选择的方法和装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0695621A (ja) * 1992-09-16 1994-04-08 Fujitsu Ltd 液晶表示制御装置および液晶表示装置
JP2690685B2 (ja) * 1994-04-18 1997-12-10 静岡日本電気株式会社 表示機能付携帯無線機
DE69535818D1 (de) * 1995-09-20 2008-10-02 Hitachi Ltd Bildanzeigevorrichtung
JPH09146499A (ja) * 1995-11-22 1997-06-06 Toshiba Corp 情報機器
US6057820A (en) * 1996-10-21 2000-05-02 Spatialight, Inc. Apparatus and method for controlling contrast in a dot-matrix liquid crystal display
US5867140A (en) * 1996-11-27 1999-02-02 Motorola, Inc. Display system and circuit therefor
JP2982722B2 (ja) * 1996-12-04 1999-11-29 日本電気株式会社 映像表示装置
GB2320345B (en) * 1996-12-12 1998-11-18 John Quentin Phillipps Portable computer apparatus
JP3572473B2 (ja) * 1997-01-30 2004-10-06 株式会社ルネサステクノロジ 液晶表示制御装置
TW530286B (en) * 1998-02-09 2003-05-01 Seiko Epson Corp Electro-optical device and its driving method, liquid crystal display apparatus and its driving method, driving circuit of electro-optical device, and electronic machine
CN1190766C (zh) * 1999-09-27 2005-02-23 时至准钟表股份有限公司 彩色液晶显示屏的驱动方法以及时钟的显示控制方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8760442B2 (en) 2010-02-26 2014-06-24 Semiconductor Energy Laboratory Co., Ltd. Display device and E-book reader provided therewith
KR20180111512A (ko) * 2017-03-30 2018-10-11 주식회사 아나패스 디스플레이 구동 방법 및 디스플레이 구동 장치
US11609602B2 (en) 2019-10-29 2023-03-21 Samsung Display Co., Ltd. Display device, manufacturing method thereof, and manufacturing apparatus thereof
US12117868B2 (en) 2019-10-29 2024-10-15 Samsung Display Co., Ltd. Display device, manufacturing method thereof, and manufacturing apparatus thereof

Also Published As

Publication number Publication date
TW521247B (en) 2003-02-21
KR100433020B1 (ko) 2004-05-24
CN1183504C (zh) 2005-01-05
US20010052887A1 (en) 2001-12-20
CN1317779A (zh) 2001-10-17
EP1146502A2 (en) 2001-10-17

Similar Documents

Publication Publication Date Title
KR100433020B1 (ko) 표시 장치의 구동 방법 및 구동 회로
KR100661468B1 (ko) 행렬형으로 배치된 복수의 화소를 구비한 화상표시장치
KR101388588B1 (ko) 액정표시장치
JP4904641B2 (ja) 液晶表示制御回路
US5748175A (en) LCD driving apparatus allowing for multiple aspect resolution
KR100301545B1 (ko) 액티브 매트릭스형 액정 표시 장치용 구동 회로
JP2001356746A (ja) 表示装置の駆動方法及び駆動回路
KR100800490B1 (ko) 액정 표시 장치 및 이의 구동 방법
JP4501525B2 (ja) 表示装置及びその駆動制御方法
JP2006018299A (ja) ゲートドライバが内蔵された液晶パネル及びその駆動方法
JP2008176159A (ja) 表示装置
WO2012108361A1 (ja) 表示装置および駆動方法
WO2013047363A1 (ja) 走査信号線駆動回路およびそれを備える表示装置
JP3487628B2 (ja) 液晶表示装置
US11482150B2 (en) Device and method for driving display supporting low power mode
US20080100602A1 (en) Liquid-crystal display apparatus and line driver
KR100548844B1 (ko) 표시 장치
JP4243035B2 (ja) 表示装置の駆動方法及び駆動回路
JP4424872B2 (ja) 表示装置の駆動方法及び駆動回路
JP3959256B2 (ja) アクティブマトリックス表示パネルの駆動装置
KR100605077B1 (ko) 표시 장치용 구동 장치
JP4040866B2 (ja) 表示装置
KR100760935B1 (ko) 액정표시장치의 데이터 구동회로
Washio et al. 18.4: TFT‐LCDs with Monolithic Multi‐Drivers for High Performance Video and Low‐Power Text Modes
KR20030054896A (ko) 액정표시장치의 게이트 구동회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090508

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee