CN109243393B - 驱动电路及显示驱动装置 - Google Patents

驱动电路及显示驱动装置 Download PDF

Info

Publication number
CN109243393B
CN109243393B CN201811269924.6A CN201811269924A CN109243393B CN 109243393 B CN109243393 B CN 109243393B CN 201811269924 A CN201811269924 A CN 201811269924A CN 109243393 B CN109243393 B CN 109243393B
Authority
CN
China
Prior art keywords
controlled
controlled switch
output end
switch module
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811269924.6A
Other languages
English (en)
Other versions
CN109243393A (zh
Inventor
黄笑宇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN201811269924.6A priority Critical patent/CN109243393B/zh
Priority to PCT/CN2018/118052 priority patent/WO2020087618A1/zh
Priority to US17/041,082 priority patent/US11081074B2/en
Publication of CN109243393A publication Critical patent/CN109243393A/zh
Application granted granted Critical
Publication of CN109243393B publication Critical patent/CN109243393B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明涉及一种驱动电路及显示驱动装置,信号处理模块根据一个行起始信号输出一个控制信号。在任一控制信号作用时,只导通显示信号输出至对应子像素的其中一部分的晶体管源极的通路,使这部分完成子像素的显示。同时将基准电压接入对应子像素的另一部分的基准电压端,使另一部分的像素电极充电至基准电压。在任一控制信号的下一个控制信号作用时,像素电极预充至基准电压可迅速完成充电,而同时为在任一控制信号作用时进行显示的子像素的一部分的像素电极充电至基准电压。基于此,在每次控制信号翻转前,子像素的一部分处于工作,另一部分先预充至基准电压,以此提高像素电极的充电效率,保证像素电极上的电压可切换至目标电压。

Description

驱动电路及显示驱动装置
技术领域
本发明涉及液晶显示驱动技术领域,特别是涉及一种驱动电路及显示驱动装置。
背景技术
液晶显示面板是由一定数量的彩色或黑白像素组成,放置于光源或反射面前方的显示设备。其中,TFT-LCD(Thin Film Transistor Liquid Crystal Display薄膜晶体管液晶显示面板)是当前液晶显示面板的主要品种之一,已经成为了现代IT、视讯产品中重要的显示平台。以TFT-LCD的显示驱动为例,系统主板将R/G/B压缩信号、控制信号及电源通过线材与PCB板上的connector相连接,数据经过PCB板上的TCON(Timing Controller时序控制器)IC处理后,经PCB板,通过S-COF(Source-Chip on Film源级薄膜驱动芯片)和G-COF(Gate-Chip on Film栅极薄膜驱动芯片)与显示区连接,通过显示阵列上的Data line(数据线)和Scan line(扫描线)对电压进行传输,从而使TFT-LCD实现显示功能。其中,使TFT-LCD实现显示功能的信号包括TCON输出的行起始信号、G-COF输出至晶体管栅极的栅极开启信号和S-COF输出至晶体管源极的显示信号。
同时,在目前的液晶显示面板中,一个子像素一般分为两个相互独立的部分,各部分均包括一个像素电极,通过两个部分实现子像素的显示。由于液晶的材料特性,以相同的电压长时间作用于液晶上,会导致液晶极化,造成显示异常。因此,TFT-LCD在显示过程中需要基准电压,然后将高于基准电压的电压值定义为正极性,低于基准电压的电压值定义为负极性。显示过程中,作用于液晶上的电压每一帧会从正极性与负极性之间切换,以避免液晶极化。然而,在实际的应用中,因为充电时间不足,直接将像素电极上的电压从正极性切换为负极性,跨压较大,会造成充电不足,即在有限的充电时间内无法将像素电极上的电压切换至目标电压。
发明内容
基于此,有必要针对像素电极因充电不足,在有限的充电时间内无法将像素电极上的电压切换至目标电压的问题,提供一种驱动电路及显示驱动装置。
一种驱动电路,包括信号处理模块和受控开关模块;其中,各受控开关模块与各子像素一一对应;
信号处理模块用于接入时序控制器的行起始信号,并根据一个行起始信号输出一个控制信号;
受控开关模块包括显示开关模块和基准开关模块;
显示开关模块的输入端用于接入源极薄膜驱动芯片输出的显示信号,显示开关模块的受控端接入控制信号,显示开关模块的第一输出端用于连接对应子像素第一部分的晶体管的源极,显示开关模块的第二输出端用于连接对应子像素第二部分的晶体管的源极;
基准开关模块的输入端用于接入基准电压,基准开关模块的受控端接入控制信号,基准开关模块的第一输出端用于连接对应子像素第一部分的基准电压端,基准开关模块的第二输出端用于连接对应子像素第二部分的基准电压端;
其中,一个控制信号可使显示开关模块导通其输入端与第一输出端,使基准开关模块导通其输入端与第二输出端;或,使显示开关模块导通其输入端与第二输出端,使基准开关模块导通其输入端与第一输出端。
在其中一个实施例中,信号处理模块包括D触发器、第一受控开关和第二受控开关;
第一受控开关的输入端用于接入逻辑高电平电压;第二受控开关的输入端用于接地;
第一受控开关的输出端用于连接第二受控开关的输出端,并用于接地,还用于输出控制信号;
D触发器的控制端用于接入行起始信号,D触发器的脉冲输入端连接第一受控开关的输出端,D触发器的输出端连接第一受控开关的受控端和第二受控开关的受控端;
其中,D触发器的输出端在输出同一逻辑电平电压时,第一受控开关的输入端与输出端导通,第二受控开关的输入端与输出端关断;或,第一受控开关的输入端与输出端关断,第二受控开关的输入端与输出端导通。
在其中一个实施例中,D触发器包括上升沿D触发器。
在其中一个实施例中,第一受控开关包括第一P沟道场效应管,第二受控开关包括第一N沟道场效应管;
第一受控开关的受控端为第一P沟道场效应管的栅极;
第二受控开关的受控端为第一N沟道场效应管的栅极。
在其中一个实施例中,信号处理模块还包括保护电阻;
第一受控开关的输出端用于通过保护电阻接地。
在其中一个实施例中,显示开关模块包括第三受控开关和第四受控开关;
第三受控开关的受控端和第四受控开关的受控端接入控制信号;
第三受控开关的输入端和第四受控开关的输入端为显示开关模块的输入端,第三受控开关的输出端为显示开关模块的第一输出端,第四受控开关的输出端为显示开关模块的第二输出端;
其中,在受控端接收到同一控制信号时,第三受控开关的输入端与输出端导通,第四受控开关的输入端与输出端关断;或,第三受控开关的输入端与输出端关断,第四受控开关的输入端与输出端导通。
在其中一个实施例中,第三受控开关包括第二N沟道场效应管,第四受控开关包括第二P沟道场效应管;
第三受控开关的受控端为第二N沟道场效应管的栅极;
第四受控开关的受控端为第二P沟道场效应管的栅极。
在其中一个实施例中,基准开关模块包括第五受控开关和第六受控开关;
第五受控开关的受控端和第六受控开关的受控端接入控制信号;
第五受控开关的输入端和第六受控开关的输入端为基准开关模块的输入端,第五受控开关的输出端为基准开关模块的第一输出端,第六受控开关的输出端为基准开关模块的第二输出端;
其中,在受控端接收到同一控制信号时,第五受控开关的输入端与输出端导通,第六受控开关的输入端与输出端关断;或,第五受控开关的输入端与输出端关断,第六受控开关的输入端与输出端导通。
在其中一个实施例中,第五受控开关包括第二P沟道场效应管,第六受控开关包括第二N沟道场效应管;
第五受控开关的受控端为第二P沟道场效应管的栅极;
第六受控开关的受控端为第二N沟道场效应管的栅极。
一种显示驱动装置,包括时序控制器、源极薄膜驱动芯片、栅极薄膜驱动芯片和驱动电路;其中,时序控制器分别连接源极薄膜驱动芯片和栅极薄膜驱动芯片;
驱动电路包括信号处理模块和受控开关模块;其中,各受控开关模块与各子像素一一对应;
信号处理模块接入时序控制器的行起始信号,并根据一个行起始信号输出一个控制信号;
受控开关模块包括显示开关模块和基准开关模块;
显示开关模块的输入端接入源极薄膜驱动芯片输出的显示信号,显示开关模块的受控端接入控制信号,显示开关模块的第一输出端用于连接对应子像素第一部分的晶体管的源极,显示开关模块的第二输出端用于连接对应子像素第二部分的晶体管的源极;
基准开关模块的输入端用于接入基准电压,基准开关模块的受控端接入控制信号,基准开关模块的第一输出端用于连接对应子像素第一部分的基准电压端,基准开关模块的第二输出端用于连接对应子像素第二部分的基准电压端;
栅极薄膜驱动芯片用于连接各子像素中各部分的晶体管的栅极;
其中,一个控制信号可使显示开关模块导通其输入端与第一输出端,使基准开关模块导通其输入端与第二输出端;或,使显示开关模块导通其输入端与第二输出端,使基准开关模块导通其输入端与第一输出端。
上述的驱动电路及显示驱动装置,信号处理模块根据一个行起始信号输出一个控制信号。在任一控制信号作用时,只导通显示信号输出至对应子像素的其中一部分的晶体管源极的通路,使这部分完成子像素的显示。同时将基准电压接入对应子像素的另一部分的基准电压端,使另一部分的像素电极充电至基准电压。在任一控制信号的下一个控制信号作用时,像素电极预充至基准电压可迅速完成充电,而同时为在任一控制信号作用时进行显示的子像素的一部分的像素电极充电至基准电压。基于此,在每次控制信号翻转前,子像素的一部分处于工作,另一部分先预充至基准电压,以此提高像素电极的充电效率,保证像素电极上的电压可切换至目标电压。
附图说明
图1为一实施方式的驱动电路模块结构图;
图2为另一实施方式的驱动电路模块结构图;
图3为一实施方式的驱动电路图;
图4为又一实施方式的驱动电路模块结构图;
图5为另一实施方式的驱动电路图;
图6为再一实施方式的驱动电路模块结构图;
图7为又一实施方式的驱动电路图;
图8为一实施方式的显示驱动装置模块结构图。
具体实施方式
为了更好地理解本发明的目的、技术方案以及技术效果,以下结合附图和实施例对本发明进行进一步的讲解说明。同时声明,以下所描述的实施例仅用于解释本发明,并不用于限定本发明
本发明实施例提供一种驱动电路。
图1为一实施方式的驱动电路模块结构图,如图1所示,一实施方式的驱动电路包括信号处理模块100和受控开关模块101;其中,各受控开关模块101与各子像素一一对应;
信号处理模块100用于接入时序控制器的行起始信号STV,并根据一个行起始信号STV输出一个控制信号;
其中,行起始信号STV为脉冲形式的信号,即行起始信号STV为一个接一个的脉冲信号。信号处理模块100在接收到一个行起始信号STV时,即根据接收到的行起始信号STV输出一个控制信号。信号处理模块100在接收到下一个行起始信号时,则根据接收到的新的行起始信号STV输出另一个控制信号以替换原控制信号。
在其中一个实施例中,图2为另一实施方式的驱动电路模块结构图,如图2所示,信号处理模块包括D触发器D1、第一受控开关200和第二受控开关201;
第一受控开关200的输入端用于接入逻辑高电平电压VDD;第二受控开关201的输入端用于接地GND;
第一受控开关200的输出端用于连接第二受控开关201的输出端,并用于接地GND,还用于输出控制信号;
D触发器D1的控制端C用于接入行起始信号STV,D触发器D1的脉冲输入端D连接第一受控开关200的输出端,D触发器D1的输出端Q连接第一受控开关200的受控端和第二受控开关201的受控端;
其中,D触发器D1在接收到一个行起始信号STV时,即将脉冲输入端D的接收到的逻辑电位值赋值给输出端Q。
在其中一个实施例中,D触发器D1包括上升沿D触发器。
其中,采用上升沿D触发器,即在接收到行起始信号STV时,根据行起始信号STV的上升沿进行触发赋值,以更适应行起始信号STV的特点。
其中,D触发器D1的输出端在输出同一逻辑电平电压时,第一受控开关200的输入端与输出端导通,第二受控开关201的输入端与输出端关断;或,第一受控开关200的输入端与输出端关断,第二受控开关201的输入端与输出端导通。
其中,在任一时刻,D触发器D1的输出端输出的逻辑电平唯一。在唯一的逻辑电平中,第一受控开关200和第二受控开关201择一开启,即只有第一受控开关200的输入端与输出端导通,或第二受控开关201的输入端与输出端导通,另一关断。其中,若第一受控开关200的输入端与输出端导通,则控制信号为逻辑高电平电压VDD;若第二受控开关201的输入端与输出端导通,则控制信号为地电位,即逻辑低电平电压。
为便于理解,以下以D触发器D1包括上升沿D触发器,对信号处理模块100的处理过程进行解释:
初始状态时,因为第一受控开关200的输出端接地,所以控制信号的逻辑低电平电压。即D触发器D1的脉冲输入端D端为逻辑低电平电压。
当第一个行起始信号STV到来时,D触发器D1的脉冲输入端D值赋值给输出端Q,此时输出端Q输出为逻辑低电平电压,第一受控开关200开启,第二受控开关201关闭。此时控制信号为逻辑高电平电压。此时D触发器D1的输出端D为逻辑高电平电压。
当下一个STV到来时,D触发器D1的脉冲输入端D值赋值给输出端Q,此时输出端Q输出为逻辑高电平电压,第二受控开关201开启,第一受控开关200关闭。此时控制信号为逻辑低电平电压。此时D触发器D1的输出端D为逻辑低电平电压。
如此循坏反复。
其中,第一受控开关200和第二受控开关201包括电子开关或场效应管等三端开关元件。
在其中一个实施例中,图3为一实施方式的驱动电路图,如图3所示,第一受控开关200包括第一P沟道场效应管M1,第二受控开关201包括第一N沟道场效应管M2;
第一受控开关200的受控端为第一P沟道场效应管M1的栅极;
第二受控开关201的受控端为第一N沟道场效应管M2的栅极。
其中,如图3所示,第一P沟道场效应管M1的栅极在接收到逻辑低电平电压时开启,反之关闭;第一N沟道场效应管M2的栅极在接收到逻辑高电平电压时开启,反之关闭。基于此,实现第一受控开关200和第二受控开关201的择一开启。
受控开关模块101包括显示开关模块1010和基准开关模块1011;
显示开关模块1010的输入端用于接入源极薄膜驱动芯片输出的显示信号,显示开关模块1010的受控端接入控制信号,显示开关模块1010的第一输出端用于连接对应子像素第一部分的晶体管的源极,显示开关模块1010的第二输出端用于连接对应子像素第二部分的晶体管的源极;
其中,显示开关模块1010用于根据接收到的控制信号,导通其输入端与第一输出端,或导通其输入端与第二输出端。其中,显示开关模块1010在任一时刻,输入端只与其中一个输出端导通,即择一导通。在输入端与第一输出端导通时,源极薄膜驱动芯片输出的显示信号传输至对应子像素第一部分的晶体管的源极,在第一部分的晶体管的栅极接收到栅极开启信号时,对应子像素第一部分的像素电极上电进行显示。在输入端与第二输出端导通时,源极薄膜驱动芯片输出的显示信号传输至对应子像素第二部分的晶体管的源极,在第二部分的晶体管的栅极接收到栅极开启信号时,对应子像素第二部分的像素电极上电进行显示。
在其中一个实施例中,如图3所示,信号处理模块100还包括保护电阻R1;
所述第一受控开关200的输出端用于通过所述保护电阻R1接地。
通过保护电阻R1,防止第一受控开关200的输出端与接地端短路。
在其中一个实施例中,图4为又一实施方式的驱动电路模块结构图,如图4所示,显示开关模块1010包括第三受控开关300和第四受控开关301;
第三受控开关300的受控端和第四受控开关301的受控端接入控制信号;
第三受控开关300的输入端和第四受控开关301的输入端为显示开关模块1010的输入端,第三受控开关300的输出端为显示开关模块1010的第一输出端,第四受控开关301的输出端为显示开关模块1010的第二输出端;
其中,在受控端接收到同一控制信号时,第三受控开关300的输入端与输出端导通,第四受控开关301的输入端与输出端关断;或,第三受控开关300的输入端与输出端关断,第四受控开关301的输入端与输出端导通。
其中,在接收到任一控制信号时,第三受控开关300和第四受控开关301择一导通,即任一时刻只有第三受控开关300的输入端与输出端导通,或第四受控开关301的输入端与输出端导通。基于此,实现显示开关模块1010的择一导通。
在其中一个实施例中,图5为另一实施方式的驱动电路图,如图5所示,第三受控开关300包括第二N沟道场效应管M3,第四受控开关301包括第二P沟道场效应管M4;
第三受控开关300的受控端为第二N沟道场效应管M3的栅极;
第四受控开关301的受控端为第二P沟道场效应管M4的栅极。
其中,如图5所示,第二P沟道场效应管M4的栅极在接收到逻辑低电平电压时开启,反之关闭;第二N沟道场效应管M3的栅极在接收到逻辑高电平电压时开启,反之关闭。基于此,实现第三受控开关300和第四受控开关301的择一开启。
基准开关模块1011的输入端用于接入基准电压VCOM,基准开关模块1011的受控端接入控制信号,基准开关模块1011的第一输出端用于连接对应子像素第一部分的基准电压端,基准开关模块1011的第二输出端用于连接对应子像素第二部分的基准电压端;
其中,基准开关模块1011用于根据接收到的控制信号,导通其输入端与第一输出端,或导通其输入端与第二输出端。其中,基准开关模块1011在任一时刻,输入端只与其中一个输出端导通,即择一导通。在输入端与第一输出端导通时,对应子像素第一部分的基准电压端接收到基准电压VCOM,子像素第一部分的像素电极充电至基准电压VCOM。在输入端与第二输出端导通时,对应子像素第二部分的基准电压端接收到基准电压VCOM,子像素第二部分的像素电极充电至基准电压VCOM。
在其中一个实施例中,图6为再一实施方式的驱动电路模块结构图,如图6所示,基准开关模块1011包括第五受控开关400和第六受控开关401;
第五受控开关400的受控端和第六受控开关401的受控端接入控制信号;
第五受控开关400的输入端和第六受控开关401的输入端为基准开关模块的输入端,第五受控开关400的输出端为基准开关模块1011的第一输出端,第六受控开关401的输出端为基准开关模块1011的第二输出端;
其中,在受控端接收到同一控制信号时,第五受控开关400的输入端与输出端导通,第六受控开关401的输入端与输出端关断;或,第五受控开关400的输入端与输出端关断,第六受控开关401的输入端与输出端导通。
在其中一个实施例中,图7为又一实施方式的驱动电路图,如图7所示,第五受控开关400包括第三P沟道场效应管M5,第六受控开关401包括第三N沟道场效应管M6;
第五受控开关400的受控端为第三P沟道场效应管M5的栅极;
第六受控开关401的受控端为第三N沟道场效应管M6的栅极。
其中,如图7所示,第三P沟道场效应管M5的栅极在接收到逻辑低电平电压时开启,反之关闭;第三N沟道场效应管M6的栅极在接收到逻辑高电平电压时开启,反之关闭。基于此,实现第五受控开关400和第六受控开关401的择一开启。
其中,一个控制信号可使显示开关模块1010导通其输入端与第一输出端,使基准开关模块1011导通其输入端与第二输出端;或,使显示开关模块1010导通其输入端与第二输出端,使基准开关模块1011导通其输入端与第一输出端。
本发明实施例还提供一种显示驱动装置。
图8为一实施方式的显示驱动装置模块结构图,如图8所示,一实施方式的显示驱动装置包括时序控制器500、源极薄膜驱动芯片501、栅极薄膜驱动芯片502和驱动电路;其中,时序控制器500分别连接源极薄膜驱动芯片501和栅极薄膜驱动芯片502;
驱动电路包括信号处理模块100和受控开关模块101;其中,各受控开关模块101与各子像素一一对应;
信号处理模块100接入时序控制器500的行起始信号STV,并根据一个行起始信号输出一个控制信号;
受控开关模块101包括显示开关模块1010和基准开关模块1011;
显示开关模块1010的输入端接入源极薄膜驱动芯片501输出的显示信号,显示开关模块1010的受控端接入控制信号,显示开关模块1010的第一输出端用于连接对应子像素第一部分的晶体管的源极,显示开关模块1010的第二输出端用于连接对应子像素第二部分的晶体管的源极;
基准开关模块1011的输入端用于接入基准电压VCOM,基准开关模块1011的受控端接入控制信号,基准开关模块1011的第一输出端用于连接对应子像素第一部分的基准电压端,基准开关模块1011的第二输出端用于连接对应子像素第二部分的基准电压端;
栅极薄膜驱动芯片502用于连接各子像素中各部分的晶体管的栅极;
其中,一个控制信号可使显示开关模块1010导通其输入端与第一输出端,使基准开关模块1011导通其输入端与第二输出端;或,使显示开关模块1010导通其输入端与第二输出端,使基准开关模块1011导通其输入端与第一输出端。
上述的驱动电路及显示驱动装置,信号处理模块100根据一个行起始信号STV输出一个控制信号。在任一控制信号作用时,只导通显示信号输出至对应子像素的其中一部分的晶体管源极的通路,使这部分完成子像素的显示。同时将基准电压VCOM接入对应子像素的另一部分的基准电压端,使另一部分的像素电极充电至基准电压VCOM。在任一控制信号的下一个控制信号作用时,像素电极预充至基准电压VCOM可迅速完成充电,而同时为在任一控制信号作用时进行显示的子像素的一部分的像素电极充电至基准电压VCOM。基于此,在每次控制信号翻转前,子像素的一部分处于工作,另一部分先预充至基准电压VCOM,以此提高像素电极的充电效率,保证像素电极上的电压可切换至目标电压。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种驱动电路,其特征在于,包括信号处理模块和受控开关模块;其中,各受控开关模块与各子像素一一对应;
所述信号处理模块用于接入时序控制器的行起始信号,并根据一个所述行起始信号输出一个控制信号;
所述受控开关模块包括显示开关模块和基准开关模块;
所述显示开关模块的输入端用于接入源极薄膜驱动芯片输出的显示信号,所述显示开关模块的受控端接入所述控制信号,所述显示开关模块的第一输出端用于连接对应子像素第一部分的晶体管的源极,所述显示开关模块的第二输出端用于连接对应子像素第二部分的晶体管的源极;
所述基准开关模块的输入端用于接入基准电压,所述基准开关模块的受控端接入所述控制信号,所述基准开关模块的第一输出端用于连接对应子像素第一部分的基准电压端,所述基准开关模块的第二输出端用于连接对应子像素第二部分的基准电压端;
其中,一个所述控制信号可使所述显示开关模块导通其输入端与第一输出端,使所述基准开关模块导通其输入端与第二输出端;或,使所述显示开关模块导通其输入端与第二输出端,使所述基准开关模块导通其输入端与第一输出端。
2.根据权利要求1所述的驱动电路,其特征在于,所述信号处理模块包括D触发器、第一受控开关和第二受控开关;
所述第一受控开关的输入端用于接入逻辑高电平电压;所述第二受控开关的输入端用于接地;
所述第一受控开关的输出端用于连接所述第二受控开关的输出端,并用于接地,还用于输出所述控制信号;
所述D触发器的控制端用于接入所述行起始信号,所述D触发器的脉冲输入端连接所述第一受控开关的输出端,所述D触发器的输出端连接所述第一受控开关的受控端和所述第二受控开关的受控端;
其中,所述D触发器的输出端在输出同一逻辑电平电压时,所述第一受控开关的输入端与输出端导通,所述第二受控开关的输入端与输出端关断;或,所述第一受控开关的输入端与输出端关断,所述第二受控开关的输入端与输出端导通。
3.根据权利要求2所述的驱动电路,其特征在于,所述D触发器包括上升沿D触发器。
4.根据权利要求2所述的驱动电路,其特征在于,所述第一受控开关包括第一P沟道场效应管,所述第二受控开关包括第一N沟道场效应管;
所述第一受控开关的受控端为所述第一P沟道场效应管的栅极;
所述第二受控开关的受控端为所述第一N沟道场效应管的栅极。
5.根据权利要求2所述的驱动电路,其特征在于,所述信号处理模块还包括保护电阻;
所述第一受控开关的输出端用于通过所述保护电阻接地。
6.根据权利要求1所述的驱动电路,其特征在于,所述显示开关模块包括第三受控开关和第四受控开关;
所述第三受控开关的受控端和所述第四受控开关的受控端接入所述控制信号;
所述第三受控开关的输入端和所述第四受控开关的输入端为所述显示开关模块的输入端,所述第三受控开关的输出端为所述显示开关模块的第一输出端,所述第四受控开关的输出端为所述显示开关模块的第二输出端;
其中,在受控端接收到同一所述控制信号时,所述第三受控开关的输入端与输出端导通,所述第四受控开关的输入端与输出端关断;或,所述第三受控开关的输入端与输出端关断,所述第四受控开关的输入端与输出端导通。
7.根据权利要求6所述的驱动电路,其特征在于,所述第三受控开关包括第二N沟道场效应管,所述第四受控开关包括第二P沟道场效应管;
所述第三受控开关的受控端为所述第二N沟道场效应管的栅极;
所述第四受控开关的受控端为所述第二P沟道场效应管的栅极。
8.根据权利要求1所述的驱动电路,其特征在于,所述基准开关模块包括第五受控开关和第六受控开关;
所述第五受控开关的受控端和所述第六受控开关的受控端接入所述控制信号;
所述第五受控开关的输入端和所述第六受控开关的输入端为所述基准开关模块的输入端,所述第五受控开关的输出端为所述基准开关模块的第一输出端,所述第六受控开关的输出端为所述基准开关模块的第二输出端;
其中,在受控端接收到同一所述控制信号时,所述第五受控开关的输入端与输出端导通,所述第六受控开关的输入端与输出端关断;或,所述第五受控开关的输入端与输出端关断,所述第六受控开关的输入端与输出端导通。
9.根据权利要求8所述的驱动电路,其特征在于,所述第五受控开关包括第二P沟道场效应管,所述第六受控开关包括第二N沟道场效应管;
所述第五受控开关的受控端为所述第二P沟道场效应管的栅极;
所述第六受控开关的受控端为所述第二N沟道场效应管的栅极。
10.一种显示驱动装置,其特征在于,包括时序控制器、源极薄膜驱动芯片、栅极薄膜驱动芯片和驱动电路;其中,所述时序控制器分别连接所述源极薄膜驱动芯片和所述栅极薄膜驱动芯片;
所述驱动电路包括信号处理模块和受控开关模块;其中,各受控开关模块与各子像素一一对应;
所述信号处理模块接入所述时序控制器的行起始信号,并根据一个所述行起始信号输出一个控制信号;
所述受控开关模块包括显示开关模块和基准开关模块;
所述显示开关模块的输入端接入所述源极薄膜驱动芯片输出的显示信号,所述显示开关模块的受控端接入所述控制信号,所述显示开关模块的第一输出端用于连接对应子像素第一部分的晶体管的源极,所述显示开关模块的第二输出端用于连接对应子像素第二部分的晶体管的源极;
所述基准开关模块的输入端用于接入基准电压,所述基准开关模块的受控端接入所述控制信号,所述基准开关模块的第一输出端用于连接对应子像素第一部分的基准电压端,所述基准开关模块的第二输出端用于连接对应子像素第二部分的基准电压端;
所述栅极薄膜驱动芯片用于连接各子像素中各部分的晶体管的栅极;
其中,一个所述控制信号可使所述显示开关模块导通其输入端与第一输出端,使所述基准开关模块导通其输入端与第二输出端;或,使所述显示开关模块导通其输入端与第二输出端,使所述基准开关模块导通其输入端与第一输出端。
CN201811269924.6A 2018-10-29 2018-10-29 驱动电路及显示驱动装置 Active CN109243393B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201811269924.6A CN109243393B (zh) 2018-10-29 2018-10-29 驱动电路及显示驱动装置
PCT/CN2018/118052 WO2020087618A1 (zh) 2018-10-29 2018-11-29 驱动电路及显示驱动装置
US17/041,082 US11081074B2 (en) 2018-10-29 2018-11-29 Driving circuit and display driving device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811269924.6A CN109243393B (zh) 2018-10-29 2018-10-29 驱动电路及显示驱动装置

Publications (2)

Publication Number Publication Date
CN109243393A CN109243393A (zh) 2019-01-18
CN109243393B true CN109243393B (zh) 2020-08-04

Family

ID=65079066

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811269924.6A Active CN109243393B (zh) 2018-10-29 2018-10-29 驱动电路及显示驱动装置

Country Status (3)

Country Link
US (1) US11081074B2 (zh)
CN (1) CN109243393B (zh)
WO (1) WO2020087618A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110262113B (zh) * 2019-06-11 2022-08-02 昆山龙腾光电股份有限公司 显示装置
CN112419993B (zh) * 2020-11-28 2023-05-30 广东志慧芯屏科技有限公司 一种利用分时驱动的低功耗低频驱动方法及系统
CN114005418B (zh) * 2021-10-29 2022-09-20 绵阳惠科光电科技有限公司 公共电压产生电路、显示面板驱动电路和显示装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010052887A1 (en) * 2000-04-11 2001-12-20 Yusuke Tsutsui Method and circuit for driving display device
JP2006154088A (ja) * 2004-11-26 2006-06-15 Sanyo Electric Co Ltd アクティブマトリクス型液晶表示装置
US8022911B1 (en) * 2005-06-25 2011-09-20 Nongqiang Fan Active matrix displays having nonlinear elements in pixel elements
TWI393973B (zh) * 2009-04-06 2013-04-21 Chunghwa Picture Tubes Ltd 液晶顯示器及相關方法
CN101814278B (zh) * 2010-04-14 2013-01-09 福州华映视讯有限公司 双闸极液晶显示装置及其驱动方法
US9577197B2 (en) 2011-07-21 2017-02-21 Merck Patent Gmbh Conjugated polymers
KR102028587B1 (ko) * 2012-10-30 2019-10-07 삼성디스플레이 주식회사 표시 장치
CN103943082B (zh) 2014-03-25 2016-03-16 京东方科技集团股份有限公司 一种显示装置及其驱动方法
KR102270258B1 (ko) * 2014-11-28 2021-06-28 삼성디스플레이 주식회사 액정 표시 장치 및 그 구동방법
KR102367968B1 (ko) * 2015-07-22 2022-02-25 삼성디스플레이 주식회사 액정 표시 장치
CN107103876B (zh) * 2017-05-04 2019-03-15 京东方科技集团股份有限公司 一种显示面板的充电方法、充电装置及显示装置
CN107507585B (zh) * 2017-08-25 2019-11-05 惠科股份有限公司 显示面板及其像素单元预充电切换方法
CN107622759B (zh) * 2017-10-19 2020-03-27 京东方科技集团股份有限公司 像素控制电路及其控制方法、显示器
CN108279539B (zh) * 2018-02-24 2019-10-29 惠科股份有限公司 一种阵列基板及显示装置

Also Published As

Publication number Publication date
US20210020132A1 (en) 2021-01-21
WO2020087618A1 (zh) 2020-05-07
CN109243393A (zh) 2019-01-18
US11081074B2 (en) 2021-08-03

Similar Documents

Publication Publication Date Title
US9934749B2 (en) Complementary gate driver on array circuit employed for panel display
US9728152B2 (en) Shift register with multiple discharge voltages
JP6321280B2 (ja) ブーストラップ機能を具えるゲート電極駆動回路
KR100405026B1 (ko) 액정표시장치
JP6329690B2 (ja) ブーストラップ機能を具えるゲート電極駆動回路
US10210944B2 (en) Inverter and method for driving the inverter, gate on array unit and gate on array circuit
US20100067646A1 (en) Shift register with embedded bidirectional scanning function
CN109243393B (zh) 驱动电路及显示驱动装置
US9830874B2 (en) Electronic device having smaller number of drive chips
JP2017528744A (ja) ブーストラップ機能を具えるゲート電極駆動回路
JP2017530379A (ja) ブーストラップ機能を具えるゲート電極駆動回路
JP2017528749A (ja) ブーストラップ機能を具えるゲート電極駆動回路
US10089916B2 (en) Flat panel display device and scan driving circuit thereof
CN104008738A (zh) 显示面板与栅极驱动器
US10037739B2 (en) Gate driving circuit, display device and gate pulse modulation method
US20190213968A1 (en) Array substrate, method for driving the same, and display apparatus
US8144098B2 (en) Dot-matrix display refresh charging/discharging control method and system
KR20070095585A (ko) 게이트 구동회로 및 이를 갖는 표시 장치
US20200320947A1 (en) Gate driver circuit based on igzo manufacturing process and liquid crystal display panel
US7672420B2 (en) Shifter register for low power consumption application
CN107644616B (zh) 一种显示装置
US9153191B2 (en) Power management circuit and gate pulse modulation circuit thereof capable of increasing power conversion efficiency
US9966026B2 (en) Gate driver on array substrate and liquid crystal display adopting the same
KR102218386B1 (ko) 게이트 구동부 및 이를 포함하는 액정표시장치
CN100483241C (zh) 液晶显示装置、栅极驱动电路及其驱动电路单元

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant