KR19980060870A - 반도체 소자의 듀얼 게이트전극 형성방법 - Google Patents
반도체 소자의 듀얼 게이트전극 형성방법 Download PDFInfo
- Publication number
- KR19980060870A KR19980060870A KR1019960080237A KR19960080237A KR19980060870A KR 19980060870 A KR19980060870 A KR 19980060870A KR 1019960080237 A KR1019960080237 A KR 1019960080237A KR 19960080237 A KR19960080237 A KR 19960080237A KR 19980060870 A KR19980060870 A KR 19980060870A
- Authority
- KR
- South Korea
- Prior art keywords
- forming
- polysilicon
- semiconductor device
- insulating film
- impurity region
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 26
- 239000004065 semiconductor Substances 0.000 title claims abstract description 25
- 230000009977 dual effect Effects 0.000 title claims abstract description 15
- 230000015572 biosynthetic process Effects 0.000 title 1
- 239000012535 impurity Substances 0.000 claims abstract description 31
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 24
- 229920005591 polysilicon Polymers 0.000 claims abstract description 24
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims abstract description 19
- 229910052721 tungsten Inorganic materials 0.000 claims abstract description 19
- 239000010937 tungsten Substances 0.000 claims abstract description 19
- 239000000758 substrate Substances 0.000 claims abstract description 7
- 230000004888 barrier function Effects 0.000 claims abstract description 5
- 238000005530 etching Methods 0.000 claims description 5
- 230000010354 integration Effects 0.000 abstract description 2
- 150000002500 ions Chemical class 0.000 description 6
- 238000005468 ion implantation Methods 0.000 description 3
- 229920002120 photoresistant polymer Polymers 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 2
- WQJQOUPTWCFRMM-UHFFFAOYSA-N tungsten disilicide Chemical compound [Si]#[W]#[Si] WQJQOUPTWCFRMM-UHFFFAOYSA-N 0.000 description 2
- 229910021342 tungsten silicide Inorganic materials 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823437—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
- H01L21/82345—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes gate conductors with different gate conductor materials or different gate conductor implants, e.g. dual gate structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/26506—Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
- H01L21/26513—Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically active species
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/266—Bombardment with radiation with high-energy radiation producing ion implantation using masks
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- High Energy & Nuclear Physics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
본 발명은 반도체 소자의 듀얼 게이트전극 형성방법에 관한 것으로, 반도체 기판 상부에 게이트절연막을 형성하고 상기 게이트절연막 상부에 게이트용 폴리실리콘을 형성한 다음, 상기 게이트용 폴리실리콘 상부에 절연막을 형성하고 상기 절연막의 일정부분을 식각하고 N형 불순물을 상기 폴리실리콘에 이온 주입하여 N형 불순물 영역을 형성한 다음, 상기 N형 불순물 영역이 형성된 폴리실리콘 상부에 선택적 성장 텅스텐을 형성하고 상기 절연막을 제거한 다음, 상기 선택적 성장 텅스텐을 장벽으로 하여 상기 폴리실리콘에 P형 불순물을 이온 주입하여 P형 불순물 영역을 형성하고 상기 반도체 기판의 전체표면 상부에 텅스텐막을 형성하여, 한번의 마스크공정으로 공정을 단순화시키고 텅스텐막을 사용하여 소자의 두께를 감소시키는 동시에 게이트전극의 면저항을 감소시켜 반도체 소자의 수율 및 생산성을 향상시키며 반도체 소자의 특성 및 신뢰성을 향상시키고 그에 따른 반도체 소자의 고집적화를 가능하게 하는 기술이다.
Description
본 발명은 반도체 소자의 듀얼 게이트전극 형성방법에 관한 것으로, 특히 반도체 소자의 제조공정에서 워드라인을 형성하는 방법에서 워드라인이 폴리실리콘과 텅스텐 실리사이드로 구성되는 공정에서 폴리실리콘이 서로 다른 불순물을 함유하는 공정에 사용되는 기술에 관한 것이다.
종래에는 듀얼 폴리게이트에 형성하기 위해서 폴리실리콘을 증착하고, 마스크를 사용하여 각각 N형과 P형의 불순물을 주입한 다음, 텅스텐 실리사이드를 증착하여 듀얼 폴리게이트 전극을 형성하였다.
그래서, 종래 기술에 따른 반도체 소자의 듀얼 게이트전극 형성방법은 두번의 마스크공정을 필요로 하여 공정비용이 증가될 뿐아니라 공정단계가 많아져 반도체 소자의 생산단가를 상승시켜 소자의 생산성을 저하시키고, 공정단계의 증가에 따른 소자의 수율을 저하시키는 문제점이 있다.
따라서, 본 발명은 상기한 종래 기술의 문제점을 해결하기 위하여, 한번의 마스크공정을 이용하여 듀얼 게이트전극을 형성함으로써 반도체 소자의 수율 및 생산성을 향상시키는 반도체 소자의 듀얼 게이트전극 형성방법을 제공하는데 그 목적이 있다.
도 1a 내지 도 1e는 본 발명의 실시예에 따른 반도체 소자의 듀얼 게이트전극 형성방법을 도시한 단면도.
*도면의 주요부분에 대한 부호의 설명*
1 : 반도체 기판2 : 게이트절연막
3 : 폴리실리콘4 : 산화막
5 : N형 불순물 영역6 : 선택적 성장 텅스텐
7 : P형 불순물 영역8 : 텅스텐막
이상의 목적을 달성하기 위한 본 발명인 반도체 소자의 듀얼 게이트전극 형성방법은, 반도체 기판 상부에 게이트절연막을 형성하고 공정과, 상기 게이트절연막 상부에 게이트용 폴리실리콘을 형성하는 공정과, 상기 게이트용 폴리실리콘 상부에 절연막을 형성하는 공정과, 상기 절연막의 일정부분을 식각하고 N형 불순물을 상기 폴리실리콘에 이온 주입하여 N형 불순물 영역을 형성하는 공정과, 상기 N형 불순물 영역이 형성된 폴리실리콘 상부에 선택적 성장 텅스텐을 형성하는 공정과, 상기 절연막을 제거하는 공정과, 상기 선택적 성장 텅스텐을 장벽으로 하여 상기 폴리실리콘에 P형 불순물을 이온 주입하여 P형 불순물 영역을 형성하는 공정과, 상기 반도체 기판의 전체표면 상부에 텅스텐막을 형성하는 공정을 포함하는 것을 특징으로 한다.
이하, 첨부된 도면을 참고로 하여 본 발명을 상세히 설명하기로 한다.
도 1a 내지 도 1e는 본 발명의 실시예에 따른 반도체 소자의 듀얼 게이트전극 형성방법을 도시한 단면도이다.
먼저, 반도체 기판(1) 상부에 게이트절연막(2) 및 게이트전극용 폴리실리콘(3)을 순차적으로 형성하고, 상기 게이트전극용 폴리실리콘(3) 상부에 산화막(4)을 소정 두께 형성한다.(도 1a)
그리고, 마스크(도시안됨)를 이용한 식각공정으로 N형 불순물이 주입될 부분의 산화막(4)을 제거한다.
이때, 상기 식각공정은 상기 마스크를 이용한 노광 및 현상공정으로 N형 불순물 영역(도시안됨)이 형성될 부분을 노출시키는 감광막패턴(도시안됨)을 형성하고, 상기 감광막패턴을 마스크로하여 상기 산화막(4)을 식각하는 공정으로 실시된다.
그 다음에, 상기 감광막패턴을 제거하고, 상기 남아있는 산화막(4)이 이온주입 장벽으로 하여 상기 폴리실리콘(3)에 N형 불순물 이온을 이온주입함으로써 N형 불순물 영역(5)을 형성한다.
이때, 상기 감광막패턴을 제거하지 않고 이온주입공정을 실시할 수도 있다.(도 1b)
그리고, 상기 N형 불순물 영역(5)이 형성된 부분의 폴리실리콘(3)에 선택적 성장 텅스텐(6)을 성장시킨다.(도 1c)
그 다음에, 상기 남아 있는 산화막(4)을 제거하고, 상기 선택적 성장 텅스텐(6)을 장벽으로 하여 상기 폴리실리콘(3)에 P형 불순물 이온을 이온주입함으로써 P형 불순물 영역(7)을 형성한다.(도 1d)
그리고, 전체표면 상부에 텅스텐막(8)을 일정두께 형성한다. 이때, 상기 텅스텐막(8)은 선택적 성장 텅스텐으로 형성할 수도 있다.(도 1e)
여기서, 본 발명은 P형 불순물을 먼저 이온주입하고 N형 불순물을 나중에 이온주입하는 공정으로 듀얼 게이트전극을 형성할 수 있다.
이상에서 설명한 바와 같이 본 발명에 따른 반도체 소자의 듀얼 폴리게이트전극 형성방법은, 듀얼 게이트전극의 형성공정을 쉽고 단순하게 하여 소자의 수율 및 생산성을 향상시키고, 게이트전극으로 텅스텐을 사용하여 게이트전극의 면저항을 감소시켜 게이트전극 두께를 낮출 수 있어 반도체 소자의 특성 및 신뢰성을 향상시키는 동시에 반도체 소자의 고집적화를 가능하게 하는 효과가 있다.
Claims (4)
- 반도체 기판 상부에 게이트절연막을 형성하고 공정과,상기 게이트절연막 상부에 게이트용 폴리실리콘을 형성하는 공정과,상기 게이트용 폴리실리콘 상부에 절연막을 형성하는 공정과,상기 절연막의 일정부분을 식각하고 N형 불순물을 상기 폴리실리콘에 이온 주입하여 N형 불순물 영역을 형성하는 공정과,상기 N형 불순물 영역이 형성된 폴리실리콘 상부에 선택적 성장 텅스텐을 형성하는 공정과,상기 절연막을 제거하는 공정과,상기 선택적 성장 텅스텐을 장벽으로 하여 상기 폴리실리콘에 P형 불순물을 이온 주입하여 P형 불순물 영역을 형성하는 공정과,상기 반도체 기판의 전체표면 상부에 텅스텐막을 형성하는 공정을 포함하는 반도체 소자의 듀얼 게이트전극 형성방법.
- 청구항 1에 있어서,상기 불순물 영역은 P형 불순물 영역을 먼저 형성하는 것을 특징으로 하는 반도체 소자의 듀얼 게이트전극 형성방법.
- 청구항 1에 있어서,상기 텅스텐막은 선택적 성장 텅스텐으로 형성하는 것을 특징으로 하는 반도체 소자의 듀얼 게이트전극 형성방법.
- 청구항 1에 있어서,상기 불순물 접합영역은 P형과 N형의 접합영역 형성순서를 바꾸어서 형성하는 것을 특징으로 하는 반도체 소자의 듀얼 게이트전극 형성방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960080237A KR100224786B1 (ko) | 1996-12-31 | 1996-12-31 | 반도체 소자의 듀얼 게이트전극 형성방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960080237A KR100224786B1 (ko) | 1996-12-31 | 1996-12-31 | 반도체 소자의 듀얼 게이트전극 형성방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19980060870A true KR19980060870A (ko) | 1998-10-07 |
KR100224786B1 KR100224786B1 (ko) | 1999-10-15 |
Family
ID=19493490
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960080237A KR100224786B1 (ko) | 1996-12-31 | 1996-12-31 | 반도체 소자의 듀얼 게이트전극 형성방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100224786B1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100594324B1 (ko) * | 2005-02-19 | 2006-06-30 | 삼성전자주식회사 | 반도체 소자의 듀얼 폴리실리콘 게이트 형성방법 |
KR100753126B1 (ko) * | 2006-02-08 | 2007-08-30 | 주식회사 하이닉스반도체 | 듀얼폴리게이트를 갖는 반도체소자의 제조 방법 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100956598B1 (ko) * | 2003-06-30 | 2010-05-11 | 주식회사 하이닉스반도체 | 듀얼 게이트 산화막 구조의 게이트 형성방법 |
-
1996
- 1996-12-31 KR KR1019960080237A patent/KR100224786B1/ko not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100594324B1 (ko) * | 2005-02-19 | 2006-06-30 | 삼성전자주식회사 | 반도체 소자의 듀얼 폴리실리콘 게이트 형성방법 |
KR100753126B1 (ko) * | 2006-02-08 | 2007-08-30 | 주식회사 하이닉스반도체 | 듀얼폴리게이트를 갖는 반도체소자의 제조 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR100224786B1 (ko) | 1999-10-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4808555A (en) | Multiple step formation of conductive material layers | |
KR19980033934A (ko) | 이중 게이트 구조의 반도체 소자 제조 방법 | |
KR100224786B1 (ko) | 반도체 소자의 듀얼 게이트전극 형성방법 | |
KR100261683B1 (ko) | 듀얼 게이트 전극 제조방법 | |
KR100313543B1 (ko) | 플랫 롬 제조방법 | |
KR100929422B1 (ko) | 반도체소자의 제조방법 | |
KR100319601B1 (ko) | 정전방전방지트랜지스터및그제조방법 | |
JPH0227737A (ja) | 半導体装置の製造方法 | |
KR100302612B1 (ko) | 모스 트랜지스터 제조방법 | |
KR0166888B1 (ko) | 박막트랜지스터 제조방법 | |
KR100390891B1 (ko) | 고집적반도체소자의제조방법 | |
KR100239455B1 (ko) | 반도체 소자의 제조 방법 | |
KR100223935B1 (ko) | 반도체소자 제조방법 | |
KR970006740B1 (ko) | 박막트랜지스터의 제조 방법 | |
KR0161855B1 (ko) | 반도체소자의 제조방법 | |
KR100250686B1 (ko) | 반도체 소자 제조 방법 | |
KR0172286B1 (ko) | 트랜지스터 제조방법 | |
KR100313505B1 (ko) | 반도체 메모리 제조방법 | |
KR20070069759A (ko) | 반도체 소자의 듀얼 게이트 형성방법 | |
JPH10163490A (ja) | トランジスタの製造方法 | |
KR19980030832A (ko) | 반도체 소자의 제조방법 | |
KR20020049934A (ko) | 반도체 소자의 트랜지스터 제조 방법 | |
KR19980017256A (ko) | 반도체 소자의 제조 방법 | |
EP0039736A1 (en) | Conductor-insulator semiconductor devices and methods for making the same | |
KR20010058938A (ko) | 트랜지스터의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20070622 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |