KR102379591B1 - 전자부품, 이를 포함하는 전자기기 및 전자기기의 본딩 방법 - Google Patents

전자부품, 이를 포함하는 전자기기 및 전자기기의 본딩 방법 Download PDF

Info

Publication number
KR102379591B1
KR102379591B1 KR1020140079080A KR20140079080A KR102379591B1 KR 102379591 B1 KR102379591 B1 KR 102379591B1 KR 1020140079080 A KR1020140079080 A KR 1020140079080A KR 20140079080 A KR20140079080 A KR 20140079080A KR 102379591 B1 KR102379591 B1 KR 102379591B1
Authority
KR
South Korea
Prior art keywords
pads
pad
point
electronic component
center line
Prior art date
Application number
KR1020140079080A
Other languages
English (en)
Other versions
KR20150117999A (ko
Inventor
배한성
곽원규
안철근
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to US14/574,492 priority Critical patent/US9974175B2/en
Priority to EP16176265.3A priority patent/EP3093705B1/en
Priority to EP15162072.1A priority patent/EP2930557B1/en
Priority to JP2015078634A priority patent/JP6699991B2/ja
Priority to CN201510166065.8A priority patent/CN104979316B/zh
Priority to CN201910525427.6A priority patent/CN110246822B/zh
Publication of KR20150117999A publication Critical patent/KR20150117999A/ko
Priority to US15/975,334 priority patent/US10306763B2/en
Priority to US16/422,277 priority patent/US11457531B2/en
Priority to JP2020080456A priority patent/JP6960500B2/ja
Application granted granted Critical
Publication of KR102379591B1 publication Critical patent/KR102379591B1/ko
Priority to US17/951,547 priority patent/US11696402B2/en
Priority to US18/326,426 priority patent/US11979987B2/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13458Terminal pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/117Pads along the edge of rigid circuit boards, e.g. for pluggable connectors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/118Printed elements for providing electric connections to or between printed circuits specially for flexible printed circuits, e.g. using folded portions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/494Connecting portions
    • H01L2224/4943Connecting portions the connecting portions being staggered
    • H01L2224/49431Connecting portions the connecting portions being staggered on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09372Pads and lands
    • H05K2201/09418Special orientation of pads, lands or terminals of component, e.g. radial or polygonal orientation
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/321Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
    • H05K3/323Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives by applying an anisotropic conductive adhesive layer over an array of pads

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Power Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • General Physics & Mathematics (AREA)
  • Wire Bonding (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Structure Of Printed Boards (AREA)
  • Liquid Crystal (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
  • Combinations Of Printed Boards (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Abstract

전자기기는 전기적으로 연결된 제1 전자부품 및 제2 전자부품을 포함한다. 상기 제1 전자부품과 상기 제2 전자부품은 전기적으로 연결되는 패드부들을 각각 포함한다. 상기 패드부들 각각은 각각의 연장선을 따라 연장된 패드들을 포함하는 제1 패드행과 각각의 연장선을 따라 연장된 패드들을 포함하는 제2 패드행을 포함한다. 상기 제1 패드행의 패드들은 연장선들이 제1 지점에 실질적으로 수렴하는 제1 패드들 및 연장선들이 상기 제1 지점과 다른 제2 지점에 실질적으로 수렴하는 제2 패드들을 포함한다.

Description

전자부품, 이를 포함하는 전자기기 및 전자기기의 본딩 방법{ELECTRONIC COMPONENT, ELECTRIC DEVICE INCLUDING THE SAME AND METHOD OF BONDING THEREOF}
본 발명은 전자부품, 이를 포함하는 전자기기 및 전자기기의 본딩 방법에 관한 것으로, 좀더 상세하게는 전기적 연결의 신뢰성을 향 상시킬 수 있는 전자부품, 이를 갖는 전자기기 및 전자기기의 본딩 방법에 관한 것이다.
일반적으로, 전자기기는 2개 이상의 전자부품들을 포함한다. 예컨대, 휴대 전화기, 노트북 컴퓨터, 텔레비전과 같은 전자기기는 영상을 생성하는 전기 광학 패널, 메인 배선기판, 및 플렉서블 배선기판 등을 포함한다.
2개의 전자부품들은 서로 전기적으로 연결된다. 패드부들의 결합을 통해서, 상기 2개의 전자부품들은 전기적으로 연결된다. 상기 2개의 전자부품들의 패드부들을 전기적으로 연결하는 공정(이하, 본딩 공정)은 상기 2개의 전자부품들의 패드부들을 정렬 및 결합시키는 단계를 포함한다. 상기 결합시키는 단계는 열 압착 툴(tool)을 이용할 수 있다.
상기 2개의 전자부품들의 패드부들은 제조 오차에 의해 설계 치수와 다른 치수를 가질 수 있다. 또한, 상기 본딩 공정 발생한 열에 의해 상기 2개의 전자부품들은 수축 또는 팽창될 수 있다. 상술한 것과 같은 이유에서 상기 2개의 전자부품들의 전기적 연결의 신뢰성은 낮아진다.
본 발명의 목적은 제조시 발생한 패드부의 수치 오차, 본딩시 발생한 패드부의 수치 오차를 보상할 수 있는 패드부를 구비한 전자부품을 제공하는 것이다.
본 발명의 다른 목적은 전기적 연결의 신뢰성이 향상된 전자기기를 제공하는 것이다.
본 발명의 또 다른 목적은 전기적 연결의 신뢰성이 향상된 전자기기의 본딩 방법을 제공하는 것이다.
본 발명의 일 실시예에 따른 전자기기는 전기적으로 연결된 제1 전자부품 및 제2 전자부품을 포함한다. 상기 제1 전자부품과 상기 제2 전자부품은 전기적으로 연결되는 패드부들을 각각 포함한다.
상기 패드부들 중 어느 하나는 적어도 하나의 패드행을 포함한다. 상기 패드행은 제1 방향으로 나열된 복수 개의 패드들을 포함한다. 상기 복수 개의 패드들은 각각의 연장선을 따라 연장된 형상을 갖는다. 상기 복수 개의 패드들은 복수 개의 제1 패드들 및 복수 개의 제2 패드들을 포함한다. 상기 복수 개의 제1 패드들의 연장선들은 제1 지점에 실질적으로 수렴하고, 상기 복수 개의 제2 패드들의 연장선들은 상기 제1 지점과 다른 제2 지점에 실질적으로 수렴한다.
상기 복수 개의 제1 패드들 및 상기 복수 개의 제2 패드들은 제1 방향축과 서로 다른 사이각들을 갖도록 상기 제1 방향축에 대하여 경사진다. 상기 복수 개의 제1 패드들은 제1 피치를 갖고, 상기 제2 패드들은 상기 제1 피치와 다른 제2 피치를 갖는다.
상기 패드부들 각각은 복수 개의 패드행들을 포함할 수 있다. 상기 패드부들 중 어느 하나는 제1 패드행과 제2 패드행을 포함한다. 상기 제1 패드행의 패드들은 연장선들이 제1 지점에 실질적으로 수렴하는 제1 패드들 및 연장선들이 상기 제1 지점과 다른 제2 지점에 실질적으로 수렴하는 제2 패드들을 포함한다. 상기 제2 패드행의 패드들은 연장선들이 제3 지점에 실질적으로 수렴하는 제3 패드들 및 연장선들이 상기 제3 지점과 다른 제4 지점에 실질적으로 수렴하는 제4 패드들을 포함한다.
상기 제1 전자부품과 상기 제2 전자부품 중 어느 하나는 플렉서블 배선기판을 포함할 수 있다. 상기 플렉서블 배선기판은 상기 제1 패드행, 상기 제2 패드행을 포함할 수 있다.
상기 플렉서블 배선기판은 상기 제1 패드행의 패드들 및 상기 제2 패드행의 패드들이 배치되는 절연층, 상기 절연층의 일면 상에 배치되고 상기 제1 패드행의 패드들 및 상기 제2 패드행의 패드들에 연결된 제1 배선들, 및 상기 절연층의 타면 상에 배치되고, 상기 절연층에 정의된 제1 관통홀들을 통해서 상기 제1 배선들 중 일부와 연결된 제2 배선들을 포함한다.
상기 플렉서블 배선기판은 상기 절연층의 상기 일면 상에 배치되고 상기 제1 배선들과 이격된 제3 배선들을 더 포함할 수 있다. 상기 제3 배선들은 상기 절연층에 정의된 제2 관통홀들을 통해서 상기 제2 배선들에 연결된다.
상기 제2 배선들 각각은 상기 제1 관통홀들 중 대응하는 제1 관통홀에 중첩하는 랜드부 및 상기 랜드부에 연결된 배선부를 포함한다. 상기 랜드부는 상기 대응하는 제1 관통홀로부터 상기 배선부에 인접할수록 너비가 감소되는 형상을 가질 수 있다.
상기 플렉서블 배선기판은 상기 제1 패드행과 상기 제2 패드행 사이에 배치된 더미 패드를 더 포함할 수 있다. 상기 더미 패드는 상기 제1 패드행의 패드들 또는 상기 제2 패드행의 패드들 중 어느 하나의 패드와 동일한 층 상에 배치될 수 있다.
본 발명의 일 실시예에 따른 전자기기의 본딩방법은 상기 제1 전자부품의 패드부와 상기 제2 전자부품의 패드부를 정렬하는 단계, 상기 제1 전자부품의 상기 패드부와 상기 제2 전자부품의 상기 패드부의 x축 변위 오차값을 산출하는 단계, 상기 x축 변위 오차값이 기준값보다 크면 상기 x축 변위 오차값에 근거하여 y축 보정값을 산출하는 단계, 및 상기 y축 보정값에 근거하여 상기 제1 전자부품의 상기 패드부와 및 상기 제2 전자부품의 상기 패드부 중 적어도 어느 하나의 y축 변위를 보정하는 단계를 포함한다.
상기 x축 변위 오차값이 기준값 이하이면 y축 변위를 보정하는 단계는 생략되고, 상기 제1 전자부품의 상기 패드부와 상기 제2 전자부품의 상기 패드부를 결합한다.
상기 제1 전자부품의 패드부와 상기 제2 전자부품의 패드부는 상술한 하나의 패드행을 각각 포함할 수 있다. 상기 제1 패드들과 상기 제2 패드들이 상기 제1 방향축에 서로 다른 사이각들 이룸으로써, 상기 제1 패드들의 연장선들과 상기 제2 패드들의 연장선들이 서로 다른 지점에 수렴한다. 상기 제1 전자부품의 패드부 및/또는 상기 제2 전자부품의 패드부가 제조시 발생한 수치 오차를 갖더라도 상기 제1 전자부품의 패드부와 상기 제2 전자부품의 패드부의 전기적 연결의 신뢰성이 향상된다.
상기 제1 전자부품의 패드들에 결합하는 상기 제2 전자부품의 제1 패드들과 제2 패드들은 서로 다른 피치들을 가질 수 있다. 상기 제2 전자부품의 패드부에 본딩 공정에 따른 수치 오차가 발생하더라도, 상기 제1 전자부품의 패드부와 상기 제2 전자부품의 패드부의 전기적 연결의 신뢰성이 향상된다.
상기 제1 전자부품의 패드부와 상기 제2 전자부품의 패드부 각각은 복수 개의 패드행들을 포함할 수 있다. 따라서, 좁은 면적 내에 복수 개의 패드들을 배치시킬 수 있다.
상기 제2 전자부품은 플렉서블 배선기판일 수 있다. 상기 플렉서블 배선기판은 복수 개의 배선을 포함한다. 상기 복수 개의 배선들 중 일부는 랜드부와 배선부를 포함한다. 상기 랜드부가 상기 배선부에 인접할수록 너비가 감소되는 형상을 가짐으로써 상기 플렉서블 배선기판이 밴딩될 때, 상기 랜드부와 상기 배선부의 경계에 인가되는 응력이 감소된다. 따라서, 상기 플렉서블 배선기판이 밴딩될 때 상기 배선에 발생하는 균열(크랙)을 방지할 수 있다.
상기 플렉서블 배선기판은 패드행과 패드행 사이에 배치된 더미 패드를 더 포함한다. 상기 더미 패드는 도전성 접착 필름과 플렉서블 배선기판의 절연층 사이의 간격을 유지해준다. 그에 따라 상기 도전성 접착 필름과 절연층 사이의 들뜸 불량은 방지될 수 있다.
도 1은 본 발명의 일 실시예에 따른 전자기기를 도시한 평면도이다.
도 2는 도 1의 Ⅰ-Ⅰ'에 따른 단면도이다.
도 3a는 본 발명의 일 실시예에 따른 제2 전자부품의 측면도이다.
도 3b는 본 발명의 일 실시예에 따른 제2 전자부품의 평면도이다.
도 4a는 도 1에 도시된 2개의 전자부품들의 분리된 패드부들을 도시한 평면도이다.
도 4b는 도 1에 도시된 2개의 전자부품들의 결합된 패드부들을 도시한 평면도이다.
도 4c는 도 4b에 도시된 Ⅱ-Ⅱ'에 따른 단면도이다.
도 5a 내지 도 5d는 본 발명의 일 실시예에 따른 제1 전자부품의 패드부를 도시한 평면도이다.
도 6 내지 도 11은 본 발명의 일 실시예에 따른 제1 전자부품의 패드부를 도시한 평면도이다.
도 12는 본 발명의 일 실시예에 따른 전자부품들의 결합된 패드부들을 도시한 평면도이다.
도 13는 본 발명의 일 실시예에 따른 전자기기의 본딩 공정을 나타낸 흐름도이다.
도 14a는 본 발명의 일 실시예에 따른 본딩 공정 중 정렬 단계를 나타낸 평면도이다.
도 14b는 본 발명의 일 실시예에 따른 본딩 공정 중 y축 보정 단계를 나타낸 평면도이다.
도 14c는 본 발명의 일 실시예에 따른 본딩 공정 중 결합 단계를 나타낸 평면도이다.
도 15는 본 발명의 일 실시예에 따른 본딩 공정이 완료된 전자기기의 패드부를 도시한 평면도이다.
도 16a는 본 발명의 일 실시예에 따른 2개의 전자부품들의 분리된 패드부들을 도시한 평면도이다.
도 16b는 본 발명의 일 실시예에 따른 2개의 전자부품들의 결합된 패드부들을 도시한 평면도이다.
도 17a 내지 도 17b는 본 발명의 일 실시예에 따른 제1 전자부품의 패드부를 도시한 평면도이다.
도 18 내지 도 23은 본 발명의 일 실시예에 따른 제1 전자부품의 패드부를 도시한 평면도이다.
도 24a는 본 발명의 일 실시예에 따른 제2 전자부품의 측면도이다.
도 24b는 본 발명의 일 실시예에 따른 제2 전자부품의 제1 평면도이다.
도 24c는 본 발명의 일 실시예에 따른 제2 전자부품의 제2 평면도이다.
도 25a는 도 24b 및 도 24c에 도시된 제1 절단선에 따른 단면도이다.
도 25b는 도 24b 및 도 24c에 도시된 제2 절단선에 따른 단면도이다.
도 26a 내지 도 26e는 도 24b 및 도 24c에 도시된 배선들을 부분적으로 확대한 도면들이다.
도 27a는 본 발명의 일 실시예에 따른 제2 전자부품의 평면도이다.
도 27b는 도 27a에 도시된 제3 절단선에 따른 단면도이다.
도 28a는 본 발명의 일 실시예에 따른 제2 전자부품의 평면도이다.
도 28b는 도 28a의 제1 더미 패드를 도시한 평면도이다.
도 28c는 도 28a의 제2 더미 패드를 도시한 평면도이다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
각 도면을 설명하면서 유사한 참조부호를 유사한 구성요소에 대해 사용하였다. 첨부된 도면에 있어서, 구조물들의 치수는 본 발명의 명확성을 위하여 실제보다 확대하여 도시한 것이다. 제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다. 또한, 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 경우, 이는 다른 부분 "바로 위에" 있는 경우뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 층, 막, 영역, 판 등의 부분이 다른 부분 "아래에" 있다고 할 경우, 이는 다른 부분 "바로 아래에" 있는 경우뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예를 보다 상세하게 설명한다.
도 1은 본 발명의 일 실시예에 따른 전자기기를 도시한 평면도이고, 도 2는 도 1의 Ⅰ-Ⅰ'에 따른 단면도이다. 도 3a는 본 발명의 일 실시예에 따른 제2 전자부품의 측면도이고, 도 3b는 본 발명의 일 실시예에 따른 제2 전자부품의 평면도이다.
도 1 및 도 2를 참조하면, 본 발명의 일 실시예에 따른 전자기기(100)는 제1 내지 제3 전자부품들(110, 120, 130)을 포함한다. 상기 제1 내지 제3 전자부품들(110, 120, 130)은 전기적으로 연결된다. 본 실시예에서, 상기 제1 전자부품(110)은 전기 광학 패널, 상기 제2 전자부품(120)은 연결 배선기판, 상기 제3 전자부품(130)은 메인 회로기판일 수 있다. 본 실시예는 3개의 제2 전자부품들(120)을 포함하는 전자기기(100)를 예시적으로 도시하였으나, 본 발명은 이에 제한되지 않는다. 용도 또는 크기에 따라 상기 전자기기(100)는 하나의 1개의 제2 전자부품들(120)을 포함할 수도 있다.
도 1에 도시된 것과 같이, 상기 전기 광학 패널(110, 이하, 표시패널)은 복수 개의 화소들(PX)에 구동 신호를 인가함으로써 원하는 영상을 표시하는 표시패널일 수 있다. 상기 복수 개의 화소들(PX)은 직교하는 제1 방향축(A1)과 제2 방향축(A2)을 따라 매트릭스 형태로 배치될 수 있다. 본 발명의 일 실시예에서, 상기 화소들(PX)은 레드 컬러(R), 그린 컬러(G) 및 블루 컬러(B)를 각각 표시하는 제1 내지 제3 화소들을 포함할 수 있다. 본 발명의 일 실시예에서, 상기 화소들(PX)은 화이트, 시안, 마젠타를 각각 표시하는 화소들(미 도시) 중 일부를 더 포함할 수 있다. 상기 복수 개의 화소들(PX)은 상기 표시패널(110)의 표시부로 정의될 수 있다.
상기 복수 개의 화소들(PX)의 종류에 따라서 상기 표시패널(110)은 액정표시패널, 유기발광 표시패널, 전기습윤 표시패널 등으로 구분될 수 있다. 본 실시예에서 상기 표시패널(110)은 유기발광 표시패널일 수 있다.
평면상에서, 상기 표시패널(110)은 상기 복수 개의 화소들(PX)이 배치된 표시 영역(DA), 상기 표시 영역(DA)을 감싸는 비표시 영역(BA), 및 상기 제2 전자부품(120)이 결합되는 실장 영역(MA)으로 구분될 수 있다. 본 발명의 일 실시예에서, 상기 비표시 영역(BA)과 상기 실장 영역(MA)은 구분되지 않을 수 있다. 상기 비표시 영역(BA)은 생략되거나, 상기 실장 영역(MA)은 상기 비표시 영역(BA)의 일부분일 수 있다.
도 2에 도시된 것과 같이, 상기 표시패널(110)은 표시기판(112), 상기 표시기판(112) 상에 배치된 표시소자층(114), 및 상기 표시소자층(114) 상에 배치된 봉지층(116)을 포함할 수 있다. 상기 표시기판(112)은 베이스 기판, 및 상기 베이스 기판 상에 배치된 복수 개의 절연층, 기능층, 도전층을 포함할 수 있다. 상기 도전층은 게이트 배선들(미 도시), 데이터 배선들(미 도시), 및 기타 신호배선들을 포함할 수 있다. 또한, 상기 도전층은 상기 배선들에 연결된 패드부(미 도시)를 포함할 수 있다. 상기 배선들은 상기 복수 개의 화소들(PX)에 구동신호를 제공한다.
상기 표시소자층(114)은 상기 복수 개의 화소들(PX)을 구성하는 복수 개의 절연층, 기능층, 도전층을 포함할 수 있다. 상기 기능층은 유기발광층을 포함할 수 있다. 상기 봉지층(116)은 상기 표시소자층(114) 상에 배치된다. 상기 봉지층(116)은 상기 표시소자층(114)을 보호한다. 구체적으로 도시되지는 않았으나, 본 발명의 일 실시예에서, 상기 봉지층(116)은 상기 표시소자층(114)의 측면까지 커버할 수 있다. 또한, 상기 표시패널(110)의 종류에 따라 상기 봉지층(116)은 생략되거나, 또 다른 표시기판으로 대체될 수 있다.
상기 비표시 영역(BA)에는 광을 차단하는 블랙 매트릭스(미 도시)가 배치될 수 있다. 상기 비표시 영역(BA)에는 상기 복수 개의 화소들(PX)에 게이트 신호를 공급하기 위한 게이트 구동 회로(미 도시)가 구비될 수 있다. 본 발명의 일 실시예에서 상기 비표시 영역(BA)에는 데이터 구동 회로(미 도시)가 더 구비될 수도 있다. 상기 실장 영역(MA)에는 상기 제2 전자부품(120)으로부터 공급되는 신호를 수신하기 위한 패드부(미 도시)가 배치된다.
도 1 및 도 2에 도시된 것과 같이, 상기 제2 전자부품(120)은 플렉서블 배선기판(122) 및 데이터 구동회로(125)를 포함한다. 상기 데이터 구동회로(125)는 적어도 하나의 구동칩을 포함할 수 있다. 상기 데이터 구동회로(125)는 상기 플렉서블 배선기판(122)의 배선들에 전기적으로 연결된다.
상기 제2 전자부품(120)가 상기 데이터 구동회로(125)를 포함하는 경우, 상기 표시패널(110)의 패드부(미 도시)는 데이터 배선들에 전기적으로 연결되는 데이터 패드들 및 제어신호 배선들과 전기적으로 연결되는 제어신호 패드들을 포함할 수 있다. 상기 데이터 배선들은 상기 화소들(PX)에 연결되고, 상기 제어신호 배선들은 상기 게이트 구동 회로에 연결될 수 있다. 본 실시예에서 상기 제2 전자부품(120)은 칩 온 필름(Chip On Film) 구조를 도시하였으나, 이에 제한되지 않는다.
도 3a 및 도 3b를 참조하여 상기 제2 전자부품(120)에 대해 좀더 상세히 설명한다. 상기 플렉서블 배선기판(122)은 절연층(미 도시), 복수 개의 패드들(CPD, IPD-120, OPD-120), 및 복수 개의 배선들(SL-120)을 포함한다. 상기 복수 개의 패드들(CPD, IPD-120, OPD-120) 및 상기 복수 개의 배선들(SL-120)은 상기 절연층 상에 배치된다. 상기 절연층은 폴리 이미드를 포함할 수 있다.
복수 개의 패드들(CPD, IPD-120, OPD-120)은 상기 데이터 구동회로(125)의 접속 단자들(미 도시)에 접속되는 접속 패드들(CPD), 상기 제3 전자부품(130)에 접속되는 입력 패드들(IPD-120), 및 상기 표시패널(110)에 접속되는 출력 패드들(OPD-120)을 포함할 수 있다. 상기 입력 패드들(IPD-120)은 상기 플렉서블 배선기판(122)의 일측에 배치된 입력 패드부(IPP-120)로 정의되고, 상기 출력 패드들(OPD-120)은 상기 플렉서블 배선기판(122)의 타측에 배치된 출력 패드부(OPP-120)로 정의될 수 있다. 본 실시예에서 상기 접속 패드들(CPD)은 상기 데이터 구동회로(125)의 양측에 중첩하게 정렬되어 있으나, 도 3b에 도시된 것과 달리 상기 접속 패드들(CPD)은 상기 데이터 구동회로(125)의 접속 단자들에 대응하게 랜덤하게 배열될 수 있다.
본 실시예에서 하나의 패드행을 포함하는 상기 입력 패드부(IPP-120) 및 상기 출력 패드부(OPP-120)를 예시적으로 도시하였다. 상기 패드행은 상기 제1 방향축(A1)을 따라 나열된 복수 개의 패드들을 포함한다. 본 발명의 일 실시예에서, 상기 입력 패드부(IPP-120) 및 상기 출력 패드부(OPP-120) 각각은 복수 개의 패드행들을 포함할 수도 있다.
상기 배선들(SL-120) 중 일부는 상기 접속 패드들(CPD)과 상기 입력 패드들(IPD-120)을 연결하고, 다른 일부는 상기 접속 패드들(CPD)과 상기 출력 패드들(OPD-120)을 연결한다. 미 도시되었으나, 상기 배선들(SL-120)은 상기 입력 패드들(IPD-120) 중 일부와 상기 출력 패드들(OPD-120) 중 일부를 직접 연결할 수도 있다.
상기 플렉서블 배선기판(122)은 상기 절연층 상에 배치되어 적어도 상기 복수 개의 배선들(SL-120)을 커버하는 솔더 레지스트층을 더 포함할 수 있다. 상기 솔더 레지스트층은 상기 복수 개의 패드들(CPD, IPD-120, OPD-120) 주변을 더 커버할 수 있되, 적어도 상기 복수 개의 패드들(CPD, IPD-120, OPD-120) 각각을 노출시킨다. 상기 솔더 레지스트층에는 상기 복수 개의 패드들(CPD, IPD-120, OPD-120)에 대응하는 개구부들이 형성될 수 있다.
또한, 상기 플렉서블 배선기판(122)은 후술하는 본딩 공정시 이용되는 얼라인 마크(AM2, AM20)를 포함할 수 있다. 도 3b에는 상기 복수 개의 패드들(CPD, IPD-120, OPD-120)과 이격된 4개의 제1 얼라인 마크들(AM2)과 상기 입력 패드들(IPD-120)과 상기 출력 패드들(OPD-120)에 연결된 4개의 제2 얼라인 마크들(AM20)을 예시적으로 도시하였다. 상기 제1 및 제2 얼라인 마크들(AM2, AM20) 중 어느 하나 이상은 생략될 수 있다.
본 발명의 일 실시예에서, 상기 입력 패드들(IPD-120) 및 상기 출력 패드들(OPD-120)이 노출된 면은 상기 플렉서블 배선기판(122)의 결합면(CS)으로 정의되고, 상기 결합면에 마주하는 면은 비결합면(NCS)으로 정의된다. 본 실시예에서, 상기 데이터 구동회로(125)는 상기 결합면(CS) 상에 배치되는 것으로 도시하였으나 이에 제한되지 않고, 상기 데이터 구동회로(125)는 상기 비결합면(NCS) 상에 배치될 수도 있다.
다시 도 1 및 도 2를 참조하면, 상기 제3 전자부품(130)은 상기 표시패널(110) 또는 상기 데이터 구동회로(125)에 영상 데이터, 제어신호, 전원전압 등을 제공한다. 상기 제3 전자부품(130)은 상기 플렉서블 배선기판(122)과 다른 배선 기판으로, 능동소자 및 수동소자들을 포함할 수 있다. 상기 제3 전자부품(130)은 플렉서블 배선기판 또는 리지드 배선기판으로, 상기 플렉서블 배선기판(122)에 연결되는 패드부(미 도시)를 포함한다.
도 1 내지 도 3b를 참조하면, 상기 플렉서블 배선기판(122)의 상기 출력 패드부(OPP-120)와 상기 표시패널(110)의 패드부는 도전성 접착 필름(140)에 의해 전기적으로 연결될 수 있다. 상기 플렉서블 배선기판(122)의 상기 입력 패드부(IPP-120)와 상기 제3 전자부품(130)의 패드부 또한, 도전성 접착 필름(140)에 의해 전기적으로 연결될 수 있다. 상기 도전성 접착 필름(140)에는 이방성 도전 필름(Anisotropic Conductive Film: ACF)일 수 있다. 본 발명의 일 실시예에서, 솔더 범프가 상기 도전성 접착 필름(140)을 대체할 수도 있다.
상기 표시패널(110)의 패드부는 상기 플렉서블 배선기판(122)의 상기 출력 패드들(OPD-120)에 대응하는 패드들을 포함할 수 있다. 또한, 상기 제3 전자부품(130)의 패드부는 상기 플렉서블 배선기판(122)의 상기 입력 패드들(IPD-120)에 대응하는 패드들을 포함할 수 있다.
이하, 상기 표시패널(110)의 패드부와 상기 플렉서블 배선기판(122)의 상기 출력 패드부(OPP-120)를 참조하여 상기 제1 내지 제3 전자부품(110, 120, 130)의 전기적 연결 구조를 좀 더 구체적으로 설명한다. 상기 제2 전자부품(120)과 상기 제3 전자부품(130)의 전기적 연결 구조는 후술하는 상기 표시패널(110)의 패드부와 상기 플렉서블 배선기판(122)의 상기 출력 패드부(OPP-120)의 전기적 연결 구조에 대응할 수 있다. 또한, 본 실시예에 따른 전자기기(100)는 제1 내지 제3 전자부품들(110, 120, 130)을 포함하는 것으로 설명되었으나, 본 발명의 일 실시예에 따르면, 상기 제1 전자부품(110) 및 상기 제3 전자부품(130) 중 어느 하나가 생략될 수 있다.
도 4a는 도 1에 도시된 2개의 전자부품들의 분리된 패드부들을 도시한 평면도이다. 도 4b는 도 1에 도시된 2개의 전자부품들의 결합된 패드부들을 도시한 평면도이다. 도 4c는 도 4b에 도시된 Ⅱ-Ⅱ'에 따른 단면도이다.
도 4a에 도시된 것과 같이, 상기 표시패널(110)은 상기 플렉서블 배선기판(122)의 상기 출력 패드부(OPP-120)에 대응하는 입력 패드부(IPP-110)를 포함한다. 상기 입력 패드부(IPP-110)는 상기 플렉서블 배선기판(122)의 출력 패드들(OPD-120)에 대응하는 입력 패드들(IPD-110)을 포함한다. 본 실시예에서, 상기 입력 패드들(IPD-110)과 상기 출력 패드들(OPD-120)은 1:1 대응되는 것으로 도시하였으나, 이에 제한되지 않는다. 본 발명의 다른 실시예에서, 상기 입력 패드부(IPP-110)와 상기 출력 패드부(OPP-120)는 서로 다른 개수의 패드들 및 서로 다른 개수의 패드행을 포함할 수도 있다.
상기 표시패널(110)은 상기 플렉서블 배선기판(122)의 상기 제1 및 제2 얼라인 마크들(AM2, AM20)에 대응하는 제1 및 제2 얼라인 마크들(AM1, AM10)을 포함할 수 있다. 상기 제1 및 제2 얼라인 마크들(AM1, AM10) 중 어느 하나는 생략될 수 있다.
도 4b에 도시된 것과 같이, 상기 플렉서블 배선기판(122)의 상기 출력 패드들(OPD-120)과 상기 표시패널(110)의 상기 입력 패드들(IPD-110)은 전기적으로 연결된다. 상기 플렉서블 배선기판(122)의 상기 제1 및 제2 얼라인 마크들(AM2, AM20)과 상기 표시패널(110)의 제1 및 제2 얼라인 마크들(AM1, AM10)을 이용하여 상기 출력 패드부(OPP-120)와 상기 입력 패드부(IPP-110)를 정렬시키고, 상기 제2 방향축(A2)을 따라 얼라인 보정을 실시한다. 이후, 툴(tool)을 이용해서 상기 도전성 접착 필름(140)을 사이에 두고 상기 출력 패드들(OPD-120)과 상기 입력 패드들(IPD-110)을 결합시킨다.
도 4b에서는 설명의 편의를 위해 상기 출력 패드들(OPD-120)과 상기 입력 패드들(IPD-110)의 대응하는 패드들이 완전히 중첩하는 것으로 도시하였다. 이에 제한되지 않고, 제조시 발생한 수치 오차 또는 본딩시 발생한 수치 오차에 의해 상기 출력 패드들(OPD-120)과 상기 입력 패드들(IPD-110)의 대응하는 패드들은 부분적으로 비중첩될 수 있다. 이에 대한 상세한 설명은 후술한다.
도 4c에 도시된 것과 같이, 상기 표시패널(110)의 베이스 기판(110-BS) 상에 신호 배선들(SL-110)이 배치된다. 상기 베이스 기판(110-BS) 상에 절연층(110-IL)이 배치된다. 상기 절연층(110-IL)은 배리어 층, 패시베이션 층들을 포함할 수 있다. 상기 입력 패드들(IPD-110)은 상기 절연층(110-IL) 상에 배치되고, 상기 절연층(110-IL)에 정의된 관통홀들(110-ILOP)을 통해 상기 신호 배선들(SL-110)에 연결된다.
상기 플렉서블 배선기판(122)의 절연층(120-IL) 상에 상기 배선들(SL-120, 도 4b 참조) 및 상기 배선들(SL-120)에 연결된 상기 출력 패드들(OPD-120)이 배치된다. 상기 배선들(SL-120)과 상기 출력 패드들(OPD-120)은 동일한 층 상에 배치될 수 있다. 본 발명의 일 실시예에서, 상기 배선들(SL-120)과 상기 출력 패드들(OPD-120)은 또 다른 절연층을 사이에 두고 다른 층 상에 배치될 수도 있다. 이때, 상기 배선들(SL-120)과 상기 출력 패드들(OPD-120)은 상기 또 다른 절연층에 형성된 관통홀들을 통해 연결될 수 있다.
상기 절연층(120-IL) 상에 솔더 레지스트층(120-SR)이 배치된다. 상기 출력 패드들(OPD-120)은 상기 솔더 레지스트층(120-SR)에 형성된 관통홀들(120-SROP)을 통해 노출된다. 본 발명의 일 실시예에서, 상기 솔더 레지스트층(120-SR)은 상기 배선들(SL-120)만을 커버하고, 상기 출력 패드들(OPD-120)은 커버하지 않을 수 있다.
상기 도전성 접착 필름(140)을 통해 상기 출력 패드들(OPD-120)과 상기 입력 패드들(IPD-110)이 전기적으로 연결된다. 미 도시되었으나, 상기 도전성 접착 필름(140)에 포함된 복수 개의 도전볼들을 통해 상기 출력 패드들(OPD-120)과 상기 입력 패드들(IPD-110) 중 대응하는 출력 패드와 입력 패드가 각각 전기적으로 연결될 수 있다.
도 4b에 도시된 것과 같이, 상기 플렉서블 배선기판(122)의 상기 제1 및 제2 얼라인 마크들(AM2, AM20)과 상기 표시패널(110)의 상기 제1 및 제2 얼라인 마크들(AM1, AM10)이 상기 제2 방향축(A2)을 따라 비 정렬된 것은 상기 본딩 공정 중 상기 제2 방향축(A2)을 따라 상기 얼라인 보정을 실시했기 때문이다. 상기 얼라인 보정에 의해 상기 출력 패드들(OPD-120)과 상기 입력 패드들(IPD-110) 중 대응하는 출력 패드와 입력 패드들의 결합 면적(중첩 면적)은 증가될 수 있다. 상기 얼라인 보정에 의해 상기 결합 면적이 증가하는 것은 후술하는 것과 같이, 상기 출력 패드들(OPD-120)과 상기 입력 패드들(IPD-110)이 상기 제1 방향축(A1)에 대하여 경사진 방향으로 연장된 형상을 갖기 때문이다. 이에 대한 상세한 설명은 후술한다.
상술한 본딩 공정 중 상기 툴을 이용하는 결합 단계에서, 상기 툴에서 방출된 열에 의해 상기 출력 패드부(OPP-120)와 상기 입력 패드부(IPP-110)는 상기 제1 방향축(A1)을 따라 팽창될 수 있다. 상기 출력 패드부(OPP-120)와 상기 입력 패드부(IPP-110)는 서로 다른 비율로 팽창될 수 있다. 또한, 상기 출력 패드부(OPP-120)와 상기 입력 패드부(IPP-110) 각각은 상기 제1 방향축(A1)에 따른 위치에 따라 서로 다른 비율로 팽창될 수 있다.
본 실시예에 따르면, 상기 결합 단계에서 상기 출력 패드부(OPP-120)와 상기 입력 패드부(IPP-110)가 상기 제1 방향축(A1)을 따라 팽창되더라도, 대응하는 출력 패드와 입력 패드는 상기 제1 방향축(A1)에 따른 위치와 무관하게 소정의 결합 면적(중첩 면적)을 가질 수 있다. 이는 후술하는 것과 같이, 상기 출력 패드들(OPD-120) 및 상기 입력 패드들(IPD-110) 중 적어도 어느 하나의 패드들은 상기 제1 방향축(A1)에 따라 서로 다른 피치를 갖는 패드군들을 포함하기 때문이다. 이에 대한 상세한 설명은 후술한다.
도 5a 내지 도 5d는 본 발명의 일 실시예에 따른 제1 전자부품의 패드부를 도시한 평면도이다. 도 5b는 도 5a에 도시된 연장선들 일부만을 도시하였다. 도 5c는 제1 패드들과 제2 패드들을 도시하였고, 도 5d는 다양한 패드 형상을 도시하였다.
도 5a 및 도 5b에 도시된 것과 같이, 상기 표시패널(110)의 상기 입력 패드부(IPP-110)는 상기 제1 방향축(A1)을 따라 나열된 복수 개의 입력 패드들을 포함한다. 상기 입력 패드부(IPP-110)는 중심선(RL)을 기준으로 좌측에 배치된 제1 패드군(PG1) 및 제2 패드군(PG2), 및 우측에 배치된 제3 패드군(PG3) 및 제4 패드군(PG4)을 포함한다. 상기 중심선(RL)은 상기 제2 방향축(A2)에 평행하는 가상축으로 상기 입력 패드부(IPP-110)의 상기 제1 방향축(A1)에 따른 중심에 배치된다. 상기 입력 패드부(IPP-110)는 상기 중심선(RL)에 중첩하고, 평행한 기준 패드(RPD)를 더 포함할 수 있다.
본 실시예에서, 상기 제1 패드군(PG1)과 상기 제3 패드군(PG3)은 상기 중심선(RL)을 기준으로 대칭이고, 제2 패드군(PG2)과 상기 제4 패드군(PG4)은 상기 중심선(RL)을 기준으로 대칭이다. 다만, 본 발명은 이에 제한되지 않고, 상기 제3 패드군(PG3)은 상기 제1 패드군(PG1)과 다른 배열의 패드들을 포함할 수 있고, 상기 제4 패드군(PG4)은 상기 제2 패드군(PG2)과 다른 배열의 패드들을 포함할 수 있다. 또한, 상기 제1 패드군(PG1)과 상기 제3 패드군(PG3)은 상기 중심선(RL)을 기준으로 대칭적인 배열을 이루되 패드들의 개수는 다를 수 있다. 또한, 상기 제2 패드군(PG)과 상기 제4 패드군(PG4)은 상기 중심선(RL)을 기준으로 대칭적인 배열을 이루되 패드들의 개수는 다를 수 있다.
상기 입력 패드부(IPP-110)는 2개, 3개 또는 5개 이상의 패드군을 포함할 수 있으나, 본 실시예에서는 설명의 편의를 위하여 4 개의 패드군(즉, 제1 내지 제4 패드군(PG1, PG2, PG3, PG4))을 포함하는 입력 패드부(IPP-110)를 일 예로 도시하였다. 상기 제1 패드군(PG1)은 복수 개의 제1 패드들(PD1)을 포함하며, 상기 제2 패드군(PG2)은 복수 개의 제2 패드들(PD2)을 포함한다. 또한, 상기 제3 패드군(PG3)은 복수 개의 제3 패드들(PD3)을 포함하며, 상기 제4 패드군(PG4)은 복수 개의 제4 패드들(PD4)을 포함한다. 3 개의 패드들을 각각 포함하는 상기 제1 내지 제4 패드군(PG1, PG2, PG3, PG4)을 예시적으로 도시하였다. 실질적으로 상기 제1 내지 제4 패드들(PD1, PD2, PD3, PD4)은 도 4a 및 도4b에 도시된 입력 패드들(IPD-110)일 수 있다.
상기 복수 개의 제1 패드들(PD1), 상기 복수 개의 제2 패드들(PD2), 상기 복수 개의 제3 패드들(PD3), 및 상기 복수 개의 제4 패드들(PD4) 각각은 상기 중심선(RL) 및 상기 제1 방향축(A1)에 교차하는 방향으로 연장된 형상을 갖는다. 도 5a에는 상기 복수 개의 제1 패드들(PD1)의 연장된 방향을 나타내는 연장선들(L1, 이하 복수 개의 제1 선들), 상기 복수 개의 제2 패드들(PD2)의 연장된 방향을 나타내는 연장선들(L2, 이하 복수 개의 제2 선들), 상기 복수 개의 제3 패드들(PD3)의 연장된 방향을 나타내는 연장선들(L3, 이하 복수 개의 제3 선들), 및 상기 복수 개의 제4 패드들(PD4)의 연장된 방향을 나타내는 연장선들(L4, 이하 복수 개의 제3 선들)이 도시되었다.
상기 제1 선들(L1)은 상기 복수 개의 제1 패드들(PD1)에 대하여 동일한 조건으로 정의된다. 예컨대, 상기 제1 선들(L1) 각각은 대응하는 제1 패드(PD1)의 면적을 2등분하는 선으로 정의될 수 있다. 상기 제1 패드들(PD1)이 평행사변 형상을 가질 때, 상기 제1 선들(L1) 각각은 대응하는 제1 패드(PD1)의 면적을 2등분하며 장변에 평행한 선으로 정의될 수 있다. 상기 제1 패드들(PD1)이 평행사변 형상을 가질 때, 상기 제1 선들(L1) 각각은 대응하는 제1 패드(PD1)의 면적을 2등분하는 대각선, 또는 상기 대각선에 평행하는 선으로 정의될 수 있다.
상기 제1 선들(L1)이 정의된 것과 같이, 상기 제2 선들(L2)은 상기 복수 개의 제2 패드들(PD2)에 대하여 동일하게 정의되고, 상기 제3 선들(L3)은 상기 복수 개의 제3 패드들(PD3)에 대하여 동일하게 정의되고, 상기 제4 선들(L4)은 상기 복수 개의 제4 패드들(PD4)에 대하여 동일하게 정의된다.
상기 제1 선들(L1)은 제1 지점(P1)에서 수렴하고, 상기 제2 선들(L2)은 제2 지점(P2)에서 수렴한다. 상기 제1 지점(P1)은 상기 중심선(RL) 상에 위치할 수 있고, 상기 제2 지점(P2)은 상기 중심선(RL) 밖에 위치할 수 있다.
상기 제3 선들(L3)은 제3 지점(P3)에서 수렴하고, 상기 제4 선들(L4)은 제4 지점(P4)에서 수렴한다. 상기 제1 지점(P1)과 상기 제3 지점(P3)은 서로 동일한 위치에 있을 수 있다. 상기 제4 지점(P4)은 상기 중심선(RL)을 기준으로 상기 제2 지점(P2)에 대칭인 지점에 위치할 수 있다.
상기 복수의 제1 선들(L1), 상기 복수의 제2 선들(L2), 상기 복수의 제3 선들(L3), 및 상기 복수의 제4 선들(L4)은 상기 중심선(RL)과 소정의 사이각들을 이룬다. 상기 복수의 제1 선들(L1)과 상기 중심선(RL)이 이루는 사이각들은 서로 다를 수 있고, 상기 복수의 제2 선들(L2)과 상기 중심선(RL)이 이루는 사이각들은 서로 다를 수 있다.
도 5b에는 상기 복수 개의 제1 패드들(PD1) 중 상기 중심선(RL)으로부터 가장 외측에 배치된 제1 패드(이하, 최외측의 제1 패드)의 제1 선(L1-1)과 상기 중심선(RL)이 이루는 사이각(θ11) 및 상기 복수 개의 제2 패드들(PD2) 중 상기 중심선(RL)으로부터 가장 외측에 배치된 제2 패드(최외측의 제2 패드)의 제2 선(L2-1)과 상기 중심선(RL)이 이루는 사이각(θ21)을 도시하였다.
상기 복수 개의 제1 패드들(PD1) 중 n번째 패드의 제1 선과 상기 중심선(RL)이 이루는 사이각(θ1n)은 아래 수학식 1을 만족한다.
[수학식 1]
Figure 112014060208263-pat00001
여기서 상기 n은 2 이상의 자연수이다. 상기 α는 상기 복수 개의 제1 패드들(PD1)의 제1 선들(L1)과 상기 중심선(RL)이 이루는 사이각들의 변화량이다. 후술하는 것과 같이, 상기 α는 상기 복수 개의 제1 패드들(PD1)의 피치 및 상기 제1 지점(P1)의 위치에 따라 결정될 수 있다.
도 5b에는 상기 복수 개의 제1 패드들(PD1) 중 최외측의 제1 패드의 제1 선(L1-1)과 상기 제1 방향축(A1)이 이루는 사이각(γ11) 및 상기 복수 개의 제2 패드들(PD2) 중 최외측의 제2 패드의 제2 선(L2-1)과 상기 제1 방향축(A1)이 이루는 사이각(γ21)을 도시하였다.
상기 복수 개의 제1 패드들(PD1) 중 n번째 패드의 제1 선과 상기 제1 방향축(A1)이 이루는 사이각(γ1n)은 아래 수학식 2를 만족한다.
[수학식 2]
Figure 112014060208263-pat00002
상기 복수 개의 제2 패드들(PD2) 중 m번째 패드의 제2 선과 상기 중심선(RL)이 이루는 사이각(θ2m)은 아래 수학식 3을 만족한다.
[수학식 3]
Figure 112014060208263-pat00003
여기서 상기 m은 2 이상의 자연수이다. 상기 β는 상기 복수 개의 제2 패드들(PD2)의 제2 선들(L2)과 상기 중심선(RL)이 이루는 사이각들의 변화량이다. 후술하는 것과 같이, 상기 β는 상기 복수 개의 제2 패드들(PD2)의 피치 및 상기 제2 지점(P2)의 위치에 따라 결정될 수 있다. 상기 β는 상기 α와 동일하거나 다를 수 있다.
또한, 상기 제2 패드군(PG2)이 K개의 제2 패드들을 구비할 때, K번째 제2 패드의 제2 선과 상기 중심선(RL)이 이루는 사이각은 상기 복수 개의 제1 패드들(PD1) 중 최외측의 제1 패드의 제1 선(L1-1)과 상기 중심선(RL)이 이루는 사이각(θ11)과 서로 다를 수 있다. 아래의 수학식 4와 같이 표현될 수 있다.
[수학식 4]
Figure 112014060208263-pat00004
아래의 수학식 5와 같이 상기 제2 패드군(PG2)이 K개의 제2 패드들을 구비할 때, K번째 제2 패드의 제2 선과 상기 중심선(RL)이 이루는 사이각은 최외측 제1 패드의 제1 선(L1-1)과 상기 기준축(RX)이 이루는 사이각(θ11)보다 크다. 상기 K번째 제2 패드는 상기 제2 패드들 중 상기 제1 패드군(PG1)에 가장 인접한 패드일 수 있다.
[수학식 5]
Figure 112014060208263-pat00005
도 5c를 참조하여 상기 제1 패드들(PD1)과 상기 제2 패드들(PD2)에 대해 좀더 상세히 설명한다. 상기 제1 패드들(PD1) 및 상기 제2 패드들(PD2) 각각은 상기 제1 방향축(A1)에 따른 너비(W1, W2)가 균일한 평행사변 형상을 가질 수 있다. 상기 제1 패드들(PD1)은 동일한 너비(W1)를 갖고, 상기 제2 패드들(PD2)은 동일한 너비(W2)를 갖는다. 상기 제1 패드들(PD1)의 너비(W1)와 상기 제2 패드들(PD2)의 너비(W2)는 동일하거나 다를 수 있다.
상기 제1 패드들(PD1) 및 상기 제2 패드들(PD2)의 상기 중심선(PL, 도 5a 및 도 5b 참조)에 투영된 길이들은 서로 동일할 수 있다. 상기 복수 개의 제1 패드들(PD1)의 각각의 연장선을 따라 측정된 길이와 상기 복수 개의 제1 패드들(PD1) 각각의 코사인 사이각(θ1n, 수학식 1 참조)의 곱은 실질적으로 동일할 수 있다. 상기 복수 개의 제2 패드들(PD2)의 각각의 연장선을 따라 측정된 길이와 상기 복수 개의 제2 패드들(PD2) 각각의 코사인 사이각(θ2m, 수학식 3 참조)의 곱은 실질적으로 동일할 수 있다.
도 5a에 도시된 것과 같이, 상기 제1 선들(L1)과 상기 제2 선들(L2)이 서로 다른 상기 제1 지점(P1)과 상기 제2 지점(P2)에서 수렴하는 것은 상기 중심선(RL)에 대해 기울어진 패드들을 포함하는 상기 제1 패드군(PG1) 및 상기 제2 패드군(PG2)이 불연속적이기 때문이다. 여기서 불연속적이라는 것은 상기 제1 패드군(PG1) 및 상기 제2 패드군(PG2)이 서로 다른 피치를 갖는 것을 의미한다.
상기 제1 패드군(PG1)의 피치(PT1)는 제1 패드(PD1)의 너비(W1)와 인접한 제1 패드들(PD1) 사이의 간격(G1, G10)의 합으로 정의된다. 상기 제2 패드군(PG2)의 피치(PT2)는 제2 패드(PD2)의 너비(W2)와 인접한 제2 패드들(PD2) 사이의 간격(G2, G20)의 합으로 정의된다.
상기 제1 패드들(PD1) 사이의 간격(G1, G10)은 상기 제2 방향축(A2)을 따라 가변적이다. 상기 제1 패드들(PD1) 사이의 간격(G1, G10)은 상기 제1 지점(P1, 도 5a 및 도 5b 참조)으로부터 멀어질수록 증가된다. 상기 제2 패드들(PD2) 사이의 간격(G2, G20)은 상기 제2 지점(P2, 도 5a 및 도 5b 참조)으로부터 멀어질수록 증가된다.
상기 제1 패드군(PG1)과 제2 패드군(PG2)은 서로 다른 피치들(PT1, PT2)을 갖는다. 상기 제1 패드군(PG1)의 피치(PT1)는 상기 제2 패드군(PG2)의 피치(PT2)보다 작다. 상기 제1 패드군(PG1)의 피치(PT1)와 상기 제2 패드군(PG2)의 피치(PT2)를 비교함에 있어서, 상기 인접한 제1 패드들(PD1) 사이의 간격(G1, G10)과 상기 인접한 제2 패드들(PD2) 사이의 간격(G2, G20)은 상기 제1 방향축(A1)에 평행한 하나의 가상선 상에서 측정될 수 있다.
상기 제2 패드(PD2)의 너비(W2)는 상기 제1 패드(PD1)의 너비(W1)보다 클 수 있다. 이때, 상기 가상선 상에서 측정된 상기 인접한 제2 패드들(PD2) 사이의 간격(G2, G20)은 상기 인접한 제1 패드들(PD1) 사이의 간격(G1, G10)보다 크거나 같을 수 있다.
상기 가상선 상에서 측정된 상기 제1 패드군(PG1)과 제2 패드군(PG2) 사이의 간격(G3, G30)은 상기 인접한 제1 패드들(PD1) 사이의 간격(G1, G10)과 다르다. 상기 가상선 상에서 측정된 상기 제1 패드군(PG1)과 제2 패드군(PG2) 사이의 간격(G3, G30)은 상기 인접한 제2 패드들(PD2) 사이의 간격(G2, G20)과 동일하거나 다를 수 있다.
별도로 도시되지는 않았으나, 상기 입력 패드부(IPP-110)는 상기 제2 패드부(PG2)의 좌측에 배치된 패드부군(이하, 좌측 패드군들) 및 상기 제4 패드부(PG4)의 우측에 배치된 패드군들(이하, 우측 패드군들)을 더 포함할 수 있다. 상기 좌측 패드군들 각각의 패드들의 연장선들은 특정한 지점에 수렴한다. 상기 좌측 패드군들의 수렴점들은 서로 다를 수 있다. 상기 좌측 패드군들은 서로 다른 피치들을 가질 수 있다. 상기 좌측 패드군들의 상기 피치들은 좌측으로 갈수록 커질 수 있다. 상기 우측 패드군들은 상기 좌측 패드군들과 상기 중심선(RL)을 기준으로 대칭일 수 있다.
도 5d는 다양한 패드 형상을 도시하였다. 상기 제1 패드들(PD1) 및 상기 제2 패드들(PD2) 각각은 실질적으로 평행사변 형상을 갖는다. 도 5d의 첫 번째 이미지(1)는 장변들(L-L)과 단변들(L-S)이 각각 평행하는 전형적인 평행사변 형상을 도시하였다. 두 번째 이미지(2)와 같이, 상기 제1 패드들(PD1) 및 상기 제2 패드들(PD2) 각각은 장변들(L-L)이 연장선(L)과 소정의 사이각(σ)을 갖는 비등변 사다리꼴 또는 등변 사다리꼴 형상을 가질 수 있다. 세 번째 이미지(3)와 같이 상기 장변들(L-L) 각각은 2개의 변들을 포함할 수 있다. 상기 2개의 변들은 연장선(L)과 동일하거나 다른 소정의 사이각(σ)을 가질 수 있다.
네 번째 이미지(4) 또는 다섯 번째 이미지(5)와 같이 상기 제1 패드들(PD1) 및 상기 제2 패드들(PD2) 각각은 꼭지점이 변형된 평행사변 형상을 가질 수도 있다. 상기 제1 패드들(PD1) 및 상기 제2 패드들(PD2) 각각은 상기 장변들(L-L)과 상기 단변들(L-S)이 연결되는 꼭지점 영역이 테이퍼되거나 라운드된 평행사변 형상을 가질 수 있다. 네 번째 이미지(4) 또는 다섯 번째 이미지(5)와 같은 패드의 형상은 전형적인 평행사변 형상으로 설계된 후 제조 오차에 의해 발생될 수 있다.
별도로 도시하지는 않았으나, 상기 플렉서블 배선기판(122)의 상기 출력 패드부(OPP-120, 도 4a 및 도4b 참조)는 도 5a 내지 도 5d를 참조하여 설명한 상기 표시패널(110)의 상기 입력 패드부(IPP-110)의 패드들과 동일하게 설계된 패드들을 포함할 수 있다.
또한, 구체적인 설계치는 다를 수 있으나, 상기 플렉서블 배선기판(122)의 상기 입력 패드들(IPD-120)은 도 5a 내지 도 5d를 참조하여 설명한 상기 표시패널(110)의 상기 입력 패드부(IPP-110)의 패드들과 유사한 배열 및 형상의 패드들을 포함할 수 있다.
도 6 내지 도 11은 본 발명의 일 실시예에 따른 전자기기의 제1 전자부품의 패드부를 도시한 평면도이다. 이하, 도 6 내지 도 11을 참조하여 본 발명의 일 실시예에 따른 제1 전자부품의 패드부를 설명한다. 다만, 도 5a 내지 도 5d를 참조하여 설명한 구성들과 중복되는 구성에 대한 상세한 설명은 생략한다.
도 6을 참조하면, 상기 제1 선들(L1)은 제1 지점(P1)에서 수렴하고, 제2 선들(L2)은 제2 지점(P2)에서 수렴한다. 상기 제1 지점(P1)과 상기 제2 지점(P2)은 상기 중심선(RL) 상에서 서로 다른 위치에 있을 수 있다.
상기 제3 선들(L3)은 제3 지점(P3)에서 수렴하고, 상기 제3 지점(P3)은 상기 중심선(RL) 상에서 상기 제1 지점(P1)과 동일한 위치에 있다. 또한, 상기 제4 선들(L4)은 제4 지점(P4)에 수렴하고, 상기 제4 지점(P4)은 상기 중심선(RL) 상에서 상기 제2 지점(P2)과 동일한 위치에 있다.
본 발명의 일 예로, 상기 제1 및 제3 지점(P1, P3)에서 상기 기준 패드(RPD)까지의 이격 거리(d1)는 상기 제2 및 제4 지점(P2, P4)에서 상기 기준 패드(RPD)까지의 이격 거리(d2)보다 작다.
도 7을 참조하면, 상기 제1 지점(P1)과 상기 제3 지점(P3)은 상기 중심선(RL) 상에서 동일한 위치에 있고, 상기 제2 지점(P2)과 상기 제4 지점(P4)은 상기 중심선(RL) 상에서 동일한 위치에 있다.
본 발명의 일 예로, 상기 제1 및 제3 지점(P1, P3)에서 상기 기준 패드(RPD)까지의 이격 거리(d1)는 상기 제2 및 제4 지점(P2, P4)에서 상기 기준 패드(RPD)까지의 이격 거리(d2)보다 크다.
도 8을 참조하면, 상기 제1 지점(P1)과 상기 제3 지점(P3)은 상기 중심선(RL) 상에서 동일한 위치에 있다. 상기 제2 지점(P2) 및 제4 지점(P4)은 상기 제1 방향축(A1)과 평행하고 상기 제1 지점(P1) 및 제3 지점(P3)을 통과하는 평행선(PL) 상에 위치한다. 또한, 상기 제2 지점(P2)은 상기 중심선(RL)의 좌측에 위치할 수 있고, 상기 제4 지점(P4)은 상기 중심선(RL)의 우측에 위치할 수 있다.
도 9를 참조하면, 상기 제1 지점(P1)과 상기 제3 지점(P3)은 상기 중심선(RL) 상에서 동일한 위치에 있다. 상기 제2 지점(P2) 및 제4 지점(P4)은 상기 중심선(RL)과 직교하고 상기 제1 지점(P1)과 상기 제3 지점(P3)을 통과하는 평행선(PL) 상에 위치한다. 또한, 상기 제2 지점(P2)은 상기 중심선(RL)의 우측에 위치할 수 있고, 상기 제4 지점(P4)은 상기 중심선(RL)의 좌측에 위치할 수 있다.
도 10을 참조하면, 상기 중심선(RL)에 평행한 서브 중심선들(RL1, RL2)이 정의될 수 있다. 상기 서브 중심선들(RL1, RL2) 중 제1 서브 중심선(RL1)은 상기 중심선(RL)과 상기 제1 패드군(PG1) 사이에 배치되고, 제2 서브 중심선(RL2)은 상기 중심선(RL)과 상기 제3 패드군(PG3) 사이에 배치된다.
상기 입력 패드부(IPP-110)는 상기 서브 중심선들(RL1, RL2)에 중첩하고, 상기 서브 중심선들(RL1, RL2)과 평행한 방향으로 연장된 제1 및 제2 기준 패드(RPD1, RPD2)를 더 포함한다. 상기 제1 및 제2 기준 패드(RPD1, RPD2)는 상기 제1 패드군(PG1)과 상기 제3 패드군(PG3) 사이에 배치된다.
상기 제1 선들(L1)이 수렴하는 제1 지점(P1)은 상기 제1 서브 중심선(RL1) 상에 위치하고, 상기 제3 선들(L3)이 수렴하는 제3 지점(P3)은 상기 제2 서브 중심선(LR2) 상에 위치한다. 또한, 상기 제2 선들(L2)은 수렴하는 제2 지점(P2)은 상기 제4 선들(L4)이 수렴하는 제4 지점(P4)과 동일한 위치에 있으며, 상기 제2 지점(P2) 및 상기 제4 지점(P4)은 상기 중심선(RL)에 위치할 수 있다. 상기 제2 지점(P2) 및 상기 제4 지점(P4)은 상기 중심선(RL) 밖의 상기 제1 서브 중심선(RL1)과 상기 제2 서브 중심선(RL2) 사이에 위치할 수도 있다.
도 11을 참조하면, 상기 제1 패드군(PG1)과 상기 제3 패드군(PG3) 사이에는 기준 패드가 배치되지 않을 수도 있다. 상기 제1 패드군(PG1)과 상기 제3 패드군(PG3) 사이에는 상기 중심선(RL)만이 정의될 수 있다.
도 12는 본 발명의 일 실시예에 따른 전자기기의 전자부품들이 결합된 패드부들을 도시한 평면도이다. 이하, 도 12를 참조하여 본 발명의 일 실시예에 따른 전자기기를 설명한다. 다만, 도 1 내지 도 11을 참조하여 설명한 구성들과 중복되는 구성에 대한 상세한 설명은 생략한다.
상기 플렉서블 배선기판(122)의 상기 출력 패드들(OPD-120)은 상기 표시패널(110)의 상기 입력 패드들(IPD-110)에 전기적으로 접속된다. 본 실시예에서 상기 제2 전자부품(120, 도 3a 및 도 3b 참조)은 상기 플렉서블 배선기판(122)만을 포함할 수 있다. 미 도시되었으나, 데이터 구동회로(125, 도 3a 및 도 3b 참조)는 상기 표시패널(110)의 상기 비표시 영역(BA)에 배치될 수 있다. 본 실시예에서 구동칩의 예로 데이터 구동회로(125)를 설명하였으나, 구동칩의 종류는 변경될 수 있다.
상기 표시패널(110)은 상기 비표시 영역(BA)에 배치된 상기 데이터 구동회로 접속용 패드부들(IPP-110', OPP-110')을 더 포함할 수 있다. 접속용 패드부들(IPP-110', OPP-110')은 입력 패드부(IPP-110') 및 출력 패드부(OPP-110')를 포함할 수 있다. 상기 입력 패드부(IPP-110')는 입력 패드들(IPD-110')을 포함하고, 상기 출력 패드부(OPP-110')는 출력 패드들(OPD-110')을 포함할 수 있다.
구체적인 설계치는 다를 수 있으나, 상기 출력 패드부(OPP-110')는 도 5a 내지 도 5d를 참조하여 설명한 상기 표시패널(110)의 상기 입력 패드부(IPP-110)의 패드들과 유사한 배열 및 형상의 패드들을 포함할 수 있다. 또한, 상기 출력 패드부(OPP-110')는 도 6 내지 도 11에 도시된 입력 패드부들(IPP-110)의 패드들과 유사한 패턴의 패드들을 포함할 수 있다. 상기 입력 패드부(IPP-110')는 상기 출력 패드부(OPP-110')의 패드들과 동일하거나 상기 출력 패드부(OPP-110')의 패드들과 상기 제1 방향축(A1)에 대하여 대칭인 패드들을 포함할 수 있다.
상기 표시패널(110)의 상기 입력 패드들(IPD-110)은 상기 신호 배선들(SL-110) 중 일부를 통해 상기 데이터 구동회로 접속용 입력 패드부(IPP-110')에 연결될 수 있다. 도시되지는 않았으나, 상기 신호 배선들(SL-110) 중 다른 일부는 상기 데이터 구동회로 접속용 출력 패드부(OPP-110')에 직접 연결될 수도 있다. 상기 표시패널(110)의 상기 입력 패드들(IPD-110)은 상기 신호 배선들(SL-110) 중 또 다른 일부를 통해 미 도시된 게이트 배선들 또는 데이터 배선들에 직접 연결될 수도 있다.
상기 데이터 구동회로(125)는 상기 입력 패드부(IPP-110') 및 상기 출력 패드부(OPP-110')에 대응하는 패드부들을 포함한다. 상기 데이터 구동회로(125)는 상기 입력 패드부(IPP-110')와 동일하게 설계된 패드부 및 상기 출력 패드부(OPP-110')와 동일하게 설계된 패드부들을 포함할 수 있다. 상기 데이터 구동회로(125)의 패드부들은 미 도시된 도전성 접착 필름을 통해서 상기 입력 패드부(IPP-110') 및 상기 출력 패드부(OPP-110')에 전기적으로 연결될 수 있다. 즉, 상기 데이터 구동회로(125)와 상기 입력 패드부(IPP-110') 및 상기 출력 패드부(OPP-110')의 결합 구조는 도 4a 내지 도 4c를 참조하여 설명한 상기 표시패널(110)의 상기 입력 패드부(IPP-110) 및 상기 플렉서블 배선기판(122)의 상기 출력 패드부(OPP-120)의 결합 구조와 실질적으로 동일할 수 있다.
도 13은 본 발명의 일 실시예에 따른 전자기기의 본딩 공정을 나타낸 흐름도이다. 도 14a는 본 발명의 일 실시예에 따른 본딩 공정 중 정렬 단계를 나타낸 평면도이다. 도 14b는 본 발명의 일 실시예에 따른 본딩 공정 중 Y축 보정 단계를 나타낸 평면도이다. 도 14c는 본 발명의 일 실시예에 따른 본딩 공정 중 결합 단계를 나타낸 평면도이다.
도 14a 내지 도 14c에는 제1 내지 제4 패드군(PG1 내지 PG4)을 포함하는 입력 패드부(IPP-110) 및 제1 내지 제4 패드군(PG10 내지 PG40)을 포함하는 출력 패드부(OPP-120)를 예시적으로 도시하였다. 상기 입력 패드부(IPP-110)의 패드군 각각은 2개의 입력 패드들을 포함하고, 상기 출력 패드부(OPP-120)의 패드군 각각은 2개의 출력 패드들을 포함한다. 본 실시예에서 상기 입력 패드부(IPP-110)의 상기 입력 패드들의 각각의 연장선에 따른 길이는 상기 출력 패드부(OPP-120)의 상기 출력 패드들(OPD-120)의 각각의 연장선에 따른 길이보다 클 수 있다. 도면을 간략히 나타내기 위해 상기 출력 패드부(OPP-120)의 상기 출력 패드들의 연장선들은 미 도시되었다.
도 13을 참조하면, 먼저 상기 입력 패드부(IPP-110)와 상기 출력 패드부(OPP-120)를 1차 정렬한다(S601). 도 14a에 도시된 것과 같이, 상기 표시패널(110)의 상기 제1 및 제2 얼라인 마크들(AM1, AM10)과 상기 플렉서블 배선기판(122)의 상기 제1 및 제2 얼라인 마크들(AM2, AM20)을 이용하여 정렬시킨다. 상기 표시패널(110)의 상기 제1 및 제2 얼라인 마크들(AM1, AM10)과 상기 플렉서블 배선기판(122)의 상기 제1 및 제2 얼라인 마크들(AM2, AM20)을 상기 제2 방향축(A2)의 변위를 일치시킨다. 본딩 방법을 설명함에 있어서, 상기 제2 방향축(A2)은 Y축을 상기 제1 방향축(A1)은 X축을 지시한다.
상기 입력 패드부(IPP-110)와 상기 출력 패드부(OPP-120)를 동일하게 설계하더라도, 상기 플렉서블 배선기판(122) 또는 상기 표시패널(110)의 제조 오차에 의해, 상기 입력 패드부(IPP-110)와 상기 출력 패드부(OPP-120)의 상기 X축에 따른 변위가 일치하지 않을 수 있다. 예컨대, 제조 공정 중 온도 및 습도의 영향으로 상기 플렉서블 배선기판(122)의 상기 출력 패드부(OPP-120)는 설계치보다 상기 X축으로 수축될 수 있다. 다시 말해, 상기 입력 패드부(IPP-110)와 상기 출력 패드부(OPP-120) 각각은 설계된 것과 다른 피치를 가질 수 있다.
그에 따라, 상기 입력 패드부(IPP-110)의 상기 제1 및 제3 패드군(PG1, PG3)의 입력 패드들의 연장선들은 동일한 위치에 배치된 제1 지점(P1) 및 제3 지점(P3)에 수렴하고, 상기 입력 패드부(IPP-110)의 상기 제2 및 제4 패드군(PG2, PG4)의 입력 패드들의 연장선들은 동일한 위치에 배치된 제2 지점(P2) 및 제4 지점(P4)에 수렴할 수 있다. 상기 출력 패드부(OPP-120)의 상기 제1 및 제3 패드군(PG10, PG30)의 출력 패드들의 연장선들은 동일한 위치에 배치된 제5 지점(P10) 및 제7 지점(P30)에 수렴하고, 상기 출력 패드부(OPP-120)의 상기 제2 및 제4 패드군(PG20, PG40)의 출력 패드들의 연장선들은 동일한 위치에 배치된 제6 지점(P20) 및 제8 지점(P40)에 수렴할 수 있다. 상기 제5 지점(P10) 및 상기 제7 지점(P30)은 상기 제1 지점(P1) 및 상기 제3 지점(P3)과 다른 위치에 배치된다. 상기 제6 지점(P20) 및 상기 제8 지점(P40)은 상기 제2 지점(P2) 및 상기 제4 지점(P4)과 다른 위치에 배치된다.
다음, 상기 입력 패드부(IPP-110)와 상기 출력 패드부(OPP-120)의 X축에 따른 변위 오차(ΔX)를 측정한다(S602). 도 14a에 도시된 것과 같이, 상기 표시패널(110)의 상기 제1 얼라인 마크(AM1)와 상기 플렉서블 배선기판(122)의 상기 제1 얼라인 마크(AM2) 사이의 변위차(ΔX1)또는 상기 표시패널(110)의 상기 제2 얼라인 마크(AM10)과 상기 플렉서블 배선기판(122)의 상기 제2 얼라인 마크(AM20) 사이의 변위차(ΔX2)를 측정한다.
다음, 상기 변위 오차(ΔX)를 판단한다(S603). 상기 변위 오차(ΔX)가 기준값 이하 예컨대, 0이면 제조 오차는 발생하지 않은 것으로 판단한다. 따라서, 곧바로 상기 입력 패드부(IPP-110)와 상기 출력 패드부(OPP-120)를 결합한다(S604). 상기 기준값은 상기 입력 패드부(IPP-110)와 상기 출력 패드부(OPP-120)의 수치에 따라 소정의 범위에서 설정될 수 있다.
상기 변위 오차(ΔX)가 기준값 보다 크면 제조 오차가 발생한 것으로 판단한다. 따라서, Y축 보정값(ΔY)을 산출한다(S605). 다만, 상기 Y축 보정값(ΔY)을 산출하는 과정은 상기 X축에 따른 변위 오차(ΔX)가 허용 범위 내에 있는 경우에 실시한다. 즉, 상기 X축에 따른 변위 오차(ΔX)가 상기 기준값보다 매우 큰 경우, 불량으로 취급될 수 있다.
상기 Y축 보정값(ΔY)은 아래 수학식 6에 의해서 산출될 수 있다.
[수학식 6]
Figure 112014060208263-pat00006
여기서, θ는 샘플링 패드의 연장선과 상기 중심선(RL)의 사이각으로 정의될 수 있다. 상기 샘플링 패드는 최외측에 배치된 패드일 수 있다. 도 14a에 도시된 것과 같이, 상기 샘플링 패드는 상기 제2 얼라인 마크(AM10) 연결된 입력 패드(IPD-110) 또는 상기 제2 얼라인 마크(AM20) 연결된 출력 패드(OPD-120)일 수 있다.
상기 수학식 6에 의해서 상기 Y축 보정값(ΔY)이 산출되면, 도 14b에 도시된 것과 같이, Y축 보정을 실시한다(S606). 상기 표시패널(110)과 상기 플렉서블 배선기판(122) 중 어느 하나를 상기 제2 방향축(A2)을 따라 상기 Y축 보정값(ΔY)만큼 상/하 방향으로 이동시켜 Y축 보정을 실시한다. 그에 따라 도 14b에 도시된 것과 같이, 상기 입력 패드들(IPD-110)과 상기 출력 패드들(OPD-120)의 대응하는 패드들의 중첩면적이 증가된다.
상기 Y축 보정에 의해서, 상기 제5 지점(P10) 및 상기 제7 지점(P30)은 상기 제1 지점(P1) 및 상기 제3 지점(P3)과 실질적으로 동일한 위치에 배치될 수 있다. 상기 제6 지점(P20) 및 상기 제8 지점(P40)은 상기 제2 지점(P2) 및 상기 제4 지점(P4)과 실질적으로 동일한 위치에 배치될 수 있다.
본 발명의 일 실시예에서 Y축 보정값(ΔY) 산출과 Y축 보정은 다른 방법으로 대체될 수 있다. 상기 표시패널(110)과 상기 플렉서블 배선기판(122) 중 어느 하나를 상기 제2 방향축(A2)을 따라 상/하 방향으로 이동시키면서, 상기 입력 패드들(IPD-110)과 상기 출력 패드들(OPD-120)의 중첩면적들이 최대인 지점을 선정할 수 있다.
상기 Y축 보정을 실시한 후, 상기 입력 패드부(IPP-110)와 상기 출력 패드부(OPP-120)를 결합한다(S604). 툴을 이용하여 도전성 접착 필름(140)을 사이에 두고 상기 입력 패드부(IPP-110)와 상기 출력 패드부(OPP-120)를 열 압착한다.
상기 툴에서 방출된 열에 의해 상기 출력 패드부(OPP-120)와 상기 입력 패드부(IPP-110)는 상기 제1 방향축(A1)을 따라 팽창될 수 있다. 실질적으로 상기 플렉서블 배선기판(122)은 상기 표시패널(110)보다 열 팽창율이 크기 때문에, 상기 출력 패드부(OPP-120)는 상기 입력 패드부(IPP-110)보다 더 많이 팽창될 수 있다. 또한, 상기 출력 패드부(OPP-120)는 상기 제1 방향축(A1)에 따른 위치에 따라 서로 다른 비율로 팽창될 수 있다.
도 14c에 도시된 것과 같이, 열 압착된 이후에 상기 출력 패드들(OPD-120)은 대응하는 상기 입력 패드들(IPD-110)에 대하여 상기 중심선(RL)으로부터 외측으로 시프트된다. 상기 출력 패드들(OPD-120)이 상기 제1 방향축(A1)을 따라 팽창되었기 때문이다. 상기 중심선(RL)으로부터 외측에 배치될수록 상기 출력 패드들(OPD-120)의 시프트된 변위들은 증가된다.
그에 따라, 상기 제5 지점(P10) 및 상기 제7 지점(P30)은 상기 제1 지점(P1) 및 상기 제3 지점(P3)과 다른 위치에 배치된다. 상기 제6 지점(P20) 및 상기 제8 지점(P40)은 상기 제2 지점(P2) 및 상기 제4 지점(P4)과 다른 위치에 배치된다.
본 발명의 일 실시예에 따른 전자기기는 툴을 이용한 열 압착 공정에서 상기 출력 패드부(OPP-120)와 상기 입력 패드부(IPP-110)가 상술한 것과 같이 변형되더라도 상기 출력 패드부(OPP-120)와 상기 입력 패드부(IPP-110)의 전기적 결합 신뢰성이 향상된다.
본 발명의 일 실시예에 따른 전자기기는 도 5c를 참조하여 설명한 것과 같이, 상기 출력 패드들(OPD-120)이 피치가 다른 패드군들(PG1 내지 PG4)을 포함하고, 상기 입력 패드들(IPD-110)이 피치가 다른 패드군들(PG10 내지 PG40)을 포함하기 때문에 상기 출력 패드부(OPP-120)와 상기 입력 패드부(IPP-110)가 상기 제1 방향축(A1)을 따라 비 등방적으로 팽창되더라도 대응하는 출력 패드와 입력 패드의 결합 면적은 소정의 면적보다 클 수 있다. 따라서, 대응하는 출력 패드와 입력 패드는 기준값 이하의 컨택 저항을 가질 수 있다.
상대적으로 팽창율이 작은 상기 제1 패드군(PG10)의 출력 패드들(OPD-120)은 상대적으로 작은 비율로 결합 면적이 감소된다. 상대적으로 팽창율이 큰 상기 제2 패드군(PG20)의 출력 패드들(OPD-120)은 상대적으로 큰 비율로 결합 면적이 감소된다. 그럼에도 불과하고, 상기 제2 패드군(PG20)의 출력 패드들(OPD-120)은 상기 제1 패드군(PG10)의 출력 패드들(OPD-120)보다 큰 너비를 갖기 때문에 소정의 면적보다 큰 결합 면적을 가질 수 있다.
또한, 상대적으로 팽창율이 큰 상기 제2 패드군(PG20)의 출력 패드들(OPD-120)은 상기 제1 패드군(PG10)의 출력 패드들(OPD-120)의 간격(G1, G10)보다 상대적으로 큰 간격(G2, G20)으로 이격되었기 때문에 대응하는 입력 패드들(IPD-110)에 인접한 입력 패드에 전기적으로 연결되지 않는다. 즉, 오류 접속이 방지된다. 상기와 같은 오류 접속은 상기 제2 패드군(PG2)의 입력 패드들(IPD-110)이 상대적으로 큰 간격(G2, G20)으로 이격되었기 때문에 더욱 감소된다.
도 14a 내지 도 14c는 상기 입력 패드부(IPP-110)의 상기 제1 내지 제4 지점(P1, P2, P3, P4)이 상기 표시패널(110) 측에 위치하도록 설계된 패드 구조를 예시적으로 도시하였다. 이때, 상기 출력 패드부(OPP-120)의 상기 제5 내지 제8 지점(P10, P20, P30, P40) 역시 상기 표시패널(110) 측에 위치하도록 설계된 패드 구조를 갖는다. 그러나, 상기 입력 패드부(IPP-110)와 상기 출력 패드부(OPP-120)의 패드 구조는 이에 한정되지 않는다.
도 15는 본 발명의 일 실시예에 따른 본딩 공정이 완료된 전자기기의 패드부를 도시한 평면도이다. 상기 입력 패드부(IPP-110)의 상기 제1 내지 제4 지점(P1, P2, P3, P4)은 상기 플렉서블 배선기판(122) 측에 위치된다. 이때, 상기 출력 패드부(OPP-120)의 상기 제5 내지 제8 지점(P10, P20, P30, P40) 역시 상기 플렉서블 배선기판(122) 측에 위치된다.
도 15에 도시된 전자기기의 본딩 공정은 도 13 내지 도 14c를 참조하여 설명한 것과 실질적으로 동일하다. 도 14b를 참조하여 설명한 Y축 보정 단계에서, 상기 플렉서블 배선기판(122)을 도 14b에서 이동한 방향과 반대로 이동하여 Y축 보정을 실시할 수 있다.
도 16a는 본 발명의 일 실시예에 따른 2개의 전자부품들의 분리된 패드부들을 도시한 평면도이다. 도 16b는 본 발명의 일 실시예에 따른 2개의 전자부품들의 결합된 패드부들을 도시한 평면도이다. 이하, 도 16a 및 도 16b를 참조하여 본 발명의 일 실시예에 따른 전자기기를 설명한다. 다만, 도 1 내지 도 15를 참조하여 설명한 구성들과 중복되는 구성에 대한 상세한 설명은 생략한다.
도 16a 및 도 16b에 도시된 것과 같이, 상기 표시패널(110) 및 상기 플렉서블 배선기판(122) 각각은 상기 제2 방향축(A2)을 따라 나열된 복수 개의 패드행들을 포함한다. 상기 복수 개의 패드행들 각각은 상기 제1 방향축(A1)을 따라 나열된 복수 개의 패드들을 포함한다. 본 실시예는 2개의 패드행들을 각각 포함하는 상기 표시패널(110) 및 상기 플렉서블 배선기판(122)을 예시적으로 도시하였다. 상기 표시패널(110)과 상기 플렉서블 배선기판(122) 각각이 복수 개의 패드행들을 포함함으로써 상기 제1 방향축(A1)에 따른 좁은 범위 내에 더 많은 패드들을 배치시킬 수 있다.
상기 표시패널(110)의 2개의 패드행들은 제1 입력 패드부(IPP1-110) 및 제2 입력 패드부(IPP2-110)로 각각 정의될 수 있다. 상기 제1 입력 패드부(IPP1-110) 및 상기 제2 입력 패드부(IPP2-110) 각각은 복수 개의 입력 패드들(IPD-110)을 포함한다. 상기 제1 입력 패드부(IPP1-110)의 상기 입력 패드들(IPD-110)과 및 상기 제2 입력 패드부(IPP2-110)의 상기 입력 패드들(IPD-110)은 서로 다른 신호들을 수신할 수 있다. 본 발명의 일 실시예에서, 상기 제1 입력 패드부(IPP1-110)의 상기 입력 패드들(IPD-110)의 일부와 상기 제2 입력 패드부(IPP2-110)의 상기 입력 패드들(IPD-110)의 일부는 동일한 신호를 수신할 수도 있다.
상기 플렉서블 배선기판(122)의 2개의 패드행들은 제1 출력 패드부(OPP1-120) 및 제2 출력 패드부(OPP2-120)로 각각 정의될 수 있다. 상기 제1 출력 패드부(OPP1-120) 및 상기 제2 출력 패드부(OPP2-120) 각각은 복수 개의 출력 패드들(OPD-120)을 포함한다.
도 16b에 도시된 것과 같이, 상기 제1 출력 패드부(OPP1-120) 및 상기 제2 출력 패드부(OPP2-120)은 상기 제1 입력 패드부(IPP1-110) 및 상기 제2 입력 패드부(IPP2-110)에 각각 전기적으로 연결된다. 본 실시예에서, 상기 입력 패드들(IPD-110)과 상기 출력 패드들(OPD-120)은 1:1 대응되는 것으로 도시하였으나, 이에 제한되지 않는다. 본 발명의 다른 실시예에서, 상기 입력 패드부(IPP-110)와 상기 출력 패드부(OPP-120)는 서로 다른 개수의 패드들 및 서로 다른 개수의 패드행을 포함할 수도 있다.
도 17a 내지 도 17b는 본 발명의 일 실시예에 따른 제1 전자부품의 패드부를 도시한 평면도이다. 도 17a는 상기 제1 입력 패드부(IPP1-110)의 입력패드들의 연장선을 구체적으로 도시하였고, 도 17b는 상기 제2 입력 패드부(IPP2-110)의 입력 패드들의 연장선을 구체적으로 도시하였다.
도 17a에 도시된 것과 같이, 상기 제1 입력 패드부(IPP1-110)은 도 5a 내지 도 5d를 참조하여 설명한 입력 패드부(IPP-110)와 동일하게 배열된 복수 개의 입력 패드들을 포함한다. 상기 제1 입력 패드부(IPP1-110)는 중심선(RL)을 기준으로 좌측에 배치된 제1 패드군(PG1) 및 제2 패드군(PG2), 우측에 배치된 제3 패드군(PG3) 및 제4 패드군(PG4), 및 상기 중심선(RL)에 중첩하는 기준 패드(RPD)를 포함한다. 상기 제1 내지 제4 패드군(PG1, PG2, PG3, PG4)은 복수 개의 제1 패드들(PD1), 복수 개의 제2 패드들(PD2), 복수 개의 제3 패드들(PD3),및 복수 개의 제4 패드들(PD4)을 각각 포함한다.
상기 복수 개의 제1 패드들(PD1)의 제1 선들(L1)은 제1 지점(P1-1)에서 수렴하고, 상기 복수 개의 제2 패드들(PD2)의 제2 선들(L2)은 제2 지점(P2-1)에서 수렴한다. 상기 제1 지점(P1-1)은 상기 중심선(RL) 상에 위치할 수 있고, 상기 제2 지점(P2-1)은 상기 중심선(RL) 밖에 위치할 수 있다. 상기 복수 개의 제3 패드들(PD3)의 제3 선들(L3)은 제3 지점(P3-1)에서 수렴하고, 상기 복수 개의 제4 패드들(PD4)의 상기 제4 선들(L4)은 제4 지점(P4-1)에서 수렴한다. 상기 제1 지점(P1-1)과 상기 제3 지점(P3-1)은 서로 동일한 위치에 있을 수 있다. 상기 제4 지점(P4-1)은 상기 중심선(RL)을 기준으로 상기 제2 지점(P2-1)에 대칭인 지점에 위치할 수 있다.
본 발명의 일 실시예에서 상기 제1 지점(P1-1), 상기 제2 지점(P2-1), 상기 제3 지점(P3-1), 및 상기 제4 지점(P4-1)이 도 6 내지 도 11에 도시된 제1 지점(P1), 제2 지점(P2), 제3 지점(P3), 및 제4 지점(P4)에 대응되도록 상기 제1 패드들(PD1), 상기 제2 패드들(PD2), 상기 제3 패드들(PD3), 및 상기 제4 패드들(PD4)의 피치 및 상기 중심선(RL)에 대한 기울기 등은 변경될 수 있다.
도 17b에 도시된 것과 같이, 상기 제2 입력 패드부(IPP2-110)은 도 5a 내지 도 5d를 참조하여 설명한 입력 패드부(IPP-110)와 동일하게 배열된 복수 개의 입력 패드들을 포함한다. 상기 제2 입력 패드부(IPP2-110)는 중심선(RL)을 기준으로 좌측에 배치된 제1 및 제2 패드군(PG10, PG20), 우측에 배치된 제3 및 제4 패드군(PG30, PG40), 및 상기 중심선(RL)에 중첩하는 기준 패드(RPD)를 포함한다. 상기 제1 내지 제4 패드군(PG10, PG20, PG30, PG40)은 복수 개의 제1 패드들(PD10), 복수 개의 제2 패드들(PD20), 복수 개의 제3 패드들(PD30),및 복수 개의 제4 패드들(PD40)을 각각 포함한다.
상기 복수 개의 제1 패드들(PD10)의 제1 선들(L10)은 제5 지점(P1-2)에서 수렴하고, 상기 복수 개의 제2 패드들(PD20) 제2 선들(L20)은 제6 지점(P2-2)에서 수렴한다. 상기 제5 지점(P1-2)은 상기 중심선(RL) 상에 위치할 수 있고, 상기 제6 지점(P2-2)은 상기 중심선(RL) 밖에 위치할 수 있다. 상기 복수 개의 제3 패드들(PD30)의 제3 선들(L30)은 제7 지점(P3-2)에서 수렴하고, 상기 복수 개의 제4 패드들(PD40)의 상기 제4 선들(L40)은 제8 지점(P4-2)에서 수렴한다. 상기 제5 지점(P1-2)과 상기 제7 지점(P3-2)은 서로 동일한 위치에 있을 수 있다. 상기 제8 지점(P4-2)은 상기 중심선(RL)을 기준으로 상기 제6 지점(P2-2)에 대칭인 지점에 위치할 수 있다.
본 실시예에서 상기 제2 입력 패드부(IPP2-110)의 상기 복수 개의 제1 패드들(PD10), 상기 복수 개의 제2 패드들(PD20), 상기 복수 개의 제3 패드들(PD30), 및 상기 복수 개의 제4 패드들(PD40)은 실질적으로 상기 제1 입력 패드부(IPP1-110)의 상기 복수 개의 제1 패드들(PD1), 상기 복수 개의 제2 패드들(PD2), 상기 복수 개의 제3 패드들(PD3), 및 상기 복수 개의 제4 패드들(PD4)과 각각 동일한 피치 및 상기 중심선(RL)에 대한 기울기를 가질 수 있다. 즉, 상기 제2 입력 패드부(IPP2-110)의 패드들은 상기 제1 입력 패드부(IPP1-110)의 패드들이 상기 제2 방향축(A2)을 따라 이동된 것과 같은 피치 및 배열을 갖는다. 따라서, 상기 제1 내지 제4 지점들(P1-1, P2-1, P3-1, P4-1)이 상기 제2 방향축(A2)을 따라 이동되면 상기 제5 내지 제8 지점들(P1-2, P2-2, P3-2, P4-2)에 각각 중첩될 수 있다.
본 발명의 일 실시예에서 상기 제5 지점(P1-2), 상기 제6 지점(P2-2), 상기 제7 지점(P3-2), 및 상기 제8 지점(P4-2)이 도 6 내지 도 11에 도시된 제1 지점(P1), 제2 지점(P2), 제3 지점(P3), 및 제4 지점(P4)에 대응되도록 상기 제1 패드들(PD10), 상기 제2 패드들(PD20), 상기 제3 패드들(PD30), 및 상기 제4 패드들(PD40)의 피치 및 상기 중심선(RL)에 대한 기울기 등은 변경될 수 있다.
본 발명의 일 실시예에서 상기 제5 지점(P1-2), 상기 제6 지점(P2-2), 상기 제7 지점(P3-2), 및 상기 제8 지점(P4-2)은 상기 제1 지점(P1), 제2 지점(P2), 제3 지점(P3), 및 제4 지점(P4)에 각각 중첩하게 배치될 수 있다. 상기 제5 지점(P1-2), 상기 제6 지점(P2-2), 상기 제7 지점(P3-2), 및 상기 제8 지점(P4-2)이 상기 제1 지점(P1), 제2 지점(P2), 제3 지점(P3), 및 제4 지점(P4)에 각각 중첩하도록 상기 제1 패드들(PD10), 상기 제2 패드들(PD20), 상기 제3 패드들(PD30), 및 상기 제4 패드들(PD40)의 피치 및 상기 중심선(RL)에 대한 기울기 등은 변경될 수 있다.
도 18 내지 도 23은 본 발명의 일 실시예에 따른 제1 전자부품의 패드부를 도시한 평면도이다. 이하, 도 18 내지 도 23을 참조하여 본 발명의 일 실시예에 따른 제1 전자부품의 패드부를 설명한다. 다만, 도 16a 내지 도 17b를 참조하여 설명한 구성들과 중복되는 구성에 대한 상세한 설명은 생략한다.
도 18 내지 도 23에 도시된 상기 제2 입력 패드부(IPP2-110)의 패드들은 상기 제1 입력 패드부(IPP1-110)의 패드들이 상기 제2 방향축(A2)을 따라 이동된 것과 같다. 별도로 도시되지는 않았으나, 본 발명의 일 실시예에서 상기 제2 입력 패드부(IPP2-110)의 패드들과 상기 제1 입력 패드부(IPP1-110)의 패드들 중 어느 하나는 도 6 내지 도 11에 도시된 패드들의 피치, 피치 및 상기 중심선(RL)에 대한 기울기 등을 만족하는 범위에서 변경되어 실시될 수 있다.
도 18을 참조하면, 상기 제1 지점(P1-1)과 상기 제2 지점(P2-1)은 상기 중심선(RL) 상에서 서로 다른 위치에 있을 수 있다. 상기 제3 지점(P3-1)은 상기 중심선(RL) 상에서 상기 제1 지점(P1-1)과 동일한 위치에 있다. 또한, 상기 제4 지점(P4-1)은 상기 중심선(RL) 상에서 상기 제2 지점(P2-1)과 동일한 위치에 있다.
본 발명의 일 예로, 상기 제1 및 제3 지점(P1-1, P3-1)에서 상기 기준 패드(RPD)까지의 이격 거리(d1)는 상기 제2 및 제4 지점(P2-1, P4-1)에서 상기 기준 패드(RPD)까지의 이격 거리(d2)보다 작다.
상기 제5 지점(P1-2)과 상기 제6 지점(P2-2)은 상기 중심선(RL) 상에서 서로 다른 위치에 있을 수 있다. 상기 제7 지점(P3-2)은 상기 중심선(RL) 상에서 상기 제5 지점(P1-2)과 동일한 위치에 있다. 또한, 상기 제8 지점(P4-2)은 상기 중심선(RL) 상에서 상기 제6 지점(P2-2)과 동일한 위치에 있다.
도 19를 참조하면, 상기 제1 지점(P1-1)과 상기 제3 지점(P3-1)은 상기 중심선(RL) 상에서 동일한 위치에 있고, 상기 제2 지점(P2-1)과 상기 제4 지점(P4-1)은 상기 중심선(RL) 상에서 동일한 위치에 있다. 본 발명의 일 예로, 상기 제1 지점(P1-1)과 상기 제3 지점(P3-1)에서 상기 기준 패드(RPD)까지의 이격 거리(d1)는 상기 제2 지점(P2-1)과 상기 제4 지점(P4-1)에서 상기 기준 패드(RPD)까지의 이격 거리(d2)보다 크다.
상기 제5 지점(P1-2)과 상기 제7 지점(P3-2)은 상기 중심선(RL) 상에서 동일한 위치에 있고, 상기 제6 지점(P2-2)과 상기 제8 지점(P4-2)은 상기 중심선(RL) 상에서 동일한 위치에 있다.
도 20을 참조하면, 상기 제1 지점(P1-1)과 상기 제3 지점(P3-1)은 상기 중심선(RL) 상에서 동일한 위치에 있다. 상기 제2 지점(P2-1) 및 제4 지점(P4-1)은 상기 제1 방향축(A1)과 평행하고 상기 제1 지점(P1-1)과 상기 제3 지점(P3-1)을 통과하는 제1 평행선(PL1) 상에 위치한다. 또한, 상기 제2 지점(P2-1)은 상기 중심선(RL)의 좌측에 위치할 수 있고, 상기 제4 지점(P4-1)은 상기 중심선(RL)의 우측에 위치할 수 있다.
상기 제5 지점(P1-2)과 상기 제7 지점(P3-2)은 상기 중심선(RL) 상에서 동일한 위치에 있다. 상기 제6 지점(P2-2) 및 제8 지점(P4-2)은 상기 제1 방향축(A1)과 평행하고 상기 제5 지점(P1-2)과 상기 제7 지점(P3-2)을 통과하는 제2 평행선(PL2) 상에 위치한다. 또한, 상기 제6 지점(P2-2)은 상기 중심선(RL)의 좌측에 위치할 수 있고, 상기 제8 지점(P4-2)은 상기 중심선(RL)의 우측에 위치할 수 있다.
도 21을 참조하면, 상기 제1 지점(P1-1)과 상기 제3 지점(P3-1)은 상기 중심선(RL) 상에서 동일한 위치에 있다. 상기 제2 지점(P2-1) 및 제4 지점(P4-1)은 상기 중심선(RL)과 직교하고 상기 제1 지점(P1-1) 및 제3 지점(P3-1)을 통과하는 제1 평행선(PL1) 상에 위치한다. 또한, 상기 제2 지점(P2-1)은 상기 중심선(RL)의 우측에 위치할 수 있고, 상기 제4 지점(P4-1)은 상기 중심선(RL)의 좌측에 위치할 수 있다.
상기 제5 지점(P1-2)과 상기 제7 지점(P3-2)은 상기 중심선(RL) 상에서 동일한 위치에 있다. 상기 제6 지점(P2-2) 및 제8 지점(P4-2)은 상기 중심선(RL)과 직교하고 상기 제5 지점(P1-2) 및 제7 지점(P3-2)을 통과하는 제2 평행선(PL2) 상에 위치한다. 또한, 상기 제6 지점(P2-2)은 상기 중심선(RL)의 우측에 위치할 수 있고, 상기 제8 지점(P4-2)은 상기 중심선(RL)의 좌측에 위치할 수 있다.
도 22를 참조하면, 상기 중심선(RL)에 평행한 서브 중심선들(RL1, RL2)이 정의될 수 있다. 상기 서브 중심선들(RL1, RL2) 중 제1 서브 중심선(RL1)은 상기 중심선(RL)과 상기 제1 패드군(PG1) 사이에 배치되고, 제2 서브 중심선(RL2)은 상기 중심선(RL)과 상기 제3 패드군(PG3) 사이에 배치된다.
상기 제1 입력 패드부(IPP1-110)은 상기 서브 중심선들(RL1, RL2)에 중첩하고, 상기 서브 중심선들(RL1, RL2)과 평행한 방향으로 연장된 제1 및 제2 기준 패드(RPD1, RPD2)를 더 포함한다. 상기 제1 및 제2 기준 패드(RPD1, RPD2)는 상기 제1 패드군(PG1)과 상기 제3 패드군(PG3) 사이에 배치된다.
상기 제1 지점(P1-1)은 상기 제1 서브 중심선(RL1) 상에 위치하고, 상기 제3 지점(P3-1)은 상기 제2 서브 중심선(LR2) 상에 위치한다. 또한, 상기 제2 지점(P2-1)은 상기 제4 지점(P4-1)과 동일한 위치에 있으며, 상기 제2 지점(P2-1) 및 제4 지점(P4-1)은 상기 중심선(RL)에 위치할 수 있다. 상기 제2 지점(P2-1) 및 제4 지점(P4-1)은 상기 중심선(RL) 밖의 상기 제1 서브 중심선(RL1)과 상기 제2 서브 중심선(RL2) 사이에 위치할 수도 있다.
상기 제5 지점(P1-2)은 상기 제1 서브 중심선(RL1) 상에 위치하고, 상기 제7 지점(P3-2)은 상기 제2 서브 중심선(LR2) 상에 위치한다. 또한, 상기 제6 지점(P2-2)은 상기 제8 지점(P4-2)과 동일한 위치에 있으며, 상기 제6 지점(P2-2) 및 제8 지점(P4-2)은 상기 중심선(RL)에 위치할 수 있다. 상기 제6 지점(P2-2) 및 제8 지점(P4-2)은 상기 중심선(RL) 밖의 상기 제1 서브 중심선(RL1)과 상기 제2 서브 중심선(RL2) 사이에 위치할 수도 있다.
도 23을 참조하면, 상기 제1 패드군(PG1)과 상기 제3 패드군(PG3) 사이에는 기준 패드가 배치되지 않을 수도 있다. 상기 제1 패드군(PG1)과 상기 제3 패드군(PG3) 사이에는 상기 중심선(RL)만이 정의될 수 있다. 도 23에 도시된 제1 전자부품의 패드부는 상기 기준 패드를 제외하고 도 17a 및 도 17b에 도시된 제1 전자부품의 패드부와 실질적으로 동일할 수 있다.
도 24a는 본 발명의 일 실시예에 따른 제2 전자부품의 측면도이다. 도 24b는 본 발명의 일 실시예에 따른 제2 전자부품의 제1 평면도이다. 도 24c는 본 발명의 일 실시예에 따른 제2 전자부품의 제2 평면도이다. 도 25a는 본 발명의 일 실시예에 따른 도 24b 및 도 24c의 제1 절단선(CL1)에 따른 단면도이다. 도 25b는 본 발명의 일 실시예에 따른 도 24b 및 도 24c의 제2 절단선(CL2)에 따른 단면도이다.
도 24b는 상기 제2 전자부품(120)의 결합면(CS)의 평면도이고, 도 24c는 상기 제2 전자부품(120)의 비결합면(NCS)의 평면도이다. 도 24b 및 도 24c는 후술하는 배선들(SL-121, SL-122, SL-123, SL-124)의 설명을 위해서 솔더 레지스트층이 생략 도시되었다. 이하, 도 24a 내지 도 24c를 참조하여 본 실시예에 따른 제2 전자부품을 설명한다.
상기 제2 전자부품(120)은 플렉서블 배선기판(122) 및 데이터 구동회로(125)를 포함한다. 상기 데이터 구동회로(125)는 적어도 하나의 구동칩을 포함할 수 있다. 상기 데이터 구동회로(125)는 상기 플렉서블 배선기판(122)의 배선들에 전기적으로 연결된다. 본 실시예에서 상기 제2 전자부품(120)은 칩 온 필름(Chip On Film) 구조를 도시하였으나, 이에 제한되지 않는다. 본 발명의 일 실시예에서 상기 데이터 구동회로(125)는 생략될 수 있다. 또한, 상기 플렉서블 배선기판(122)에 구비되는 얼라인 마크들은 미도시 되었다.
상기 플렉서블 배선기판(122)은 적어도 하나의 절연층(120-IL), 복수 개의 패드들(CPD, IPD-120, OPD-120) 및 복수 개의 배선들(SL-121, SL-122, SL-123, SL-124)을 포함한다. 상기 복수 개의 패드들(CPD, IPD-120, OPD-120) 및 상기 복수 개의 배선들(SL-121, SL-122, SL-123, SL-124)은 상기 절연층(120-IL) 상에 배치된다.
상기 복수 개의 패드들(CPD, IPD-120, OPD-120)은 상기 데이터 구동회로(125)의 접속 단자들에 접속되는 접속 패드들(CPD), 상기 제3 전자부품(130, 도 1 참조)에 접속되는 입력 패드들(IPD-120), 및 상기 표시패널(110, 도 1 참조)에 접속되는 출력 패드들(OPD-120)을 포함할 수 있다. 평면상에서 상기 입력 패드들(IPD-120)은 상기 플렉서블 배선기판(122)의 일측에 배치된 입력 패드부들(IPP1-120, IPP2-120)로 정의되고, 상기 출력 패드들(OPD-120)은 상기 플렉서블 배선기판(122)의 타측에 배치된 출력 패드부(OPP1-120, OPP2-120)로 정의될 수 있다.
상기 입력 패드부들(IPP1-120, IPP2-120)은 제1 입력 패드부(IPP1-120) 및 제2 입력 패드부(IPP2-120)를 포함한다. 상기 제1 입력 패드부(IPP1-120) 및 상기 제2 입력 패드부(IPP2-120)는 하나의 패드행을 각각 포함한다. 상기 패드행은 상기 제1 방향축(A1)을 따라 나열된 복수 개의 입력 패드들(IPD-120)을 포함한다.
상기 출력 패드부들(OPP1-120, OPP2-120)은 제1 출력 패드부(OPP1-120) 및 제2 출력 패드부(OPP2-120)를 포함한다. 상기 제1 출력 패드부(OPP1-120) 및 상기 제2 출력 패드부(OPP2-120)는 하나의 패드행을 각각 포함한다. 상기 패드행은 상기 제1 방향축(A1)을 따라 나열된 복수 개의 출력 패드들(OPD-120)을 포함한다.
상기 입력 패드부들(IPP1-120, IPP2-120)의 상기 입력 패드들(IPD-120)은 상기 제3 전자부품(130)의 출력 패드부들(미 도시)에 대응하게 배열된다. 상기 제3 전자부품(130)의 상기 출력 패드부들은 도 16a 내지 도 23에 도시된 배열을 가질 수 있다. 그에 따라 상기 입력 패드부들(IPP1-120, IPP2-120)의 상기 입력 패드들(IPD-120) 역시 도 16a 내지 도 23에 도시된 배열을 가질 수 있다.
상기 출력 패드부들(OPP1-120, OPP2-120)의 상기 출력 패드들(OPD-120)은 상기 표시패널(110)의 상기 입력 패드들(IPD-110)에 대응하게 배열된다. 그에 따라 상기 출력 패드부들(OPP1-120, OPP2-120)의 상기 출력 패드들(OPD-120) 역시 도 16a 내지 도 23에 도시된 배열을 가질 수 있다.
도 24a 내지 도 25b에 도시된 것과 같이, 상기 절연층(120-IL)의 일면 상에 상기 복수 개의 패드들(CPD, IPD-120, OPD-120)이 배치된다. 상기 복수 개의 배선들(SL-121, SL-122, SL-123, SL-124) 중 일부와 다른 일부는 서로 다른 층 상에 배치된다. 상기 복수 개의 배선들(SL-121, SL-122, SL-123, SL-124) 중 일부는 상기 절연층(120-IL)의 일면 상에 배치되고, 다른 일부는 상기 절연층(120-IL)의 타면 상에 배치된다.
상기 복수 개의 배선들(SL-121, SL-122, SL-123, SL-124)은 제1 배선들(SL-121), 제2 배선들(SL-122), 제3 배선들(SL-123), 및 제4 배선들(SL-124)을 포함한다. 상기 제2 출력 패드부(OPP2-120)의 출력 패드들(OPD-120)은 상기 제1 배선들(SL-121)을 통해 상기 접속 패드들(CPD) 중 대응하는 패드들에 전기적으로 연결되고, 상기 제2 입력 패드부(IPP2-120)의 입력 패드들(IPD-120)은 상기 제1 배선들(SL-121)을 통해 상기 접속 패드들(CPD) 중 대응하는 패드들에 전기적으로 연결된다. 본 실시예에서 상기 접속 패드들(CPD)은 상기 데이터 구동회로(125)의 양측에 중첩하게 정렬되어 있으나, 도 24b에 도시된 것과 달리 상기 접속 패드들(CPD)은 상기 데이터 구동회로(125)의 접속 단자들에 대응하게 랜덤하게 배열될 수 있다.
상기 제1 출력 패드부(OPP1-120)의 상기 출력 패드들(OPD-120)은 상기 제2 배선들(SL-122), 상기 제3 배선들(SL-123), 및 상기 제4 배선들(SL-124)을 경유하여 상기 접속 패드들(CPD) 중 대응하는 패드들에 전기적으로 연결된다. 상기 제1 입력 패드부(IPP1-120)의 상기 입력 패드들(IPD-120)은 상기 제2 배선들(SL-122), 상기 제3 배선들(SL-123), 및 상기 제4 배선들(SL-124)을 경유하여 상기 접속 패드들(CPD) 중 대응하는 패드들에 전기적으로 연결된다.
상기 제2 배선들(SL-122)은 상기 접속 패드들(CPD) 중 대응하는 패드들에 연결된다. 상기 제3 배선들(SL-123)은 상기 제1 출력 패드부(OPP1-120)의 상기 출력 패드들(OPD-120)에 연결된다. 상기 제4 배선들(SL-124)은 상기 제2 배선들(SL-122)과 상기 제3 배선들(SL-123)을 각각 연결한다.
상기 제4 배선들(SL-124)과 상기 제2 배선들(SL-122)은 상기 절연층(120-IL)을 관통하는 제1 관통홀들(CH1)을 통해 연결되고, 상기 제4 배선들(SL-124)과 상기 제3 배선들(SL-123)은 상기 절연층(120-IL)을 관통하는 제2 관통홀들(CH2)을 통해 연결된다.
상기 플렉서블 배선기판(122)은 상기 절연층(120-IL)의 상기 일면 상에 배치되고, 적어도 상기 제1 배선들(SL-121), 상기 제2 배선들(SL-122), 및 상기 제3 배선들(SL-123)을 커버하는 제1 솔더 레지스트층(120-SR1)을 더 포함할 수 있다. 적어도 상기 접속 패드들(CPD), 상기 입력 패드들(IPD-120), 및 상기 출력 패드들(OPD-120)은 상기 제1 솔더 레지스트층(120-SR1)으로부터 노출될 수 있다. 또한, 상기 플렉서블 배선기판(122)은 상기 절연층(120-IL)의 상기 타면 상에 배치되고, 적어도 상기 제4 배선들(SL-124)을 커버하는 제2 솔더 레지스트층(120-SR2)을 더 포함할 수 있다.
도 26a 내지 도 26e는 도 24b 및 도 24c에 도시된 배선들을 부분적으로 확대한 도면들이다. 도 24a 내지 도 25b를 참조하여 설명한 구성과 중복되는 구성에 대한 상세한 설명은 생략한다.
도 26a는 상기 제2 배선들(SL-122) 중 어느 하나의 상기 제1 관통홀(CH1)에 중첩하는 부분을 확대 도시하였다. 도 26a에 도시된 것과 같이, 상기 제2 배선(SL-122)은 랜드부(LP)와 배선부(SP)를 포함할 수 있다.
상기 랜드부(LP)는 상기 제1 관통홀(CH1)에 중첩하며, 상기 배선부(SP)에 인접할수록 너비(W1)가 감소되는 형상을 갖는다. 도 26a에는 원형상의 랜드부(LP)를 예시적으로 도시하였으나, 이에 제한되지 않고 상기 랜드부(LP)의 형상은 변경될 수 있다.
상기 배선부(SP)는 상기 랜드부(LP)와 대응하는 접속 패드(CPD)를 연결한다. 상기 랜드부(LP)는 가변되는 제1 너비(W1)를 갖고, 상기 배선부(SP)는 상기 랜드부(LP)의 최소 너비(W1)보다 작거나 갖은 제2 너비(W2)를 갖는다. 상기 제1 너비(W1)와 상기 제2 너비(W2)는 상기 배선부(SP)의 연장된 방향에 직교하는 방향에서 각 측정된 것이다.
상기 랜드부(LP)가 상기 배선부(SP)에 인접할수록 너비(W1)가 감소되는 형상을 가짐으로써, 상기 플렉서블 배선기판(122)이 밴딩될 때, 상기 랜드부(LP)와 상기 배선부(SP)의 경계에 인가되는 응력이 감소된다. 상기 랜드부(LP)와 상기 배선부(SP)의 경계에 인가되는 응력이 상기 랜드부(LP)에 의해 분산되었기 때문이다. 따라서, 상기 플렉서블 배선기판(122)이 밴딩될 때 상기 제2 배선들(SL-122)에 발생하는 균열(크랙)을 방지할 수 있다.
별도로 도시하지는 않았으나, 상기 제4 배선들(SL-124)은 상기 제2 관통홀들(CH2)에 중첩하는 부분에 배치되고, 배선부에 인접할수록 너비가 감소되는 형상의 제1 랜드부 및 상기 제1 관통홀들(CH1)에 중첩하는 부분에 배치되고 상기 배선부에 인접할수록 너비가 감소되는 형상의 제2 랜드부를 포함할 수 있다.
도 26b는 상기 제3 배선들(SL-123) 중 어느 하나의 상기 제2 관통홀(CH2)에 중첩하는 부분을 확대 도시하였다. 도 26b에 도시된 것과 같이, 상기 제3 배선(SL-123)은 랜드부(LP)와 배선부들(SP1, SP2)을 포함할 수 있다.
상기 랜드부(LP)는 상기 제2 관통홀(CH2)에 중첩하며, 상기 배선부(SP)에 인접할수록 너비(W1)가 감소되는 형상을 갖는다. 도 26b에는 타원 형상의 랜드부(LP)를 예시적으로 도시하였으나, 이에 제한되지 않고 상기 랜드부(LP)의 형상은 변경될 수 있다.
상기 배선부들(SP1, SP2)은 제1 배선부(SP1)와 제2 배선부(SP2)를 포함한다. 상기 제1 배선부(SP1)는 상기 제2 관통홀(CH2)에 중첩하는 상기 랜드부(LP)와 상기 제1 출력 패드부(OPP1-120)의 출력 패드(OPD-120)를 연결한다. 상기 제2 배선부(SP2)는 상기 제2 관통홀(CH2)에 중첩하는 상기 랜드부(LP)에 연결된다. 미 도시 되었으나, 상기 제2 배선부(SP2)를 통해 상기 제2 배선들(SL-122), 상기 제3 배선들(SL-123), 및 상기 제4 배선들(SL-124)의 접속 신뢰성을 검사할 수 있다.
도 26c 내지 도 26e는 상기 제3 배선들(SL-123)을 확대 도시하였다. 도 26c 내지 도 26e에 도시된 것과 같이, 상기 제3 배선들(SL-123)은 연장 방향과 직교하는 방향으로 나열된다. 상기 제2 관통홀들(CH2)은 상기 제1 방향축(A1)과 경사진 방향으로 나열될 수 있다. 따라서, 상기 제3 배선들(SL-123)의 상기 랜드부들(LP)은 상기 제1 방향축(A1)과 경사진 방향으로 나열될 수 있다. 그에 따라 상기 제1 방향축(A1)에 따른 좁은 범위 내에 많은 수의 제3 배선들(SL-123)을 배치시킬 수 있다.
도 26c 내지 도 26e에 도시된 것과 같이, 상기 랜드부들(LP)의 형상은 다양하게 변경될 수 있다. 별도로 도시하지는 않았으나, 상기 제2 배선들(SL-122) 역시 도 26a에 도시된 도 26c 내지 도 26e에 도시된 것과 같이 배열될 수도 있다.
도 27a는 본 발명의 일 실시예에 따른 제2 전자부품의 평면도이다. 도 27b는 도 27a의 제3 절단선에 따른 단면도이다. 도 27a에서 배선들은 미 도시되었다. 도 27b에서 상기 표시패널(110)의 입력 패드들은 미 도시되었다. 도 24a 내지 도 25b를 참조하여 설명한 구성과 중복되는 구성에 대한 상세한 설명은 생략한다.
도 27a에 도시된 것과 같이, 상기 플렉서블 배선기판(122)은 제1 출력 패드부(OPP1-120)와 제2 출력 패드부(OPP2-120) 사이에 배치된 더미 패드들(DPD)을 더 포함할 수 있다. 본 실시예에서 상기 제2 방향축(A2)에 따른 상기 제1 출력 패드부(OPP1-120)와 상기 제2 출력 패드부(OPP2-120)의 사이의 영역은 중간 영역(DPA)으로 정의될 수 있다.
상기 더미 패드들(DPD)은 상기 제1 방향축(A1)을 따라 배열될 수 있다. 상기 더미 패드들(DPD)은 일정한 간격으로 이격되어 배치될 수 있다. 상기 더미 패드들(DPD)은 출력 패드들(OPD-120)과 이격된다. 상기 더미 패드들(DPD)은 도 13을 참조하여 설명한 본딩 공정 이후에 상기 중간 영역(DPA)의 들뜸 불량을 방지한다.
도 27b에 도시된 것과 같이, 상기 더미 패드(DPD)는 상기 출력 패드들(OPD-120)과 동일한 층 상에, 즉 절연층(120-IL)의 일면 배치된다. 상기 더미 패드(DPD)는 도전성 접착 필름(140)에 접착된다.
상기 더미 패드(DPD)에 의해 상기 중간 영역(DPA)에서 상기 도전성 접착 필름(140)과 상기 절연층(120-IL)의 일면이 접착되는 것을 방지할 수 있다. 도 13을 참조하여 상기 본딩 공정 중 툴을 이용한 열 압착 단계를 설명하였다. 상기 도전성 접착 필름(140)과 상기 절연층(120-IL)의 일면이 직접 접착되면, 상기 열 압착 단계 이후, 상기 절연층(120-IL)이 열 압착 이전의 형상으로 회복하는 과정에서 들뜸불량이 발생할 수 있다.
상기 들뜸 불량은 상기 도전성 접착 필름(140)과 상기 절연층(120-IL) 사이 또는 상기 도전성 접착 필름(140)과 상기 표시패널(110) 사이에서 발생할 수 있다. 상기 더미 패드(DPD)가 상기 중간 영역(DPA)에서 상기 도전성 접착 필름(140)과 상기 절연층(120-IL)의 일면 사이의 간격을 유지해줌으로써 상기 들뜸 불량은 방지될 수 있다.
도 28a는 본 발명의 일 실시예에 따른 제2 전자부품의 평면도이다. 도 28b는 도 28a의 제1 더미 패드를 도시한 평면도이다. 도 28c는 도 28a의 제2 더미 패드를 도시한 평면도이다. 도 28a에서 배선들은 미 도시되었다. 도 24a 내지 도 25b, 도 27a 및 도 27b를 참조하여 설명한 구성과 중복되는 구성에 대한 상세한 설명은 생략한다.
도 28a에 도시된 것과 같이, 상기 플렉서블 배선기판(122)은 적어도 하나의 제1 더미 패드(OPD-120D1)와 적어도 하나의 제2 더미 패드(OPD-120D2)를 더 포함할 수 있다. 상기 제1 더미 패드(OPD-120D1)와 상기 제2 더미 패드(OPD-120D2) 중 어느 하나는 생략될 수 있다. 상기 제1 더미 패드(OPD-120D1)와 상기 제2 더미 패드(OPD-120D2)는 신호가 인가되지 않을 수 있다. 이때, 상기 제1 더미 패드(OPD-120D1)와 상기 제2 더미 패드(OPD-120D2)는 배선에 연결되지 않을 수 있다.
도 28a 및 도 28b에 도시된 것과 같이, 상기 제1 더미 패드(OPD-120D1)는 제1 부분(PP1), 제2 부분(PP2), 및 상기 제1 부분(PP1)과 상기 제2 부분(PP2)을 연결하는 제3 부분(DP)을 포함할 수 있다. 상기 제1 부분(PP1)과 상기 제2 부분(PP2) 각각은 인접하는 2개의 출력 패드들(OPD-120) 중 어느 하나와 동일한 피치를 가질 수 있다.
상기 제3 부분(PP3)은 도 27a 및 도 27b에 도시된 상기 더미 패드(DPD)와 같은 원리에 따라 상기 중간 영역(DPA)에서 발생하는 들뜸 불량을 방지할 수 있다. 상기 제3 부분(PP3)이 상기 중간 영역(DPA)에서 상기 도전성 접착 필름(140)과 상기 절연층(120-IL)의 일면 사이의 간격을 유지해줌으로써 상기 들뜸 불량을 방지할 수 있다.
도 28a 및 도 28c에 도시된 것과 같이, 상기 제2 더미 패드(OPD-120D2)는 제1 부분(PP) 및 상기 제1 부분(PP)에 연결된 제2 부분(DP)을 포함할 수 있다. 상기 제1 부분(PP1)은 인접하는 2개의 출력 패드들(OPD-120) 중 어느 하나와 동일한 피치를 가질 수 있다.
상기 제2 부분(DP)은 도 27a 및 도 27b에 도시된 상기 더미 패드(DPD)와 같은 원리에 따라 상기 중간 영역(DPA)에서 발생하는 들뜸 불량을 방지할 수 있다. 발생할 수 있다. 상기 제2 부분(DP)이 상기 중간 영역(DPA)에서 상기 도전성 접착 필름(140)과 상기 절연층(120-IL)의 일면 사이의 간격을 유지해줌으로써 상기 들뜸 불량을 방지할 수 있다.
이상 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다. 또한 본 발명에 개시된 실시예는 본 발명의 기술 사상을 한정하기 위한 것이 아니고, 하기의 특허 청구의 범위 및 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100: 전자기기 110: 제1 전자부품
120: 제2 전자부품 122 : 플렉서블 배선기판
125 : 데이터 구동칩 130: 제3 전자부품
140 : 이방성 도전 필름

Claims (54)

  1. 각각의 연장선을 따라 연장되고 제1 방향으로 나열되고 하나의 행을 이루는 복수 개의 제1 패드들 및 복수 개의 제2 패드들을 포함하는 패드부; 및
    상기 패드부로부터 구동신호를 수신하는 신호배선을 포함하고,
    상기 복수 개의 제1 패드들의 연장선들은 제1 지점에 실질적으로 수렴하고, 상기 복수 개의 제2 패드들의 연장선들은 상기 제1 지점과 다른 제2 지점에 실질적으로 수렴하고,
    상기 제1 패드들 및 상기 제2 패드들은 상기 연장선들 각각에 교차하는 중심선에 대해 동일 측에 배치되는 것을 특징으로 하는 전자부품.
  2. 제1 항에 있어서,
    상기 중심선은 상기 패드부의 상기 제1 방향의 중심에 정의되고 상기 제1 방향과 교차하는 제2 방향으로 연장되고, 상기 복수 개의 제1 패드들의 연장선들이 이루는 제1 사이각들은 상기 복수 개의 제1 패드들이 상기 중심선에 근접할수록 감소하고,
    상기 중심선과 상기 복수 개의 제2 패드들의 연장선들이 이루는 제2 사이각들은 상기 복수 개의 제2 패드들이 상기 중심선에 근접할수록 감소하는 것을 특징으로 하는 전자부품.
  3. 제2 항에 있어서,
    상기 제1 사이각들은 제1 값으로 감소하고, 상기 제2 사이각들은 제2 값으로 감소하며,
    상기 제1 값과 상기 제2 값은 서로 다른 값인 것을 특징으로 하는 전자부품.
  4. 제3 항에 있어서,
    상기 제1 패드들 중 n번째 배치된 제1 패드의 연장선과 상기 중심선이 이루는 제1 사이각(θ1n)은 아래 수학식 1을 만족하고,
    [수학식 1]
    Figure 112014060208263-pat00007

    여기서, 상기 θ11은 상기 제1 패드들 중 최외각에 위치하는 제1 패드의 연장선과 상기 중심선이 이루는 제1 사이각이고, n은 2 이상의 자연수이고, α는 상기 제1 값인 것을 특징으로 하는 전자부품.
  5. 제4 항에 있어서,
    상기 제2 패드들 중 m번째 배치된 제2 패드의 연장선과 상기 중심선이 이루는 제2 사이각(θ2m)은 아래 수학식 2를 만족하고,
    [수학식 2]
    Figure 112014060208263-pat00008

    여기서, 상기 θ21은 상기 제2 패드들 중 최외각에 위치하는 제2 패드의 연장선과 상기 중심선이 이루는 제2 사이각이고, m은 2 이상의 자연수이고, β는 상기 제2 값인 것을 특징으로 하는 전자부품.
  6. 제5 항에 있어서,
    상기 제1 패드들은 상기 제2 패드들보다 상기 중심선에 더 인접하게 배치되고, 상기 θ11은 아래 수학식 3을 만족하고,
    [수학식 3]
    Figure 112014060208263-pat00009

    여기서, 상기 K는 상기 제2 패드들의 개수인 것을 특징으로 하는 전자부품.
  7. 제2 항에 있어서,
    상기 제1 지점과 상기 제2 지점은 상기 중심선 상의 서로 다른 지점에 위치하는 것을 특징으로 하는 전자부품.
  8. 제2 항에 있어서,
    상기 제1 지점과 상기 제2 지점 중 어느 하나는 상기 중심선 상에 위치하고, 다른 하나는 상기 중심선 밖에 위치하는 것을 특징으로 하는 전자부품.
  9. 제8 항에 있어서,
    상기 제1 지점과 상기 제2 지점은 상기 제1 방향으로 연장된 평행선 상에 위치하는 것을 특징으로 하는 전자부품.
  10. 제2 항에 있어서,
    상기 제1 패드들 및 상기 제2 패드들 각각은 각각의 연장선 방향으로 연장된 평행사변형 형상을 갖는 것을 특징으로 하는 전자부품.
  11. 서로 전기적으로 연결된 패드부들을 포함하는 제1 전자부품 및 제2 전자부품을 포함하는 전자기기에 있어서,
    상기 제1 전자부품 및 상기 제2 전자부품 중 어느 하나의 상기 패드부는, 각각의 연장선을 따라 연장되며 제1 방향으로 나열되고 하나의 행을 이루는 복수 개의 제1 패드들 및 복수 개의 제2 패드들을 포함하고,
    상기 복수 개의 제1 패드들의 연장선들은 제1 지점에 실질적으로 수렴하고, 상기 복수 개의 제2 패드들의 연장선들은 상기 제1 지점과 다른 제2 지점에 실질적으로 수렴하고,
    상기 제1 패드들 및 상기 제2 패드들은 상기 연장선들 각각에 교차하는 중심선에 대해 동일 측에 배치되는 것을 특징으로 하는 전자기기.
  12. 제11 항에 있어서,
    상기 제1 전자부품은 전기 광학 패널 또는 배선기판을 포함하고,
    상기 제2 전자부품은 플렉서블 배선기판을 포함하는 것을 특징으로 하는 전자기기.
  13. 제12 항에 있어서,
    상기 제1 지점 및 상기 제2 지점은 상기 전기 광학 패널 또는 상기 배선기판 상에 위치하는 것을 특징으로 하는 전자기기.
  14. 제12 항에 있어서,
    상기 제1 지점 및 상기 제2 지점은 상기 플렉서블 배선기판 상에 위치하는 것을 특징으로 하는 전자기기.
  15. 제11 항에 있어서,
    상기 제1 전자부품 및 상기 제2 전자부품 중 다른 하나의 상기 패드부는 각각의 연장선을 따라 연장된 복수 개의 제3 패드들 및 복수 개의 제4 패드들을 포함하고,
    상기 복수 개의 제3 패드들의 연장선들은 제3 지점에 실질적으로 수렴하고, 상기 복수 개의 제4 패드들의 연장선들은 상기 제3 지점과 다른 제4 지점에 실질적으로 수렴하고,
    상기 복수 개의 제3 패드들은 상기 복수 개의 제1 패드들에 전기적으로 연결되고, 상기 복수 개의 제4 패드들은 상기 복수 개의 제2 패드들에 전기적으로 연결된 것을 특징으로 하는 전자기기.
  16. 패드부들이 전기적으로 결합된 제1 전자부품 및 제2 전자부품을 포함하는 전자기기의 본딩방법에 있어서,
    상기 제1 전자부품의 패드부와 상기 제2 전자부품의 패드부를 정렬하는 단계;
    상기 제1 전자부품의 상기 패드부와 상기 제2 전자부품의 상기 패드부의 x축 변위 오차값을 산출하는 단계;
    상기 x축 변위 오차값이 기준값 이하이면 상기 제1 전자부품의 상기 패드부와 상기 제2 전자부품의 상기 패드부를 결합하고, 상기 x축 변위 오차값이 기준값보다 크면 상기 x축 변위 오차값에 근거하여 y축 보정값을 산출하는 단계;
    상기 y축 보정값에 근거하여 상기 제1 전자부품의 상기 패드부와 및 상기 제2 전자부품의 상기 패드부 중 적어도 어느 하나의 y축 변위를 보정하는 단계를 포함하고,
    상기 제1 전자부품의 상기 패드부는 상기 x축을 따라 배열되어 하나의 행을 이루는 제1 패드들 및 제2 패드들을 포함하고, 상기 제1 패드들과 상기 제2 패드들은 상기 y축에 평행한 가상선을 기준으로 동일 측에 배치되는 전자기기의 본딩 방법.
  17. 제16 항에 있어서,
    상기 제1 전자부품의 패드부와 상기 제2 전자부품의 패드부를 정렬하는 단계에서,
    상기 제1 전자부품의 얼라인 마크와 상기 제2 전자부품의 얼라인 마크를 정렬하는 것을 특징으로 하는 전자기기의 본딩 방법.
  18. 제16 항에 있어서,
    상기 제1 전자부품의 상기 패드부 및 상기 제2 전자부품의 상기 패드부 중 어느 하나는 각각의 연장선을 따라 연장되고 상기 x축을 따라 나열된 복수 개의 제1 패드들 및 복수 개의 제2 패드들을 포함하고,
    상기 복수 개의 제1 패드들의 연장선들은 제1 지점에 실질적으로 수렴하고, 상기 복수 개의 제2 패드들의 연장선들은 상기 제1 지점과 다른 제2 지점에 실질적으로 수렴하는 것을 특징으로 하는 전자기기의 본딩 방법.
  19. 제18 항에 있어서,
    상기 제1 전자부품의 상기 패드부 및 상기 제2 전자부품의 상기 패드부 중 다른 하나는 각각의 연장선을 따라 연장되고 상기 x축을 따라 나열된 복수 개의 제3 패드들 및 복수 개의 제4 패드들을 포함하고,
    상기 복수 개의 제3 패드들의 연장선들은 제3 지점에 실질적으로 수렴하고, 상기 복수 개의 제4 패드들의 연장선들은 상기 제3 지점과 다른 제4 지점에 실질적으로 수렴하고,
    상기 복수 개의 제3 패드들은 상기 복수 개의 제1 패드들에 전기적으로 연결되고, 상기 복수 개의 제4 패드들은 상기 복수 개의 제2 패드들에 전기적으로 연결된 것을 특징으로 하는 전자기기의 본딩 방법.
  20. 복수 개의 제1 패드들 및 복수 개의 제2 패드들을 포함하고, 상기 복수 개의 제1 패드들 및 상기 복수 개의 제2 패드들은 제1 방향축을 따라 나열되어 하나의 행을 이루는 패드부; 및
    상기 패드부와 전기적으로 연결된 신호배선을 포함하고,
    상기 복수 개의 제1 패드들과 상기 복수 개의 제2 패드들은 상기 제1 방향축에 교차하는 제2 방향축과 평행한 중심선에 대하여 동일 측에 배치되고,
    상기 복수 개의 제1 패드들 및 상기 복수 개의 제2 패드들은 상기 제1 방향축과 서로 다른 사이각들을 갖도록 상기 제1 방향축에 대하여 경사지며,
    상기 복수 개의 제1 패드들은 제1 피치를 갖고, 상기 제2 패드들은 상기 제1 피치와 다른 제2 피치를 갖고,
    상기 제1 피치는 상기 제1 패드들 각각의 상기 제1 방향축에 따른 너비와 상기 제1 패드들 중 인접하는 2개의 제1 패드들 사이의 상기 제1 방향축에 따른 간격의 합으로 정의되고,
    상기 제2 피치는 상기 제2 패드들 각각의 상기 제1 방향축에 따른 너비와 상기 제2 패드들 중 인접하는 2개의 제2 패드들 사이의 상기 제1 방향축에 따른 간격의 합으로 정의되는 전자부품.
  21. 제20 항에 있어서,
    상기 복수 개의 제1 패드들과 상기 제1 방향축이 이루는 제1 사이각들은 상기 패드부의 외측으로부터 상기 패드부의 중심으로 갈수록 증가하는 것을 특징으로 하는 전자부품.
  22. 제21 항에 있어서,
    상기 복수 개의 제2 패드들과 상기 제1 방향축이 이루는 제2 사이각들은 상기 패드부의 외측으로부터 상기 패드부의 중심으로 갈수록 증가하고,
    상기 제1 사이각들의 증가량과 상기 제2 사이각들의 증가량은 서로 다른 것을 특징으로 하는 전자부품.
  23. 제21 항에 있어서,
    상기 제2 패드들은 상기 제1 패드들보다 상기 패드부의 상기 중심으로부터 상기 제1 방향축을 따라 더 멀리 배치되고,
    상기 제2 피치는 상기 제1 피치보다 큰 것을 특징으로 하는 전자부품.
  24. 각각의 연장선을 따라 연장된 패드들을 포함하는 제1 패드행과 각각의 연장선을 따라 연장된 패드들을 포함하는 제2 패드행을 포함하고, 구동신호를 수신하는 패드부; 및
    상기 패드부와 전기적으로 연결된 신호배선을 포함하고,
    상기 제1 패드행의 패드들은, 연장선들이 제1 지점에 실질적으로 수렴하는 제1 패드들 및 연장선들이 상기 제1 지점과 다른 제2 지점에 실질적으로 수렴하는 제2 패드들을 포함하고,
    상기 제1 패드들과 상기 제2 패드들은 상기 연장선들과 교차하는 중심선에 대해 동일 측에 배치되고,
    상기 제2 패드행의 패드들은, 연장선들이 제3 지점에 실질적으로 수렴하는 제3 패드들 및 연장선들이 상기 제3 지점과 다른 제4 지점에 실질적으로 수렴하는 제4 패드들을 포함하는 전자부품.
  25. 제24 항에 있어서,
    상기 제1 패드행의 상기 패드들은 제1 방향축을 따라 나열되고,
    상기 제1 패드행의 상기 패드들의 연장선들과 상기 제1 방향축에 실질적으로 직교하는 제2 방향축이 이루는 사이각들은 상기 제1 패드행의 외측으로부터 중심으로 갈수록 감소하는 것을 특징으로 하는 전자부품.
  26. 제25 항에 있어서,
    상기 제1 패드들의 연장선들과 상기 제2 방향축이 이루는 제1 사이각들은 상기 제1 패드행의 외측으로부터 중심으로 갈수록 제1 값으로 감소하고,
    상기 제2 패드들의 연장선들과 상기 제2 방향축이 이루는 제2 사이각들은 상기 제1 패드행의 외측으로부터 중심으로 갈수록 상기 제1 값과 다른 제2 값으로 감소하는 것을 특징으로 하는 전자부품.
  27. 제26 항에 있어서,
    상기 제1 패드들 중 n번째 배치된 제1 패드의 연장선과 상기 제2 방향축이 이루는 제1 사이각(θ1n)은 아래 수학식 1을 만족하고,
    [수학식 1]
    Figure 112014060208263-pat00010

    여기서, 상기 θ11은 상기 제1 패드들 중 최외각에 위치하는 제1 패드의 연장선과 상기 제2 방향축이 이루는 제1 사이각이고, n은 2 이상의 자연수이고, α는 상기 제1 값인 것을 특징으로 하는 전자부품.
  28. 제27 항에 있어서,
    상기 제2 패드들 중 m번째 배치된 제2 패드의 연장선과 상기 제2 방향축이 이루는 제2 사이각(θ2m)은 아래 수학식 2를 만족하고,
    [수학식 2]
    Figure 112014060208263-pat00011

    여기서, 상기 θ21은 상기 제2 패드들 중 최외각에 위치하는 제2 패드의 연장선과 상기 제2 방향축이 이루는 제2 사이각이고, m은 2 이상의 자연수이고, β는 상기 제2 값인 것을 특징으로 하는 전자부품.
  29. 제28 항에 있어서,
    상기 제1 패드들은 상기 제2 패드들보다 상기 중심으로부터 상기 제1 방향축을 따라 더 인접하게 배치되고, 상기 θ11은 아래 수학식 3을 만족하고,
    [수학식 3]
    Figure 112014060208263-pat00012

    여기서, 상기 K는 상기 제2 패드들의 개수인 것을 특징으로 하는 전자부품.
  30. 제25 항에 있어서,
    상기 중심선은 상기 제2 방향축에 평행하고,
    상기 제1 지점과 상기 제2 지점은 상기 중심선 상의 서로 다른 지점에 위치하는 것을 특징으로 하는 전자부품.
  31. 제25 항에 있어서,
    상기 중심선은 상기 제2 방향축에 평행하고
    상기 제1 지점과 상기 제2 지점 중 어느 하나는 상기 중심선 상에 위치하고, 다른 하나는 상기 중심선 밖에 위치하는 것을 특징으로 하는 전자부품.
  32. 제31 항에 있어서,
    상기 제1 지점과 상기 제2 지점은 상기 제1 방향축에 평행하는 평행선 상에 위치하는 것을 특징으로 하는 전자부품.
  33. 제25 항에 있어서,
    상기 제1 패드행의 상기 중심에 상기 제2 방향축에 평행하는 중심선이 정의되고,
    상기 제1 패드행의 패드들은 상기 중심선을 기준으로 상기 제1 패드들 및 상기 제2 패드들과 각각 대칭되는 제5 패드들 및 제6 패드들을 더 포함하는 전자부품.
  34. 제25 항에 있어서,
    상기 제2 패드행의 패드들은 상기 제1 방향축을 따라 나열되고,
    상기 제2 패드행의 패드들의 연장선들과 상기 제2 방향축이 이루는 사이각들은 상기 제2 패드행의 외측으로부터 상기 제2 패드행의 중심으로 갈수록 감소하는 것을 특징으로 하는 전자부품.
  35. 제34 항에 있어서,
    평면상에서 상기 제2 패드행의 패드들의 형상 및 배열은 상기 제1 패드행의 패드들의 형상 및 배열과 실질적으로 동일한 것을 특징으로 하는 전자부품.
  36. 제34 항에 있어서,
    상기 제1 패드행의 상기 중심에 상기 제2 방향축에 평행하는 제1 중심선이 정의되고,
    상기 제2 패드행의 상기 중심에 상기 제2 방향축에 평행하는 제2 중심선이 정의되고,
    상기 제1 중심선과 상기 제2 중심선은 중첩하는 것을 특징으로 하는 전자부품.
  37. 제36 항에 있어서,
    상기 제3 지점과 상기 제4 지점 사이의 거리는 상기 제1 지점과 상기 제2 지점 사이의 거리와 실질적으로 동일한 것을 특징으로 하는 전자부품.
  38. 제36 항에 있어서,
    상기 제1 지점과 상기 제2 지점은 상기 제1 중심선 상의 서로 다른 지점에 위치하고,
    상기 제3 지점과 상기 제4 지점은 상기 제2 중심선 상의 서로 다른 지점에 위치하는 것을 특징으로 하는 전자부품.
  39. 제36 항에 있어서,
    상기 제1 지점과 상기 제2 지점 중 어느 하나는 상기 제1 중심선 상에 위치하고, 다른 하나는 상기 제1 중심선 밖에 위치하고,
    상기 제3 지점과 상기 제4 지점 중 어느 하나는 상기 제2 중심선 상에 위치하고, 다른 하나는 상기 제2 중심선 밖에 위치하는 것을 특징으로 하는 전자부품.
  40. 제39 항에 있어서,
    상기 제1 지점과 상기 제2 지점은 상기 제1 방향축에 평행하는 제1 평행선 상에 위치하고,
    상기 제3 지점과 상기 제4 지점은 상기 제1 방향축에 평행하는 제2 평행선 상에 위치하는 것을 특징으로 하는 전자부품.
  41. 제24 항에 있어서,
    상기 제1 패드행의 상기 패드들은 제1 방향축을 따라 나열되고,
    상기 제1 패드들 각각은 제1 피치를 갖고, 상기 제2 패드들 각각은 상기 제1 피치와 다른 제2 피치를 갖고,
    상기 제1 피치는 상기 제1 패드들 각각의 상기 제1 방향축에 따른 너비와 상기 제1 패드들 중 인접하는 2개의 제1 패드들 사이의 상기 제1 방향축에 따른 간격의 합으로 정의되고,
    상기 제2 피치는 상기 제2 패드들 각각의 상기 제1 방향축에 따른 너비와 상기 제2 패드들 중 인접하는 2개의 제2 패드들 사이의 상기 제1 방향축에 따른 간격의 합으로 정의되는 전자부품.
  42. 제41 항에 있어서,
    상기 제2 패드들은 상기 제1 패드들보다 상기 중심선으로부터 상기 제1 방향축을 따라 더 멀리 배치되고,
    상기 제2 피치는 상기 제1 피치보다 큰 것을 특징으로 하는 전자부품.
  43. 전기적으로 연결된 제1 전자부품 및 제2 전자부품을 포함하는 전자기기에 있어서,
    상기 제1 전자부품은 제1 패드부를 포함하고, 상기 제2 전자부품은 상기 제1 패드부에 전기적으로 연결된 제2 패드부를 포함하고,
    상기 제1 패드부는 각각의 연장선을 따라 연장된 패드들을 포함하는 제1 패드행과 각각의 연장선을 따라 연장된 패드들을 포함하는 제2 패드행을 포함하고,
    상기 제1 패드행의 패드들은 연장선들이 제1 지점에 실질적으로 수렴하는 제1 패드들 및 연장선들이 상기 제1 지점과 다른 제2 지점에 실질적으로 수렴하는 제2 패드들을 포함하고,
    상기 제1 패드들과 상기 제2 패드들은 상기 연장선들과 교차하는 중심선에 대하여 동일 측에 배치되고,
    상기 제2 패드행의 패드들은 연장선들이 제3 지점에 실질적으로 수렴하는 제3 패드들 및 연장선들이 상기 제3 지점과 다른 제4 지점에 실질적으로 수렴하는 제4 패드들을 포함하는 전자기기.
  44. 제43 항에 있어서,
    상기 제2 패드부는 상기 제1 패드행에 전기적으로 연결되며 각각의 연장선을 따라 연장된 패드들을 포함하는 제3 패드행 및 상기 제2 패드행에 전기적으로 연결되며 각각의 연장선을 따라 연장된 패드들을 포함하는 제4 패드행을 포함하는 전자기기.
  45. 제44 항에 있어서,
    상기 제3 패드행의 패드들은 연장선들이 제5 지점에 실질적으로 수렴하는 제5 패드들 및 연장선들이 상기 제5 지점과 다른 제6 지점에 실질적으로 수렴하는 제6 패드들을 포함하고,
    상기 제4 패드행의 패드들은 연장선들이 제7 지점에 실질적으로 수렴하는 제7 패드들 및 연장선들이 상기 제7 지점과 다른 제8 지점에 실질적으로 수렴하는 제8 패드들을 포함하는 전자기기.
  46. 제45 항에 있어서,
    상기 제1 전자부품은 상기 제2 전자부품보다 열에 의한 변형율이 낮은 것을 특징으로 하는 전자기기.
  47. 제46 항에 있어서,
    상기 제3 패드행의 패드들의 연장된 방향의 길이들은 상기 제1 패드행의 패드들의 연장된 방향의 길이들보다 작고,
    상기 제4 패드행의 패드들의 연장된 방향의 길이들은 상기 제2 패드행의 패드들의 연장된 방향의 길이들보다 작은 것을 특징으로 하는 전자기기.
  48. 제45 항에 있어서,
    상기 제1 전자부품은 전기 광학 패널 또는 배선기판을 포함하고,
    상기 제2 전자부품은 플렉서블 배선기판을 포함하는 것을 특징으로 하는 전자기기.
  49. 제48 항에 있어서,
    상기 플렉서블 배선기판은,
    일면 상에 상기 제5 패드들, 상기 제6 패드들, 상기 제7 패드들, 및 상기 제8 패드들이 배치된 절연층;
    상기 절연층의 상기 일면 상에 배치되고, 상기 제5 패드들, 상기 제6 패드들, 상기 제7 패드들, 및 상기 제8 패드들에 연결된 제1 배선들; 및
    상기 절연층의 타면 상에 배치되고, 상기 절연층에 정의된 제1 관통홀들을 통해서 상기 제1 배선들 중 일부에 연결된 제2 배선들을 포함하는 전자기기.
  50. 제49 항에 있어서,
    상기 플렉서블 배선기판은 상기 절연층의 상기 일면 상에 배치되고 상기 제1 배선들과 이격된 제3 배선들을 더 포함하고,
    상기 제3 배선들은 상기 절연층에 정의된 제2 관통홀을 통해서 상기 제2 배선들에 연결된 것을 특징으로 하는 전자기기.
  51. 제49 항에 있어서,
    상기 제2 전자부품은 상기 제1 배선들에 연결된 구동칩을 더 포함하는 전자기기.
  52. 제49 항에 있어서,
    상기 제2 배선들 각각은,
    상기 제1 관통홀들 중 대응하는 제1 관통홀에 중첩하는 랜드부; 및
    상기 랜드부에 연결된 배선부를 포함하고,
    상기 랜드부는 상기 대응하는 제1 관통홀로부터 상기 배선부에 인접할수록 너비가 감소되는 형상을 갖는 것을 특징으로 하는 전자기기.
  53. 제49 항에 있어서,
    상기 플렉서블 배선기판은 상기 제3 패드행과 상기 제4 패드행 사이에 배치된 더미 패드를 더 포함하는 전자기기.
  54. 제53 항에 있어서,
    상기 더미 패드는 상기 제5 패드들, 상기 제6 패드들, 상기 제7 패드들, 및 상기 제8 패드들과 동일한 층 상에 배치된 것을 특징으로 하는 전자기기.
KR1020140079080A 2013-04-29 2014-06-26 전자부품, 이를 포함하는 전자기기 및 전자기기의 본딩 방법 KR102379591B1 (ko)

Priority Applications (11)

Application Number Priority Date Filing Date Title
US14/574,492 US9974175B2 (en) 2013-04-29 2014-12-18 Electronic component, electric device including the same, and bonding method thereof
EP16176265.3A EP3093705B1 (en) 2014-04-10 2015-03-31 Electronic component
EP15162072.1A EP2930557B1 (en) 2014-04-10 2015-03-31 Electric component
JP2015078634A JP6699991B2 (ja) 2014-04-10 2015-04-07 電子部品
CN201510166065.8A CN104979316B (zh) 2014-04-10 2015-04-09 电子组件
CN201910525427.6A CN110246822B (zh) 2014-04-10 2015-04-09 电子组件
US15/975,334 US10306763B2 (en) 2013-04-29 2018-05-09 Electronic component, electric device including the same, and bonding method thereof
US16/422,277 US11457531B2 (en) 2013-04-29 2019-05-24 Electronic component, electric device including the same, and bonding method thereof
JP2020080456A JP6960500B2 (ja) 2014-04-10 2020-04-30 電子部品
US17/951,547 US11696402B2 (en) 2013-04-29 2022-09-23 Electronic component, electric device including the same, and bonding method thereof
US18/326,426 US11979987B2 (en) 2013-04-29 2023-05-31 Electronic component, electric device including the same, and bonding method thereof

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR20140043136 2014-04-10
KR1020140043136 2014-04-10
KR20140043134 2014-04-10
KR1020140043134 2014-04-10

Publications (2)

Publication Number Publication Date
KR20150117999A KR20150117999A (ko) 2015-10-21
KR102379591B1 true KR102379591B1 (ko) 2022-03-30

Family

ID=54400304

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140079080A KR102379591B1 (ko) 2013-04-29 2014-06-26 전자부품, 이를 포함하는 전자기기 및 전자기기의 본딩 방법

Country Status (3)

Country Link
JP (2) JP6699991B2 (ko)
KR (1) KR102379591B1 (ko)
CN (1) CN110246822B (ko)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102562586B1 (ko) * 2015-11-04 2023-08-03 삼성디스플레이 주식회사 인쇄회로기판 및 이를 포함하는 표시 장치
KR102638304B1 (ko) * 2016-08-02 2024-02-20 삼성디스플레이 주식회사 표시장치
KR102635951B1 (ko) * 2016-09-02 2024-02-08 엘지디스플레이 주식회사 탭 패키지 및 이를 포함하는 영상 표시장치
KR20190038936A (ko) * 2016-10-31 2019-04-09 쿤산 뉴 플랫 패널 디스플레이 테크놀로지 센터 씨오., 엘티디. 드라이버 회로 캐리어, 디스플레이 패널, 태블릿 디스플레이 및 제조 방법
KR20180062508A (ko) 2016-11-30 2018-06-11 삼성디스플레이 주식회사 표시 장치
WO2018193927A1 (ja) * 2017-04-19 2018-10-25 凸版印刷株式会社 フレキシブル基板上の接続電極とフレキシブルicの接続電極との接続構造、表示パネル、接続方法
KR102451017B1 (ko) * 2017-08-16 2022-10-04 엘지디스플레이 주식회사 플렉서블 표시 장치
KR102435975B1 (ko) 2017-08-18 2022-08-24 삼성디스플레이 주식회사 표시 장치
KR102481818B1 (ko) 2017-08-22 2022-12-28 삼성디스플레이 주식회사 전자 부품 및 이를 포함하는 전자 장치
KR102465556B1 (ko) * 2017-12-08 2022-11-10 엘지디스플레이 주식회사 표시장치 구동용 필름 소자와 이를 이용한 표시장치
KR102526948B1 (ko) * 2017-12-18 2023-04-28 엘지디스플레이 주식회사 표시 장치
KR102403730B1 (ko) * 2018-01-22 2022-05-30 삼성전자주식회사 반도체 칩 및 이를 포함하는 반도체 패키지
JP2019139073A (ja) 2018-02-09 2019-08-22 株式会社ジャパンディスプレイ 表示装置及び配線基板
KR102547235B1 (ko) 2018-04-20 2023-06-23 삼성디스플레이 주식회사 표시 장치
KR102505862B1 (ko) 2018-05-15 2023-03-07 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
KR102573704B1 (ko) * 2018-09-06 2023-09-04 삼성디스플레이 주식회사 만입된 형상의 표시부를 포함하는 표시 장치
CN109451660B (zh) 2018-12-28 2021-04-02 厦门天马微电子有限公司 显示面板、柔性电路板和显示模组
WO2020161829A1 (ja) * 2019-02-06 2020-08-13 シャープ株式会社 表示装置
WO2021077334A1 (zh) * 2019-10-23 2021-04-29 京东方科技集团股份有限公司 显示基板及其制备方法、显示装置
CN111443512A (zh) * 2020-04-17 2020-07-24 业成科技(成都)有限公司 面板组合件、显示面板和静电释放结构
CN113903767A (zh) * 2020-06-22 2022-01-07 上海和辉光电股份有限公司 阵列基板、柔性显示面板及显示装置
CN111951669A (zh) * 2020-08-11 2020-11-17 武汉华星光电技术有限公司 一种显示面板及显示装置
TWI790878B (zh) * 2021-12-28 2023-01-21 奇景光電股份有限公司 顯示系統及適用於顯示系統的墊片配置
CN114397786B (zh) * 2022-01-25 2024-05-17 北京京东方显示技术有限公司 一种显示基板和显示装置
WO2024111972A1 (ko) * 2022-11-25 2024-05-30 엘지이노텍 주식회사 연성 회로기판, cof 모듈 및 이를 포함하는 전자디바이스

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060049494A1 (en) * 2004-09-06 2006-03-09 Seiko Epson Corporation Semiconductor device
JP2007242942A (ja) * 2006-03-09 2007-09-20 Seiko Epson Corp 電子デバイス及びその製造方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01140872A (ja) * 1987-11-27 1989-06-02 Toshiba Corp 異種テレビジョン方式映像信号変換方法
JPH01140872U (ko) * 1988-03-18 1989-09-27
US5951304A (en) * 1997-05-21 1999-09-14 General Electric Company Fanout interconnection pad arrays
JP2000124574A (ja) * 1998-10-21 2000-04-28 Nec Corp アレー状電極およびそれが形成された配線基板
JP2001277588A (ja) * 2000-03-31 2001-10-09 Kyocera Corp 光プリンタヘッド
JP3633566B2 (ja) * 2002-02-28 2005-03-30 セイコーエプソン株式会社 電子デバイス及びその製造方法並びに電子機器
KR100520239B1 (ko) * 2003-06-17 2005-10-11 삼성전자주식회사 반도체 장치의 신호버스라인 배치구조 및 방법
KR101051013B1 (ko) * 2003-12-16 2011-07-21 삼성전자주식회사 구동 칩 및 이를 갖는 표시장치
US7453142B2 (en) * 2005-12-05 2008-11-18 Texas Instruments Incorporated System and method for implementing transformer on package substrate
JP4635915B2 (ja) * 2006-03-08 2011-02-23 エプソンイメージングデバイス株式会社 電気光学装置及び電子機器
JP4665827B2 (ja) * 2006-05-10 2011-04-06 株式会社デンソー 半導体装置及びその実装構造
JP4942020B2 (ja) * 2006-05-12 2012-05-30 ルネサスエレクトロニクス株式会社 半導体装置
WO2008078427A1 (ja) * 2006-12-26 2008-07-03 Sharp Kabushiki Kaisha フレキシブル配線基板およびこれを用いたlcdモジュール
JP2010161295A (ja) * 2009-01-09 2010-07-22 Panasonic Corp プリント基板およびこれを備えた半導体装置
JP2010278318A (ja) * 2009-05-29 2010-12-09 Renesas Electronics Corp 半導体装置
KR101093120B1 (ko) * 2009-11-16 2011-12-13 서울옵토디바이스주식회사 전류분산을 위한 전극 연장부들을 갖는 발광 다이오드
KR20130022227A (ko) * 2011-08-25 2013-03-06 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
KR102047068B1 (ko) * 2013-04-29 2019-11-21 삼성디스플레이 주식회사 표시패널, 전자기기 및 전자기기의 본딩 방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060049494A1 (en) * 2004-09-06 2006-03-09 Seiko Epson Corporation Semiconductor device
JP2007242942A (ja) * 2006-03-09 2007-09-20 Seiko Epson Corp 電子デバイス及びその製造方法

Also Published As

Publication number Publication date
JP2015204458A (ja) 2015-11-16
CN110246822A (zh) 2019-09-17
JP6699991B2 (ja) 2020-05-27
CN110246822B (zh) 2023-09-26
JP2020115592A (ja) 2020-07-30
KR20150117999A (ko) 2015-10-21
JP6960500B2 (ja) 2021-11-05

Similar Documents

Publication Publication Date Title
KR102379591B1 (ko) 전자부품, 이를 포함하는 전자기기 및 전자기기의 본딩 방법
EP2930557B1 (en) Electric component
US10306763B2 (en) Electronic component, electric device including the same, and bonding method thereof
US11457531B2 (en) Electronic component, electric device including the same, and bonding method thereof
CN109426040B (zh) 电子设备
KR102047068B1 (ko) 표시패널, 전자기기 및 전자기기의 본딩 방법
US10867971B2 (en) Light emitting diode panel
US10201083B2 (en) Printed circuit board and display apparatus including the same
KR102508462B1 (ko) 표시 장치
KR102537545B1 (ko) 인쇄회로기판 및 이를 포함하는 표시 장치
KR20180006575A (ko) 표시 장치 및 이의 제조 방법
CN110634913A (zh) 显示面板、包括其的电子设备以及制造电子设备的方法
KR20210150649A (ko) 표시장치
KR102438400B1 (ko) 인쇄회로기판 및 이를 포함하는 표시 장치
CN220629954U (zh) 显示面板和显示装置
CN102097414B (zh) 具有标记导通柱的半导体装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant