KR101516659B1 - 표시장치 및 전자기기 - Google Patents

표시장치 및 전자기기 Download PDF

Info

Publication number
KR101516659B1
KR101516659B1 KR1020080130008A KR20080130008A KR101516659B1 KR 101516659 B1 KR101516659 B1 KR 101516659B1 KR 1020080130008 A KR1020080130008 A KR 1020080130008A KR 20080130008 A KR20080130008 A KR 20080130008A KR 101516659 B1 KR101516659 B1 KR 101516659B1
Authority
KR
South Korea
Prior art keywords
line
driving
signal
pixel
pixels
Prior art date
Application number
KR1020080130008A
Other languages
English (en)
Other versions
KR20090071407A (ko
Inventor
타카오 타니카메
Original Assignee
소니 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 주식회사 filed Critical 소니 주식회사
Publication of KR20090071407A publication Critical patent/KR20090071407A/ko
Application granted granted Critical
Publication of KR101516659B1 publication Critical patent/KR101516659B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13069Thin film transistor [TFT]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명은 행렬 모양으로 배치된 화소의 집합으로 이루어지는 화소 어레이부와, 상기 화소 어레이부를 구동하는 구동부로 이루어진 표시장치를 제공한다.
Figure R1020080130008
신호선, 구동선, 구동신호, 영산신호, 화소 어레이부

Description

표시장치 및 전자기기{DISPLAY DEVICE AND ELECTRONIC DEVICE}
본 발명은 2007년 12월 27에 일본 특허청에 출원된 일본 특허 JP 2007-336792에 관한 주제를 포함하며, 그 모든 내용은 여기에 참조에 의해 포함된다.
본 발명은 발광소자를 화소에 사용한 액티브 매트릭스형 표시장치와 이러한 표시장치를 내장한 전자기기에 관한 것이다.
발광소자로서 유기 EL(electro luminescence)디바이스를 사용한 평면 자발광형 표시장치의 개발이 최근 활발히 이루어지고 있다. 유기 EL디바이스는 유기박막에 전계를 인가하면 발광하는 현상을 이용한다. 유기 EL디바이스는 10V 이하의 인가전압에서 구동하므로 소비 전력이 낮다. 또 유기 EL디바이스는 스스로 빛을 발하는 자발광소자다. 따라서 조명 부재를 필요로 하지 않기 때문에 경량화 및 박형화가 용이하다. 또한 유기 EL디바이스의 응답 속도는 수μs 정도로 매우 고속이므로, 동영상 표시에 있어 잔상이 발생하지 않는다.
유기 EL디바이스를 화소에 사용한 평면 자발광형 표시장치 중에서도, 특히 구동소자로서 박막 트랜지스터를 각 화소에 집적 형성한 액티브 매트릭스형 표시장 치의 개발이 활발하다. 액티브 매트릭스형 평면 자발광 표시장치는, 예를 들면 일본국 공개특허공보 특개 2003-255856, 2003-271095, 2004-133240, 2004-029791, 2004-093682에 기재되어 있다.
종래의 표시장치는, 중앙의 화소 어레이부와, 이것을 프레임 모양으로 둘러싼 주변영역의 구동부를, 1매의 패널에 일체로 집적 형성한 플랫 패널 구조로 되어 있다. 화소 어레이부는 행렬 모양으로 배치된 화소의 집합으로 이루어져, 화면을 구성한다. 주변의 구동부는, 중앙의 화소 어레이부를 구동하고, 화면에 프레임 주기로 화상을 표시해 간다.
화소 어레이부는, 열 모양으로 배치된 신호선과, 행 모양으로 배치된 구동선을 갖는다. 각 신호선과 각 구동선의 교차 부분에 각 화소가 배치되어 있다. 구동부는, 열 모양의 신호선에 영상 신호를 공급하는 수평 구동회로와, 행 모양의 구동선에 구동신호를 공급하는 수직 구동회로를 포함한다. 각 화소는, 구동신호에 의해 액티브가 되어 영상 신호에 따른 휘도로 발광 동작하고, 이로써 화소 어레이부에 화상을 표시한다.
최근 표시장치의 고화질화 및 고밀도화가 진행되고 있으며, 화소 어레이부의 화소행 수(수평 라인수) 및 화소열 수(수직 라인수)가 증가하고 있다. 수직 라인수의 증가에 따라, 당연히 신호선의 개수도 증가하고 있다. 이에 따라 화소 어레이부에 있어서의 신호선의 배선 밀도가 높아져, 단락 결함 등 불량률의 증가를 초래하고 있다.
한편 주변 구동부측은, 증가하는 신호선의 개수에 대응하여, 여기에 영상 신호를 공급하는 수평 구동회로의 출력단 수도 증가하고 있다. 스위치 소자를 포함한 출력단의 증가에 따라, 수평 구동회로가 복잡해지고, 규모의 증대화를 초래하고 있으며, 이는 원가 상승의 요인이 되고 있다. 또 수평 구동회로의 대형화에 따라, 패널 위에 주변 구동부가 배치되는 주변 프레임 영역의 면적이 증대하고 있으며, 이는 패널의 프레임 축소를 저해하는 문제가 되고 있다.
전술한 종래의 기술 문제를 감안하여, 본 발명은 신호선의 개수를 삭감하고 수평 구동회로의 간소화 및 소형화가 가능한 표시장치를 제공하는 것을 목적으로 한다. 이러한 목적을 달성하기 위해 이하의 수단을 강구했다. 본 발명의 일 실시예에 따른 표시장치는, 행렬 모양으로 배치된 화소의 집합으로 이루어지는 화소 어레이부와, 상기 화소 어레이부를 구동하는 구동부로 이루어진다. 상기 화소 어레이부는, 2개의 화소열에 대하여 1개의 비율로 배치된 열 모양의 신호선과, 1개의 화소행에 대하여 1개의 비율로 배치된 행 모양의 제1 구동선과, 마찬가지로 1개의 화소행에 대하여 1개의 비율로 배치된 행 모양의 제2 구동선을 구비하며, 상기 신호선은, 대응하는 좌우 한 쌍의 열의 화소에 공통 접속되고, 상기 제1 구동선은, 대응하는 행의 화소에 접속되고, 상기 제2 구동선은, 이것을 사이에 두고 상측에 있는 행의 화소와 하측에 있는 행의 화소에 교대로 접속되어 있다. 상기 구동부는, 열 모양의 신호선에 영상 신호를 공급하는 수평 구동회로와, 행 모양의 제1 구동선에 순차로 제1 구동신호를 공급하는 제1 수직 구동회로와, 행 모양의 제2 구동선에 제2 구동신호를 공급하는 제2 수직 구동회로를 포함하고, 각 화소는, 제1 구동신호 및 제2 구동신호에 의해 영상 신호에 따른 휘도로 발광 동작하고, 이로써 화소 어 레이부에 화상을 표시한다.
구체적으로는, 상기 구동부는, 제1 필드 기간에 화소의 각 행을 1회 주사하고, 제2 필드 기간에 화소의 각 행을 1회 더 주사하고, 이로써 1프레임 분의 화상을 상기 화소 어레이부에 표시한다. 제1 필드 기간에, 상기 제1 수직 구동회로는 제1 구동선을 1행씩 순차 주사하여 거기에 제1 구동신호를 공급하는 한편, 상기 제2 수직 구동회로는 홀수 번의 제2 구동선 및 짝수 번의 제2 구동선 중 어느 한쪽을 선택적으로 주사하여 거기에 제2 구동신호를 공급하고, 이로써 각 신호선에 공통 접속한 좌우 한 쌍의 열에 포함되는 화소의 절반을 발광 동작시키고, 제2 필드 기간에, 상기 제1 수직 구동회로는 제1 구동선을 1행씩 순차 주사하여 거기에 제1 구동신호를 공급하는 한편, 상기 제2 수직 구동회로는 홀수 번의 제2 구동선 및 짝수 번의 제2 구동선 중 다른 쪽을 선택적으로 주사하여 거기에 제2 구동 신호를 공급하고, 이로써 각 신호선에 공통 접속한 좌우 한 쌍의 열에 포함되는 화소의 나머지 절반을 발광 동작시킨다. 일 양태에서는, 상기 각각의 화소는, 샘플링용 트랜지스터와, 구동용 트랜지스터와, 저장 용량과, 발광소자를 구비하고, 상기 샘플링용 트랜지스터는, 그 제어단이 상기 제1 구동선 및 제2 구동선의 한쪽으로 이루어지는 주사선에 접속하고, 그 한 쌍의 전류단이 상기 신호선과 상기 구동용 트랜지스터의 제어단에 접속한다. 상기 구동용 트랜지스터는, 한 쌍의 전류단의 한쪽이 상기 발광소자에 접속하고, 다른 쪽이 상기 제1 구동선 및 제2 구동선의 다른 쪽으로 이루어지는 급전선에 접속하고, 상기 저장 용량은, 상기 구동용 트랜지스터의 제어단과 전류단 사이에 접속하고 있으며, 상기 화소에서는, 상기 주사선으로부터 공급된 구 동신호에 따라 상기 샘플링용 트랜지스터가 온 하여 상기 신호선으로부터 영상 신호를 샘플링하여 상기 저장 용량에 기록하고, 또한 상기 급전선으로부터 공급된 구동신호에 따라 상기 구동용 트랜지스터가 동작하여, 상기 저장 용량에 기록된 영상 신호에 따른 구동전류를 상기 발광소자에 공급한다. 바람직하게는, 상기 화소는, 상기 영상 신호를 상기 저장 용량에 기록하기 전의 시점에, 상기 주사선 및 상기 급전선으로부터 공급되는 구동신호에 따라 보정동작을 행하여, 상기 구동용 트랜지스터의 임계 전압의 편차를 캔슬 하는 보정량을 상기 저장 용량에 가산한다. 경우에 따라 상기 화소는, 상기 보정 동작을 시분할적으로 복수 회 반복해서 행한다. 또 상기 화소는, 상기 영상 신호를 상기 저장 용량에 기록할 때, 상기 구동용 트랜지스터의 이동도의 편차를 캔슬 하는 보정량을 상기 저장 용량으로부터 감산한다.
본 발명의 일 실시예에 의하면, 액티브 매트릭스형 표시장치에 있어서, 각 화소의 구동을 결정하는 한 쌍의 수직 구동회로 중 한쪽의 출력을, 위의 행과 아래의 행에서 서로 인접하는 화소에 교대로 입력하는 구성으로 되어 있다. 이에 따라 수평 구동회로의 각 출력단으로부터 수직방향으로 뻗는 신호선을, 왼쪽 열과 오른쪽의 열에서 서로 인접하는 화소에서 공유할 수 있다. 1개의 신호선을 화소 2열에서 공유함으로써, 신호선의 토털 개수를 반감할 수 있다. 이는 화소 어레이부상에서 신호선의 배선 밀도를 낮출 수 있고, 화소 회로의 단락 결함 등의 불량률을 저감할 수 있다. 또 신호선의 토털 개수를 반감하는 것으로, 각 신호선에 영상 신호를 출력하는 수평 구동회로(드라이브 IC)의 출력 단자수를 삭감할 수 있다. 이에 따라 수평 구동회로를 간소화 및 소형화할 수 있으며, 제조 비용의 억제에 기여한다. 또 수평 구동회로의 소형화에 의해 주변 구동부의 배치 면적도 삭감할 수 있기 때문에, 패널의 프레임 축소에 효과가 있다.
이하 도면을 참조해서 본 발명의 실시예를 상세하게 설명한다. 우선 최초에 본 발명의 배경을 밝히고 이해를 쉽게 하기 위해, 액티브 매트릭스형 표시장치의 일반적인 구성을 참고예로서 설명한다. 도 1a는 참고예에 따른 표시장치의 전체 구성을 나타내는 블럭도이다. 도 1a에 나타낸 바와 같이, 본 표시장치(100)는 화소 어레이부(102)와 이것을 구동하는 구동부(103,104,105)로 이루어진다. 화소 어레이부(102)는, 행 모양의 주사선 WSL101∼10m과, 열 모양의 신호선 DTL101∼10n과, 양자가 교차하는 부분에 배치된 행렬 모양의 화소(PIX)(101)와, 각 화소(101)의 각 행에 대응하여 배치된 급전선 DSL101∼10m을 구비하고 있다. 구동부(103,104,105)는, 각 주사선 WSL101∼10m에 순차로 제어신호를 공급해서 화소(101)를 행 단위로 선 순차 주사하는 주 스캐너(라이트 스캐너 WSCN)(104)와, 이 선 순차 주사에 맞추어 각 급전선 DSL101∼10m에 제1 전위와 제2 전위 사이에서 변환하는 전원전압을 공급하는 전원 스캐너(DSCN)(105)와, 이 선 순차 주사에 맞춰서 열 모양의 신호선 DTL101∼10n에 영상 신호가 되는 신호 전위와 기준 전위를 공급하는 신호 셀렉터(수평 셀렉터 HSEL)(103)를 구비하고 있다.
라이트 스캐너(104)는 시프트 레지스터를 포함하고 있다. 이 시프트 레지스터는 외부로부터 공급된 클록 신호 WSCK에 따라 동작한다. 시프트 레지스터는 마찬 가지로 외부로부터 공급된 스타트 펄스 WSST를 순차 전송하는 것으로, 제어신호의 기초가 되는 시프트 펄스를 생성하고 있다. 전원 스캐너(105)도 시프트 레지스터를 사용하여 구성되어 있다. 시프트 레지스터는 외부로부터 공급되는 클록 신호 DSCK에 따라 외부로부터 공급되는 스타트 펄스 DSST를 순차 전송하는 것으로, 각 급전선 DSL의 전위 변환을 제어하고 있다.
본 참고예에서는, 라이트 스캐너(WSCN)가 제1 수직 구동회로 및 제2 수직 구동회로의 한쪽이며, 전원 스캐너(DSCN)가 제1 수직 구동회로 및 제2 수직 구동회로의 다른 쪽이 되고 있다. 주사선 WSL이 제1 구동선 및 제2 구동선의 한쪽이 되고 있고, 급전선 DSL이 제1 구동선 및 제2 구동선의 다른 쪽이 되고 있다. 수평 셀렉터(HSEL)가 수평 구동회로에 상당하고 있다. 이와 같이 액티브 매트릭스형 표시장치는, 그 주변 구동부가 일반적으로 1개의 수평 구동회로와 적어도 2개의 수직 구동회로를 포함하고 있다. 이들 구동회로(103,104,105)를 포함한 주변 구동부는, 중앙의 화소 어레이부(102)와 같은 패널 위에 배치되어 있다.
도 1b는, 도 1a에 나타낸 표시장치(100)에 포함되는 화소(101)의 구체적인 구성 및 결선 관계를 나타내는 회로도이다. 도 1b에 나타내는 바와 같이, 이 화소(101)는, 유기 EL디바이스 등으로 대표되는 발광소자 3D와, 샘플링용 트랜지스터 3A와, 구동용 트랜지스터 3B와, 저장 용량 3C를 포함한다. 샘플링용 트랜지스터 3A는, 그 게이트가 대응하는 주사선 WSL101에 접속하고, 그 소스 및 드레인의 한쪽이 대응하는 신호선 DTL101에 접속하고, 다른 쪽이 구동용 트랜지스터 3B의 게이트 g에 접속한다. 구동용 트랜지스터 3B는, 그 소스 s 및 드레인 d의 한쪽이 발광소자 3D에 접속하고, 다른 쪽이 대응하는 급전선 DSL101에 접속하고 있다. 본 실시예에서는 구동용 트랜지스터 3B는 N채널형이며, 그 드레인 d이 급전선 DSL101에 접속하는 한편, 소스 s가 발광소자 3D의 애노드에 접속하고 있다. 발광소자 3D의 캐소드는 접지 배선 3H에 접속하고 있다. 또한 이 접지 배선 3H은 모든 화소(101)에 대하여 공통으로 배선되어 있다. 저장 용량 3C은, 구동용 트랜지스터 3B의 소스 s와 게이트 g 사이에 접속하고 있다.
상기 구성에 있어서, 샘플링용 트랜지스터 3A는, 주사선 WSL101로부터 공급된 제어신호에 따라 전도하여, 신호선 DTL101로부터 공급된 신호 전위를 샘플링하고 저장 용량 3C에 유지한다. 구동용 트랜지스터 3B는, 제1 전위(고전위)에 있는 급전선 DSL101로부터 전류의 공급을 받아 저장 용량 3C에 유지된 신호 전위에 따라 구동전류를 발광소자 3D에 흘린다. 주 스캐너(WSCN)(104)는, 신호선 DTL101이 신호 전위에 있는 시간대에 샘플링용 트랜지스터 3A를 전도 상태로 하기 위해, 소정의 펄스폭의 제어신호를 주사선 WSL101에 출력한다. 이로써 저장 용량 3C에 신호 전위를 유지하는 동시에 구동용 트랜지스터 3B의 이동도 μ에 대한 보정을 신호 전위에 가한다.
도 1b에 나타낸 화소 회로(101)는 전술한 이동도 보정기능에 더하여 임계 전압 보정기능도 구비하고 있다. 즉 전원 스캐너(DSCN)(105)는, 샘플링용 트랜지스터 3A가 신호 전위를 샘플링하기 전에, 제1 타이밍에 급전선 DSL101을 제1 전위(고전 지위)에서 제2 전위(저전위)로 변환한다. 주 스캐너(WSCN)(104)는, 마찬가지로 샘플링용 트랜지스터 3A가 신호 전위를 샘플링하기 전에, 제2 타이밍에 샘플링용 트 랜지스터 3A를 전도시키고 신호선 DTL101로부터 기준 전위를 구동용 트랜지스터 3B의 게이트 g에 인가하는 동시에 구동용 트랜지스터 3B의 소스 s를 제2 전위에 세트한다. 통상 전술한 제1 타이밍은 제2 타이밍 앞에 오지만, 경우에 따라서는 제1 타이밍과 제2 타이밍을 반대로 해도 된다. 전원 스캐너(DSCN)(105)는, 제2 타이밍 후의 제3 타이밍에, 급전선 DSL101을 제2 전위에서 제1 전위로 변환하여, 구동용 트랜지스터 3B의 임계 전압 Vth에 해당하는 전압을 저장 용량 3C에 유지한다. 이러한 임계 전압 보정기능에 의해, 본 표시장치(100)는 화소마다 변동하는 구동용 트랜지스터 3B의 임계 전압의 영향을 캔슬 할 수 있다.
도 1b에 나타낸 화소 회로(101)는 또한 부트스트랩 기능도 구비하고 있다. 즉, 주 스캐너(WSCN)(104)는, 저장 용량 3C에 신호 전위가 유지된 단계에서 주사선 WSL101에 대한 제어신호의 인가를 해제한다. 이에 따라 주 스캐너(WSCN)(104)는 샘플링용 트랜지스터 3A를 비전도 상태로 설정하고 구동용 트랜지스터 3B의 게이트 g를 신호선 DTL101로부터 전기적으로 분리한다. 이로써 구동용 트랜지스터 3B의 소스 전위(Vs)의 변동에 게이트 전위(Vg)가 연동하여 게이트 g와 소스s간의 전압 Vgs을 일정하게 유지할 수 있다.
도 2a는, 도 1b에 나타낸 화소(101)의 동작 설명에 제공하는 타이밍 차트다. 시간축을 공통으로 하여, 주사선(WSL101)의 전위 변화, 급전선(DSL101)의 전위 변화 및 신호선(DTL101)의 전위 변화를 나타내고 있다. 이들 전위 변화와 병행하여, 구동용 트랜지스터 3B의 게이트 전위(Vg) 및 소스 전위(Vs)의 변화도 나타내고 있다.
이 타이밍 차트는, 화소(101)의 동작 천이에 맞추어 기간을 (B)∼(I)와 같이 편의상 구분 짓고 있다. 발광 기간 (B)에는 발광소자 3D가 발광 상태에 있다. 이 후 선 순차 주사의 새로운 필드로 들어간 후 최초의 기간 (C)에, 전원 공급선을 저전위로 전환한다. 다음 기간 (D)로 진행하여, 구동용 트랜지스터의 게이트 전위 Vg 및 소스 전위 Vs를 초기화한다. 이 임계값 보정준비 기간 (C) 및 (D)에 구동용 트랜지스터 3B의 게이트 전위 Vg 및 소스 전위 Vs를 리셋하는 것으로, 임계 전압 보정동작의 준비가 완료된다. 계속해서 임계값 보정기간 (E)에, 실제로 임계 전압 보정동작이 행해지고, 구동용 트랜지스터 3B의 게이트 g와 소스 s 사이에 임계 전압 Vth에 해당하는 전압이 유지된다. 실제로는, Vth에 해당하는 전압이, 구동용 트랜지스터 3B의 게이트 g와 소스 s 사이에 접속된 저장 용량 3C에 기록되게 된다.
이 후 이동도 보정을 위한 준비 기간 (F) 및 (G)를 거쳐, 샘플링 기간/이동도 보정기간 (H)로 진행된다. 이 기간에, 영상 신호의 신호 전위 Vin가 Vth에 가산되는 형태로 저장 용량 3C에 기록되는 동시에, 이동도 보정용 전압 ΔV이 저장 용량 3C에 유지된 전압으로부터 감산된다. 이 샘플링 기간/이동도 보정기간 (H)에는 신호선 DTL101이 신호 전위 Vin에 있는 시간대에 샘플링용 트랜지스터 3A를 전도 상태로 하기 위해, 이 시간대보다 펄스폭이 짧은 제어신호를 주사선 WSL101에 출력한다. 이로써 저장 용량 3C에 신호 전위 Vin를 유지하는 동시에 구동용 트랜지스터 3B의 이동도 μ에 대한 보정을 신호 전위 Vin에 가하고 있다.
이 후 발광 기간 (I)로 진행되고, 신호 전압 Vin에 따른 휘도로 발광소자가 발광한다. 그때 신호 전압 Vin은 임계 전압 Vth에 해당하는 전압과 이동도 보정용 전압 ΔV에 의해 조정되고 있기 때문에, 발광소자 3D의 발광 휘도는 구동용 트랜지스터 3B의 임계 전압 Vth이나 이동도 μ의 편차의 영향을 받지 않는다. 또한, 발광 기간 (I)의 최초에 부트스트랩 동작이 이루어져, 구동용 트랜지스터 3B의 게이트-소스간 전압 Vgs=Vin+Vth-ΔV를 일정하게 유지한 상태로, 구동용 트랜지스터 3B의 게이트 전위 Vg 및 소스 전위 Vs가 상승한다.
계속해서 도 2b∼도 2i를 참조하여, 도 1b에 나타낸 화소(101)의 동작을 상세하게 설명한다. 이 때, 도 2b∼도 2i의 도면 번호는, 도 2a에 나타낸 타이밍 차트의 각 기간 (B)∼(I)에 각각 대응하고 있다. 이해를 쉽게 하기 위해, 도 2b∼도 2i는, 설명의 편의상 발상 소자 3D의 용량성분을 용량소자 3I로서 도시하고 있다. 우선 도 2b에 나타내는 바와 같이 발광 기간(B)에는 전원 공급선 DSL101이 고전위 Vcc_H(제1 전위)에 있고, 구동용 트랜지스터 3B가 구동전류 Ids를 발광소자 3D에 공급하고 있다. 도시하는 바와 같이, 구동전류 Ids는 고전위 Vcc_H에 있는 전원 공급선 DSL101로부터 구동용 트랜지스터 3B를 통해 발광소자 3D를 거쳐, 공통 접지 배선 3H으로 흘러들어온다.
계속해서 기간 (C)로 들어가면 도 2c에 나타내는 바와 같이 전원 공급선 DSL101을 고전위 Vcc_H에서 저전위 Vcc_L로 전환한다. 이에 따라 전원 공급선 DSL101은 Vcc_L까지 방전되고, 또한 구동용 트랜지스터 3B의 소스 전위 Vs는 Vcc_L에 가까운 전위까지 천이한다. 전원 공급선 DSL101의 배선 용량이 큰 경우에는 비교적 빠른 타이밍에 전원 공급선 DSL101을 고전위 Vcc_H에서 저전위 Vcc_L로 전환하면 된다. 이 기간 (C)를 충분히 확보하는 것으로, 배선 용량이나 그 밖의 화소 기생 용량의 영향을 받지 않도록 해 둔다.
다음에 기간 (D)로 진행되면 도 2d에 나타내는 바와 같이, 주사선 WSL101을 저레벨에서 고레벨로 전환함으로써, 샘플링용 트랜지스터 3A가 전도 상태가 된다. 이 때 영상 신호선 DTL101은 기준 전위 Vo에 있다. 따라서 구동용 트랜지스터 3B의 게이트 전위 Vg는 전도한 샘플링용 트랜지스터 3A를 통해 영상 신호선 DTL101의 기준 전위 Vo가 된다. 이와 동시에 구동용 트랜지스터 3B의 소스 전위 Vs는 바로 저전위 Vcc_L에 고정된다. 이상에 의해 구동용 트랜지스터 3B의 소스 전위 Vs가 영상 신호선 DTL의 기준 전위 Vo보다 충분히 낮은 전위 Vcc_L로 초기화(리셋)된다. 구체적으로는 구동용 트랜지스터 3B의 게이트-소스간 전압 Vgs(게이트 전위 Vg와 소스 전위 Vs의 차)이 구동용 트랜지스터 3B의 임계 전압 Vth보다 커지도록, 전원 공급선 DSL101의 저전위 Vcc_L(제2 전위)를 설정한다.
다음에 임계값 보정기간 (E)로 진행되면 도 2e에 나타내는 바와 같이 전원 공급선 DSL101이 저전위 Vcc_L에서 고전위 Vcc_H로 천이하고, 구동용 트랜지스터 3B의 소스 전위 Vs가 상승을 시작한다. 결국 구동용 트랜지스터 3B의 게이트-소스간 전압 Vgs이 임계 전압 Vth이 되면 전류가 컷오프한다. 이와 같이 하여 구동용 트랜지스터 3B의 임계 전압 Vth에 해당하는 전압이 저장 용량 3C에 기록된다. 이것이 임계 전압 보정동작이다. 이 때 전류가 오로지 저장 용량 3C측에 흐르고, 발광소자 3D측으로는 흐르지 않도록 하기 위해, 발광소자 3D가 컷오프가 되도록 공통 접지 배선 3H의 전위를 설정해 둔다.
기간 (F)로 진행되면 도 2f에 나타내는 바와 같이 주사선 WSL101이 저전위측 으로 천이하고, 샘플링용 트랜지스터 3A가 일단 오프 상태가 된다. 이 때 구동용 트랜지스터 3B의 게이트 g는 플로팅으로 되지만, 게이트-소스간 전압 Vgs은 구동용 트랜지스터 3B의 임계 전압 Vth과 같기 때문에 컷오프 상태이며, 따라서 드레인 전류 Ids는 흐르지 않는다.
계속해서 기간 (G)로 진행되면 도 2g에 나타내는 바와 같이, 영상 신호선 DTL101의 전위가 기준 전위 Vo로부터 샘플링 전위(신호 전위) Vin로 천이한다. 이에 따라 다음의 샘플링 동작 및 이동도 보정동작의 준비가 완료된다.
샘플링 기간/이동도 보정기간 (H)로 들어가면, 도 2h에 나타내는 바와 같이 주사선 WSL101이 고전위측으로 천이하여 샘플링용 트랜지스터 3A가 온 상태가 된다. 따라서 구동용 트랜지스터 3B의 게이트 전위 Vg는 신호 전위 Vin가 된다. 여기에서 발광소자 3D는 처음에 컷오프 상태(하이 임피던스 상태)에 있기 때문에, 구동용 트랜지스터 3B의 드레인/소스간 전류 Ids는 발광소자 용량 3I로 흘러들어와, 충전을 시작한다. 따라서 구동용 트랜지스터 3B의 소스 전위 Vs는 상승을 시작한다. 결국 구동용 트랜지스터 3B의 게이트-소스간 전압 Vgs은 Vin+Vth-ΔV가 된다. 이와 같이 하여, 신호 전위 Vin의 샘플링과 보정량 ΔV의 조정이 동시에 이루어진다. Vin이 높을수록 Ids는 커지고, ΔV의 절대값도 커진다. 따라서 발광 휘도 레벨에 따른 이동도 보정이 행해진다. Vin을 일정하게 했을 경우, 구동용 트랜지스터 3B의 이동도 μ가 클수록 ΔV의 절대값이 커진다. 환언하면 이동도 μ가 클수록 부귀환량 ΔV이 커지므로, 화소마다 이동도 μ의 편차를 제거할 수 있다.
마지막으로 발광 기간 (I)가 되면, 도 2i에 나타내는 바와 같이 주사선 WSL101이 저전위측으로 천이하고, 샘플링용 트랜지스터 3A는 오프 상태가 된다. 이에 따라 구동용 트랜지스터 3B의 게이트 g는 신호선 DTL101로부터 분리된다. 동시에 드레인 전류 Ids가 발광소자 3D를 흐르기 시작한다. 이에 따라 발광소자 3D의 애노드 전위는 구동전류 Ids에 따라 Vel만큼 상승한다. 발광소자 3D의 애노드 전위의 상승은, 즉 구동용 트랜지스터 3B의 소스 전위 Vs의 상승과 같다. 구동용 트랜지스터 3B의 소스 전위 Vs가 상승하면, 저장 용량 3C의 부트스트랩 동작에 의해, 구동용 트랜지스터 3B의 게이트 전위 Vg도 연동해서 상승한다. 게이트 전위 Vg의 상승량 Vel은 소스 전위 Vs의 상승량 Vel과 같아진다. 그러므로, 발광 기간 동안 구동용 트랜지스터 3B의 게이트-소스 간 전압 Vgs은 Vin+Vth-ΔV으로 일정하게 유지된다.
도 3a는, 도 1a에 나타낸 참고예에 따른 표시장치의 화소의 선 순차 주사를 나타내는 모식적인 블럭도이다. 간단히 하기 위해, 화소 어레이부를 구성하는 화소의 집합은, 8 × 8의 화소 행렬로 되어 있다. 즉 화소행(수평 라인)의 개수가 8개이고, 화소열(수직 라인)의 개수도 8개로 되어 있다. 이 화소 어레이부는 제1 수직 구동회로 WSCN 및 제2 수직 구동회로 DSCN에 의해 행 단위(수평 라인 단위)로 선 순차 주사된다. 1라인째의 8개의 화소는, WSCN의 최초의 출력 및 DSCN의 최초의 출력에 의해 선택되어, 액티브 상태가 된다. 이것을 나타내기 위해, 1행째(1라인째)의 화소에는, 각각 (1,1)이 붙여지고 있다. 앞의 숫자 1은, 제1 수직 구동회로 WSCN의 1번째의 출력단으로 선택되는 것을 나타내고, 뒤의 숫자 1은 제2 수직 구동회로 DSCN의 1번째의 출력으로 선택 상태가 되는 것을 나타내고 있다. 도면으로부 터 알 수 있는 바와 같이, 1라인째의 화소는, 모두 WSCN의 제1 출력 및 DSCN의 제1 출력에 의해 액티브가 되어, 원하는 발광 동작을 행한다.
2라인째의 화소에는 (2,2)가 붙여지고 있다. 즉 2라인째의 화소는 WSCN의 제2 출력 및 DSCN의 제2 출력에 의해 액티브가 된다. 이 때, 1라인째와 2라인째 사이에는 1수평주기(1H)의 위상차가 있다. 이하 순서대로 선 순차 주사가 진행하고, 최후의 8행째의 화소는, WSCN의 제8 출력과 DSCN의 제8 출력에 의해 액티브가 된다. 이에 따라 1프레임 분의 선 순차 주사가 완료되고, 화소 어레이부에 1프레임의 화상이 표시된다.
각 라인의 화소는, 한 쌍의 수직 구동회로 WSCN, DSCN로 액티브가 되었을 때, 신호선으로부터 공급되는 영상 신호를 샘플링하고, 영상 신호에 따른 휘도로 발광한다. 동일 라인 위에 있는 화소는, 모두 동일한 타이밍에 액티브 상태가 된다. 따라서, 신호선(수직 라인)을 좌우에서 서로 인접하는 화소에 의해 공통화할 수는 없으며, 화소의 각 열에 대응하여 각 신호선을 배치할 필요가 있다. 가령 도 3a에 나타내는 선 순차 주사 방식으로, 신호선을 좌우의 화소열에서 공용하면, 좌우의 화소에 반드시 같은 영상 신호가 기록되게 되어, 정상적인 화상을 표시할 수는 없다.
도 3b는, 도 3a에 모식적으로 나타낸 참고예에 따른 표시장치의 구체적인 배치를 나타내는 블럭도이다. 단 도시를 생략하기 위해, 화소 어레이부는 4행 × 4열분의 화소만을 나타내고 있다. 도 3b에 도시한 바와 같이, 화소 어레이부에는 각 화소행(수평 라인)에 대응하여 제1 구동선 WS이 배치되어 있다. 마찬가지로 각 수 평 라인에 대응하여 제2 구동선 DS이 배치되어 있다. 각 화소열(수직 라인)에 대응하여 신호선이 배치되어 있다. 각 제1 구동선 WS은 제1 수직 구동회로 WSCN에 의해 구동된다. 제1 수직 구동회로 WSCN의 각 출력을 WS1, WS2, WS3, WS4로 나타내고 있다. 이것은 동시에 대응하는 제1 구동선도 나타내고 있다. 한편 각 제2 구동선 DS에는 제2 수직 구동회로 DSCN가 접속하고 있다. 제2 수직 구동회로 DSCN의 출력을 DS1, DS2, DS3, DS4로 나타내고 있다. 이것은 대응하는 제2 구동선도 나타내고 있다. 한편 각 신호선은 수평 구동회로 HSEL에 접속하고 있다. 도 3b에서 알 수 있는 바와 같이, 수평 구동회로 HSEL는, 신호선 개수와 같은 수의 출력부를 구비하고 있다. 화소 어레이부의 고화질화 및 고밀도화에 따라, 신호선 개수가 증가하면, 그만큼 수평 구동회로 HSEL의 복잡화 및 대형화를 초래하고, 이는 원가 상승의 요인이 된다. 또 화소 어레이부에서는 신호선 개수의 증대화에 따라, 배선 밀도가 높아지고, 단락 결함의 발생 확률이 높아진다.
도 4a는, 도 3a에 나타낸 참고예에 따른 표시장치의 1프레임 분의 동작 시퀀스를 나타내는 블럭 챠트이다. 도 4a에 도시하는 바와 같이, 1프레임 기간은, 전의 수직 블랭킹 기간 BR과 후의 수직 블랭킹 기간 BR 사이에 놓인다. 각 수직 블랭킹 기간 BR은, 4수평 주기(4H)만큼의 시간 길이로 되어 있다. 1프레임 기간은 8H로 구성된다. 각 수평주기(H)마다 1라인 분의 영상 신호 DATA가 대응하는 화소행에 기록된다. 1프레임 기간의 최초의 수평주기에는, 1라인째의 화소행에 DATA(1,1)이 기록된다. 프레임 기간의 최후의 수평주기에는, 8행째(8라인째)의 화소에 영상 신호 DATA(8,8)이 기록된다.
한편 제1 수직 구동회로는 1프레임 주기에 선 순차로 동작하여, 출력 WS1에서 WS8까지 순차 대응하는 제1 구동선에 출력한다. 제2 수직 구동회로도, 1프레임 기간에 순차 출력 DS1∼DS8을 대응하는 제2 구동선에 공급한다. 제1 수직 구동회로 및 제2 수직 구동회로는 모두 1H의 위상차를 갖고, 대응하는 구동신호를 대응하는 구동선에 출력하고 있다.
출력 WS에 따라, 화소는 임계 전압 보정동작(Vth 캔슬 동작)과 신호 기록 및 이동도 보정 동작을 행한다. 도면의 예에서는, 화소는 3수평주기(3H)에 걸쳐, Vth 캔슬 동작을 시분할적으로 행하고 있다. 이 때 마지막 수평주기에서는, Vth 캔슬 동작과 이동도 보정동작을 모두 행하고 있다. 한편 제2 수직 구동회로의 출력 DS에 따라, 화소는 점등 상태가 되어 영상 신호에 따라 발광한다. 일부 제1 수직 구동회로의 출력 WS과 제2 수직 구동회로의 출력 DS이 시간적으로 겹치고 있다. 이 시간적으로 겹친 부분에서, 화소는 Vth 캔슬 동작을 정상적으로 행할 수 있다.
도 4b는, 참고예에 따른 표시장치의 최초의 수평 라인의 액티브 상태를 나타내는 블럭 챠트이다. 도 4b에 도시하는 바와 같이, 1번째 라인의 화소행은, 제1 수직 구동회로의 제1 출력 WS1 및 제2 수직 구동회로의 제2 출력 DS1에 의해 액티브 상태가 되어, 일련의 동작을 실행하고, 영상 신호에 따른 휘도로 발광한다.
도 4c는, 마찬가지로 참고예에 따른 표시장치의 제2 라인의 선택 상태를 나타내는 블럭 챠트이다. 1번째 라인의 동작 시작부터 1H 시프트한 위상으로, 출력 WS2 및 DS2가 2라인째의 화소에 공급된다. 출력 WS2 및 DS2에 대응하여, 2라인째의 화소는 소정의 동작을 행하여, 영상 신호에 따른 휘도로 발광한다.
도 4d는, 마찬가지로 참고예에 따른 표시장치의 3라인째의 선택 상태(액티브 상태)를 나타내는 블럭 챠트이다. 2라인째의 화소가 동작을 시작하고 나서 1H 시프트한 위상으로, 출력 WS3 및 DS3이 3라인째의 화소에 공급된다. 출력 WS3 및 DS3에 대응하여, 3라인째의 화소는, 소정의 동작을 실행하여 영상 신호에 따른 휘도로 발광한다. 소정의 동작에는, Vth 캔슬 동작, 신호 기록 동작, 이동도 보정동작, 점등 동작 등이 포함된다.
도 5a는, 본 발명에 따른 표시장치의 구동원리를 나타내는 모식도이다. 이해를 쉽게 하기 위해, 참고예에 따른 표시장치의 구동방식을 나타낸 도 3a와 같은 표기를 채용하고 있다. 도 5a에 도시하는 바와 같이, 8행 8열의 화소의 집합은, 제1 수직 구동회로 WSCN 및 제2 수직 구동회로 DSCN에 의해 구동되고 있다. 1라인째의 화소행에 주목하면, WSCN의 1번째의 출력과 DSCN의 1번째의 출력에 의해 액티브 상태가 되는 화소(1,1)와, WSCN의 1번째의 출력과 DSCN의 0번째의 출력에 의해 액티브 상태가 되는 화소(1,0)가 혼재하고 있다. 특히 좌우에서 서로 인접하는 화소에 대해 주목하면, 왼쪽이 (1,1)이고 오른쪽이 (1,0)으로 되어 있다. 좌우의 화소에서 이와 같이 액티브 상태가 되는 타이밍이 어긋나고 있다.
마찬가지로 2라인째의 화소행에 주목하면, 인접하는 화소에서 액티브되는 타이밍이 어긋나고 있다. 예를 들면 점선으로 둘러싸인 1열째 및 2열째의 화소에 주목하면, 왼쪽의 화소가 (2,2)이고 오른쪽이 (2,1)로 되어 있으며, 서로 동작 타이밍이 어긋나고 있다. 이와 같이, 좌우 2열의 화소에 주목하면, 같은 동작 타이밍에 액티브 상태가 되는 조합이 없기 때문에, 좌우의 화소열에서 1개의 신호선을 공유 하는 것이 가능하게 된다. 이와 같이 하여, 본 발명의 실시예에 따른 표시장치는 토털 신호선 개수를, 토털 화소의 열수의 절반으로 할 수 있다.
도 5b는, 도 5a에 나타낸 본 발명에 따른 표시장치의 구체적인 구성을 나타내는 회로 블럭도이다. 이해를 쉽게 하기 위해, 도 3b에 나타낸 참고예에 따른 표시장치와 대응하는 부분에는 대응하는 참조 부호를 사용하고 있다. 본 표시장치는, 기본적으로 화소 어레이부와, 이것을 프레임 모양으로 둘러싸는 구동부로 구성되어 있다. 화소 어레이부는, 행렬 모양으로 배치된 화소(101)의 집합으로 이루어진다. 구동부는 이 화소 어레이부를 구동한다. 바람직하게는 중앙의 화소 어레이부와 이것을 둘러싸는 주변의 구동부는, 1매의 패널에 집적 형성되어 있다.
화소 어레이부는, 2개의 화소열에 대하여 1개의 비율로 배치된 열 모양의 신호선과, 1개의 화소행에 대하여 1개의 비율로 배치된 행 모양의 제1 구동선 WS과, 마찬가지로 1개의 화소행에 대해 1개의 비율로 배치된 행 모양의 제2 구동선 DS을 구비하고 있다. 신호선은, 대응하는 좌우 한 쌍의 열의 화소(101)에 공통 접속되어 있다. 제1 구동선 WS은, 대응하는 행의 화소에 접속되어 있다. 이에 대하여 제2 구동선 DS은, 이것을 사이에 두고 상측에 있는 행의 화소와 하측에 있는 행의 화소에 교대로 접속하고 있다.
구동부는, 열 모양의 신호선에 영상 신호를 공급하는 수평 구동회로 HSEL와, 행 모양의 제 1구동선 WS에 순차로 구동신호를 공급하는 제1 수직 구동회로 WSCN와, 행 모양의 제2 구동선 DS에 제2 구동신호를 공급하는 제2 수직 구동회로 DSCN를 포함한다. 각 화소(101)는, 제1 구동신호 및 제2 구동신호에 의해 액티브 상태 가 되고, 영상 신호에 따른 휘도로 발광 동작하며, 이로써 화소 어레이부에 1프레임 분의 화상을 표시한다.
1행째의 화소에 주목하면, 4개의 화소는 각각 제1 수직 구동회로 WSCN의 첫 번째의 출력 WS1에 접속되어 있다. 2라인째의 화소에 주목하면, 4개의 화소는 대응하는 2번째의 출력 WS2에 접속되어 있다. 이와 같이 제1 수직 구동회로 WSCN의 출력 WS은, 각 수평 라인의 화소행과 1 대 1로 대응하고 있다.
한편 제2 수직 구동회로 DSCN의 출력에 주목하면, 1번째의 출력 DS1은, 상하의 행에서 서로 인접하는 화소에 교대로 공급되고 있다. DS1은 상측의 화소행의 1번째 및 3번째의 화소에 공급되는 동시에, 2행째의 화소행의 짝수 번째의 화소에도 공급되고 있다. 이와 같이 DSCN의 출력 DS은, 상하에 서로 인접하는 화소행에서, 홀수 번째와 짝수 번째에 교대로 분배되고 있다. 따라서, 예를 들면 2번째의 화소행에 주목하면, WS2, DS2로 액티브 상태가 되는 화소(WS2, DS2)와, WS2, DS1로 액티브 되는 화소(WS2, DS1)가 교대로 혼재하게 된다. 좌우에서 서로 인접하는 화소는 서로 다른 타이밍에 액티브 되므로, 신호선을 공유할 수 있다.
상기 구성을 갖는 표시장치를 구동하기 위해, 1프레임 주기를 제1 필드와 제2 필드로 나누어 2회 주사하고, 이로써 1개의 신호선으로부터 공급되는 영상 신호를 제1 필드와 제2 필드에서 다른 화소로 나누도록 하고 있다. 즉 구동부는, 제1 필드 기간에 화소의 각 행을 1회 주사하고, 제2 필드 기간에 화소의 각 행을 한 번 더 주사하고, 이로써 1프레임 분의 화상을 화소 어레이부에 표시한다. 제1 필드 기간에, 제1 수직 구동회로 WSCN는 제1 구동선 WS을 1행씩 순차 주사하여 거기에 제1 구동신호를 공급하는 한편, 제2 수직 구동회로 DSCN는 홀수 번 DS1, DS3 및 짝수 번 DS0, DS2, DS4의 제2 구동선 중, 한쪽을 선택적으로 주사하여 거기에 제2 구동신호를 공급한다. 이로써 각 신호선에 공통 접속한 좌우 한 쌍의 열에 포함되는 화소의 절반을 발광 동작시킨다. 제2 필드 기간에, 제1 수직 구동회로 WSCN는 제1 구동선을 1행씩 선 순차 주사하여 거기에 제1 구동신호를 다시 공급하는 한편, 제2 수직 구동회로 DSCN는 홀수 번 DS1, DS3 및 짝수 번 DS0, DS2, DS4의 제2 구동선 중 다른 쪽을 선택적으로 주사하여 거기에 제2 구동신호를 공급한다. 이로써 각 신호선에 공통 접속한 좌우 한 쌍의 열에 포함되는 화소의 절반을 발광시킨다.
각 화소(101)는, 예를 들면 도 1b에 나타낸 회로 구성으로 되어 있다. 각 화소(101)는 적어도 샘플링용 트랜지스터 3A와, 구동용 트랜지스터 3B와, 저장 용량 3C과, 발광소자 3D를 구비하고 있다. 샘플링용 트랜지스터 3A의 제어단은 제1 구동선 및 제2 구동선의 한쪽으로 이루어지는 주사선 WSL101에 접속한다. 샘플링용 트랜지스터 3A의 한 쌍의 전류단은 신호선 TDL101과 구동용 트랜지스터 3B의 제어단에 접속하고 있다. 구동용 트랜지스터 3B는, 한 쌍의 전류단의 한쪽이 발광소자 3D에 접속하고, 다른 쪽이 제1 구동선 및 제2 구동선의 다른 쪽으로 이루어지는 급전선 DSL101에 접속하고 있다. 저장 용량 3C은, 구동용 트랜지스터 3B의 제어단과 전류단 사이에 접속하고 있다. 이 때 본 예에서는, 제1 구동선측이 주사선 WSL101이 되고, 제2 구동선측이 급전선 DSL101로 되어 있다. 단 본 발명은 이것에 한정되는 것은 아니고, 이 관계를 역으로 해도 된다.
상기 구성에 있어서, 화소(101)는, 주사선 WSL101로부터 공급된 구동신호에 따라 샘플링용 트랜지스터 3A가 온 하여 신호선 DTL101로부터 영상 신호를 샘플링하여 저장 용량 3C에 기록하고, 급전선 DSL101로부터 공급된 구동신호에 따라 구동용 트랜지스터 3B가 동작하여, 저장 용량 3C에 기록된 영상 신호에 따른 구동 전류를 발광소자 3D에 공급한다.
화소(101)는, 영상 신호를 저장 용량 3C에 기록하기 전에 주사선 WSL101 및 급전선 DSL101로부터 공급되는 구동신호에 따라 보정동작을 행한다. 이로써 화소(101)는 구동용 트랜지스터 3B의 임계 전압의 편차를 캔슬 하는 보정량을 저장 용량 3C에 가산한다. 바람직하게는, 화소(101)는 이 임계 전압 보정동작을 복수의 수평기간에 걸쳐 시분할적으로 복수 회 반복한다. 덧붙여 화소(101)는, 영상 신호를 저장 용량 3C에 기록할 때, 구동용 트랜지스터 3B의 이동도 μ의 편차를 캔슬 하는 보정량을 저장 용량 3C으로부터 감산하도록 해도 된다.
도 6a는, 도 5a에 나타낸 본 발명에 따른 표시장치의 1프레임 분의 동작 시퀀스를 나타내는 블럭 챠트이다. 이해를 쉽게 하기 위해, 도 4a에 나타낸 참고예에 따른 표시장치의 블럭 챠트와 같은 표기를 채용하고 있다. 도 6a에 도시하는 바와 같이, 본 발명의 실시예에 따른 표시장치에서는, 전후의 블랭킹 기간 BR 사이에, 1회의 프레임 기간이 삽입되어 있다. 1회의 프레임 기간은 제1 필드 기간과 제2 필드 기간으로 나뉘어 있다. 제1 필드 기간에 제1 구동선은 선 순차 주사되고, 출력 WS1∼WS8이 순차 대응하는 제1 구동선에 공급되고 있다. 한편 제2 구동선은 홀수 번째만이 선택 주사되고 있으며, DS1, DS3, DS5, DS7만이 대응하는 제2 구동선에 출력된다.
제2 필드 기간으로 들어가면, 다시 제1 구동선이 선 순차 주사되고, 출력 WS1∼WS8이 대응하는 제1 구동선에 공급된다. 한편 제2 구동선측은 짝수 번째만이 선택 주사되고, DS0, DS2, DS4, DS6, DS8만이 대응하는 제2 구동선에 출력된다. 이와 같이 하여, 2회의 필드 주사로 1프레임 분의 화상이 화소 어레이부에 표시된다.
도 6b는, 본 발명에 따른 표시장치의 1라인째의 화소행의 선택 상태를 나타내는 블록 차트다. 도 6b에 도시하는 바와 같이, 제1 필드의 최초의 수평기간에, 구동부측으로부터 WS1과 DS1이 출력된다. 이것에 의해 1라인째의 화소는 (1,1)이 액티브 형태가 되는 한편, (1,0)은 비액티브 상태가 된다. WS1 및 DS1에 의해 액티브 상태에 놓인 화소 (1,1)은, 3수평기간(3H)에 걸쳐 시분할적으로 Vth 캔슬 동작을 행한다. 그 중에서 3번째의 수평기간에, 상기 화소들은 Vth 캔슬 동작과 아울러 신호의 기록 동작 및 이동도 보정동작도 행하고 있다. 또한 화소들은 DS1에 응답하여 화소의 점등 동작도 행하고 있다. WS1과 DS1은 2수평 기간에 걸쳐 서로 위상이 중첩된다. WS1과 DS1의 위상이 중첩된 상태에서 Vth 캔슬 동작 등이 정상적으로 이루어진다. 그 때, 제1 필드와 제2 필드에서는 WS와 DS의 위상관계가 1H만큼 시프트된다. 그 영향을 최대한 억제하기 위해 Vth 캔슬 동작을 복수 회 반복하고 있다. 제1 필드와 제2 필드에서 WS와 DS의 위상이 1H 어긋나므로, Vth 캔슬 동작의 횟수도 효과적으로 제1 필드와 제2 필드에서 변화한다. 이 변화가 화질에 영향을 주지 않도록, Vth 캔슬 동작은 그 반복 횟수를 늘리는 것이 바람직하다.
화소는 출력 DS에 따라 최대 1필드 기간 동안 점등할 수 있다. 제1 필드기간에 점등한 경우에는 제2 필드 기간에는 점등하지 않는다. 따라서 1프레임에 차지하 는 화소의 점등 시간은 최대 1필드 기간이 되므로, 발광 듀티는 최대 50%가 된다.
도 6c는, 도 6b에 나타낸 블럭 챠트이며, 액티브 상태가 되는 화소를 나타낸 블럭도다. 도 6c에 도시하는 바와 같이, 구동부측에서 WS1 및 DS1이 출력되면, 1라인째의 화소행 중 해칭으로 나타낸 홀수 번째의 화소(WS1, DS1)만이 액티브가 되어서 발광 상태가 된다. 이에 반해 짝수 번째의 화소(WS1, DS0)는 비액티브가 되어, 발광하지 않는다. 따라서 좌우의 화소(WS1, DS1)와 (WS1, WS0)은 동일한 타이밍에 액티브가 되지 않아, 신호선을 공용할 수 있다.
도 6d는, 제1 필드에서 위상이 1H 진행했을 때의 블럭 챠트이다. 도 6d에 도시하는 바와 같이, 2라인째의 화소에 대하여 구동부측에서 DS1 및 WS2가 출력된다.
도 6e는, 2라인째에 액티브 상태가 되는 화소를 나타낸 블럭도다. 도 6e에 도시하는 바와 같이, 2라인째에서는 WS2, DS1에 응답하여, 짝수 번째의 화소(WS2, DS1)가 액티브가 되고, 해칭으로 나타낸 바와 같이 발광 상태로 이행한다. 한편 홀수 번째의 화소(WS2, DS2)는 비선택 상태에 놓인다. 또한 1라인째에 계속해서 발광 상태가 되고 있는 화소(WS1, DS1)도 해칭으로 나타내고 있다.
도 6f는, 동작 시퀀스가 1H만큼 더 진행된 블럭 챠트를 나타내고 있다. 여기에서는 제1 필드에서 3라인째의 화소에, 구동부측으로부터 WS3, DS3이 출력되고 있다.
도 6g는, 전술한 도 6f의 블럭 챠트에 대응하고 있으며, 3라인째에 선택 상태가 되는 화소를 해칭으로 나타내고 있다. 도 6g에 도시하는 바와 같이, 3라인째에서는 WS3, DS3에 응답하여, 홀수 번째의 화소(WS3, DS3)가 선택 상태가 되는 한 편, 짝수 번째의 화소(WS3, DS2)는 비선택 상태로 놓이게 된다. 따라서 해칭으로 나타낸 홀수 번째의 화소만이 발광한다.
도 6h는 동작 시퀀스가 1H만큼 더 진행한 블럭 챠트이다. 도 6h에 도시하는 바와 같이, 구동부측으로부터 DS3, WS4가 4라인째의 화소에 출력되고 있다. 도 6f에 나타낸 3라인째의 블럭 챠트와 비교하면 알 수 있는 바와 같이, 4라인째에 있어서의 DS3과 WS4의 위상관계는, 3라인째에 있어서의 WS3과 DS3의 위상관계로부터 1H만큼 시프트 하고 있다. 이 시프트가 화소의 실제 동작에 악영향을 주지 않도록, Vth 캔슬 동작을 시분할적으로 복수 회 행하고 있다.
도 6i는, 도 6h에 나타낸 블럭 챠트와 대응한 화면의 선택 상태를 나타내고 있다. 도 6i에 도시하는 바와 같이, 4라인째의 화소행에서 짝수 번째의 화소(WS4, DS3)가 선택 상태가 되어 해칭으로 나타낸 것과 같이 발광한다. 이에 반해 홀수 번째의 화소(WS4, DS4)는 비선택 상태로 놓인다. 이상과 같이 하여, 제1 필드에서 16개의 전체 화소 중, 절반의 8화소가 액티브 상태가 되어 각 신호선으로부터 공급되는 영상 신호에 따라 발광한다. 도 6i에 나타내는 바와 같이, 선택된 화소는, 화소 어레이부 상에서 지그재그 모양으로 놓이게 된다.
이 후 제2 필드 기간이 시작된다. 다시 화소 어레이부의 순차 주사를 행하여, 지그재그 모양으로 남은 비선택 상태의 화소를 선택하여 영상 신호에 따른 휘도로 발광시킨다. 이와 같이 하여 제1 필드 및 제2 필드가 종료되면, 화소 어레이부 위에 1프레임 분의 화상이 표시된다.
Vth 캔슬 동작(임계 전압 보정동작)은 1회만 행할 경우와, 복수의 수평주기 에 걸쳐 반복하여 시분할적으로 행하는 경우가 있다. 도 7a는 분할 Vth 캔슬을 행하지 않는 경우에 있어서, 본 발명의 화소 구성을 사용했을 때의 구동용 트랜지스터의 게이트 전위 Vg와 소스 전위 Vs를 나타내고 있다. 여기에서는 2화소분의 Vg와 Vs의 결과를 기재하고 있지만, 1개가 WS(n)와 DS(n)에 의해 구동된 구동용 트랜지스터의 Vg, Vs이며, 나머지 하나가 WS(n+1)과 DS(n)에 의해 구동된 구동용 트랜지스터의 Vg, Vs이다. 전자의 출력을 보면, 초기화, Vth 캔슬, 기록(겸 이동도 보정)이 정상으로 이루어져, 원하는 발광이 얻어진다. 그에 반해 후자는 WS가 ON하기 전에 DS가 VccH로 되므로, 1필드 앞에서 Vg, Vs로 다시 되돌아가고, 발광이 다시 일순 행해진다(도 1b의 회로에서는 DS를 VccL로 하강시켜 발광을 비발광으로 하므로, 그것을 다시 VccH로 되돌리면 또 같은 Vgs에서 발광이 시작된다). 이것은 원하는 동작이 아니기 때문에, 바람직하지 못하다.
도 7b는 분할 Vth 캔슬을 행했을 경우에 있어서의, 본 발명의 화소구성을 사용했을 때의 구동용 트랜지스터의 게이트 전위 Vg와 소스 전위 Vs를 나타내고 있다. 마찬가지로 2화소분의 Vg와 Vs의 결과를 기재하고 있다. 도 7a와는 달리, 어느 조합으로도 WS쪽이 먼저 ON하고 있기 때문에 정상적으로 초기화가 행해져, 어느 쪽이나 원하는 발광을 얻을 수 있다. 도 6a∼도 6g 및 도 7b에서 알 수 있는 바와 같이, 본 발명의 실시예에 따른 화소 구성으로 구동했을 경우, 출력을 공유한 화소 라인끼리는 분할 Vth 캔슬의 횟수가 1회분 달라진다. 따라서 분할 Vth 캔슬의 횟수를 많게 하거나, 혹은 1회분의 Vth 캔슬 시간을 연장하는 등으로, Vth 캔슬을 충분히 행하는 것이 중요하다. 그것이 충분히 행해지지 않는 경우, 같은 샘플링 전위라 도 1단마다 발광휘도가 달라지는 문제가 예상된다.
이 때 전술한 실시예에서는, 제1 구동선측이 주사선 WS이 되고, 제2 구동선측이 급전선 DS으로 되어 있다. 단 본 발명은 이것에 한정되는 것은 아니고, 이 관계를 역으로 해도 된다. 도 7c는, 이러한 실시예의 구동원리를 나타내는 모식도이다. 이해를 쉽게 하기 위해, 앞의 실시예의 동작 원리를 나타낸 도 5a와 같은 표기를 채용하고 있다. 도 7c에 도시하는 바와 같이, 8행 8열의 화소의 집합은, 수직 구동회로 WSCN 및 수직 구동회로 DSCN에 의해 구동되고 있다. 1라인째의 화소행에 주목하면, WSCN의 0번째의 출력과 DSCN의 1번째의 출력에 의해 액티브 상태가 되는 화소 (0,1)과, WSCN의 1번째의 출력과 DSCN의 1번째의 출력에 의해 액티브 상태가 되는 화소 (1,1)이 혼재하고 있다. 특히 좌우에서 인접하는 화소에 대해 주목하면, 좌측이 (0,1)이고 오른쪽이 (1,1)로 되어 있다. 좌우의 화소에서 이와 같이 액티브 상태가 되는 타이밍이 어긋나고 있다.
마찬가지로 2라인째의 화소행에 주목하면, 인접하는 화소에서 액티브가 되는 타이밍이 어긋나고 있다. 예를 들면 점선으로 둘러싸인 1열째 및 2열째의 화소에 주목하면, 좌측의 화소가 (1,2)이고 오른쪽이 (2,2)가 되며, 따라서 서로 동작 타이밍이 어긋나 있다. 이와 같이, 좌우 2열의 화소에 주목하면, 같은 동작 타이밍에 액티브 상태가 되는 조합이 없기 때문에, 좌우의 화소열에서 1개의 신호선을 공유하는 것이 가능하게 된다. 이와 같이 하여, 본 발명에 따른 표시장치는 토털 신호선 개수를, 토털 화소 열수의 절반으로 할 수 있다.
도 7d는, 도 7c에 나타낸 실시예에 따른 표시장치의 구체적인 구성을 나타내 는 회로 블럭도이다. 이해를 쉽게 하기 위해, 도 5b에 나타낸 앞의 실시예에 따른 표시장치와 대응하는 부분에는 대응하는 참조 부호를 사용하고 있다. 본 표시장치는, 기본적으로 화소 어레이부와, 이것을 프레임 모양으로 둘러싸는 구동부로 구성되어 있다. 화소 어레이부는, 행렬 모양으로 배치된 화소(101)의 집합으로 이루어진다. 구동부는 이 화소 어레이부를 구동한다. 바람직하게는 중앙의 화소 어레이부와 이것을 둘러싸는 주변의 구동부는, 1매의 패널에 집적 형성되어 있다.
화소 어레이부는, 2개의 화소열에 대하여 1개의 비율로 배치된 열 모양의 신호선과, 1개의 화소행에 대하여 1개의 비율로 배치된 행 모양의 구동선 WS과, 마찬가지로 1개의 화소행에 대하여 1개의 비율로 배치된 행 모양의 구동선 DS을 구비하고 있다. 신호선은, 대응하는 좌우 한 쌍의 열의 화소(101)에 공통 접속되어 있다. 구동선 DS은, 대응하는 행의 화소에 접속되어 있다. 이에 대하여 구동선 WS은, 이것을 사이에 두고 상측에 있는 행의 화소와 하측에 있는 행의 화소에 교대로 접속하고 있다. 다시 말해 앞의 실시예와 비교하면 구동선 WS과 DS의 접속 관계가 교차하고 있다.
구동부는, 열 모양의 신호선에 영상 신호를 공급하는 수평 구동회로 HSEL와, 행 모양의 구동선 WS에 구동신호를 공급하는 수직 구동회로 WSCN와, 행 모양의 구동선 DS에 구동신호를 공급하는 수직 구동회로 DSCN를 포함한다. 각 화소(101)는, 이들 구동신호에 의해 액티브 상태가 되고, 영상 신호에 따른 휘도로 발광 동작하며, 이로써 화소 어레이부에 1프레임 분의 화상을 표시한다.
도 7e은, 도 7c에 나타낸 본 발명에 따른 표시장치의 1프레임 분의 동작 시 퀀스를 나타내는 블럭 챠트이다. 이해를 쉽게 하기 위해서, 도 6a에 나타내는 앞의 실시예에 따른 표시장치의 블럭 챠트와 같은 표기를 채용하고 있다. 도 7e에 도시하는 바와 같이, 본 실시예에 따른 표시장치에서는, 전후의 블랭킹 기간 BR 사이에, 1회의 프레임 기간이 삽입되고 있다. 1회의 프레임 기간은 제1 필드 기간과 제2 필드 기간으로 나뉘어 있다. 제1 필드 기간에 구동선 WS은 선 순차 주사되고, 출력 WS0∼WS8이 순차 대응하는 구동선 WS에 공급되고 있다. 한편 구동선 DS는 홀수 번째 만이 선택 주사되고 있으며, DS1, DS3, DS5, DS7만이 대응하는 구동선 DS에 출력된다.
제2 필드 기간으로 들어가면, 다시 구동선 WS이 선 순차 주사되고, 출력 WS0∼WS8이 대응하는 구동선 WS에 공급된다. 한편 구동선 DS측은 짝수 번째만이 선택 주사되고, DS0, DS2, DS4, DS6, DS8만이 대응하는 구동선 DS에 출력된다. 이와 같이 하여, 2회의 필드 주사로 1프레임 분의 화상이 화소 어레이부에 표시된다.
도 7f는, 본 실시예에 따른 표시장치의 1라인째의 화소행의 선택 상태를 나타내는 블럭 챠트이다. 도 7f에 도시하는 바와 같이, 제1 필드의 최초의 수평기간에, 구동부측으로부터 WS0과 DS1이 출력된다. 이것에 의해 1라인째의 화소 (0,1)이 액티브 상태가 된다. WS0 및 DS1에 의해 액티브 상태로 놓인 화소 (0,1)은, 3수평기간(3H)에 걸쳐 시분할적으로 Vth 캔슬 동작을 행한다. 그 중에서 3번째의 수평기간에, 화소들은 Vth 캔슬 동작에 더하여 신호의 기록 동작 및 이동도 보정동작도 행하고 있다. 화소들은 또한 DS1에 응답하여 화소의 점등 동작도 행하고 있다. WS0과 DS1은 2수평 기간에 걸쳐 서로 위상이 중첩되어 있다. 이 위상이 중첩된 상태에 서 Vth 캔슬 동작 등이 정상적으로 이루어진다.
화소는 DS에 따라 최대 1필드 기간 동안 점등할 수 있다. 제1 필드기간에 점등한 경우에는 제2 필드 기간에는 점등하지 않는다. 따라서 1프레임에 차지하는 화소의 점등 시간은 최대 1필드 기간이 되므로, 발광 듀티는 최대 50%가 된다.
도 7g는, 제1 필드에서 위상이 1H만큼 진행했을 때의 블럭 챠트이다. 도 7g에 도시하는 바와 같이, 마찬가지로 1라인째의 화소에 대하여 구동부측으로부터 DS1 및 WS1이 출력된다. WS1, DS1에 응답하여, 짝수 번째의 화소 (1,1)가 액티브가 되고, 해칭으로 나타낸 바와 같이 발광 상태로 이행한다.
도 7h는, 동작 시퀀스가 1H만큼 더 진행한 블럭 챠트를 나타내고 있다. 여기에서는 제1 필드에서 3라인째의 화소에, 구동부측으로부터 WS2, DS3이 출력되고 있다. 도 7h에 도시하는 바와 같이, 3라인째에서는 WS2, DS3에 응답하여, 홀수 번째의 화소 (2,3)이 선택 상태가 된다. 따라서 해칭으로 나타낸 홀수 번째의 화소 (2,3)이 발광한다.
도 7i는 동작 시퀀스가 1H만큼 더 진행한 블럭 챠트이다. 도 7i에 도시하는 바와 같이, 구동부측으로부터 DS3, WS3이 마찬가지로 3라인째의 화소에 출력되고 있다. 3라인째의 화소행에서 짝수 번째의 화소 (3,3)이 선택 상태가 되어 해칭으로 나타낸 것과 같이 발광한다. 이상과 같이 하여, 제1 필드에서 16개의 전체 화소 중, 홀수 라인에 속하는 절반인 8화소가 액티브 상태가 되어 각 신호선으로부터 공급되는 영상 신호에 따라 발광한다. 이 후 제2 필드 기간이 시작된다. 다시 화소 어레이부의 순차 주사를 행하며, 비선택 상태로 남은 짝수 라인의 화소를 선택하여 영상 신호에 따른 휘도로 발광시킨다. 이와 같이 하여 제1 필드 및 제2 필드가 끝나면, 화소 어레이부 위에 1프레임 분의 화상이 표시된다.
본 발명에 따른 표시장치는, 도 8에 나타내는 바와 같은 박막 디바이스 구성을 갖는다. 본 도면은 절연성 기판에 형성된 화소의 모식적인 단면구조를 나타내고 있다. 도 8에 도시하는 바와 같이, 화소는, 복수의 박막 트랜지스터를 포함하는 트랜지스터부(도에서는 1개의 TFT를 예시), 저장 용량 등의 용량부 및 유기 EL소자 등의 발광부를 포함한다. 기판 위에 TFT프로세스로 트랜지스터부나 용량부가 형성되고, 그 위에 유기 EL소자 등의 발광부가 적층되어 있다. 그 위에 접착제를 통해 투명한 대향기판을 붙여 플랫 패널로 하고 있다.
본 발명에 따른 표시장치는, 도 9에 나타내는 바와 같이 플랫형의 모듈 형상의 것을 포함한다. 예를 들면 절연성 기판 위에, 유기 EL소자, 박막 트랜지스터, 박막용량 등으로 이루어지는 화소를 매트릭스 모양으로 집적 형성한 화소 어레이부를 설치한다. 이 화소 어레이부(화소 매트릭스부)를 둘러싸도록 접착제를 배치하고, 유리 등의 대향 기판을 붙여 표시 모듈로 한다. 이 투명한 대향기판에는 필요에 따라, 컬러 필터, 보호막, 차광막 등을 설치해도 된다. 표시 모듈에는, 외부로부터 화소 어레이부로의 신호 등을 입출력하기 위한 커넥터로서 예를 들면 FPC(플렉시블 프린트 서킷)을 설치해도 된다.
이상에서 설명한 본 발명에 있어서의 표시장치는, 플랫 패널 형상을 가지고, 여러 가지 전자기기, 예를 들면 디지털 카메라, 노트북형 PC, 휴대전화, 비디오 카메라 등, 전자기기에 입력되거나 혹은, 전자기기 내에서 생성한 영상 신호를 화상 혹은 영상으로서 표시하는 모든 분야의 전자기기의 디스플레이에 적용하는 것이 가능하다. 이하 이러한 표시장치가 적용된 전자기기의 예를 도시한다.
도 10은 본 발명이 적용된 텔레비전이다. 상기 텔레비전은 프론트 패널(12), 필터 유리(13) 등으로 구성되는 영상표시 화면(11)을 포함한다. 상기 텔레비전은 본 발명의 표시장치를 그 영상표시 화면(11)에 사용함으로써 제작된다.
도 11은 본 발명이 적용된 디지털 카메라이며, 위가 정면도이고 아래가 배면도이다. 상기 디지털 카메라는 촬상 렌즈, 플래쉬용 발광부(15), 표시부(16), 콘트롤러 스위치, 메뉴 스위치, 셔터(19) 등을 포함한다. 상기 디지털 카메라는 본 발명의 표시장치를 그 표시부(16)에 사용함으로써 제작된다.
도 12는 본 발명이 적용된 노트북형 PC이다. 노트북형 PC의 본체(20)에는 문자 등을 입력할 때 조작되는 키보드(21)를 포함하고, 본체 커버에는 화상을 표시하는 표시부(22)를 포함한다. 상기 노트북형 PC는 본 발명의 표시장치를 그 표시부(22)에 사용함으로써 제작된다.
도 13은 본 발명이 적용된 휴대 단말장치로서, 왼쪽이 연 상태를 나타내고, 오른쪽이 닫힌 상태를 나타내고 있다. 상기 휴대 단말장치는, 상측 케이싱(23), 하측 케이싱(24), 연결부(여기에서는 힌지부)(25), 디스플레이(26), 서브 디스플레이(27), 픽처 라이트(28), 카메라(29) 등을 포함한다. 휴대 단말장치는 본 발명의 표시장치를 그 디스플레이(26)나 서브 디스플레이(27)에 사용함으로써 제작된다.
도 14는 본 발명이 적용된 비디오 카메라다. 상기 비디오 카메라는 본체부(30), 앞쪽을 향한 측면에 피사체 촬영용 렌즈(34), 촬영시의 스타트/스톱 스위 치(35), 모니터(36) 등을 포함한다. 상기 비디오 카메라는 본 발명의 표시장치를 그 모니터(36)에 사용함으로써 제작된다.
첨부된 청구항이나 그 동등범위 내에 있는 한 다양한 변형, 조합, 하위 조합, 변경을 할 수 있다는 것은 당업자에게 당연하게 이해된다.
도 1a는 참고예에 따른 표시장치의 전체 구성을 나타내는 블럭도다.
도 1b는 도 1a에 나타낸 표시장치에 포함되는 화소의 구성을 나타내는 회로도이다.
도 2a는 참고예에 따른 표시장치의 동작 설명에 따른 타이밍 차트다.
도 2b는 참고예에 따른 동작 설명에 제공하는 모식도이다.
도 2c는 참고예에 따른 동작 설명에 제공하는 모식도이다.
도 2d는 참고예에 따른 동작 설명에 제공하는 모식도이다.
도 2e는 참고예에 따른 동작 설명에 제공하는 모식도이다.
도 2f는 참고예에 따른 동작 설명에 제공하는 모식도이다.
도 2g는 참고예에 따른 동작 설명에 제공하는 모식도이다.
도 2h는 참고예에 따른 동작 설명에 제공하는 모식도이다.
도 2i는 참고예에 따른 동작 설명에 제공하는 모식도이다.
도 3a는 참고예에 따른 표시장치의 동작 방식을 나타내는 모식도이다.
도 3b는 참고예에 따른 표시장치의 배선도이다.
도 4a는 참고예에 따른 표시장치의 동작 시퀀스를 나타내는 블럭 챠트이다.
도 4b는 마찬가지로 참고예의 블럭 챠트이다.
도 4c는 마찬가지로 참고예의 블럭 챠트이다.
도 4d는 마찬가지로 참고예의 블럭 챠트이다.
도 5a는 본 발명의 일 실시예에 따른 표시장치의 구동방식을 나타내는 모식 도이다.
도 5b는 본 발명의 실시예에 따른 표시장치의 배선도이다.
도 6a는 본 발명의 실시예에 따른 표시장치의 동작 시퀀스를 나타내는 블럭 챠트이다.
도 6b는 마찬가지로 본 발명의 실시예에 따른 표시장치의 동작 시퀀스를 나타내는 블럭 챠트이다.
도 6c는 마찬가지로 본 발명의 실시예에 따른 표시장치의 동작 설명도이다.
도 6d는 본 발명의 실시예의 블럭 챠트이다.
도 6e는 본 발명의 실시예의 동작 설명도이다.
도 6f는 본 발명의 실시예의 블럭 챠트이다.
도 6g는 본 발명의 실시예의 동작 설명도이다.
도 6h는 마찬가지로 본 발명의 실시예에 따른 표시장치의 동작 시퀀스를 나타내는 블럭 챠트이다.
도 6i는 마찬가지로 본 발명의 실시예에 따른 표시장치의 동작 설명도이다.
도 7a는 참고예에 따른 표시장치의 동작 설명에 제공하는 타이밍 차트이다.
도 7b는 본 발명의 실시예에 따른 표시장치의 동작 설명에 제공하는 타이밍 차트이다.
도 7c는 본 발명에 따른 표시장치의 다른 실시예의 구동방식을 나타내는 모식도이다.
도 7d는 도 7c에 나타낸 표시장치의 배선도이다.
도 7e는 도 7c에 나타낸 표시장치의 동작 시퀀스를 나타내는 블럭 챠트이다.
도 7f는 마찬가지로 도 7c에 나타낸 표시장치의 동작 시퀀스를 나타내는 블럭 챠트이다.
도 7g는 마찬가지로 도 7c에 나타낸 표시장치의 동작 시퀀스를 나타내는 블럭 챠트이다.
도 7h는 마찬가지로 도 7c에 나타낸 표시장치의 동작 시퀀스를 나타내는 블럭 챠트이다.
도 7i는 마찬가지로 도 7c에 나타낸 표시장치의 동작 시퀀스를 나타내는 블럭 챠트이다.
도 8은 본 발명의 일 실시예에 따른 표시장치의 디바이스 구성을 나타내는 단면도이다.
도 9는 본 발명의 일 실시예에 따른 표시장치의 모듈 구성을 나타내는 평면도이다.
도 10은 본 발명의 일 실시예에 따른 표시장치를 구비한 텔레비전 세트를 나타내는 사시도이다.
도 11은 본 발명의 일 실시예에 따른 표시장치를 구비한 디지털 스틸 카메라를 나타내는 사시도이다.
도 12는 본 발명의 일 실시예에 따른 표시장치를 구비한 노트북형 퍼스널컴퓨터를 나타내는 사시도이다.
도 13은 본 발명의 일 실시예에 따른 표시장치를 구비한 휴대 단말장치를 나 타내는 모식도이다.
도 14는 본 발명의 일 실시예에 따른 표시장치를 구비한 비디오카메라를 나타내는 사시도이다.

Claims (7)

  1. 행렬 모양으로 배치된 화소들의 집합으로 이루어지는 화소 어레이부와,
    상기 화소 어레이부를 구동하는 구동부를 구비하고,
    상기 화소 어레이부는, 2개의 화소열에 대하여 1개의 비율로 배치된 열 모양의 신호선과, 1개의 화소행에 대하여 1개의 비율로 배치된 행 모양의 제1 구동선과, 마찬가지로 1개의 화소행에 대해 1개의 비율로 배치된 행 모양의 제2 구동선을 구비하고,
    상기 신호선은, 대응하는 좌우 한 쌍의 열의 화소들에 공통 접속되고,
    상기 제1 구동선은, 대응하는 행의 화소들에 접속되고,
    상기 제2 구동선은, 이것을 사이에 두고 상측에 있는 행의 화소들과 하측에 있는 행의 화소들에 교대로 접속되어 있고,
    상기 구동부는, 열 모양의 상기 신호선에 영상 신호를 공급하는 수평 구동회로와, 행 모양의 상기 제1 구동선에 순차로 제1 구동신호를 공급하는 제1 수직 구동회로와, 행 모양의 상기 제2 구동선에 제2 구동신호를 공급하는 제2 수직 구동회로를 포함하고,
    각 화소는, 상기 제1 구동신호 및 상기 제2 구동신호에 의해 상기 영상 신호에 따른 휘도로 발광 동작하고, 이로써 상기 화소 어레이부에 화상을 표시하는 것을 특징으로 하는 표시장치.
  2. 제 1항에 있어서,
    상기 구동부는, 제1 필드 기간에 화소의 각 행을 1회 주사하고, 제2 필드 기간에 화소의 각 행을 1회 더 주사하고, 이로써 1프레임 분의 화상을 상기 화소 어레이부에 표시하고,
    상기 제1 필드 기간에, 상기 제1 수직 구동회로는 상기 제1 구동선을 1행씩 순차 주사하여 거기에 제1 구동신호를 공급하는 한편, 상기 제2 수직 구동회로는 홀수 번의 상기 제2 구동선 및 짝수 번의 상기 제2 구동선 중 어느 한쪽을 선택적으로 주사하여 거기에 제2 구동신호를 공급하고, 이로써 각 신호선에 공통 접속한 좌우 한 쌍의 열에 포함되는 화소의 절반을 발광 동작시키고,
    상기 제2 필드 기간에, 상기 제1 수직 구동회로는 상기 제1 구동선을 1행씩 순차 주사하여 거기에 상기 제1 구동신호를 공급하는 한편, 상기 제2 수직 구동회로는 홀수 번의 상기 제2 구동선 및 짝수 번의 상기 제2 구동선 중 다른 쪽을 선택적으로 주사하여 거기에 상기 제2 구동신호를 공급하고, 이로써 각 신호선에 공통 접속한 좌우 한 쌍의 열에 포함되는 화소의 나머지 절반을 발광 동작시키는 것을 특징으로 하는 표시장치.
  3. 제 1항에 있어서,
    상기 각 화소는, 샘플링용 트랜지스터와, 구동용 트랜지스터와, 저장 용량과, 발광소자를 구비하고,
    상기 샘플링용 트랜지스터는, 그 제어단이 상기 제1 구동선 및 제2 구동선의 한쪽으로 이루어지는 주사선에 접속하고, 그 한 쌍의 전류단이 상기 신호선과 상기 구동용 트랜지스터의 제어단에 접속하며, 상기 구동용 트랜지스터는, 한 쌍의 전류단의 한쪽이 상기 발광소자에 접속하고, 그 다른 한쪽이 상기 제1 구동선 및 제2 구동선의 다른 쪽으로 이루어지는 급전선에 접속하고,
    상기 저장 용량은, 상기 구동용 트랜지스터의 제어단과 상기 발광소자에 접속하는 전류단 사이에 접속하고,
    상기 화소에서는, 상기 주사선으로부터 공급된 구동신호에 따라 상기 샘플링용 트랜지스터가 온하여 상기 신호선으로부터 영상 신호를 샘플링하여 상기 저장 용량에 기록하고, 상기 급전선으로부터 공급된 구동신호에 따라 상기 구동용 트랜지스터가 동작하여, 상기 저장 용량에 기록된 상기 영상 신호에 따른 구동전류를 상기 발광소자에 공급하는 것을 특징으로 하는 표시장치.
  4. 제 3항에 있어서,
    상기 화소는, 상기 영상 신호를 상기 저장 용량에 기록하기 전의 시점에, 상기 주사선 및 상기 급전선으로부터 공급되는 상기 구동신호에 따라 보정동작을 행하고, 이로써 상기 구동용 트랜지스터의 임계 전압의 편차를 캔슬 하는 보정량을 상기 저장 용량에 더하는 것을 특징으로 하는 표시장치.
  5. 제 4항에 있어서,
    상기 화소는, 상기 보정동작을 시분할적으로 복수 회 반복해서 행하는 것을 특징으로 하는 표시장치.
  6. 제 3항에 있어서,
    상기 화소는, 상기 영상 신호를 상기 저장 용량에 기록할 때, 상기 구동용 트랜지스터의 이동도의 편차를 캔슬 하는 보정량을 상기 저장 용량으로부터 감산하는 것을 특징으로 하는 표시장치.
  7. 행렬 모양으로 배치된 화소들의 집합으로 이루어지는 화소 어레이부와,
    상기 화소 어레이부를 구동하는 구동부를 구비하고,
    상기 화소 어레이부는, 2개의 화소열에 대하여 1개의 비율로 배치된 열 모양의 신호선과, 1개의 화소행에 대하여 1개의 비율로 배치된 행 모양의 제1 구동선과, 마찬가지로 1개의 화소행에 대해 1개의 비율로 배치된 행 모양의 제2 구동선을 구비하고,
    상기 신호선은, 대응하는 좌우 한 쌍의 열의 화소들에 공통 접속되고,
    상기 제1 구동선은, 대응하는 행의 화소들에 접속되고,
    상기 제2 구동선은, 이것을 사이에 두고 상측에 있는 행의 화소들과 하측에 있는 행의 화소들에 교대로 접속되어 있고,
    상기 구동부는, 열 모양의 상기 신호선에 영상 신호를 공급하는 수평 구동회로와, 행 모양의 상기 제1 구동선에 순차로 제1 구동신호를 공급하는 제1 수직 구동회로와, 행 모양의 상기 제2 구동선에 제2 구동신호를 공급하는 제2 수직 구동회로를 포함하고,
    각 화소는, 상기 제1 구동신호 및 상기 제2 구동신호에 의해 상기 영상 신호에 따른 휘도로 발광 동작하고, 이로써 상기 화소 어레이부에 화상을 표시하는 표시장치를 구비한 것을 특징으로 하는 전자기기.
KR1020080130008A 2007-12-27 2008-12-19 표시장치 및 전자기기 KR101516659B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2007-336792 2007-12-27
JP2007336792A JP4483945B2 (ja) 2007-12-27 2007-12-27 表示装置及び電子機器

Publications (2)

Publication Number Publication Date
KR20090071407A KR20090071407A (ko) 2009-07-01
KR101516659B1 true KR101516659B1 (ko) 2015-05-04

Family

ID=40797598

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080130008A KR101516659B1 (ko) 2007-12-27 2008-12-19 표시장치 및 전자기기

Country Status (5)

Country Link
US (1) US8730133B2 (ko)
JP (1) JP4483945B2 (ko)
KR (1) KR101516659B1 (ko)
CN (1) CN101471028B (ko)
TW (1) TWI420462B (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011013415A (ja) * 2009-07-01 2011-01-20 Canon Inc アクティブマトリックス型表示装置
JP5482393B2 (ja) * 2010-04-08 2014-05-07 ソニー株式会社 表示装置、表示装置のレイアウト方法、及び、電子機器
JP5630203B2 (ja) * 2010-10-21 2014-11-26 セイコーエプソン株式会社 電気光学装置、および電子機器。
TWI493519B (zh) * 2012-03-09 2015-07-21 Au Optronics Corp 畫素電路
TWI565048B (zh) * 2012-05-22 2017-01-01 友達光電股份有限公司 有機發光顯示單元結構與有機發光顯示單元電路
JP5939076B2 (ja) * 2012-07-31 2016-06-22 ソニー株式会社 表示装置、駆動回路、駆動方法、および電子機器
KR102039024B1 (ko) * 2012-12-12 2019-10-31 엘지디스플레이 주식회사 유기 발광 표시 장치
CN103680406B (zh) * 2013-12-12 2015-09-09 京东方科技集团股份有限公司 一种像素电路及显示装置
CN107293257B (zh) * 2017-07-20 2019-06-04 上海天马有机发光显示技术有限公司 显示面板、其显示方法及显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001027751A (ja) 1999-06-04 2001-01-30 Oh-Kyong Kwon 液晶表示装置
JP2002040990A (ja) 2000-05-18 2002-02-08 Semiconductor Energy Lab Co Ltd 電子装置およびその駆動方法
JP2006293293A (ja) 2005-04-07 2006-10-26 Samsung Electronics Co Ltd 表示パネル、これを具備した表示装置及びその駆動方法
JP2007011322A (ja) 2005-06-30 2007-01-18 Lg Phillips Lcd Co Ltd 表示装置及びその駆動方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9812739D0 (en) * 1998-06-12 1998-08-12 Koninkl Philips Electronics Nv Active matrix electroluminescent display devices
TW530293B (en) * 2001-01-19 2003-05-01 Solomon Systech Ltd Driving system and method for electroluminescence
US20030117423A1 (en) * 2001-12-14 2003-06-26 Brown Elliott Candice Hellen Color flat panel display sub-pixel arrangements and layouts with reduced blue luminance well visibility
JP3956347B2 (ja) * 2002-02-26 2007-08-08 インターナショナル・ビジネス・マシーンズ・コーポレーション ディスプレイ装置
JP3613253B2 (ja) * 2002-03-14 2005-01-26 日本電気株式会社 電流制御素子の駆動回路及び画像表示装置
WO2003075256A1 (fr) * 2002-03-05 2003-09-12 Nec Corporation Affichage d'image et procede de commande
JP4195337B2 (ja) * 2002-06-11 2008-12-10 三星エスディアイ株式会社 発光表示装置及びその表示パネルと駆動方法
JP2004093682A (ja) * 2002-08-29 2004-03-25 Toshiba Matsushita Display Technology Co Ltd El表示パネル、el表示パネルの駆動方法、el表示装置の駆動回路およびel表示装置
JP3832415B2 (ja) 2002-10-11 2006-10-11 ソニー株式会社 アクティブマトリクス型表示装置
KR100515318B1 (ko) * 2003-07-30 2005-09-15 삼성에스디아이 주식회사 표시 장치와 그 구동 방법
KR100982121B1 (ko) * 2003-12-23 2010-09-14 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
KR101039023B1 (ko) * 2004-04-19 2011-06-03 삼성전자주식회사 액정 표시 장치
KR100578842B1 (ko) * 2004-05-25 2006-05-11 삼성에스디아이 주식회사 표시 장치 및 그 표시 패널과 구동 방법
ATE414314T1 (de) * 2004-05-25 2008-11-15 Samsung Sdi Co Ltd Zeilenabtasttreiber für eine oled-anzeige
KR101006450B1 (ko) * 2004-08-03 2011-01-06 삼성전자주식회사 액정 표시 장치
JP4923410B2 (ja) * 2005-02-02 2012-04-25 ソニー株式会社 画素回路及び表示装置
US7978376B2 (en) * 2005-10-07 2011-07-12 At&T Intellectual Property I, L.P. Digital photographic display device
US20080055256A1 (en) * 2006-08-31 2008-03-06 Intel Corporation Touch screen controller with embedded overlay
KR20090105630A (ko) * 2008-04-03 2009-10-07 삼성전자주식회사 전기 영동 표시 장치 및 그 구동 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001027751A (ja) 1999-06-04 2001-01-30 Oh-Kyong Kwon 液晶表示装置
JP2002040990A (ja) 2000-05-18 2002-02-08 Semiconductor Energy Lab Co Ltd 電子装置およびその駆動方法
JP2006293293A (ja) 2005-04-07 2006-10-26 Samsung Electronics Co Ltd 表示パネル、これを具備した表示装置及びその駆動方法
JP2007011322A (ja) 2005-06-30 2007-01-18 Lg Phillips Lcd Co Ltd 表示装置及びその駆動方法

Also Published As

Publication number Publication date
CN101471028A (zh) 2009-07-01
KR20090071407A (ko) 2009-07-01
TWI420462B (zh) 2013-12-21
TW200933572A (en) 2009-08-01
JP4483945B2 (ja) 2010-06-16
JP2009157199A (ja) 2009-07-16
US8730133B2 (en) 2014-05-20
CN101471028B (zh) 2011-01-05
US20090167646A1 (en) 2009-07-02

Similar Documents

Publication Publication Date Title
KR101516659B1 (ko) 표시장치 및 전자기기
KR101512781B1 (ko) 표시장치 및 그 구동방법과 전자기기
KR101425892B1 (ko) 표시장치, 표시장치 구동방법 및 전자기기
KR101432768B1 (ko) 표시장치 및 그 구동방법과 전자기기
KR101414127B1 (ko) 표시장치 및 그 구동방법과 전자기기
JP5186888B2 (ja) 表示装置及びその駆動方法と電子機器
US8138999B2 (en) Display device and electronic apparatus
JP2010113230A (ja) 画素回路及び表示装置と電子機器
KR20080077911A (ko) 표시장치 및 그 구동방법과 전자기기
JP2008287139A (ja) 表示装置及びその駆動方法と電子機器
JP2008170857A (ja) 表示装置及びその駆動方法
KR20080103000A (ko) 표시장치, 그 구동방법, 및 전자기기
JP2008286953A (ja) 表示装置及びその駆動方法と電子機器
KR101516435B1 (ko) 표시 장치 및 그 구동 방법과 전자 기기
KR101544212B1 (ko) 표시 장치 및 그 구동 방법과 전자기기
JP2008203661A (ja) 表示装置及びその駆動方法
KR101502851B1 (ko) 표시장치, 그 표시장치 구동방법 및 전자기기
JP4985303B2 (ja) 表示装置及びその駆動方法と電子機器
JP2009099777A (ja) 表示装置と電子機器
JP4655160B2 (ja) 表示装置及び電子機器
JP2008287140A (ja) 表示装置及び電子機器
JP2009244481A (ja) 表示装置及びその駆動方法と電子機器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant