KR100806490B1 - 플라즈마 디스플레이 장치 및 그 구동방법 - Google Patents

플라즈마 디스플레이 장치 및 그 구동방법 Download PDF

Info

Publication number
KR100806490B1
KR100806490B1 KR1020067008089A KR20067008089A KR100806490B1 KR 100806490 B1 KR100806490 B1 KR 100806490B1 KR 1020067008089 A KR1020067008089 A KR 1020067008089A KR 20067008089 A KR20067008089 A KR 20067008089A KR 100806490 B1 KR100806490 B1 KR 100806490B1
Authority
KR
South Korea
Prior art keywords
electrode
period
pulse
discharge
initialization
Prior art date
Application number
KR1020067008089A
Other languages
English (en)
Other versions
KR20060057649A (ko
Inventor
노부아끼 나가오
도루 안도
마사끼 니시무라
유스께 다까다
Original Assignee
마츠시타 덴끼 산교 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 마츠시타 덴끼 산교 가부시키가이샤 filed Critical 마츠시타 덴끼 산교 가부시키가이샤
Publication of KR20060057649A publication Critical patent/KR20060057649A/ko
Application granted granted Critical
Publication of KR100806490B1 publication Critical patent/KR100806490B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2922Details of erasing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • G09G3/2932Addressed by writing selected cells that are in an OFF state
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/298Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

본 발명은 플라즈마 디스플레이 장치에서, 고속구동시에도 안정된 어드레스동작을 행하는 것이 가능하고, 그것에 의해 고선명이면서 고화질인 화상을 표시하는 것을 목적으로 한다.
그것을 위해, 주사전극과 유지전극을 갖는 복수의 방전셀이 형성된 PDP를 어드레스기간, 방전유지기간, 방전정지기간을 반복함으로써, 1 프레임의 화상을 표시하는 방식으로 구동할 때에, 각 방전셀에서의 벽전하의 상태를 초기화하는 초기화기간을 방전정지기간에 연속시켜 적어도 하나 설정하고, 당해 방전정지기간에 유지전극측에 대한 주사전극측의 극성이 초기화기간에 주사전극에 인가되는 초기화펄스의 극성과 동일한 극성인 벽전압이 형성된 상태가 되도록, 주사전극과 유지전극의 사이에 전압을 인가한다.
배면기판, 절연체층, 격벽, 데이터전극, 유전체층.

Description

플라즈마 디스플레이 장치 및 그 구동방법{PLASMA DISPLAY AND ITS DRIVING METHOD}
도 1은 실시예에 관한 AC 면방전형 PDP의 일부의 개략 구성을 나타내는 사시도.
도 2는 PDP의 전극배치 및 PDP를 구동하는 구동회로를 나타내는 블록도.
도 3은 256계조를 표현하는 경우의 1 필드 분할방법의 일례를 나타내는 도면.
도 4는 제 1 실시예에서 PDP의 각 전극에 인가되는 구동파형을 나타내는 도면.
도 5는 제 1 전극과 제 2 전극 사이의 차동전압파형과 셀내 전압 및 발광파형을 나타내는 타이밍차트.
도 6은 제 2 실시예에서 주사전극과 유지전극 사이의 차동전압파형, 셀내 전압 및 발광파형을 나타내는 타이밍차트.
도 7은 차동전압파형을 형성하는 구체적 방법을 설명하는 도면.
도 8은 제 3 실시예에서 주사전극과 유지전극 사이의 차동전압파형, 셀내 전압 및 발광파형을 나타내는 타이밍차트.
도 9는 차동전압파형을 형성하는 구체적 방법을 설명하는 도면.
도 10은 제 4 실시예에서 주사전극과 유지전극 사이의 차동전압파형, 셀내 전압 및 발광파형을 나타내는 타이밍차트.
도 11은 제 5 실시예에서 주사전극과 유지전극 사이의 차동전압파형, 셀내 전압 및 발광파형을 나타내는 타이밍차트.
도 12는 차동전압파형을 형성하는 구체적 방법을 설명하는 도면.
도 13은 제 6 실시예에서 주사전극과 유지전극 사이의 차동전압파형, 셀내 전압 및 발광파형을 나타내는 타이밍차트.
*도 14는 제 7 실시예에서 주사전극과 유지전극 사이의 차동전압파형, 셀내 전압 및 발광파형을 나타내는 타이밍차트.
도 15는 제 8 실시예에서 주사전극과 유지전극 사이의 차동전압파형, 셀내 전압 및 발광파형을 나타내는 타이밍차트.
도 16은 제 9 실시예에 관한 PDP에서 전극구성의 개략도를 나타내는 도면.
도 17은 종래예에 관한 PDP의 각 전극에 인가되는 구동파형을 나타내는 도면.
본 발명은 컴퓨터 및 텔레비전 등의 화상표시에 이용하는 플라즈마 디스플레이 장치 및 그 구동방법에 관한 것이다.
최근, 컴퓨터나 텔레비전 등에 이용되고 있는 디스플레이 장치로서, 플라즈 마 디스플레이 패널(Plasma Display Panel, 이하 PDP라고 함)은 대형이고 박형 경량화를 실현할 수 있는 것으로서 주목받고 있다.
이 PDP로는 DC형도 있지만, 현재 AC형이 주류를 이루고 있다.
AC형 교류면방전형 PDP는 일반적으로, 한쌍의 전면기판 및 배면기판이 대향 배치되어, 전면기판의 대향면상에는 스트라이프형상의 주사전극군 및 유지전극군이 서로 평행하게 형성되고, 그 위에 유전체층을 덮고 있다. 또한, 배면기판의 대향면상에는 스트라이프형상의 데이터 전극군이 상기 주사전극군과 직교하여 설치되어 있다. 그리고, 전면기판과 배면기판의 간극은 격벽으로 구획되고, 방전가스가 봉입되어 있으며, 주사전극과 데이터전극이 교차하는 개소에 복수의 방전셀이 매트릭스형상으로 형성되어 있다.
그리고, PDP 구동시에는 도 17에 나타내는 바와 같이, 초기화펄스를 인가함으로써 모든 방전셀의 상태를 초기화하는 초기화기간, 주사전극군에 주사펄스를 차례로 인가하면서 데이터 전극군 중에서 선택된 전극에 기입펄스를 인가함으로써 화상정보를 기입하는 어드레스기간, 주사전극군과 유지전극군의 사이에, 직사각형파의 유지펄스를 교류로 인가함으로써 주방전을 유지하여 발광시키는 방전유지기간, 방전셀의 벽전하를 소거하는 소거기간(방전정지기간)이라는 일련의 시퀀스로 각 방전셀을 점등 또는 비점등으로 하고 있다.
또, 각 방전셀은 원래, 점등 또는 소등의 2계조밖에 표현할 수 없다. 그래서, 1 프레임(1 필드)을 서브필드로 분할하고, 각 서브필드에서의 점등/소등을 조합하여 중간계조를 표현하는 필드내 시분할 계조표시방식을 이용하여 플라즈마 디 스플레이 장치는 구동되고 있다.
그러나, 일반적으로 디스플레이 장치에서 그러하듯이, PDP에서도 고선명화가 진행되고 있다. 이 고선명화에 따라, 주사선수가 증가하므로(예컨대, XGA급에서는 주사선수가 768개가 된다), 기입동작을 행하는 횟수도 증가한다.
통상, 기입동작을 행하기 위한 주사펄스 및 기입펄스의 펄스폭은 2∼2.5㎲ 정도이므로, 기입동작 횟수가 증가하면, 어드레스기간의 길이도 증가하고, XGA급에서는 어드레스기간으로서 1.5∼1.9ms가 필요하게 된다.
현재의 VGA급에서는 1 TV 필드 내에 저장되어 있는 서브필드(SF)수가 13이지만, 상기한 바와 같이 어드레스기간이 차지하는 시간이 길어지면, 1 TV 필드 내의 SF수를 적게(SF수 8∼10 정도로) 설정해야 한다. 그리고, SF수가 적어지면, 그 만큼 화질은 저하된다.
이러한 문제점에 대하여, 기입펄스폭을 짧게 설정하여 고속으로 어드레스동작을 행하는 시도도 이루어지고 있고, 예컨대, 풀스펙의 하이비전(주사선수가 1080개로 매우 고선명하다)에서는 기입펄스폭이 1∼1.3㎲로 매우 짧게 설정되어 있다.
그러나, 기입펄스폭을 너무 짧게 하면, 기입펄스의 펄스폭 내에서 방전이 완료하지 않고, 어드레스방전에 의한 벽전하의 축적이 충분히 행하여지지 않으므로, 기입 불량이 생겨 화질이 저하된다.
*본 발명은 플라즈마 디스플레이 장치 및 그 구동방법에서, 고속구동시에도 안정된 어드레스 동작을 행할 수 있게 하고, 그것에 의해, 고선명이면서 고화질로 화상을 표시할 수 있도록 하는 것을 목적으로 한다.
상기 목적을 달성하기 위해서, 본 발명은 제 1, 제 2 전극의 쌍이 복수 배치된 제 1 기판과, 제 3 전극이 복수 배치된 제 2 기판이 간격을 두어 배치되고,
상기 제 1, 제 2 기판 사이에 상기 제 1, 제 2 및 제 3 전극을 갖는 방전셀이 복수 형성된 PDP와, 그 PDP를 구동하는 구동부를 구비하는 플라즈마 디스플레이 장치에 있어서, 구동부가 각 제 1, 제 3 전극에 선택적으로 펄스를 인가함으로써, 선택된 방전셀에 벽전하를 축적하는 어드레스기간과, 어드레스기간 후에, 제 2 전극에 대하여 제 1 전극측이 양극성이 되는 유지펄스, 음극성이 되는 유지펄스를 각 제 1, 제 2 전극의 각각에 교대로 인가함으로써 선택된 방전셀을 연속하여 방전시키는 방전유지기간과, 선택된 방전셀의 방전을 정지시키는 방전정지기간을 반복함으로써 1 프레임의 화상을 표시하고, 각 제 1 전극에 초기화펄스를 인가하여, 각 방전셀에서 벽전하의 상태를 초기화하는 초기화기간을 방전정지기간에 연속시켜 적어도 하나 설정하고, 방전정지기간에, 제 2 전극측에 대한 제 1 전극측의 극성이 그 초기화기간에 제 1 전극에 인가되는 초기화펄스의 극성과 동일한 극성인 벽전압이 형성되도록, 제 1 전극과 제 2 전극의 각 전극 사이에 전압을 인가하는 것으로 하였다.
초기화기간에는 통상 양극성의 초기화펄스가 인가되지만, 이 경우 「제 1 전극에 인가되는 초기화펄스의 극성과 동일한 극성」이라는 것은 양극성인 것이다.
여기서, 방전정지기간에 제 1 전극과 제 2 전극의 사이에 형성되는 벽전압의 절대값은 10V 이상 최소 방전유지전압(Vmin) - 30V 이하로 하는 것이 바람직하다.
이것에 의해, 셀내 전압이 방전개시전압에 도달하는 것이 빨라지므로, 초기화방전이 발생하는 기간이 길어진다. 그리고, 셀 주변부까지 초기화가 이루어지므로, 다음의 어드레스기간에 어드레스방전이 안정되고, 방전확률이 높아져 화질이 향상된다.
그러나, 초기화기간에 앞서는 유지기간의 최후에 인가되는 유지펄스가 제 1 전극측이 제 2 전극측에 대하여 음극성이 되는 경우와, 양극성이 되는 경우에, 방전정지기간에 제 1 전극과 제 2 전극의 각 전극 사이에 전압을 인가하는 형태가 다르다.
초기화기간에 양극성의 초기화펄스가 각 제 1 전극에 인가되고, 초기화기간에 앞서는 유지기간의 최후에, 제 1 전극측이 제 2 전극측에 대하여 음극성이 되는 유지펄스가 인가되는 경우에는, 초기화기간에 앞서는 방전정지기간에, 유지기간의 최후에 형성된 벽전압을 부분적으로 잔존시키도록, 각각의 쌍을 이루는 제 1 전극과 제 2 전극의 사이에 전압을 인가하면 된다.
이 경우, 초기화기간에 앞서는 방전정지기간에, 제 1 전극과 제 2 전극의 각 전극 사이에 전압을 인가하는 형태로서, 다음과 같은 것이 있다.
* 제 1 전극과 제 2 전극의 각 전극 사이에, 유지펄스보다 펄스폭이 좁고, 제 2 전극측에 대하여 제 1 전극측이 양극성이 되는 소거펄스를 인가한다.
이 소거펄스는 펄스폭이 0.2㎲ 이상 2.0㎲ 이하인 것이 바람직하다.
* 제 1 전극과 제 2 전극의 각 전극 사이에 상기의 소거펄스와 함께, 제 1 전극측이 제 2 전극측에 대하여 양극성이고, 유지펄스의 파고보다 낮은 바이어스전 압을 인가한다.
이 바이어스전압의 크기는 10V 이상 최소 방전유지전압(Vmin) - 40V 이하인 것이 바람직하다.
또한, 이 바이어스전압의 파형은 소거펄스의 종료시 이후에, 전압이 점차로 상승하는 파형부분을 갖는 것이 바람직하다.
* 제 1 전극측이 제 2 전극측에 대하여 양극성이 되고, 상승부분에 경사를 갖는 소거펄스를 제 1 전극과 제 2 전극의 각 전극 사이에 인가한다.
이 소거펄스는 상승속도가 0.5V/㎲ 이상 20V/㎲ 이하인 것이 바람직하다.
한편, 초기화기간에 양극성의 초기화펄스가 제 1 전극에 인가되고, 초기화기간에 앞서는 유지기간의 최후에, 제 1 전극측이 제 2 전극측에 대하여 양극성이 되는 유지펄스가 인가되는 경우에는, 방전정지기간에, 유지기간의 최후에 형성되는 벽전압의 극성을 반전시키도록, 제 1 전극과 제 2 전극의 각 전극 사이에 전압을 인가하면 된다.
이 경우, 방전정지기간에, 제 1 전극과 제 2 전극의 각 전극 사이에 전압을 인가하는 형태로서, 다음과 같은 것이 있다.
* 제 1 전극과 제 2 전극의 사이에, 유지펄스보다 펄스폭이 좁고, 제 1 전극측이 제 2 전극측에 대하여 음극성이 되는 소거펄스를 인가한다.
이 소거펄스는 펄스폭이 0.2㎲ 이상 10㎲ 이하인 것이 바람직하다.
* 제 1 전극과 제 2 전극의 사이에, 상기 소거펄스와 함께, 제 1 전극측이 제 2 전극측에 대하여 음극성이고, 유지펄스의 파고보다 낮은 바이어스전압을 인가 한다.
이 바이어스전압의 파형은 소거펄스의 종료시 이후에, 전압이 점차 상승하는 파형부분을 갖는 것이 바람직하다.
* 제 1 전극측이 제 2 전극측에 대하여 음극성이고, 하강부분에 경사를 갖는 소거펄스를 제 1 전극과 제 2 전극의 각 전극 사이에 인가한다.
여기서, 소거펄스의 하강파형부분과, 초기화기간에 인가하는 초기화펄스의 상승파형부분을 연속적으로 하는 것이 바람직하다.
* 제 1 전극측이 제 2 전극측에 대하여 음극성이고, 파고가 방전개시전압보다 크며, 상승부분에 경사를 갖는 소거펄스를 제 1 전극과 제 2 전극의 각 전극 사이에 인가한다.
특히, 제 1 전극 및 제 2 전극의 각각이 각 방전셀 내에서, 당해 전극이 신장하는 방향과 동일한 방향으로 신장하는 복수의 라인전극부로 분할된 전극구조를 갖는 PDP인 경우는 고속구동시에 어드레스동작이 불안정해지기 쉬우므로, 상기 본 발명의 구동방법을 적용하는 것이 효과적이다.
[PDP의 구성 및 구동방법에 대한 전체적 설명]
도 1은 실시예에 관한 AC 면방전형 PDP의 일부의 개략 구성의 일례를 나타내는 사시도이다.
이 PDP는 전면기판(11) 상에 주사전극(제 1 전극)(19a), 유지전극(제 2 전극)(19b), 유전체층(17), 보호층(18)이 배치된 전면패널(10)과, 배면기판(12) 상에 데이터전극(제 3 전극)(14), 유전체층(13) 및 스트라이프형상의 격벽(15)이 배치된 배면패널(20)이 전극(19a, 19b)과 데이터전극(14)을 대향시킨 상태로 격벽을 두고 서로 평행하게 배치되어 구성되어 있다.
그리고, 전면패널(10)과 배면패널(20)의 간극은 통상은 100~200㎛ 정도이고, 격벽(15)으로 구획됨으로써 방전공간이 형성되며, 당해 방전공간 내에는 방전가스가 봉입되어 있다.
또, 컬러를 표시할 수 있도록, 배면패널(20)측에서 격벽(15)끼리의 사이에 형광체층(16)이 배치되어 있다. 이 형광체층(16)은 적색, 녹색, 청색의 순서로 반복하여 나열되어 있고, 각 방전공간에 면하고 있다.
주사전극(19a), 유지전극(19b) 및 데이터전극(14)은 각각 스트라이프형상으로 배치되며, 주사전극(19a), 유지전극(19b)은 예컨대, 투명전극(192, 193)의 위에 금속전극(191, 194)을 적층한 구성으로 하고, 데이터전극(14)은 금속전극만으로 구성한다.
유전체층(17)은 전면기판(11)의 전극(19a, 19b)이 배치된 표면 전체를 덮어 배치된 유전물질로 이루어지는 층으로서, 일반적으로 납계 저융점 유리나 비스무스계 저융점 유리가 이용된다.
보호층(18)은 산화마그네슘(MgO)을 비롯한 이차전자 방사계수가 높은 재료로 이루어지는 박층으로서, 유전체층(13)의 표면 전체를 덮고 있다.
격벽(15)은 유리재료로 형성되어, 배면기판(12)의 표면 상에 돌출되어 있다.
방전가스로서는 방전시의 발광이 자외영역에 있는 크세논을 중심으로 한 혼 합가스가 선택된다. 또, 단색표시인 경우, 방전시에 가시영역에서의 발광이 보이는 네온을 중심으로 한 혼합가스가 선택된다. 가스압은 대기압하에서의 PDP의 사용을 상정하여, 패널 내부가 외압에 대하여 감압되도록, 통상은 200Torr에서 500Torr(26.6kPa에서 66.5kPa) 정도의 범위로 설정된다.
도 2는 상기 PDP의 전극배치 및 이 PDP를 구동하는 구동회로를 나타내는 블록도이다.
전극군(19a1∼19aN, 19b1∼19bN)과, 데이터 전극군(141∼14M)은 서로 직교하여 배치되어 있고, 전면기판(11) 및 배면기판(12) 사이의 공간에서, 전극군(19a1∼19aN, 19b1∼19bN)과 데이터 전극군(141∼14M)이 입체 교차하는 것에 방전셀이 복수 형성되어 있고, 각 방전셀에 주사전극(19a), 유지전극(19b) 및 데이터전극(14)이 포함된다. 그리고, 주사전극군(19a1∼19aN) 및 유지전극군(19b1∼19bN)이 신장하는 방향으로 서로 인접하는 3개의 방전셀(적색, 녹색, 청색)에 의해 하나의 화소가 형성되어 있다.
원래, PDP에서는 점등이나 소등의 2계조밖에 표현할 수 없기 때문에, 중간색을 표시하기 위해서, 필드내 시분할 계조표시방식을 이용하여 구동된다.
도 3은 256계조를 표현하는 경우의 1 필드 분할방법의 일례를 나타내는 도면이고, 횡방향은 시간, 사선부는 방전유지기간을 나타내고 있다.
도 3에 나타내는 분할방법의 예에서는 1 필드는 8개의 서브필드로 구성되고, 각 서브필드의 방전유지기간의 비는 1, 2, 4, 8, 16, 32, 64, 128로 설정되어 있으 며, 이 8 비트 2진 조합에 의해 256 계조를 표현할 수 있다. 또, NTSC 방식의 텔레비전 영상에서는 1초당 60장의 필드화상으로 영상이 구성되어 있기 때문에, 1 필드의 시간은 16.7ms로 설정되어 있다.
각 서브필드는 초기화기간(도시생략), 어드레스기간, 방전유지기간, 방전정지기간(도시생략)이라는 일련의 시퀀스로 구성되어 있고, 1 서브필드의 동작을 8회 반복함으로써, 1 필드의 화상표시가 행하여진다.
단, 초기화기간은 각 서브필드마다 설치하는 경우도 있지만, 1 필드의 선두 서브필드에만 설치하는 경우도 있다.
(구동회로에 대하여)
도 2에 나타내는 바와 같이, 구동회로는 입력되는 화상데이터를 저장하는 프레임메모리(101), 화상데이터를 처리하는 출력처리부(102), 주사전극군(19a1∼19aN)에 펄스를 인가하는 주사전극 구동장치(103), 유지전극군(19b1∼19bN)에 펄스를 인가하는 유지전극 구동장치(104), 데이터 전극군(141∼14M)에 펄스를 인가하는 데이터전극 구동장치(105) 등으로 구성되어 있다.
프레임메모리(101)에는 1 필드의 화상데이터가 서브필드마다 분할된 서브필드 화상데이터가 저장된다.
출력처리부(102)는 프레임메모리(101)에 저장되어 있는 커런트 서브필드 화상데이터로부터 1라인씩 데이터전극 구동장치(105)로 데이터를 출력하거나, 입력되는 화상정보에 동기하는 타이밍정보(수평동기신호, 수직동기신호 등)에 기초하여, 각 전극구동장치(103~105)에 펄스를 인가하는 타이밍을 취하기 위한 트리거신호를 송신하는 것도 행한다.
주사전극 구동장치(103)는 출력처리부(102)로부터 송신되는 트리거신호에 호응하여 구동하는 펄스발생회로가 각 주사전극(19a)마다 설치되어 있고, 어드레스기간에는 주사전극(19a1∼19aN)에 차례로 주사펄스를 인가하며, 초기화기간 및 유지기간에는 모든 주사전극(19a1∼19aN)으로 일괄하여 초기화펄스 및 유지펄스를 인가 할 수 있도록 되어 있다.
유지전극 구동장치(104)는 출력처리부(102)로부터 송신되는 트리거신호에 호응하여 구동하는 펄스발생회로를 구비하고, 유지전극 및 방전정지기간에는 당해 펄스발생회로로부터 모든 유지전극(19b1∼19bN)으로 일괄하여 유지펄스를 인가할 수 있도록 되어 있다.
데이터전극 구동장치(105)는 출력처리부(102)로부터 송신되는 트리거신호에 호응하여 구동하는 펄스발생회로를 구비하고, 서브필드 정보에 기초하여 데이터 전극군(141~14M) 중에서 선택된 것에 기입펄스를 출력한다.
또, 상기 주사전극 구동장치(103) 또는 유지전극 구동장치(104)에는 방전정지기간에, 출력처리부(102)로부터 송신되는 트리거신호에 호응하여 소거펄스나 어드레스전압을 발생하는 펄스발생회로도 구비하고 있다.
(각 기간의 동작에 대하여)
도 4는 본 실시예에서 PDP의 각 전극에 인가되는 구동파형을 나타내는 도면 이다.
또한, 도 5는 주사전극(19a)과 유지전극(19b) 사이의 차동전압파형과 셀내 전압 및 발광파형을 나타내는 타이밍차트이다.
도 5에서, 실선은 주사전극과 유지전극 사이에 인가되는 차동전압을 나타낸다. 한편, 파선은 셀내 전압(=벽전압+인가전압)을 나타낸다.
또, 셀내 전압과 인가전압의 차가 주사전극측의 벽전압에 상당한다. 또한, 발광파형은 방전에 의해 흐르는 전류의 절대값에 상당한다.
도 5에 나타내는 바와 같이, 초기화기간에는 주사전극군(19a1∼19aN) 전체로 일괄하여, 양극성의 초기화펄스를 인가함으로써, 각 방전셀 내에 초기화방전을 발생시킨다. 이 초기화방전은 약한 방전이며, 방전셀 내에서 벽전하의 상태를 초기화한다.
즉, 초기화펄스의 전반에는 양극성으로 상승하는 경사부분을 갖는다. 그리고, 셀내 전압이 방전개시전압을 초과하면, 방전공간 내에서 미약한 방전(초기화방전)이 발생한다. 이 초기화방전은 하강 개시 시점까지 지속하지만, 이 초기화방전에 따라, 방전셀 내에 벽전압이 형성된다(주사전극(19a)측이 음극성이 되는 벽전하 가 축적된다).
상기 초기화펄스의 경사에 대해서는 0.5∼20V/㎲의 범위 내로 하는 것이 바람직하다. O.5V/㎲ 미만에서는 미약 방전이 단속적으로 되어 초기화가 불안정해지는 한편, 20V/㎲를 초과하면 미약 방전이 아닌 강한 방전이 발생하기 쉽기 때문이 다.
또한, 초기화시간의 단축이라는 관점에서, 이 경사를 1V/㎲ 이상으로 하는 것이 바람직하고, 발광을 억제하여 콘트라스트비를 좋게 하는 관점에서 이 경사를 10V/㎲ 이하로 하는 것이 바람직하다.
초기화펄스의 후반에는 음극성이 될 때까지 하강하는 경사부분을 갖는다. 이 부분에서 셀내 전압의 절대값이 방전개시전압을 초과하면, 초기화 방전에 의한 미약한 전류가 흘러 방전셀 내의 벽전압이 저감된다. 그리고, 초기화기간이 종료한 시점에서는, 셀내 전압의 절대값은 방전개시전압(Vs)보다 약간 낮은 값으로 조정된다.
어드레스기간에는 주사전극군(19a1∼19aN)과 데이터 전극군(141∼14M)의 사이에 선택적으로 전압을 인가한다. 즉, 각 주사전극(19a1∼19aN)에 음극성의 주사펄스를 차례로 인가하면서, 데이터 전극군(141∼14M) 중의 선택된 전극에 양극성의 기입펄스를 인가한다.
이것에 의해, 점등시키고자 하는 방전셀에서, 기입방전이 행하여져, 벽전하가 유전체층(13) 상에 축적되고, 1화면의 화소정보가 기입된다.
유지기간에는 데이터 전극군(141∼14M)을 접지하고, 주사전극군(19a1∼19aN)과 유지전극군(19b1∼19bN)으로 일괄하여 교대로 양극성의 유지펄스를 인가한다.
이 유지동작에 의해, 상기 어드레스기간에 벽전하가 축적된 방전셀에서는 유 지전극 상의 유전체층 표면의 전위차가 방전개시전압을 상회함으로써 방전이 발생하고, 유지펄스가 인가되어 있는 기간 동안 방전은 유지된다.
이와 같이, 방전셀이 발광함으로써 화상이 표시된다.
또, 그 유지펄스에 의한 유지방전이 완료되었을 때에는, 인가한 유지펄스의 극성과 반대 극성의 벽전하가 축적된다.
즉, 도 4와 같이 유지기간의 최후에 유지전극(19b)측에 양극성의 유지펄스가 인가되는 경우에는 유지전극(19b)측이 음극성(주사전극(19a)측이 양극성)이 되는 벽전하가 축적된다. 한편, 유지기간의 최후에 주사전극군(19a)측에 양극성의 유지펄스가 인가되는 경우에는, 주사전극(19a)측이 음극성(유지전극(19b)측이 양극성)이 되는 벽전하가 축적된다.
그 후, 방전정지기간에 소거펄스를 인가함으로써, 불완전한 방전을 발생시켜 유지방전을 정지시킨다.
(방전정지동작의 특징)
종래의 구동방법에서는 노이즈나 다른 셀로부터의 프라이밍 입자 등에 의한 간섭에 기인하는 오방전을 억제하는 것을 고려하여, 소거기간에 방전셀 내의 벽전압을 완전히 소멸시키도록 하였었다.
이에 대하여, 본 실시예에서는 방전정지기간에, 유지전극측에 대하여 주사전극측이 양극성이 되는 벽전압이 형성되도록 소거펄스를 인가한다. 즉, 벽전압을 완전히 소멸시키지 않고, 어느 정도의 벽전압을 남겨둔다.
이와 같이, 초기화펄스가 인가되기 직전에, 유지전극측에 대하여 주사전극측 이 양극성이 되는 벽전압(초기화펄스와 동일한 극성의 벽전압)이 형성되면, 종래와 같이 소거펄스로 벽전압이 소거되는 경우에 비해, 셀내 전압이 방전개시전압에 도달하는 것이 빨라진다. 즉, 초기화펄스를 인가 개시하고 나서, 초기화방전이 발생하기까지의 시간 tdset가 짧아지고, 그 만큼만 초기화방전이 발생하고 있는 시간(도 5에서 S로 나타낸다. 이하, 초기화 방전시간(S)으로 기재함)이 길어진다.
방전정지기간의 종료시에 형성하는 벽전압의 값으로서는 10V 이상 최소 방전유지전압(Vmin) - 30V 이하(또는 120V 이하)로 하는 것이 바람직하다. 또한, 유지펄스 인가시에 형성되는 벽전압에 비해 10V 이상 낮은 것이 바람직하다.
이것은 방전정지기간의 종료시에 형성되는 벽전압이 10V 미만에서는 효과가 그다지 없는 한편, 최소 방전유지전압(Vmin) - 30V를 초과하면, 파형의 링잉(ringing) 등의 왜곡에 의해 과전압이 되어, 오방전이 발생하기 쉬어지기 때문이다.
여기서 말하는 「최소 방전유지전압(Vmin)」은 주사전극(19a) 및 유지전극(19b) 사이에서 방전 유지시키는 데 최소한 필요한 전압, 즉 PDP의 주사전극(19a) 및 유지전극(19b) 사이에 유지펄스를 인가하여 방전셀이 점등하고 있는 상태로 하여, 인가전압을 조금씩 감소시켰을 때에 방전셀이 소등하기 시작할 때의 인가전압을 나타낸다.
이와 같이, 초기화 방전시간(S)이 길어짐으로써, 다음과 같은 효과가 나타난다.
초기화방전은 셀의 중앙부(메인갭 부근)에서 개시되어, 점점 주변부쪽으로 확산된다. 그에 따라, 방전셀 내에서의 이동전하량이 증가하여, 초기화기간 종료시의 벽전하량이 증가한다.
따라서, 초기화 방전시간(S)이 짧아지면, 셀 중앙부만이 초기화되고 주변부는 초기화가 이루어지지 않은 상태가 된다. 이 경우, 다음의 어드레스기간에 어드레스방전이 불안정하게 되어 방전확률이 낮아진다. 그리고, 점등 불량에 의한 화면의 깜박거림(flickering) 등의 화질 저하가 일어난다.
여기서, 어드레스동작시의 구동전압을 높게 설정할 수 있으면, 방전확률을 향상시키는 것도 가능하지만, 일반적으로 파워 MOSFET의 내전압은 처리량과 상반되는 관계에 있다(예컨대, 1.0∼1.5㎲ 정도의 펄스폭으로 구동하기 위한 데이터 드라이버는 내전압이 11OV 정도임). 그 때문에, 실제로는 지나치게 고전압에서 구동하는 것은 불가능하다.
이에 대하여, 초기화 방전시간(S)이 길면, 셀주변부까지 초기화가 이루어지므로, 다음의 어드레스기간에 어드레스방전이 안정되어 방전확률이 높아지고 화질이 향상된다.
또, 상술한 바와 같은 방전정지동작의 특징은 초기화기간에 앞서는 모든 방전정지기간에 적용하는 것이 바람직하다. 예컨대, 각 서브필드마다 초기화기간을 설정하는 경우는 모든 서브필드의 방전정지기간에 적용하는 것이 바람직하고, 초기화기간을 1 필드 중 선두 서브필드에만 설정하는 경우는 1 필드 중 최종 서브필드에 적용하는 것이 바람직하다.
단, 반드시 초기화기간에 앞서는 모든 방전정지기간에 적용하지 않아도 되 고, 1 필드 중에서 초기화기간에 앞서는 방전정지기간이 복수 존재하는 경우는 그 중의 일부에만 적용해도 된다.
이하, 제 1 실시예 내지 제 9 실시예에서, 방전정지기간에 인가하는 파형에 대하여 상술한다.
(제 1 실시예)
제 1 실시예에서는 상기 도 4, 도 5에 나타내는 바와 같이, 유지기간의 최후에 유지전극(19b)측에 양극성의 유지펄스(파고 Vsus)가 인가되어, 유지전극(19b)측이 음극성(주사전극(19a)측이 양극성)이 되는 벽전하가 축적되어 있다. 또한, 초기화기간에 주사전극군(19a1~19aN)에 양극성의 초기화펄스를 인가하고 있다.
그리고, 방전정지기간에는 주사전극(19a)과 유지전극(19b)의 각 전극 사이에, 주사전극측이 양극성이 되고, 파고가 방전개시전압(Vs) 이하인 직사각형파를 인가하지만, 그 펄스폭(PWe)을 0.2㎲
Figure 112006029368019-pat00001
PWe
Figure 112006029368019-pat00002
2.0㎲로 짧게 설정하고, 바람직하게는 펄스폭(PWe)을 0.2㎲
Figure 112006029368019-pat00003
PWe
Figure 112006029368019-pat00004
0.6㎲로 한다.
방전정지기간에 주사전극(19a)과 유지전극(19b) 사이에 도 5에 나타내는 바와 같은 차동전압파형을 인가하기 위해서는 주사전극(19a)에 양극성의 폭이 좁은 직사각형 펄스를 인가해도 되고, 유지전극(19b)에 음극성의 폭이 좁은 직사각형 펄스를 인가해도 된다.
이와 같이 펄스폭을 짧게 설정함으로써, 소거방전이 종료하기 전, 즉 소거방전의 도중에 인가전압이 제거(주사전극측의 양의 벽전하가 반전하기 전에 방전이 정지된다)되므로, 주사전극(19a)측에 양의 벽전하가 남겨진다. 이 벽전하의 극성은 초기화기간에 주사전극(19a)에 인가되는 초기화펄스와 동일한 극성이다.
본 실시예의 실시예에서는 주사전극(19a)에 펄스폭(PWe)=0.5㎲인 양극성의 소거펄스를 인가하였다.
한편, 비교예에서는 도 17에 나타내는 바와 같이, 유지기간의 최후에 주사전극(19a)측에 양극성의 유지펄스가 인가되고, 주사전극(19a)측이 음극성이 되는 벽전압이 형성되어 있다. 그리고, 방전정지기간에는 유지전극(19b)에 펄스폭 0.5㎲인 양극성의 소거펄스를 인가하였다. 이 경우, 방전셀 내의 벽전압은 거의 소거되지만, 유지펄스를 고속구동한 경우 등은 유지기간 후의 벽전압이 저하하기 때문에, 소거방전이 약해져, 방전정지기간의 종료시에 주사전극(19a)측에 음의 벽전압이 형성되는 경우도 있다.
단, 초기화펄스에 대해서는 실시예 및 비교예 모두, 도 4에 나타내는 파형을 이용하였다.
그리고, 실시예 및 비교예에 대하여, 초기화펄스를 인가하고 나서 초기화방전이 발생하기까지의 시간 tdset, 방전확률 fadd[%] 및 화질을 비교하였다.
그 결과는 표 1에 나타내는 바와 같다.
PWe[㎲] tdset[㎲] Fadd[%] 화질평가
비교예 0.5 50 92.0 X(깜박거림)
제 1 실시예 0.5 30 99.0
비교예에서는 tdset의 길이는 약 50㎲이고, 방전확률 Fadd[%]는 92% 정도로서 깜박거림 등의 화질 불량이 나타났지만, 실시예에서는 tdset의 길이가 20㎲ 단축되고, 또한 방전확률 Fadd[%]는 99% 정도까지 개선되어 화질이 상당히 향상되었다.
또, 펄스폭(PWe)에 대하여, 0.2㎲
Figure 112006029368019-pat00005
PWe
Figure 112006029368019-pat00006
2.0㎲의 범위에서도 동일하게, tdset의 단축, 방전확률의 개선 및 화질향상 효과를 얻을 수 있었다.
이상으로부터, 제 1 실시예에서의 구동방법에 의해, 방전정지기간에, 초기화기간에 인가되는 초기화펄스와 동일한 극성의 벽전압이 남아, 초기화방전이 길어지며, 그것에 의해 고속으로 안정된 어드레스동작을 실현하여 기입 불량이 없는 고화질을 실현할 수 있는 것을 알 수 있다.
또, 도 4에 나타내는 예에서는 방전정지기간에 주사전극에 양극성의 폭이 좁은 펄스를 인가하였지만, 유지전극에 음극성의 폭이 좁은 펄스를 인가함으로써도, 동일하게, 유지전극에 대하여 주사전극측에 양극성의 폭이 좁은 펄스를 인가할 수 있다.
또한, 도 4에 나타내는 예에서는 초기화기간에 주사전극에 양극성의 초기화펄스를 인가하였지만, 초기화기간에 유지전극에 음극성의 초기화펄스를 인가하는 구동방법을 이용해도 된다.
또한, 본 실시예에서는 방전정지기간에 주사전극측에 유지전극에 대하여 양극성의 폭이 좁은 펄스를 인가하고, 그 후의 초기화기간에 주사전극측에 양극성의 초기화펄스를 인가하였지만, 방전정지기간에 주사전극측에 유지전극에 대하여 음극성의 폭이 좁은 펄스를 인가하고, 그 후의 초기화기간에 주사전극에 음극성의 초기화펄스를 인가하는 구동방법, 또는 유지전극에 양극성의 초기화펄스를 인가하는 구동방법을 이용해도 된다.
(제 2 실시예)
도 6은 제 2 실시예에서 주사전극과 유지전극 사이의 차동전압파형, 셀내 전압 및 발광파형을 나타내는 타이밍차트이다.
본 실시예에서도 유지기간의 최후의 유지펄스를 유지전극(19b)측에서 종료하여, 유지기간 종료시에는 유지전극(19b)측에 음의 벽전하가 축적되고, 주사전극(19a)측이 양극성이 되는 벽전하가 축적된다.
이 유지기간에 이어지는 방전정지기간에 주사전극(19a)과 유지전극(19b)의 각 전극 사이에, 주사전극(19a)측이 양극성이 되는 폭이 좁은 직사각형 펄스를 인가하여, 상기 벽전하의 극성이 반전하기 전에 방전을 정지시킨다.
또한, 초기화기간에는 주사전극군(19a1∼19aN)에 양극성의 초기화펄스를 인가한다.
이러한 점들은 상기 제 1 실시예와 동일하지만, 본 실시예에서는 방전정지기간에 주사전극(19a)측이 양극성이 되는 바이어스전압를 인가하여, 이것에 중첩시켜, 상기한 폭이 좁은 직사각형 펄스를 인가하는 점이 제 1 실시예와 다르다.
또, 이 바이어스전압은 방전정지기간의 최후까지 인가하므로, 초기화펄스의 개시전압은 바이어스전압(Vbe)만큼만 높아진다.
바이어스전압의 크기(Vbe)는 유지펄스의 파고를 Vsus로 할 때, (Vsus-50)
Figure 112006029368019-pat00007
Vbe
Figure 112006029368019-pat00008
(Vsus-15)[V]의 범위로 설정하는 것이 바람직하다.
방전정지기간에, 주사전극(19a)과 유지전극(19b) 사이에 도 6에 나타내는 바와 같은 차동전압파형을 인가하기 위해서는, 도 7의 (a)에 나타내는 바와 같이, 주사전극(19a)에 양극성의 폭이 좁은 직사각형 펄스를, 유지전극(19b)에 음극성의 폭이 넓은 직사각형 펄스(파고 Vbe)를, 시간적으로 중첩시켜 인가해도 되며, 도 7의 (b)에 나타내는 바와 같이, 주사전극(19a)에 양극성의 폭이 넓은 직사각형 펄스(파고 Vbe)를, 유지전극(19b)에 음극성의 폭이 좁은 직사각형 펄스를, 시간적으로 중첩시켜 인가해도 된다.
이와 같이, 방전정지기간에 바이어스전압에 중첩하여 폭이 좁은 직사각형 펄스를 인가함으로써, 폭이 좁은 직사각형 펄스만을 인가하는 경우에 비해, 폭이 좁은 직사각형 펄스 종료시에 바이어스전압(Vbe)만큼만, 주사전극(19a)측에 양극성의 벽전압을 보다 많이 남길 수 있다.
따라서, 제 1 실시예에 비해 tdset를 짧게 하여 초기화 방전시간(S)을 길게하는 효과를 얻을 수 있으므로, 어드레스방전의 방전확률도 더욱 향상된다.
본 실시예의 실시예로서, 소거펄스의 펄스폭(PWe)은 PWe=0.5㎲로 하고, 방전정지기간에서의 바이어스전압(Vbe)은 각 Vbe=150V, 130V, 165V의 값으로 설정하였다. 한편, 비교예는 상기 제 1 실시예의 비교예와 동일하다.
제 1 실시예, 제 2 실시예의 실시예와 비교예에 대하여, 초기화펄스를 인가하고 나서 초기화방전이 발생하기까지의 시간 tdset, 방전확률 Fadd[%] 및 화질을 비교하였다.
그 결과는 표 2에 나타내는 바와 같다.
PWe[㎲] Vbe[V] tdset[㎲] Fadd[%] 화질평가
비교예 0.5 - 50 92.0 X(깜박거림)
제 1 실시예 0.5 0 30 99.0
제 2 실시예 0.5 150 25 99.5
0.5 130 20 99.8
0.5 165 17 99.9
제 2 실시예의 실시예에서는 tdset의 길이가 제 1 실시예의 실시예보다 단축되고, 비교예와 비교하면 25㎲ 이상 단축되었다. 또한, 방전확률 Fadd[%]도 99.8% 정도까지 개선되어, 깜박거림은 거의 없어지고 화질이 매우 향상되었다.
또, 실시예에서는 소거펄스의 펄스폭(PWe)을 0.5㎲로 하였지만, 이것에 한정되는 것이 아니라, 0.2㎲
Figure 112006029368019-pat00009
PWe
Figure 112006029368019-pat00010
2㎲의 범위에서도 동일하게 tdset의 단축, 방전확률의 개선 및 화질향상 효과를 얻을 수 있다.
또한, 바이어스전압의 크기(Vbe)에 대해서는 (Vsus-50)
Figure 112006029368019-pat00011
Vbe
Figure 112006029368019-pat00012
(Vsus-15)[V]의 범위에서, 동일하게 tdset의 단축, 방전확률의 개선 및 화질향상 효과를 얻을 수 있었다.
이상으로부터, 제 2 실시예에서의 구동방법에 의해, 방전정지기간에, 초기화기간에 인가되는 초기화펄스와 동일한 극성의 벽전압이 남아, 초기화방전이 길어지고, 그것에 의해 고속으로 안정된 어드레스동작을 실현하여 기입 불량이 없는 고화질을 실현할 수 있는 것을 알 수 있다.
또, 본 실시예에서 초기화기간에 주사전극에 양극성의 초기화펄스를 인가하는 대신에, 초기화기간에 유지전극에 음극성의 초기화펄스를 인가하는 구동방법을 이용해도 된다.
또한, 본 실시예에서는 방전정지기간에 주사전극측에 유지전극에 대하여 양극성의 폭이 좁은 펄스 및 양극성의 바어어스전압을 인가하고, 그 후의 초기화기간에 주사전극측에 양극성의 초기화펄스를 인가하였지만, 방전정지기간에 주사전극측에 유지전극에 대하여 음극성의 폭이 좁은 펄스 및 음극성의 바이어스전압을 인가하고, 그 후의 초기화기간에 주사전극에 음극성의 초기화펄스를 인가하는 구동방법, 또는 유지전극에 양극성의 초기화펄스를 인가하는 구동방법을 이용해도 된다.
(제 3 실시예)
도 8은 제 3 실시예에서 주사전극과 유지전극 사이의 차동전압파형, 셀내 전압 및 발광파형을 나타내는 타이밍차트이다.
본 실시예에서도 유지기간의 최후에 유지전극(19b)측에 유지펄스를 인가함으로써, 유지기간 종료시에는 유지전극(19b)측에 음의 벽전하가 축적되고, 주사전극(19a)측에 양의 벽전하가 축적된다.
이 유지기간에 이어지는 방전정지기간에 주사전극(19a)과 유지전극(19b)의 각 전극 사이에, 주사전극(19a)측이 양극성이 되는 폭이 좁은 직사각형 펄스를 인가하여 방전을 정지시킨다.
또한, 초기화기간에는 주사전극군(19a1∼19aN)에 양극성의 초기화펄스를 인가한다.
이러한 점들은 상기 제 1 실시예와 동일하지만, 본 실시예에서는 방전정지기간에, 주사전극(19a)측이 유지전극(19b)측에 대하여 음극성이면서 전압이 서서히 상승하는 경사부분을 갖는 바이어스전압를 인가하여, 이 바이어스전압에 상기한 폭이 좁은 직사각형 펄스를 중첩시키는 점이 제 1 실시예와 다르다.
본 실시예의 구동방법에 의하면, 방전정지기간에, 폭이 좁은 직사각형 펄스의 인가를 종료한 단계에서는 벽전압이 형성되어 있지 않아도, 그것에 이어서 전압 경사부분에 벽전압을 확실히 형성할 수 있다. 따라서, 상기 제 1 실시예, 제 2 실시예에 비해, 방전정지기간에 벽전압을 보다 안정되게 형성할 수 있다.
이 바이어스전압의 크기(Vbe)는 1OV 이상 최소 방전유지전압(Vmin) - 40V 이하(또는 110V 이하)의 범위로 설정하는 것이 바람직하다.
이것은 상술한 바와 같이, 10V 미만에서는 그다지 효과가 없는 한편, 최소 방전유지전압(Vmin) - 30V를 초과하면, 파형의 링잉 등의 왜곡에 의해 과전압이 되어, 오방전이 발생하기 쉬어지기 때문이다.
또한, 경사부분의 전압변화율은 0.5V/㎲∼20V/㎲의 범위 내로 설정하는 것이 바람직하다.
방전정지기간에 주사전극과 유지전극 사이에 도 8에 나타내는 바와 같은 차동전압파형을 인가하기 위해서는 도 9의 (a)에 나타내는 바와 같이, 주사전극(19a)에 양극성의 폭이 좁은 직사각형 펄스를, 유지전극(19b)에 양극성으로 하강이 완만히 경사하는 폭이 넓은 펄스를, 시간적으로 중첩시켜 인가해도 되며, 도 9의 (b)에 나타내는 바와 같이, 주사전극(19a)에 양극성으로 하강이 완만히 경사하는 폭이 넓은 펄스를, 유지전극(19b)에 음극성의 폭이 가는 직사각형 펄스를, 시간적으로 중첩시켜 인가해도 된다.
이상으로부터, 제 3 실시예에서의 구동방법에 의해, 방전정지기간에, 초기화기간에 인가되는 초기화펄스와 동일한 극성의 벽전압이 남아, 초기화방전이 길어지고, 그것에 의해 고속이면서 안정된 어드레스동작을 실현하여, 기입 불량이 없는 고화질을 실현할 수 있는 것을 알 수 있다.
또, 본 실시예에서도 초기화기간에 주사전극측에 양극성의 초기화펄스를 인가하는 대신에, 초기화기간에 유지전극에 음극성의 초기화펄스를 인가하는 구동방법을 이용해도 된다.
또한, 본 실시예에서는 방전정지기간에 주사전극측에 유지전극에 대하여 양극성의 폭이 좁은 펄스 및 음극성이면서 전압이 서서히 상승하는 경사부분을 갖는 바이어스전압을 인가하고, 그 후 초기화기간에 주사전극측에 양극성의 초기화펄스를 인가하였지만, 방전정지기간에 주사전극측에 유지전극에 대하여 음극성의 폭이 좁은 펄스 및 양극성이면서 전압이 서서히 하강하는 경사부분을 갖는 바이어스전압을 인가하고, 그 후 초기화기간에 주사전극에 음극성의 초기화펄스를 인가하는 구동방법 또는 유지전극에 양극성의 초기화펄스를 인가하는 구동방법을 이용해도 된다.
(제 4 실시예)
도 10은 제 4 실시예에서 주사전극과 유지전극 사이의 차동전압파형, 셀내 전압 및 발광파형을 나타내는 타이밍차트이다.
본 실시예에서도 유지기간의 최후에 유지전극(19b)측에 유지펄스를 인가함으로써, 방전기간 종료시에는 유지전극(19b)측에 음의 벽전하가 축적되고, 주사전극(19a)측에 양의 벽전하가 축적된다.
방전정지기간에 주사전극과 유지전극의 사이에, 주사전극측이 양극성이 되는 소거펄스를 인가하고, 초기화기간에는 주사전극군(19a1∼19aN)에 양극성의 초기화펄스를 인가한다.
이러한 점들은 상기 제 1 실시예와 동일하지만, 제 1 실시예에서는 소거펄스로서 폭이 좁은 직사각형 펄스를 인가한 것에 대하여, 본 실시예에서는 소거펄스로서 상승 경사 αe[V/㎲]를 갖는 램프파형(ramp waveform)을 인가하는 점이 다르다.
램프파형의 정상부 전압은 방전개시전압을 초과하지 않는 범위로 설정한다.
이 상승 경사 αe는 0.5V/㎲ 이상 20V/㎲ 이하의 범위 내로 설정하는 것이 바람직하다.
방전정지기간에 주사전극과 유지전극 사이에 도 10에 나타내는 차동전압파형을 인가하기 위해서는 주사전극(19a)에 양극성의 램프파형 펄스를 인가해도 되고, 유지전극(19b)에 음극성의 램프파형 펄스를 인가해도 된다.
또, 상승 경사를 갖는 램프파형은 밀러적분회로(Miller integrator) 등을 이용함으로써 작성할 수 있다.
이와 같이, 방전정지기간에 램프파형으로 이루어지는 소거펄스를 인가함으로써, 폭이 좁은 직사각형 펄스만을 인가하는 경우에 비해, 주사전극(19a)측에 양극성의 벽전압을 확실히 남길 수 있다.
따라서, 상기 제 1 실시예에 비해, tdset를 짧게 하여, 초기화 방전시간(S)을 길게 하는 효과를 더욱 확실히 얻을 수 있으므로, 상기 어드레스방전의 방전확률도 더욱 향상된다.
즉, 완만한 경사를 갖는 램프파형을 소거펄스로서 인가함으로써, 전압의 상승시에 미약방전(weak discharge)이 지속되고, 방전셀 내의 벽전압은 방전개시전압보다 약간 낮은 정도로 유지된다. 그리고, 소거펄스가 하강한 후에는 도 10에 파선으로 나타내는 바와 같이, 주사전극측에 양의 벽전압이 축적된다. 이와 같이 램프파형을 이용하면, 축적하는 벽전하의 양을 제어할 수 있다.
또, 방전정지기간에 주사전극측에 양극성의 벽전압을 형성하면, 셀내 전압도 높은 상태로부터 상승하므로, 초기화방전이 발생할 때의 전압 Vdset도 저하하게 된다.
본 실시예의 실시예에서는 소거펄스로서의 램프파형 펄스의 전압 상승 속도를 10V/㎲로 하였다. 한편, 비교예는 상기 제 1 실시예의 비교예와 동일하다.
이 실시예와 비교예에 대하여, 초기화펄스를 인가한 후에 초기화방전이 발생할 때의 전압 Vdset, 방전확률 Fadd[%] 및 화질을 비교하였다.
그 결과는 표 3에 나타내는 바와 같다.
PWe[㎲] αe[V/㎲] Vdset[V] Fadd[%] 화질평가
비교예 0.5 - 290 92.0 X(깜박거림)
제 3 실시예 0.5 10 213 99.95
비교예에서는 Vdset가 290V로 높고, 방전확률 Fadd[%]는 92% 정도로서, 깜박거림 등의 화질저하가 발생하였지만, 실시예에서는 Vdset가 77V 저하하고, 또한, 방전확률 Fadd[%]는 99.95%까지 개선되어 깜박거림이 완전히 없어져 화질이 매우 향상되어 있다.
또, 실시예에서는 램프파형 펄스의 전압상승 속도를 10V/㎲로 하였지만, 0.5V/㎲~20V/㎲의 범위 내에서 동일하게 Vdset의 저하, 방전확률의 개선 및 화질향상 효과를 얻을 수 있었다.
이상으로부터, 제 4 실시예에서의 구동방법에 의해, 방전정지기간에, 초기화기간에 인가되는 초기화펄스와 동일한 극성의 벽전압이 남아, 초기화방전이 길어지고, 그것에 의해 고속으로 안정된 어드레스동작을 실현하여 기입 불량이 없는 고화질을 실현할 수 있는 것을 알 수 있다.
또, 본 실시예에서도 초기화기간에 주사전극측에 양극성의 초기화펄스를 인가하는 대신에, 초기화기간에 유지전극에 음극성의 초기화펄스를 인가하는 구동방법을 이용해도 된다.
또한, 본 실시예에서는 방전정지기간에 주사전극측에 유지전극에 대하여 양극성의 램프파형 펄스를 인가하고, 그 후 초기화기간에 주사전극측에 양극성의 초기화펄스를 인가하였지만, 방전정지기간에 주사전극측에 유지전극에 대하여 음극성의 램프파형 펄스를 인가하고, 그 후 초기화기간에 주사전극에 음극성의 초기화펄스를 인가하는 구동방법 또는 유지전극에 양극성의 초기화펄스를 인가하는 구동방법을 이용해도 된다.
(제 5 실시예)
도 11은 제 5 실시예에서 주사전극과 유지전극 사이의 차동전압파형, 셀내 전압 및 발광파형을 나타내는 타이밍차트이다.
본 실시예에서는 초기화기간에 주사전극군(19a1∼19aN)에 양극성의 초기화펄스를 인가하는 점은 상기 제 1 실시예와 동일하지만, 유지기간의 최후에 주사전극(19a)측에 양극성의 유지펄스가 인가됨으로써, 주사전극(19a)측이 음극성(유지전극(19b)측이 양극성)이 되는 벽전하가 축적된다.
그리고, 방전정지기간에는 주사전극(19a)과 유지전극(119b)의 각 전극 사이에 주사전극(19a)측이 음극성이 되는 바이어스전압(크기 Vbe)를 인가하고, 이 바이어스전압을 중첩시켜, 주사전극(19a)측이 음극성이 되고 폭이 좁은 직사각형 펄스를 인가함으로써 벽전하의 극성을 반전시킨다.
여기서, 직사각형 펄스의 펄스폭(Pwe)은 직사각형 펄스의 인가에 따라 발생하는 소거방전의 발광피크의 반값폭(0.1~0.4㎲)에 대하여 1.8배 이상이면서 유지펄스의 펄스폭 이하로 설정하는 것, 즉 0.2㎲~1.9㎲의 범위 내, 0.2㎲~0.6㎲의 범위 내로 설정하는 것이 더욱 바람직하다.
방전정지기간에, 주사전극(19a)과 유지전극(19b) 사이에 도 11에 나타내는 바와 같은 차동전압파형을 인가하기 위해서는 도 12의 (a)에 나타내는 바와 같이, 주사전극(19a)에 음극성의 폭이 좁은 직사각형 펄스를, 유지전극(19b)에 음극성의 폭이 넓은 직사각형 펄스를, 시간적으로 중첩시켜 인가해도 되며, 도 12의 (b)에 나타내는 바와 같이, 주사전극(19a)에 양극성의 폭이 넓은 직사각형 펄스를, 유지전극(19b)에 양극성의 폭이 가는 직사각형 펄스를, 시간적으로 중첩시켜 인가해도 된다.
본 실시예의 구동방법에 의하면, 상기한 바와 같이 펄스폭(PWe)이 설정되어 있으므로, 소거방전이 종료하는 것과 거의 동시에 직사각형 펄스가 하강하게 된다. 따라서, 소거방전이 종료한 시점에서는 셀내 전압이 거의 0이 되고, 주사전극측에 양극성의 벽전압(Vbe)이 형성된다. 그리고, 그 후, 바이어스전압이 제거되기 때문에, 방전정지기간의 종료시에는 주사전극(19a)측에 양극성의 벽전압(Vbe)이 남는다.
바이어스전압의 크기(Vbe)는 1OV 이상 최소 방전유지전압(Vmin) - 40V 이하(또는 110V 이하)의 범위로 설정하는 것이 바람직하다.
이것은 상술한 바와 같이, 10V 미만에서는 그다지 효과가 없는 한편, 최소 방전유지전압(Vmin) - 30V를 초과하면, 파형의 링잉 등의 왜곡에 의해 과전압이 되어, 오방전이 발생하기 쉬어지기 때문이다.
이와 같이 본 실시예에서는 유지기간의 종료시에는 주사전극(19a)측이 음극성이었지만, 방전정지기간의 종료시에는 주사전극(19a)측이 양극성이 된다. 따라서, 본 실시예의 구동방법에 의하면, 종래와 같이 소거기간에 벽전압을 안전히 소멸시키는 경우에 비해 초기화 방전시간(S)이 길어진다.
이상으로부터, 제 5 실시예에서의 구동방법에 의해, 방전정지기간에, 초기화기간에 인가되는 초기화펄스와 동일한 극성의 벽전압이 남아, 초기화방전이 길어지고, 그것에 의해 고속으로 안정된 어드레스동작을 실현하여, 기입 불량이 없는 고화질을 실현할 수 있는 것을 알 수 있다.
또, 본 실시예에서도 초기화기간에 주사전극측에 양극성의 초기화펄스를 인가하는 대신에, 초기화기간에 유지전극에 음극성의 초기화펄스를 인가하는 구동방법을 이용해도 된다.
또한, 본 실시예에서는 방전정지기간에 주사전극측에 유지전극에 대하여 양극성의 폭이 좁은 펄스 및 음극성의 바이어스전압을 인가하고, 그 후 초기화기간에 주사전극측에 양극성의 초기화펄스를 인가하였지만, 방전정지기간에 주사전극측에 유지전극에 대하여 양극성의 폭이 좁은 펄스 및 양극성의 바이어스전압을 인가하고, 그 후 초기화기간에 주사전극에 음극성의 초기화펄스를 인가하는 구동방법 또는 유지전극에 양극성의 초기화펄스를 인가하는 구동방법을 이용해도 된다.
(제 6 실시예)
도 13은 제 6 실시예에서 주사전극과 유지전극 사이의 차동전압파형, 셀내 전압 및 발광파형을 나타내는 타이밍차트이다.
본 실시예에서도 상기 제 5 실시예와 동일하게, 방전정지기간에는 주사전극(19a)과 유지전극(19b)의 각 전극 사이에, 주사전극(19a)측이 음극성이 되는 바이어스전압(Vbe)을 인가하고, 이것에 중첩시켜, 주사전극(19a)측이 음극성이 되는 폭이 좁은 직사각형 펄스를 인가함으로써, 벽전압의 극성을 반전시켜, 초기화기간에 주사전극군(19a1~19aN)에 양극성의 초기화펄스를 인가한다.
단, 본 실시예에서는 상기 주사전극(19a)과 유지전극(19b)의 각 전극 사이에 인가하는 바이어스전압은 전압이 서서히 상승하는 경사부분을 갖는 점이 다르다.
바이어스전압의 크기(Vbe)는 제 5 실시예와 동일하게, 1OV 이상 최소 방전유지전압(Vmin) - 40V 이하(또는 110V 이하)의 범위로 설정하는 것이 바람직하다.
또한, 경사부분의 전압변화율은 0.5V/㎲∼20V/㎲의 범위 내로 설정하는 것이 바람직하다.
방전정지기간에 주사전극(19a)과 유지전극(19b) 사이에 도 13에 나타내는 바와 같은 차동전압파형을 인가하기 위해서는 주사전극(19a)에 음극성의 폭이 좁은 직사각형 펄스를, 유지전극(19b)에 음극성의 폭이 넓은 경사파형부분을 갖는 직사각형 펄스를, 시간적으로 중첩시켜 인가해도 되며, 주사전극(19a)에 양극성의 폭이 넓은 경사파형부분을 갖는 직사각형 펄스를, 유지전극(19b)에 양극성의 폭이 좁은 직사각형 펄스를, 시간적으로 중첩시켜 인가해도 된다.
본 실시예의 구동방법에 의하면, 상기 제 5 실시예에서 설명한 바와 동일하게, 소거방전이 종료한 시점에서는 주사전극(19a)측에 양극성의 벽전압(Vbe)이 형성되고, 그 후, 바이어스전압이 제거되지만, 이때 전압변화가 완만하므로, 벽전압은 거의 그대로 유지된다. 따라서, 방전정지기간의 종료시에는 보다 확실히 주사전극(19a)측에 양극성의 벽전압(Vbe)이 남겨지게 된다.
따라서, 초기화 방전시간(S)을 보다 확실하게 길게 할 수 있다.
이상으로부터, 제 6 실시예에서의 구동방법에 의해, 방전정지기간에, 초기화기간에 인가되는 초기화펄스와 동일한 극성의 벽전압이 남아, 초기화방전이 길어지고, 그것에 의해 고속으로 안정된 어드레스동작을 실현하고, 기입 불량이 없는 고화질이 실현 가능한 것을 알 수 있다.
또, 본 실시예에서도 초기화기간에 주사전극측에 양극성의 초기화펄스를 인가하는 대신에, 초기화기간에 유지전극에 음극성의 초기화펄스를 인가하는 구동방법을 이용해도 된다.
또한, 본 실시예에서는 방전정지기간에 주사전극측에 유지전극에 대하여 음극성의 폭이 좁은 펄스 및 음극성의 바이어스전압을 인가하고, 그 후 초기화기간에 주사전극측에 양극성의 초기화펄스를 인가하였지만, 방전정지기간에 주사전극측에 유지전극에 대하여 양극성의 폭이 좁은 펄스 및 양극성의 바이어스전압을 인가하고, 그 후 초기화기간에 주사전극에 음극성의 초기화펄스를 인가하는 구동방법 또는 유지전극에 양극성의 초기화펄스를 인가하는 구동방법을 이용해도 된다.
(제 7 실시예)
도 14는 제 7 실시예에서 주사전극과 유지전극 사이의 차동전압파형, 셀내 전압 및 발광파형을 나타내는 타이밍차트이다.
본 실시예에서도 상기 제 5 실시예, 제 6 실시예와 동일하게, 방전정지기간에는 주사전극(19a)과 유지전극(19b)의 각 전극 사이에, 주사전극(19a)측이 음극성이 되는 펄스를 인가함으로써, 벽전하의 극성을 반전시켜, 초기화기간에 주사전극군(19a1~19aN)에 양극성의 초기화펄스를 인가한다.
단, 상기 제 5 실시예, 제 6 실시예에서는 방전정지기간에 주사전극(19a)과 유지전극(19b)의 사이에 바이어스전압을 인가하는 동시에 폭이 좁은 직사각형파를 인가하였지만, 본 실시예에서는 소거펄스로서 하강 경사를 갖고, 파고가 방전개시전압(Vs) 이하인 램프파형 펄스를 인가하는 점이 다르다.
램프파형의 하강경사는 10V/㎲ 정도(0.5V/㎲~20V/㎲의 범위 내)로 설정하는 것이 바람직하다.
방전정지기간에 주사전극과 유지전극 사이에 도 14에 나타내는 바와 같은 차동전압파형을 인가하기 위해서는 주사전극(19a)에 음극성으로 하강 경사를 갖는 램프파형 펄스를 인가해도 되고, 유지전극(19b)에 양극성으로 하강 경사를 갖는 램프파형 펄스를 인가해도 된다. 또, 하강 경사를 갖는 램프파형은 밀러적분회로 등을 이용함으로써 작성할 수 있다.
이와 같이, 방전정지기간에 하강이 램프파형으로 이루어지는 소거펄스를 인가함으로써, 상기 제 6 실시예와 동일하게 소거방전이 종료한 시점에서는 셀내 전압이 거의 0이 되고, 주사전극(19a)측이 양극성이 되는 벽전압이 형성되며, 그 후 인가되고 있는 전압이 완만히 제거되므로, 방전정지기간의 종료시에는 주사전극(19a)측이 양극성이 되는 벽전압이 확실히 남는다. 따라서, 초기화 방전시간(S)을 확실히 길게 할 수 있다.
이상으로부터 제 7 실시예에서의 구동방법에 의해, 방전정지기간에, 초기화기간에 인가되는 초기화펄스와 동일한 극성의 벽전압이 남아, 초기화방전이 길어지고, 그것에 의해 고속으로 안정된 어드레스동작을 실현하여 기입 불량이 없는 고화질을 실현할 수 있는 것을 알 수 있다.
또, 본 실시예에서는 도 14에 나타내는 바와 같이, 소거펄스의 하강부분의 경사가 초기화펄스의 상승부분의 경사 αset[V/㎲]와 동일하게 설정되면서 소거펄스의 하강경사부분과 초기화펄스의 상승경사부분이 연속하고 있기 때문에, 전압변화가 거의 일정하다. 이것에 의해, 급격한 전압변화에 기인하는 이상방전이 억제되어 셀내 전압(벽전압)이 보다 확실히 유지된다.
단, 소거펄스의 하강부분과, 초기화펄스의 상승부분은 서로 다른 경사를 갖고 있어도 되고, 소거펄스의 하강부분과 초기화펄스의 상승부분의 사이에서 불연속적으로 전압이 변화해도 된다.
실시예로서, 소거펄스의 하강부분의 경사와 초기화펄스의 상승부분의 경사 αset를 2.2 V/㎲로 하였다.
한편, 비교예는 상기 제 1 실시예의 비교예와 동일하다.
이 실시예와 비교예에 대하여, 초기화펄스를 인가하고 나서 초기화방전이 발생하기까지의 시간 tdset, 이상방전의 유무, 방전확률 Fadd[%] 및 화질을 비교하였다.
그 결과는 표 4에 나타내는 바와 같다.
PWe[㎲] αset[V/㎲] tdset[㎲] 이상방전 Fadd[%] 화질평가
비교예 0.5 - 50 있음 92.0 X(깜박거림)
제 4 실시예 0.5 2.2 43 없음 98.1
비교예에서는 tdset의 길이는 약 50㎲이고, 방전확률 Fadd[%]는 92% 정도이며, 깜박거림 등의 화질 불량이 나타났지만, 실시예에서는 tdset의 길이가 20㎲ 단축되고, 또한 방전확률 Fadd[%]는 98.1%까지 개선되어 이상방전도 없고, 깜박거림감도 저감되어 화질이 향상되어 있다.
또, 경사 αset에 대해서는 0.5V/㎲~20V/㎲의 범위에서 동일하게 tdset의 길이가 단축되고, 방전확률 Fadd가 개선되어 이상방전도 없으며, 깜박거림감도 저감되어 화질이 향상되었다.
또, 본 실시예에서도 초기화기간에 주사전극에 양극성의 초기화펄스를 인가하는 대신에, 초기화기간에 유지전극에 음극성의 초기화펄스를 인가하는 구동방법을 이용해도 된다.
또한, 본 실시예에서는 방전정지기간에 주사전극측에 유지전극에 대하여 음극성의 램프파형 펄스를 인가하고, 그 후 초기화기간에 주사전극측에 양극성의 초기화펄스를 인가하였지만, 방전정지기간에 주사전극측에 유지전극에 대하여 양극성의 램프파형 펄스를 인가하고, 그 후 초기화기간에 주사전극에 음극성의 초기화펄스를 인가하는 구동방법 또는 유지전극에 양극성의 초기화펄스를 인가하는 구동방법을 이용해도 된다.
(제 8 실시예)
도 15는 제 8 실시예에서 주사전극과 유지전극 사이의 차동전압파형, 셀내 전압 및 발광파형을 나타내는 타이밍차트이다.
본 실시예에서도 방전정지기간에는 주사전극(19a)과 유지전극(19b)의 각 전극 사이에, 주사전극(19a)측이 음극성이 되는 펄스를 인가함으로써, 벽전하의 극성을 반전시켜, 초기화기간에 주사전극군(19a1~19aN)에 양극성의 초기화펄스를 인가한다.
단, 본 실시예에서는 방전정지기간에 주사전극(19a)과 유지전극(19b)의 사이에 소거펄스로서 상승부분에 경사를 갖고, 파고가 방전개시전압(Vs)을 초과하는 램프파형을 인가하는 점이 다른 실시예와 다르다.
이 상승부분의 경사는 0.5V/㎲ 이상 20V/㎲ 이하의 범위 내로 설정하는 것이 바람직하다.
방전정지기간에 주사전극과 유지전극 사이에 도 15에 나타내는 바와 같은 차동전압파형을 인가하기 위해서는 주사전극(19a)에 음극성이면서 파고가 방전개시전압을 초과하는 램프파형 펄스를 인가해도 되고, 유지전극(19b)에 양극성이면서 파고가 방전개시전압을 초과하는 램프파형 펄스를 인가해도 된다.
이와 같이, 완만한 경사를 갖는 갖는 램프파형을 소거펄스로서 인가함으로써, 전압의 상승시에 미약방전이 유지되고, 방전셀 내에는 주사전극측이 음극성으로, 방전개시전압(Vs) 보다 약간 낮은 벽전압이 형성된다. 그리고, 소거펄스가 하강하면, 도 15에 파선으로 나타내는 바와 같이, 주사전극(19a)측이 양극성이 되는 벽전압이 축적된다.
이와 같이, 본 실시예에서는 벽전압의 극성이 유지기간의 종료시에는 주사전극(19a)측이 음극성이었지만, 방전정지기간의 종료시에는 주사전극(19a)측이 양극성이 된다.
따라서, 본 실시예의 구동방법에 의하면, 종래와 같이 소거기간에 벽전압을 안전히 소멸시키는 경우에 비해 초기화 방전시간(S)이 길어진다.
또한, 본 실시예에서는 미약방전에 의해 벽전압이 형성되므로, 형성하는 벽전압의 크기도 제어하기 쉽다.
이상으로부터, 제 8 실시예에서의 구동방법에 의해, 방전정지기간에 초기화기간에 인가되는 초기화펄스와 동일한 극성의 벽전압이 남아, 초기화방전이 길어지고, 그것에 의해 고속으로 안정된 어드레스동작을 실현하여 기입 불량이 없는 고화질을 실현할 수 있는 것을 알 수 있다.
또, 본 실시예에서도 초기화기간에 주사전극에 양극성의 초기화펄스를 인가하는 대신에, 초기화기간에 유지전극에 음극성의 초기화펄스를 인가하는 구동방법을 이용해도 된다.
또한, 본 실시예에서는 방전정지기간에 주사전극측에 유지전극에 대하여 음극성의 램프파형 펄스를 인가하고, 그 후 초기화기간에 주사전극측에 양극성의 초기화펄스를 인가하였지만, 방전정지기간에 주사전극측에 유지전극에 대하여 양극성의 램프파형 펄스를 인가하고, 그 후 초기화기간에 주사전극에 음극성의 초기화펄스를 인가하는 구동방법 또는 유지전극에 양극성의 초기화펄스를 인가하는 구동방법을 이용해도 된다.
(제 9 실시예)
제 9 실시예의 플라즈마 디스플레이 장치에서의 구동파형은 상기 제 3 실시예와 동일하지만, 주사전극(19a) 및 유지전극(19b)으로서 방전셀 내에서 복수의 라인형상으로 분할된 전극구조인 PDP를 이용하는 점이 다르다.
도 16에 제 9 실시예의 PDP의 전극구성의 개략도를 나타낸다.
일반적으로, PDP에서 도 16과 같이 방전셀 내에서 복수의 라인형상으로 분할된 분할전극구조를 이용하면, 폭이 넓은 투명전극 구조를 이용하는 경우에 비해, 방전규모를 크게 하면서, 전극면적을 감소시켜 패널의 정전용량을 작게 할 수 있다. 따라서, 유지펄스 1 발광마다 방전전류가 감소하기 때문에 방전효율은 향상된다.
한편, 분할전극 구조에서는 전극이 폭방향으로 불연속적이기 때문에, 주방전갭에서 발생한 방전플라즈마가 전극의 외단까지 확산되는데 장시간이 필요하게 되고, 어드레스기간에서의 어드레스방전이 발생하고 나서 방전이 종료하기까지의 시간이 연장되어 발광파형이나 방전전류피크 파형의 반값폭이 확대되는 경향이 있어 방전지연도 커진다.
그 때문에, 분할전극구조에서는 특히, 고선명도로 표시시에 어드레스 펄스를 단축하면, 기입 불량이 발생하여 화질이 저하되기 쉽다는 문제점이 있다.
이에 대하여, 제 9 실시예에서는 방전정지기간 종료시에 주사전극(19a)측에 양의 벽전압이 형성되므로, 초기화기간에 초기화펄스를 인가하였을 때의 Vdset가 감소하여, 초기화 방전시간(S)이 연장된다.
그것에 의하여, 분할된 전극의 외단까지 초기화방전이 충분히 확산되어, 초기화기간의 종료시에 외측의 전극까지 벽전하가 축적된다. 이 때문에, 어드레스방전의 방전확률이 증가하여, 기입 불량이 억제된다.
따라서, 본 실시예에 의하면, 방전효율이 양호하면서 기입 불량도 적은 PDP 표시장치를 실현할 수 있다.
본 실시예에 관한 실시예 및 비교예의 PDP에서는 주사전극(19a) 및 유지전극(19b)의 각각에서, 라인전극부끼리의 간격을 주방전갭으로부터 멀어짐에 따라 등차급수적(전극간 격차 △S)으로 좁아지도록 하고 있다. 각 부분의 치수는 화소피치 P = 0.675mm, 주방전갭 G = 80㎛, 전극폭 L1, L2 = 35㎛, L3 = 45㎛, 제 1 전극간격 S1 = 45㎛, 제 2 전극간격 S2 = 35㎛이다.
그리고, 이 PDP를 상기 제 3 실시예의 실시예(램프파형의 경사가 10V/㎲) 및 비교예와 동일한 구동파형을 이용하여 구동하였다.
이 실시예와 비교예에 대하여, 초기화펄스를 인가한 후에 초기화방전이 발생할 때의 전압 Vdset, 방전확률 Fadd[%] 및 화질을 비교하였다.
그 결과는 표 5에 나타내는 바와 같다.
PWe[㎲] αe[V/㎲] Vdset[V] Fadd[%] 화질평가
비교예 0.5 - 356 86.0 X(깜박거림)
제 5 실시예 0.5 10 217 99.9
비교예에서는 Vdset가 356V로 높고, 방전확률 Fadd[%]가 86% 정도에서, 깜박거림이 심하여 화질이 저하되었지만, 실시예에서는 Vdset가 약 140V 저하되고, 방전확률 Fadd[%]는 99.9% 까지 개선되어 깜박거림이 완전히 없어져 화질도 매우 향상되었다.
또, 실시예에서는 램프파형 펄스의 전압 상승 속도를 10V/㎲로 하였지만, 0.5V/㎲~20V/㎲의 범위 내에서 동일하게, Vdset의 저하, 방전확률 Fadd의 향상 및 화질향상 효과가 나타난다.
이상으로부터, 본 실시예의 구동방법에 의해, 분할전극에서도 고속으로 안정된 어드레스동작을 실현하여 기입 불량이 없는 고화질을 실현할 수 있는 것을 알 수 있다.
또, 상기 실시예에서는 주사전극(19a) 및 유지전극(19b)으로서 방전셀 내에서 4개의 라인형상으로 분할된 전극구조를 이용하였지만, 주사전극(19a) 및 유지전극(19b)으로서 방전셀 내에서 2개 내지 6개의 라인형상으로 분할된 전극구조를 이용해도 동일하게 Vdset의 저하, 방전확률 Fadd의 향상 및 화질향상 효과를 얻을 수 있다.
또, 본 실시예에서는 분할전극구조의 PDP에 대하여, 제 3 실시예와 동일한 구동파형을 이용하여 설명하였지만, 상기 제 1 실시예 내지 제 8 실시예에서 개시된 어느 하나의 구동파형을 이용해도 된다.
본 발명의 PDP는 컴퓨터나 텔레비전 등의 디스플레이 장치, 특히 대형 디스플레이 장치에 이용할 수 있다.

Claims (12)

  1. 삭제
  2. 삭제
  3. 제1, 제2 전극의 쌍이 복수 배치된 제1 기판과, 제3 전극이 복수 배치된 제2 기판이 간격을 두어 배치되고, 상기 제1, 제2 기판 사이에 상기 제1, 제2 및 제3 전극을 갖는 방전셀이 복수 형성된 플라즈마 디스플레이 패널과,
    상기 플라즈마 디스플레이 패널을 구동하는 구동부를 구비하는 플라즈마 디스플레이 장치에 있어서, 상기 구동부는,
    입력되는 화상 데이터에 기초하여 기입을 행하는 어드레스 기간과, 방전 유지 펄스를 인가하는 방전 유지 기간과, 방전 정지 기간을 수행하는 것에 의해 1 프레임의 화상을 표시하며,
    초기화 펄스를 인가하는 초기화 기간을 방전 정지 기간에 연속시켜 적어도 하나 설정하고,
    당해 방전 정지 기간에, 제2 전극측에 대한 제1 전극측의 극성이 당해 초기 화기간에 당해 제1 전극에 인가되는 초기화 펄스의 극성과 동일한 극성인 벽전압이 형성되도록, 상기 제1 전극과 제2 전극의 각 전극 사이에 전압을 인가하며,
    상기 초기화 기간에 양극성의 초기화 펄스를 인가하고, 상기 방전 정지 기간에 앞서는 상기 유지기간의 최후에 상기 제1 전극측이 제2 전극측에 대하여 음극성 이 되는 유지펄스를 인가하고, 상기 방전 정지 기간에는, 상기 유지기간의 최후에 형성된 벽전압의 극성을 부분적으로 잔존시키도록, 제1 전극과 제2 전극의 각 전극 사이에 전압을 인가하고,
    상기 방전 정지 기간에, 상기 유지펄스보다 펄스폭이 좁고, 제2 전극측에 대하여 제1 전극측이 양극성이 되는 소거펄스를 인가하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  4. 제3항에 있어서, 상기 구동부는, 상기 방전 정지 기간에, 제1 전극과 제2 전극의 각 전극 사이에 상기 소거펄스와 함께 제1 전극측이 제2 전극측에 대하여 양극성이고, 상기 유지펄스의 파고보다 낮은 바이어스 전압을 인가하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  5. 제4항에 있어서, 상기 바이어스 전압의 크기는 10V 이상 최소 방전유지전압 - 40V 이하인(단, 최소 방전유지전압은 제1, 제2 전극 사이에서 방전 유지시키는데 필요한 최소 전압을 나타낸다) 것을 특징으로 하는 플라즈마 디스플레이 장치.
  6. 제4항에 있어서, 상기 구동부가 인가하는 바이어스 전압의 파형은, 상기 소거펄스의 종료시 이후에, 전압이 점차로 상승하는 파형 부분을 갖는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  7. 제1, 제2 전극의 쌍이 복수 배치된 제1 기판과, 제3 전극이 복수 배치된 제2 기판이 간격을 두어 배치되고, 상기 제1, 제2 기판 사이에 상기 제1, 제2 및 제3 전극을 갖는 방전셀이 복수 형성된 플라즈마 디스플레이 패널과,
    상기 플라즈마 디스플레이 패널을 구동하는 구동부를 구비하는 플라즈마 디스플레이 장치에 있어서,
    상기 구동부는, 입력되는 화상 데이터에 기초하여 기입을 행하는 어드레스 기간과, 방전 유지 펄스를 인가하는 방전 유지 기간과, 방전 정지 기간을 수행하는 것에 의해 1 프레임의 화상을 표시하며,
    초기화 펄스를 인가하는 초기화 기간을 방전 정지 기간에 연속시켜 적어도 하나 설정하고,
    당해 방전 정지 기간에, 제2 전극측에 대한 제1 전극측의 극성이 당해 초기 화기간에 당해 제1 전극에 인가되는 초기화 펄스의 극성과 동일한 극성인 벽전압이 형성되도록, 상기 제1 전극과 제2 전극의 각 전극 사이에 전압을 인가하며,
    상기 초기화 기간에 양극성의 초기화 펄스를 인가하고, 상기 유지기간의 최후에 상기 제1 전극측이 제2 전극측에 대하여 양극성이 되는 유지펄스를 인가하고, 상기 방전 정지 기간에는, 상기 유지기간의 최후에 형성된 벽전압의 극성을 반전시키도록, 제1 전극과 제2 전극의 각 전극 사이에 전압을 인가하고,
    상기 방전 정지 기간에, 제1 전극과 제2 전극의 각 전극 사이에 상기 유지펄스보다 펄스폭이 좁고, 제1 전극측이 제2 전극측에 대하여 음극성이 되는 소거펄스를 인가하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  8. 제7항에 있어서, 상기 구동부는, 상기 방전 정지 기간에, 제1 전극과 제2 전극의 각 전극 사이에 상기 소거펄스와 함께 제1 전극측이 제2 전극측에 대하여 음극성이고, 상기 유지펄스의 파고보다 낮은 바이어스 전압을 인가하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  9. 제8항에 있어서, 상기 구동부가 제1 전극과 제2 전극의 각 전극 사이에 인가하는 바이어스 전압의 파형은, 상기 소거펄스의 종료시 이후에, 전압이 점차로 상승하는 파형부분을 갖는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  10. 제1, 제2 전극의 쌍이 복수 배치된 제1 기판과, 제3 전극이 복수 배치된 제2 기판이 간격을 두어 배치되고, 상기 제1, 제2 기판 사이에 상기 제1, 제2 및 제3 전극을 갖는 방전셀이 복수 형성된 플라즈마 디스플레이 패널과,
    상기 플라즈마 디스플레이 패널을 구동하는 구동부를 구비하는 플라즈마 디스플레이 장치에 있어서,
    상기 구동부는, 입력되는 화상 데이터에 기초하여 기입을 행하는 어드레스 기간과, 방전 유지 펄스를 인가하는 방전 유지 기간과, 방전 정지 기간을 수행하는 것에 의해 1 프레임의 화상을 표시하며,
    초기화 펄스를 인가하는 초기화 기간을 방전 정지 기간에 연속시켜 적어도 하나 설정하고,
    당해 방전 정지 기간에, 제2 전극측에 대한 제1 전극측의 극성이 당해 초기 화기간에 당해 제1 전극에 인가되는 초기화 펄스의 극성과 동일한 극성인 벽전압이 형성되도록, 상기 제1 전극과 제2 전극의 각 전극 사이에 전압을 인가하며,
    상기 초기화 기간에 양극성의 초기화 펄스를 인가하고, 상기 유지기간의 최후에 상기 제1 전극측이 제2 전극측에 대하여 양극성이 되는 유지펄스를 인가하고, 상기 방전 정지 기간에는, 상기 유지기간의 최후에 형성된 벽전압의 극성을 반전시키도록, 제1 전극과 제2 전극의 각 전극 사이에 전압을 인가하고,
    상기 방전 정지 기간에, 제1 전극측이 제2 전극측에 대하여 음극성이 되고, 하강부분에 경사를 갖는 소거펄스를 제1 전극과 제2 전극의 각 전극 사이에 인가하며,
    제1 전극과 제2 전극의 각 전극 사이에 인가하는 소거펄스의 하강파형부분과, 상기 초기화 기간에 인가하는 초기화 펄스의 상승파형부분이 연속적인 것을 특징으로 하는 플라즈마 디스플레이 장치.
  11. 제1, 제2 전극의 쌍이 복수 배치된 제1 기판과, 제3 전극이 복수 배치된 제2 기판이 간격을 두어 배치되고, 상기 제1, 제2 기판 사이에 상기 제1, 제2 및 제3 전극을 갖는 방전셀이 복수 형성된 플라즈마 디스플레이 패널과,
    상기 플라즈마 디스플레이 패널을 구동하는 구동부를 구비하는 플라즈마 디스플레이 장치에 있어서, 상기 구동부는,
    입력되는 화상 데이터에 기초하여 기입을 행하는 어드레스 기간과, 방전 유지 펄스를 인가하는 방전 유지 기간과, 방전 정지 기간을 수행하는 것에 의해 1 프레임의 화상을 표시하며,
    초기화 펄스를 인가하는 초기화 기간을 방전 정지 기간에 연속시켜 적어도 하나 설정하고,
    당해 방전 정지 기간에, 제2 전극측에 대한 제1 전극측의 극성이 당해 초기 화기간에 당해 제1 전극에 인가되는 초기화 펄스의 극성과 동일한 극성인 벽전압이 형성되도록, 상기 제1 전극과 제2 전극의 각 전극 사이에 전압을 인가하며,
    상기 초기화 기간에 양극성의 초기화 펄스를 인가하고, 상기 방전 정지 기간에 앞서는 상기 유지기간의 최후에 상기 제1 전극측이 제2 전극측에 대하여 음극성이 되는 유지펄스를 인가하고, 상기 방전 정지 기간에는, 상기 유지기간의 최후에 형성된 벽전압의 극성을 부분적으로 잔존시키도록, 제1 전극과 제2 전극의 각 전극 사이에 전압을 인가하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  12. 제1, 제2 전극의 쌍이 복수 배치된 제1 기판과, 제3 전극이 복수 배치된 제2 기판이 간격을 두어 배치되고, 상기 제1, 제2 기판 사이에 상기 제1, 제2 및 제3 전극을 갖는 방전셀이 복수 형성된 플라즈마 디스플레이 패널과,
    상기 플라즈마 디스플레이 패널을 구동하는 구동부를 구비하는 플라즈마 디스플레이 장치에 있어서, 상기 구동부는,
    입력되는 화상 데이터에 기초하여 기입을 행하는 어드레스 기간과, 방전 유지 펄스를 인가하는 방전 유지 기간과, 방전 정지 기간을 수행하는 것에 의해 1 프레임의 화상을 표시하며,
    초기화 펄스를 인가하는 초기화 기간을 방전 정지 기간에 연속시켜 적어도 하나 설정하고,
    당해 방전 정지 기간에, 제2 전극측에 대한 제1 전극측의 극성이 당해 초기 화기간에 당해 제1 전극에 인가되는 초기화 펄스의 극성과 동일한 극성인 벽전압이 형성되도록, 상기 제1 전극과 제2 전극의 각 전극 사이에 전압을 인가하며,
    상기 초기화 기간에 양극성의 초기화 펄스를 인가하고, 상기 방전 정지 기간에 앞서는 상기 유지기간의 최후에 상기 제1 전극측이 제2 전극측에 대하여 음극성이 되는 유지펄스를 인가하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
KR1020067008089A 2001-06-12 2002-06-11 플라즈마 디스플레이 장치 및 그 구동방법 KR100806490B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2001-00176584 2001-06-12
JP2001176584 2001-06-12

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020037016286A Division KR100628857B1 (ko) 2001-06-12 2002-06-11 플라즈마 디스플레이 장치 및 그 구동방법

Publications (2)

Publication Number Publication Date
KR20060057649A KR20060057649A (ko) 2006-05-26
KR100806490B1 true KR100806490B1 (ko) 2008-02-21

Family

ID=19017553

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020067008089A KR100806490B1 (ko) 2001-06-12 2002-06-11 플라즈마 디스플레이 장치 및 그 구동방법
KR1020037016286A KR100628857B1 (ko) 2001-06-12 2002-06-11 플라즈마 디스플레이 장치 및 그 구동방법

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020037016286A KR100628857B1 (ko) 2001-06-12 2002-06-11 플라즈마 디스플레이 장치 및 그 구동방법

Country Status (6)

Country Link
US (3) US7365708B2 (ko)
JP (2) JP4015884B2 (ko)
KR (2) KR100806490B1 (ko)
CN (2) CN101533603B (ko)
TW (1) TW564457B (ko)
WO (1) WO2002101707A1 (ko)

Families Citing this family (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3668394B2 (ja) * 1999-09-13 2005-07-06 株式会社日立製作所 液晶表示装置およびその駆動方法
US7365708B2 (en) * 2001-06-12 2008-04-29 Matsushita Electric Industrial Co., Ltd. Plasma display and its driving method
KR100596546B1 (ko) * 2003-10-14 2006-07-03 재단법인서울대학교산학협력재단 플라즈마 디스플레이 패널의 구동 방법
KR100560490B1 (ko) * 2003-10-16 2006-03-13 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR100563464B1 (ko) * 2003-11-03 2006-03-23 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법
JP2005148594A (ja) * 2003-11-19 2005-06-09 Pioneer Plasma Display Corp プラズマディスプレイパネルの駆動方法
KR100553205B1 (ko) * 2004-01-30 2006-02-22 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동장치와 구동방법
KR101022116B1 (ko) * 2004-03-05 2011-03-17 엘지전자 주식회사 플라즈마 디스플레이 패널 구동 방법
JP2005292840A (ja) * 2004-04-02 2005-10-20 Lg Electronics Inc プラズマ表示装置とその駆動方法
KR100692024B1 (ko) * 2004-04-02 2007-03-09 엘지전자 주식회사 플라즈마 표시장치 및 그의 구동방법
KR100615253B1 (ko) * 2004-09-24 2006-08-25 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100638211B1 (ko) * 2004-11-09 2006-10-26 엘지전자 주식회사 플라즈마 디스플레이 패널
KR100570971B1 (ko) * 2004-12-01 2006-04-14 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100692040B1 (ko) * 2005-02-17 2007-03-09 엘지전자 주식회사 플라즈마 표시 패널의 구동 장치 및 방법
KR100645791B1 (ko) * 2005-03-22 2006-11-23 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100702053B1 (ko) * 2005-05-19 2007-03-30 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100739052B1 (ko) * 2005-06-03 2007-07-12 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
JP4724473B2 (ja) * 2005-06-10 2011-07-13 パナソニック株式会社 プラズマディスプレイ装置
KR100705807B1 (ko) * 2005-06-13 2007-04-09 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100738586B1 (ko) * 2005-10-28 2007-07-11 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동방법
KR100793087B1 (ko) * 2006-01-04 2008-01-10 엘지전자 주식회사 플라즈마 디스플레이 장치
US20090225007A1 (en) * 2006-02-01 2009-09-10 Junichi Kumagai Driving method of plasma display panel and plasma display apparatus
KR100737703B1 (ko) * 2006-10-09 2007-07-10 엘지전자 주식회사 플라즈마 표시장치 및 그의 구동방법
JP5092501B2 (ja) * 2007-04-02 2012-12-05 パナソニック株式会社 プラズマディスプレイ装置
WO2008120471A1 (ja) * 2007-04-02 2008-10-09 Panasonic Corporation プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5250994B2 (ja) * 2007-04-13 2013-07-31 パナソニック株式会社 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5135860B2 (ja) * 2007-04-13 2013-02-06 パナソニック株式会社 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP4935473B2 (ja) * 2007-04-13 2012-05-23 パナソニック株式会社 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP4935484B2 (ja) * 2007-04-20 2012-05-23 パナソニック株式会社 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP4946593B2 (ja) 2007-04-20 2012-06-06 パナソニック株式会社 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP2008268555A (ja) * 2007-04-20 2008-11-06 Matsushita Electric Ind Co Ltd プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP2008268554A (ja) * 2007-04-20 2008-11-06 Matsushita Electric Ind Co Ltd プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP4935482B2 (ja) * 2007-04-20 2012-05-23 パナソニック株式会社 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP4935483B2 (ja) * 2007-04-20 2012-05-23 パナソニック株式会社 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP2008268556A (ja) * 2007-04-20 2008-11-06 Matsushita Electric Ind Co Ltd プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
KR101121651B1 (ko) * 2007-09-11 2012-02-28 파나소닉 주식회사 구동 장치, 구동 방법 및 플라즈마 디스플레이 장치
KR20090029005A (ko) * 2007-09-17 2009-03-20 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100910288B1 (ko) * 2007-10-31 2009-08-03 히다찌 플라즈마 디스플레이 가부시키가이샤 플라즈마 디스플레이 패널의 구동 방법
KR20090059784A (ko) * 2007-12-07 2009-06-11 엘지전자 주식회사 플라즈마 디스플레이 장치
CN101911164A (zh) * 2007-12-25 2010-12-08 松下电器产业株式会社 等离子体显示面板的驱动装置、驱动方法及等离子体显示装置
JP2009253313A (ja) * 2008-04-01 2009-10-29 Panasonic Corp プラズマディスプレイ装置
JP4632001B2 (ja) * 2009-01-28 2011-02-16 パナソニック株式会社 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
US20130033478A1 (en) * 2010-04-13 2013-02-07 Panasonic Corporation Method for driving plasma display panel and plasma display device
CN103229226A (zh) * 2011-01-28 2013-07-31 松下电器产业株式会社 等离子显示面板的驱动方法以及等离子显示装置
WO2015087587A1 (ja) * 2013-12-11 2015-06-18 シャープ株式会社 液晶表示装置およびその駆動方法
CN107464537A (zh) * 2017-08-18 2017-12-12 深圳市华星光电技术有限公司 液晶显示面板驱动方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000053573A (ko) * 1999-01-22 2000-08-25 모리시타 요이찌 교류형 플라즈마 디스플레이 패널의 구동방법
JP2001005423A (ja) * 1999-06-24 2001-01-12 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3370405B2 (ja) * 1993-12-17 2003-01-27 富士通株式会社 平面表示装置及びその駆動方法
JP2770847B2 (ja) * 1995-08-28 1998-07-02 日本電気株式会社 プラズマディスプレイパネルの駆動方法
JP3601220B2 (ja) * 1996-11-18 2004-12-15 三菱電機株式会社 プラズマディスプレイパネル及びその駆動方法
JP3033546B2 (ja) 1997-01-28 2000-04-17 日本電気株式会社 交流放電メモリ型プラズマディスプレイパネルの駆動方法
US6020687A (en) 1997-03-18 2000-02-01 Fujitsu Limited Method for driving a plasma display panel
JP3573968B2 (ja) * 1997-07-15 2004-10-06 富士通株式会社 プラズマディスプレイの駆動方法及び駆動装置
JP3897896B2 (ja) 1997-07-16 2007-03-28 三菱電機株式会社 プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
JP3271598B2 (ja) 1999-01-22 2002-04-02 日本電気株式会社 Ac型プラズマディスプレイの駆動方法及びac型プラズマディスプレイ
JP3692827B2 (ja) 1999-04-20 2005-09-07 松下電器産業株式会社 Ac型プラズマディスプレイパネルの駆動方法
JP3455141B2 (ja) 1999-06-29 2003-10-14 富士通株式会社 プラズマディスプレイパネルの駆動方法
JP4096466B2 (ja) 1999-08-03 2008-06-04 松下電器産業株式会社 Ac型プラズマディスプレイパネルの駆動方法
JP2001093426A (ja) 1999-09-28 2001-04-06 Matsushita Electric Ind Co Ltd Ac型プラズマディスプレイパネルおよびその駆動方法
JP2001272948A (ja) 2000-03-23 2001-10-05 Nec Corp プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2002014648A (ja) * 2000-06-28 2002-01-18 Nec Corp プラズマディスプレイパネルの駆動方法
US7365708B2 (en) * 2001-06-12 2008-04-29 Matsushita Electric Industrial Co., Ltd. Plasma display and its driving method
KR100508250B1 (ko) * 2003-06-05 2005-08-18 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100547979B1 (ko) * 2003-12-01 2006-02-02 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 방법
JP4415217B2 (ja) * 2004-01-16 2010-02-17 株式会社日立プラズマパテントライセンシング プラズマディスプレイパネルの駆動方法
KR101022116B1 (ko) * 2004-03-05 2011-03-17 엘지전자 주식회사 플라즈마 디스플레이 패널 구동 방법
KR100645791B1 (ko) * 2005-03-22 2006-11-23 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000053573A (ko) * 1999-01-22 2000-08-25 모리시타 요이찌 교류형 플라즈마 디스플레이 패널의 구동방법
JP2001005423A (ja) * 1999-06-24 2001-01-12 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法

Also Published As

Publication number Publication date
WO2002101707A1 (en) 2002-12-19
CN101533603B (zh) 2011-02-02
US20040239588A1 (en) 2004-12-02
TW564457B (en) 2003-12-01
KR20060057649A (ko) 2006-05-26
JP2007114805A (ja) 2007-05-10
US7429967B2 (en) 2008-09-30
CN101533603A (zh) 2009-09-16
US7365708B2 (en) 2008-04-29
CN100501816C (zh) 2009-06-17
JP4015884B2 (ja) 2007-11-28
JP2003066898A (ja) 2003-03-05
US20080048940A1 (en) 2008-02-28
KR100628857B1 (ko) 2006-09-27
US7518575B2 (en) 2009-04-14
KR20040007711A (ko) 2004-01-24
CN1672185A (zh) 2005-09-21
US20070279331A1 (en) 2007-12-06

Similar Documents

Publication Publication Date Title
KR100806490B1 (ko) 플라즈마 디스플레이 장치 및 그 구동방법
US6982685B2 (en) Method for driving a gas electric discharge device
US7352342B2 (en) Plasma display apparatus
KR100849002B1 (ko) 플라즈마 디스플레이 패널 표시장치 및 그 구동방법
KR100517259B1 (ko) 표시 패널 구동 방법 및 방전식 표시 장치
US7068244B2 (en) Plasma display panel device and its drive method
KR100541205B1 (ko) Ac형 플라즈마디스플레이패널 및 그 구동방법
KR20010060783A (ko) 플라즈마 디스플레이 패널 및 그 구동방법
US20030038757A1 (en) Plasma display apparatus and driving method thereof
JPH1124630A (ja) プラズマディスプレイパネルの駆動方法
KR20040018496A (ko) 플라즈마 디스플레이 패널 표시장치와 그 구동방법
JP4332585B2 (ja) プラズマディスプレイパネルの駆動方法
JP2003157042A (ja) Ac型プラズマディスプレイパネルの駆動方法
JP2000310974A (ja) Ac型pdpの駆動方法
KR100800526B1 (ko) 플라즈마 디스플레이 장치
JP4223541B2 (ja) プラズマディスプレイパネルの駆動方法
KR20060086775A (ko) 플라즈마 디스플레이 패널의 구동방법
JP2007133291A (ja) プラズマディスプレイパネルの駆動方法
JP2002366092A (ja) プラズマディスプレイ表示装置
JP2000105568A (ja) 表示パネルの駆動方法と放電式表示装置
JP2006003397A (ja) プラズマディスプレイパネルの駆動方法
JP3259713B2 (ja) プラズマディスプレイパネルの駆動方法および駆動装置
KR100686464B1 (ko) 플라즈마 디스플레이 패널의 구동방법
JP2004310136A (ja) プラズマディスプレイパネルおよびその駆動方法
JP2007133420A (ja) プラズマディスプレイ装置及びプラズマディスプレイパネルの駆動方法

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
FPAY Annual fee payment

Payment date: 20110126

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee