KR100638211B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100638211B1
KR100638211B1 KR1020040090964A KR20040090964A KR100638211B1 KR 100638211 B1 KR100638211 B1 KR 100638211B1 KR 1020040090964 A KR1020040090964 A KR 1020040090964A KR 20040090964 A KR20040090964 A KR 20040090964A KR 100638211 B1 KR100638211 B1 KR 100638211B1
Authority
KR
South Korea
Prior art keywords
discharge space
width
address
partition wall
display panel
Prior art date
Application number
KR1020040090964A
Other languages
English (en)
Other versions
KR20060042429A (ko
Inventor
김윤기
이기범
김원태
김진영
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020040090964A priority Critical patent/KR100638211B1/ko
Priority to EP05256904A priority patent/EP1655760A3/en
Priority to US11/268,736 priority patent/US20060097649A1/en
Priority to CN200510120250XA priority patent/CN1773662B/zh
Publication of KR20060042429A publication Critical patent/KR20060042429A/ko
Application granted granted Critical
Publication of KR100638211B1 publication Critical patent/KR100638211B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/36Spacers, barriers, ribs, partitions or the like
    • H01J2211/361Spacers, barriers, ribs, partitions or the like characterized by the shape
    • H01J2211/365Pattern of the spacers

Abstract

본 발명은 대형화 및 고해상도 패널의 어드레스 전극을 싱글 스캔 구동 방식으로 구동할 수 있는 플라즈마 디스플레이 패널에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은 상부기판 상에 형성된 상부 전극과, 상기 상부기판과 대향하는 하부기판 상에 상기 상부전극과 교차되도록 형성되는 하부 전극들과, 상기 상부기판과 하부 기판 사이에 형성되어 방전공간을 구획하는 폐쇄형 격벽을 구비하며, 상기 방전공간의 폭은 중앙부에서 상/하부로 갈수록 좁아지는 것을 특징으로 한다.

Description

플라즈마 디스플레이 패널{Plasma Display Panel}
도 1은 듀얼 스캔 구동 방식이 적용된 종래 플라즈마 디스플레이 패널을 나타내는 블럭도이다.
도 2는 도 1에 도시된 어드레스 전극에 인가되는 어드레스 펄스를 나타내는 파형도이다.
도 3은 본 발명에 따른 플라즈마 디스플레이 패널을 나타내는 단면도이다.
도 4는 도 3에 도시된 격벽을 나타내는 평면도이다.
도 5는 도 4에 도시된 격벽에 의해 구획된 방전공간을 상세히 설명하기 위한 평면도이다.
도 6은 도 3에 도시된 패널을 구동하기 위한 구동 장치를 나타내는 블럭도이다.
도 7은 도 6에 도시된 어드레스 전극에 인가되는 어드레스 펄스를 나타내는 파형도이다.
< 도면의 주요 부분에 대한 부호의 설명 >
40,42 : 기판 48,52 : 유전체층
50 : 보호막 54 : 격벽
56 : 형광체층 X : 어드레스전극
Y : 스캔전극 Z : 서스테인전극
본 발명은 플라즈마 디스플레이 패널에 관한 것으로 특히, 대형화 및 고해상도 패널의 어드레스 전극을 싱글 스캔 구동 방식으로 구동할 수 있는 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은 가스방전에 의해 발생되는 자외선이 형광체를 여기시킬 때 형광체로부터 가시광선이 발생되는 것을 이용한 표시장치이다. PDP는 지금까지 표시수단의 주종을 이루어왔던 음극선관(Cathode Ray Tube : CRT)에 비해 두께가 얇고 가벼우며, 고선명 대형화면의 구현이 가능하다는 점등의 장점이 있다. PDP는 매트릭스 형태로 배열된 다수의 방전셀들로 구성되며, 하나의 방전셀은 화면의 한 화소를 이루게 된다.
종래의 3전극 교류 면방전형 PDP의 방전셀은 상부기판 상에 형성된 서스테인전극쌍의 스캔 전극과 서스테인 전극을 포함하는 상판과, 하부기판 상에 서스테인전극쌍과 교차되게 형성되는 어드레스 전극을 포함하는 하판과, 상판과 하판 사이의 방전공간을 마련하는 격벽을 구비한다.
이러한 구조의 PDP는 어드레스 전극과 서스테인 전극 간의 대향방전에 의해 선택된 후 서스테인전극쌍간의 면방전에 의해 방전을 유지하게 된다. 유지방전시 발생되는 자외선에 의해 형광체가 발광함으로써 가시광이 셀 외부로 방출되게 된다. 이 결과, 방전셀들은 방전이 유지되는 기간을 조절하여 계조를 구현하게 되고, 그 방전셀들이 매트릭스 형태로 배열된 PDP는 화상을 표시하게 된다.
이러한 PDP의 어드레스 전극을 구동하기 위한 데이터 드라이브 집적회로는 방전을 일으키기 위하여 어드레스 전극에 고전압을 공급하기 때문에 소비전력이 크고 고가인 단점이 있다. 특히, 데이터 드라이브 집적회로의 소비전력은 어드레스 전극의 길이와 어드레스 전극라인 수 및 패널 기생캐패시터에 비례해서 커진다. 즉, 고해상도로 갈수록 패널의 크기가 커질수록 데이터 드라이브 집적회로의 소비전력이 커진다.
이러한 문제점을 해결하기 위해 도 1에 도시된 바와 같이 어드레스 전극(X)을 듀얼 스캔(Dual Scan)구동 방식으로 구동하는 방법이 제안되었다.
도 1에 도시된 PDP는 어드레스 전극(X)을 듀얼 스캔으로 구동하기 위한 2개의 어드레스 구동부(6,10)와, 스캔 전극(X)을 구동하기 위한 스캔 구동부(2)와, 서스테인 전극(Z)을 구동하기 위한 서스테인 구동부(4)를 구비한다. 여기서, 제1 어드레스 구동부(6)는 표시 패널(8)의 상부에 위치하는 제1 어드레스 전극군(X11 내지 X1m)을 순차적으로 구동하고, 제2 어드레스 구동부(10)는 표시 패널(8)의 하부에 위치하는 제2 어드레스 전극군(X21 내지 X2m)을 순차적으로 구동한다.
이 경우, 제1 및 제2 어드레스 구동부(6,10)는 도 2에 도시된 바와 같이 제1 및 제2 어드레스 전극군(X11 내지 X1m, X21 내지 X2m)을 동시에 순차적으로 스캐닝함으로써 어드레스 기간을 1/2로 줄일 수 있다. 그러나, 듀얼 스캔 구동 방식은 어드레스 구동부(6,10)에 각각에 포함된 데이터 드라이브 집적회로가 다수개 필요로 하므로 그 만큼 제조단가가 상승하는 문제점이 있다.
따라서, 본 발명의 목적은 대형화 및 고해상도 패널의 어드레스 전극을 싱글 스캔 구동 방식으로 구동할 수 있는 플라즈마 디스플레이 패널에 관한 것이다.
상기 목적을 달성하기 위하여, 본 발명에 따른 플라즈마 디스플레이 패널은 상부기판 상에 형성된 상부 전극과, 상기 상부기판과 대향하는 하부기판 상에 상기 상부전극과 교차되도록 형성되는 하부 전극들과, 상기 상부기판과 하부 기판 사이에 형성되어 방전공간을 구획하는 폐쇄형 격벽을 구비하며, 상기 방전공간의 폭은 중앙부에서 상/하부로 갈수록 좁아지는 것을 특징으로 한다.
상기 방전공간의 최소 가로 폭은 상기 방전공간의 최대 가로 폭 대비 90~100%인 것을 특징으로 한다.
상기 방전공간의 최소 세로 폭은 상기 방전공간의 최대 세로 폭 대비 80~100%인 것을 특징으로 한다.
상기 하부 전극들에는 순차적으로 어드레스 펄스가 인가되는 것을 특징으로 한다.
상기 폐쇄형 격벽은 상기 방전공간의 가로 방향을 따라 형성되는 제1 격벽과; 상기 방전공간의 세로 방향을 따라 형성되는 제2 격벽을 구비하는 것을 특징으로 한다.
상기 제1 및 제2 격벽의 교차영역에서의 폭은 제1 및 제2 격벽 중 적어도 어느 하나의 최대 폭보다 큰 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 3 내지 도 7을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 3은 본 발명에 따른 플라즈마 디스플레이 패널을 나타내는 단면도이다.
도 3을 참조하면, 본 발명에 따른 PDP는 상부기판(40) 상에 형성되어진 스캔전극(Y) 및 서스테인전극(Z)과, 하부기판(42) 상에 형성되어진 어드레스전극(X)을 구비한다.
스캔전극(Y)과 서스테인전극(Z) 각각은 투명전극(44Y,44Z)과, 투명전극(44Y,44Z)의 선폭보다 작은 선폭을 가지며 투명전극(44Y,44Z)의 일측 가장자리에 형성되는 버스전극(46Y,46Z)을 포함한다. 투명전극(44Y,44Z)은 통상 인듐 틴 옥사이드(Indium Tin Oxide : ITO)로 상부기판(40) 상에 형성된다. 버스전극(46Y,46Z)은 투명전극(44Y,44Z) 상에 도전율이 높은 금속으로 형성되어 저항이 높은 투명전극(44Y,44Z)에 의한 전압강하를 줄이는 역할을 한다.
스캔전극(Y)과 서스테인전극(Z)이 나란하게 형성된 상부기판(40)에는 상부 유전체층(48)과 보호막(50)이 적층된다. 상부 유전체층(48)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(50)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(48)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(50)으로는 통상 산화마그네슘(MgO)이 이용된다.
어드레스 전극(X)이 형성된 하부기판(42) 상에는 하부 유전체층(52), 격벽(54)이 형성되며, 하부 유전체층(52)과 격벽(54) 표면에는 형광체(56)가 도포된다. 어드레스 전극(X)은 스캔 전극(Y) 및 서스테인 전극(Z)과 교차되는 방향으로 형성된다. 격벽(54)은 어드레스 전극(X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체(56)는 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하부기판(40,42)과 격벽(54) 사이에 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다.
한편, 본 발명에 따른 격벽(54)은 도 4에 도시된 바와 같이 가로 격벽(54a)과 세로 격벽(54b)을 가지는 폐쇄형 격벽(54)이 이용된다.
이러한 폐쇄형 격벽(54)은 가로 격벽(54a)과 세로 격벽(54b)이 만나는 영역은 라운드 형태로 형성된다. 이 폐쇄형 격벽(54)에 의해 구획되는 방전공간은 모서리가 교차하는 영역에서의 폭이 다른 영역에서의 폭보다 크게 형성된다. 이에 따라서, 방전 공간은 라운딩 형태로 형성된다.
이러한 폐쇄형 격벽(54)에 의해 구획되는 방전공간은 도 5에 도시된 바와 같 이 최대 가로 폭(b) 대비 최소 가로 폭(d)이 90~100%로 형성되며, 최대 세로 폭(a) 대비 최소 세로 폭(c)이 80~100%로 형성된다.
이 범위 밖의 폭을 방전공간은 격벽(54)에 의해 어드레스 전극(X) 간의 기생 캐패시터의 용량값이 커지게 되어 어드레스 전류가 커져 데이터 드라이브 집적회로의 소비전력도 커지게 된다. 또한, 이 범위 밖의 폭을 가지는 격벽(54)에 의해 방전공간이 줄어들어 형광체 도포면적이 줄어든다.
이와 같이, 본 발명에 따른 플라즈마 디스플레이 패널은 격벽에 의해 구획되는 방전공간을 최대 가로 폭(b) 대비 최소 가로 폭(d)이 90~100%로, 최대 세로 폭(a) 대비 최소 세로 폭(c)이 80~100%로 되도록 한다. 이러한 방전공간 각각에 형성되는 어드레스 전극(X)들 간의 기생캐패시터의 용량값이 적다. 이 기생 캐패시터의 용량값이 작아짐에 따라서 그와 비례하는 어드레스 전류도 작아져 데이터 드라이브 집적회로의 소비전력도 작아진다.
데이터 드라이브 집적회로의 소비전력이 작아짐으로써 도 5에 도시된 격벽(54)을 가지는 플라즈마 디스플레이 패널은 도 6에 도시된 구동장치를 이용하여 싱글 스캔(Signle Scan) 구동 방식으로 구동될 수 있다.
도 6에 도시된 구동장치는 패널(108)의 스캔 전극(Y1 내지 Yn)을 구동하기 위한 스캔 구동부(102)와, 패널(108)의 서스테인 전극(Z)을 구동하기 위한 서스테인 구동부(104)와, 패널(108)의 어드레스 전극(X)을 구동하기 위한 어드레스 구동부(106)를 구비한다.
스캔구동부(102)는 타이밍 콘트롤러(도시하지 않음)의 제어 하에 초기화기간 동안 상승 램프파형과 하강 램프파형을 스캔전극들(Y1 내지 Yn)에 공급하여 전화면을 초기화시킨다. 그리고 스캔 구동부(102)는 어드레스기간 동안 부극성의 스캔펄스를 스캔전극들(Y1 내지 Yn)에 순차적으로 공급하여 스캔라인을 선택한다. 어드레스기간에 이어지는 서스테인기간 동안에 스캔 구동부(102)는 서스테인펄스를 휘도 가중치에 대응하는 횟수만큼 스캔전극들(Y1 내지 Yn)에 공급하게 된다.
서스테인 구동부(104)는 타이밍 콘트롤러의 제어 하에 초기화기간의 셋다운기간과 어드레스기간 동안 내내 서스테인전압을 유지하는 직류전압을 서스테인전극들(Z)에 공급한다. 그리고 서스테인 기간 동안에 서스테인 구동부(104)는 스캔 구동부(106)와 교대로 동작하여 서스테인 펄스를 서스테인 전극들(Z)에 공급하게 된다.
어드레스구동부(106)는 도 7에 도시된 바와 같이 어드레스 기간동안에 부극성 스캔 펄스에 동기되도록 어드레스 전극들(X1 내지 Xm)에 정극성의 어드레스 펄스를 순차적으로 인가한다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널은 격벽에 의해 구획되는 방전공간을 최대 가로 폭(b) 대비 최소 가로 폭(d)이 90~100%로, 최대 세로 폭(a) 대비 최소 세로 폭(c)이 80~100%이다. 이 경우, 어드레스 전극 간의 기생캐패시터용량값이 줄어들어 어드레스 전류도 작아진다. 따라서, 고해상도 패널 및 대형화 패널에서도 싱글 스캔 구동 방식으로 어드레스 전극을 구동할 수 있어 제조 단가를 낮출 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (6)

  1. 상부기판 상에 형성된 상부 전극과, 상기 상부기판과 대향하는 하부기판 상에 상기 상부전극과 교차되도록 형성되는 하부 전극들과, 상기 상부기판과 하부 기판 사이에 형성되어 방전공간을 구획하는 폐쇄형 격벽을 구비하는 플라즈마 디스플레이 패널에 있어서,
    상기 방전공간의 폭은 중앙부에서 상/하부로 갈수록 좁아지되,
    상기 방전공간의 최소 세로 폭은 상기 방전공간의 최대 세로 폭 대비 80~100%인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 방전공간의 최소 가로 폭은 상기 방전공간의 최대 가로 폭 대비 90~100%이인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 삭제
  4. 제 1 항에 있어서,
    상기 하부 전극들에는 순차적으로 어드레스 펄스가 인가되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 1 항에 있어서,
    상기 폐쇄형 격벽은
    상기 방전공간의 가로 방향을 따라 형성되는 제1 격벽과;
    상기 방전공간의 세로 방향을 따라 형성되는 제2 격벽을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 5 항에 있어서,
    상기 제1 및 제2 격벽의 교차영역에서의 폭은 제1 및 제2 격벽 중 적어도 어느 하나의 최대 폭보다 큰 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020040090964A 2004-11-09 2004-11-09 플라즈마 디스플레이 패널 KR100638211B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020040090964A KR100638211B1 (ko) 2004-11-09 2004-11-09 플라즈마 디스플레이 패널
EP05256904A EP1655760A3 (en) 2004-11-09 2005-11-08 Plasma display apparatus
US11/268,736 US20060097649A1 (en) 2004-11-09 2005-11-08 Plasma display apparatus
CN200510120250XA CN1773662B (zh) 2004-11-09 2005-11-09 等离子显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040090964A KR100638211B1 (ko) 2004-11-09 2004-11-09 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20060042429A KR20060042429A (ko) 2006-05-15
KR100638211B1 true KR100638211B1 (ko) 2006-10-26

Family

ID=35695051

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040090964A KR100638211B1 (ko) 2004-11-09 2004-11-09 플라즈마 디스플레이 패널

Country Status (4)

Country Link
US (1) US20060097649A1 (ko)
EP (1) EP1655760A3 (ko)
KR (1) KR100638211B1 (ko)
CN (1) CN1773662B (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1684324B1 (en) * 2005-01-20 2011-01-19 LG Electronics Inc. Plasma display panel
JP4728170B2 (ja) * 2006-05-26 2011-07-20 三菱電機株式会社 半導体デバイスおよびアクティブマトリクス型表示装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001266751A (ja) 2000-03-17 2001-09-28 Hitachi Ltd メタル隔壁およびこれを用いたプラズマデイスプレイパネル

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09213215A (ja) * 1996-01-30 1997-08-15 Nippon Sheet Glass Co Ltd プラズマディスプレイ装置及びプラズマディスプレイ装置用ガラス基板の製造方法
EP1017083A1 (en) * 1998-12-21 2000-07-05 Thomson Plasma Plasma display having a porous structure
JP2001110325A (ja) * 1999-10-13 2001-04-20 Mitsubishi Electric Corp ガス放電表示パネル及びその製造方法
JP3409784B2 (ja) * 2000-10-25 2003-05-26 松下電器産業株式会社 プラズマディスプレイ表示装置およびその製造方法
JP3788927B2 (ja) * 2000-11-28 2006-06-21 三菱電機株式会社 プラズマディスプレイパネル及びプラズマディスプレイ装置
US6495967B2 (en) * 2001-04-06 2002-12-17 Chunghwa Picture Tubes, Ltd. Discharge cells between barrier walls of alternating current discharge type plasma display panel
WO2002101707A1 (en) * 2001-06-12 2002-12-19 Matsushita Electric Industrial Co., Ltd. Plasma display and its driving method
JP3640622B2 (ja) * 2001-06-19 2005-04-20 富士通日立プラズマディスプレイ株式会社 プラズマディスプレイパネルの駆動方法
JP2003132805A (ja) * 2001-08-14 2003-05-09 Sony Corp プラズマ表示装置
KR100447120B1 (ko) * 2001-12-28 2004-09-04 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법 및 장치
JP2003208848A (ja) * 2002-01-16 2003-07-25 Mitsubishi Electric Corp 表示装置
JP2003338246A (ja) * 2002-05-21 2003-11-28 Sony Corp プラズマ表示装置およびその製造方法
JP2004164885A (ja) * 2002-11-11 2004-06-10 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルおよびその製造方法
US7538491B2 (en) * 2002-12-27 2009-05-26 Lg Electronics Inc. Plasma display panel having differently shaped transparent electrodes
EP1435639B1 (en) * 2003-01-02 2010-07-28 Samsung SDI Co., Ltd. Plasma display panel
JP2004214166A (ja) * 2003-01-02 2004-07-29 Samsung Sdi Co Ltd プラズマディスプレイパネル
KR100502910B1 (ko) * 2003-01-22 2005-07-21 삼성에스디아이 주식회사 델타 화소 배열 구조를 갖는 플라즈마 디스플레이 패널
KR100508949B1 (ko) * 2003-09-04 2005-08-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001266751A (ja) 2000-03-17 2001-09-28 Hitachi Ltd メタル隔壁およびこれを用いたプラズマデイスプレイパネル

Also Published As

Publication number Publication date
US20060097649A1 (en) 2006-05-11
CN1773662A (zh) 2006-05-17
EP1655760A3 (en) 2009-01-21
KR20060042429A (ko) 2006-05-15
EP1655760A2 (en) 2006-05-10
CN1773662B (zh) 2010-11-17

Similar Documents

Publication Publication Date Title
US6992645B2 (en) Method and apparatus for driving plasma display panel
KR20010077575A (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100638211B1 (ko) 플라즈마 디스플레이 패널
US20040251847A1 (en) Plasma display panel apparatus and driving method thereof
JPWO2004049377A1 (ja) プラズマディスプレイパネル及びプラズマディスプレイ表示装置
KR100700516B1 (ko) 플라즈마 디스플레이 패널
US8049682B2 (en) Plasma display device
KR100324261B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR20060065130A (ko) 플라즈마 디스플레이 패널
KR20060042430A (ko) 플라즈마 디스플레이 패널
KR20060042431A (ko) 플라즈마 디스플레이 패널
KR20060042794A (ko) 플라즈마 디스플레이 패널
KR20060078566A (ko) 플라즈마 디스플레이 패널
KR100680696B1 (ko) 플라즈마 표시 패널 구동 방법 및 장치
KR100373529B1 (ko) 플라즈마 디스플레이 패널 및 그구동방법
KR100806312B1 (ko) 플라즈마 디스플레이 장치
KR20060082747A (ko) 플라즈마 디스플레이 패널 및 그 제조방법
KR20060001390A (ko) 플라즈마 디스플레이 패널
KR100830408B1 (ko) 플라즈마 디스플레이 장치
KR100625541B1 (ko) 플라즈마 표시 패널 구동 방법 및 장치
KR20060088397A (ko) 플라즈마 디스플레이 패널
KR100710819B1 (ko) 교류 타입 플라즈마 디스플레이 패널의 스캔 구동 방법
KR20080052880A (ko) 플라즈마 디스플레이 장치
JP2011253743A (ja) プラズマディスプレイパネル
KR20090059456A (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120926

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20130924

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee