KR100692289B1 - 화상표시장치 - Google Patents

화상표시장치 Download PDF

Info

Publication number
KR100692289B1
KR100692289B1 KR1020027006263A KR20027006263A KR100692289B1 KR 100692289 B1 KR100692289 B1 KR 100692289B1 KR 1020027006263 A KR1020027006263 A KR 1020027006263A KR 20027006263 A KR20027006263 A KR 20027006263A KR 100692289 B1 KR100692289 B1 KR 100692289B1
Authority
KR
South Korea
Prior art keywords
switch
image display
voltage
offset
differential amplifier
Prior art date
Application number
KR1020027006263A
Other languages
English (en)
Other versions
KR20020095163A (ko
Inventor
아키모토하지메
미카미요시로
Original Assignee
가부시키가이샤 히타치세이사쿠쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 히타치세이사쿠쇼 filed Critical 가부시키가이샤 히타치세이사쿠쇼
Publication of KR20020095163A publication Critical patent/KR20020095163A/ko
Application granted granted Critical
Publication of KR100692289B1 publication Critical patent/KR100692289B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Abstract

다결정Si TFT를 버퍼로 이용한 액정화상표시장치에 있어서는, 버퍼마다 오프셋트 전압에 기인하는 세로줄 형상의 휘도얼룩이 발생하여, 화질을 현저하게 저하시켜 버린다.
버퍼의 출력을 오프시키는 스위치와, 동일의 화상표시 데이터에 기초하는 화상신호전압이 인가되어 있는 신호선끼리를 접속시킴으로써 해결된다.

Description

화상표시장치{IMAGE DISPLAY}
본 발명은 특히 고품위 화상표시가 가능한 액정화상표시장치에 관한 것이다.
종래의 액정화상표시장치에서의 저온 다결정Si TFT패널 구동회로용 오프셋트 캔슬 버퍼의 회로도를 도13에 나타낸다. 이 회로는, 버퍼를 구성하는 차동증폭기(115)의 출력 오프셋트 전압 자체를 캔슬하는 것으로, 그 결과로서, 액정화상표시장치의 복수의 버퍼 사이에서의 오프셋트 전압의 편차에 의해 생기는 액정패널 상의 세로줄 형상의 휘도얼룩을 방지할 수 있다. 버퍼 사이의 오프셋트 전압의 편차는 차동증폭기(115)의 플러스 및 마이너스(반전)의 입력부를 구성하는 저온 다결정Si TFT가, 단결정 MOS 트랜지스터에 비교하여 소자성능의 편차가 크기 때문에 생긴다.
도13에서, 입력단자(Vin)에 입력된 아날로그 입력신호는, 부귀환을 건 차동증폭기(115)를 통해서, 출력단자(Vout)에서 아날로그 출력신호로 되어 표시화소영역(도시하지 않음)에 입력된다. 오프셋트 캔슬 회로는, 용량(151), 스위치(152, 153, 154), 스위치(152)와 용량(151)을 경유하는 부(負)귀환로, 및 스위치(152)와 용량(151)의 사이에서 스위치(154)를 경유하여 입력단자(Vin)에 접속되어 있는 배선으로 구성되어 있다.
이하에 도13의 동작을 설명한다. 수평주사기간의 전반에서는, 스위치(153, 154)가 온, 스위치(152)가 오프된다. 이때, 용량(151)에는, 차동증폭기(115)의 출력 오프셋트 전압이 기억된다. 이어서, 후반에서는, 스위치(153, 154)를 오프, 스위치(152)를 온한다. 이 조작에 의해 되는 부귀환로에, 차동증폭기(115)의 오프셋트 전압을 기억한 용량(151)이 직렬로 삽입되므로, 오프셋트 전압은 차동증폭기(115) 내에서 감산된다. 즉, 오프셋트 전압이 캔슬된다.
본 종래기술에 관해서는, 예컨대 전자정보통신학회 기술보고 EID98-125(1999년1월) 등에 상세하게 기술되어 있다.
(발명의 개시)
상기 종래기술에 의하면, 다결정Si TFT를 이용한 차동증폭기의 부정합에 기인하는 오프셋트 전압을 캔슬하는 것이 가능하다. 그러나, 오프셋트 캔슬 회로의 스위치를 다결정Si TFT를 이용하여 구성한 경우에는, 스위치(153)가 액정화상표시장치의 복수의 오프셋트 캔슬 버퍼 사이에서의 오프셋트 전압의 편차의 새로운 원인이 된다.
이하에 도14를 이용하여 이것을 설명한다. 도14는 도13에 나타낸 오프셋트 캔슬 버퍼의 회로도에, 설명에 필요한 사항을 기록한 것이다. Cm은 용량(151)의 용량치, Cp는 차동증폭기(115)의 반전입력단자의 기생용량(155)의 용량치, 노드(A)는 차동증폭기(115)의 반전입력단자, q1 및 q2는 스위치(153)가 오프했을 때에 생기는 피드스루(feed-through)전하, G는 차동증폭기(115)의 개방이득이다.
오프셋트 캔슬 동작에서, 용량(151)에 차동증폭기(115)의 오프셋트 전압을 기억시킨 후에, 스위치(153, 154)가 오프할 때에, 각각의 스위치를 구성하는 TFT는 피드스루전하를 각각의 소스 및 드레인측 단자에 방출한다. 그 결과, 스위치(153)의 피드스루전하(q1)는 노드(A)에 저장되는 전하량을 변조하여 버린다. 이 변조는, 스위치(153, 154)를 오프로 하는 순서에 관계없이 생긴다. 또한, 스위치(153)의 피드스루전하(q2)는 특히 영향은 미치지 않는다. 또, 스위치(154)의 피드스루전하에 의한 노드(A)에 저장되는 전하량의 변조는, 스위치(153)를 먼저 오프함으로써 회피할 수 있다.
노드(A)에 저장되는 전하량의 변조에 의해, 식(1)에서 나타내는 새로운 오프셋트 전압(△Vout)이 오프셋트 캔슬 버퍼의 출력단자(Vout)에 생긴다.
△Vout = -G/(G·Cm + Cp + Cm)·q1 식(1)
일반적으로 차동증폭기(115)의 개방이득(G)은 극히 큰 값으로 설계되지만, G를 무한대에 근사해도, 식(1)에서 구할 수 있듯이, (-q1/Cm)의 오프셋트 전압(△Vout)이 발생한다.
그리고, 이 오프셋트 전압(△Vout)이, 다음의 이유로, 액정화상표시장치의 복수의 오프셋트 캔슬 버퍼 사이에서 일정치 않다.
버퍼의 역할은 임피던스 저감이므로, 입력 임피던스를 작게 설계하는 것은 바람직하지 않고, 용량(151)의 용량치(Cm)는 그다지 크게는 할 수 없다. 그 결과, 스위치(153)를 오프했을 때에 생기는 스위치 피드스루전하(q1)의 영향이 크게 된다.
일반적으로 단결정 MOS 트랜지스터를 스위치로 이용한 경우에는, 문턱치전압(Vth)은 최대 20㎷ 정도밖에 편차가 없으며, 게이트 치수는 서브미크론의 크기이다. 그러나 다결정Si TFT의 경우는 채널에 결정입구조를 가지고, 게이트 절연막 계면도 안정하지 않으므로, Vth는 수100㎷에서 최대 1V가까이 편차가 있으며, 또한 저온 다결정Si TFT의 경우에는 기판 치수가 수10㎝에서 1m로 비교적 크기 때문에 게이트 가공치수는 최소 수미크론의 크기이며, 가공편차도 비교적 크다.
피드스루전압(q1)은 주로 채널전하(Cg·(Vg-Vth))에 기인한다. 여기서, Cg는 게이트 면적, 게이트 절연막 두께 및 게이트 절연막 유전율로 결정되는 게이트 용량이다. 따라서 Vth 및 게이트 면적의 편차는 그대로 피드스루전하(q1)의 편차에 반영되어 버리고, 나아가서는 오프셋트 전압(△Vout)의 오프셋트 캔슬 버퍼 사이에서의 편차가 생긴다.
예컨대 Vth가 1V 변동하고, Cm이 스위치(153)의 채널용량의 100배, 스위치(153)의 채널부하의 절반이 q1이 된다고 가정하면, 차동증폭기(115)의 개방이득(G)을 무한대로 가정해도 오프셋트 캔슬 버퍼의 출력에는 5㎷의 오프셋트 전압(△Vout)의 편차가 생기게 된다. 또한, 실제로는 이것에 게이트 면적의 편차 등이 가산되어, 오프셋트 전압(△Vout)의 편차는 5㎷보다 크게 되며, 실용적 레벨은 아니다.
또한, 여기서는 스위치(153)에 기인하는 문제점으로서, 종래의 오프셋트 캔슬 회로가 가지는 과제를 설명했지만, 이것은 도14에 나타낸 회로에 특유의 문제가 아니고, 널리 일반적인 오프셋트 캔슬 회로에 공통의 문제이다. 오프셋트 캔슬 회로는, 미리 용량에 저장된 오프셋트 전압을 차동증폭기의 입력에 가하여 감산하는 것이지만, 그러기 위해서는 용량의 일단은 반드시 차동증폭기의 입력에 접속될 필요가 있다. 또한 이 용량에 오프셋트 전압을 기록하기 위해서는, 상기의 일단은 동시에 스위치에도 접속되어 있지 않으면 안된다. 따라서 이 스위치가 오프했을 때의 피드스루전하는, 상기 용량을 통해서 원리적으로 차동증폭기의 입력에 전압으로서 인가되어 버린다. 여기서, 스위치를, n형 TFT, p형 TFT, CMOS TFT 중 어느 TFT로 구성해도, 피드스루전하의 편차의 관점에서는 동일한 문제가 생긴다.
본 발명의 목적은, 오프셋트 캔슬 회로의 유무에 관계없이, 차동증폭기를 가지는 버퍼(임피던스 저감수단)사이의 오프셋트 전압 편차를 방지하는데 있다.
상기 목적은, 액정용량과, 이 액정용량의 한쪽의 전극에 접속된 화소 스위치를 가지고, 매트릭스 형상으로 배치된 복수의 표시화소와, 화상표시 데이터에 기초하여 제1의 아날로그 화상신호전압을 발생하는 화상신호전압 발생수단과, 제1의 아날로그 화상신호전압을 입력으로 하여 제2의 아날로그 화상신호전압을 출력하며, 다결정Si 박막 트랜지스터를 이용하여 구성되고, 또 차동증폭기를 가지는 복수의 임피던스 저감수단과, 임피던스 저감수단의 출력단자와 화소 스위치에 접속된 복수의 신호선과, 제2의 아날로그 화상신호전압을, 신호선과 화소 스위치를 통해서, 소정의 액정용량에 기록하기 위한 신호전압 기록수단과, 제1의 타이밍에 따라, 임피던스 저감수단의 출력 임피던스를 실질적으로 무한대로 전환하는 제1의 전환수단과, 제1의 타이밍보다 후의 제2의 타이밍에 따라, 동일의 화상표시 데이터에 기초하는 상기 제2의 아날로그 화상신호전압이 입력되어 있는 신호선끼리를 접속시키는 제2의 전환수단을 가지는 화상표시장치에 의해 달성된다.
도1은 제1의 실시예의 다결정Si 액정표시패널의 구성도.
도2는 제1의 실시예에서의 다결정Si 액정표시패널 중의 오프셋트 캔슬 버퍼에 오프셋트 캔슬 버퍼 출력 스위치(16) 및 신호선 션트스위치가 접속한 회로도.
도3은 제1의 실시예에서의 다결정Si 액정표시패널 중의 차동증폭기의 회로도.
도4는 제1의 실시예에서의 다결정Si 액정표시패널의 각 동작펄스의 일수평기간의 타이밍 차트.
도5는 제2의 실시예에서의 다결정Si 액정표시패널 중의 오프셋트 캔슬 버퍼에 오프셋트 캔슬 버퍼 출력 스위치 및 신호선 션트스위치(17)가 접속한 회로도.
도6은 제3의 실시예의 다결정Si 액정표시패널의 구성도.
도7은 제3의 실시예에서의 다결정Si 액정표시패널 중의 각 동작펄스의 일수평기간의 타이밍 차트.
도8은 제4의 실시예의 다결정Si 액정표시패널의 구성도.
도9는 제4의 실시예에서의 다결정Si 액정표시패널 중의 차동증폭기의 회로도.
도10은 제5의 실시예의 다결정Si 액정표시패널의 구성도.
도11은 제6의 실시예인 다결정Si 액정표시패널의 구성도.
도12는 제7의 실시예의 화상뷰어(71)의 구성도.
도13은 종래의 다결정Si 액정표시패널에서의 오프셋트 캔슬 버퍼의 구성도.
도14는 종래의 다결정Si 액정표시패널에서의 오프셋트 캔슬 버퍼의 구성도.
도15는 특개평 10-301539호 공보에서의 아모리퍼스 Si TFT 액정패널과 드라이버 LSI의 접속을 나타내는 회로 구성도.
(발명을 실시하기 위한 최선의 형태)
(제1의 실시예)
본 발명에서의 제1의 실시예인 다결정Si 액정표시패널을 도1 ~ 도4를 이용하여 설명한다. 도1은 다결정Si 액정표시패널의 구성도이다. 소정의 전압이 인가되는 액정대향전극과의 사이에 형성된 액정용량(12) 및 이것에 접속된 화소 TFT(11)로 구성되는 표시화소는, 매트릭스 형상으로 배치되어 화상표시영역을 구성하고 있다. 여기서 화소 TFT(11)의 게이트는 게이트선(13)을 통해서 게이트선 구동회로(14)에 접속되어 있으며, 화소 TFT(11)의 타단은 신호선(7)을 통해서 오프셋트 캔슬 버퍼 출력 스위치(16) 및 신호선 션트스위치(17)에 접속되어 있다. 또한 여기서 각 스위치는 다결정Si TFT를 이용한 CMOD 스위치를 채용하고 있다. 오프셋트 캔슬 버퍼 출력 스위치(16)는, 오프셋트 캔슬 버퍼(20)의 출력단에 접속되며, 또 오프셋트 캔슬 버퍼(20)의 입력단은 신호선 션트스위치(17)의 타단과 합류하여 계조선택스위치(3)에 접속되어 있다. 계조선택스위치(3)는 계조선택선(25)에 의해 그 게이트가 선택적으로 제어되고, 타단은 계조전원선(2)에 접속됨으로써, 전체로서는 D/A 변환기로 동작하는 디코더로서 기능한다. 여기서는 화상표시 데이터는 6bit로 했기 때문에, 계조전원선(2)은 다른 계조전압이 인가된 64개의 병렬배선으로 구성되어 있으며, 계조전압 발생회로(1)에 접속되어 있다. 또 계조전원선(2)은, 도시한 바와 같이 유 리기판(18)을 횡방향으로 거의 전체에 걸쳐 횡단하고 있으며, 표시화소로 이루어지는 화상표시영역의 폭보다 길게 되어 있다. 한편, 계조선택선(25)은 1차 래치회로(23)보다 2차 래치회로(24)를 통해서 출력되고 있으며, 1차 래치회로(23)에는 디지털 데이터 입력선(22) 및 래치 어드레스 선택회로(21)의 출력이 입력하고 있다. 또한 이들의 회로 전체는 타이밍 펄스 생성회로(19)에 의해 제어되고 있다. 또 각 회로블럭은 다결정Si TFT소자를 이용하여, 유리기판(18) 상에 형성되어 있다.
다음에, 액정표시패널의 동작의 개략을 설명한다. 디지털 데이터 입력선(22)에 입력된 화상표시 데이터는, 래치 어드레스 선택회로(21)에 의해 선택된 어드레스를 가지는 1차 래치회로(23)에 래치된다. 일행분의 기록에 필요한 화상표시 데이터의 래치가 일수평 주사기간 내에 완료하면, 이들의 화상표시 데이터는 일괄하여 1차 래치회로(23)에서 2차 래치회로(24)에 일대일로 전송되며, 2차 래치회로(24)는 이 화상표시 데이터를 계조선택선(25)에 출력한다. 디코드 스위치군으로 구성되는 계조선택스위치(3)는, 계조선택선(25)의 내용에 따라, 소정의 아날로그 화상신호전압을 계조전원선(2)에서 오프셋트 캔슬 버퍼(20) 및 신호선 션트스위치(17)에 공급한다.
일수평 기간의 전반에서는, 신호선 션트스위치(17)는 오프, 오프셋트 캔슬 버퍼 출력 스위치(16)는 온상태로 되어 있다. 이때, 오프셋트 캔슬 버퍼(20)는, 공급된 화상신호전압과 기본적으로 같은 화상신호전압을, 오프셋트 캔슬 버퍼 출력 스위치(16)를 통해서 신호선(7)에 공급한다. 버퍼는 임피던스 저감수단으로서 동작 하므로, 오프셋트 캔슬 버퍼(20)가 없는 경우의 계조선택스위치(3)의 출력 임피던스보다도, 오프셋트 캔슬 버퍼(20)를 설치한 경우의 오프셋트 캔슬 버퍼(20)의 출력 임피던스의 쪽이 낮게 되므로, 신호선(7)의 입력 임피던스의 영향에 의한 신호선(7)끼리의 크로스토크를 방지할 수 있다.
이어서 일수평 기간의 후반에서는, 신호선 션트스위치(17)는 온으로 되며, 오프셋트 캔슬 버퍼 출력 스위치(16)는 오프상태가 된다. 이때, 계조선택스위치(3)를 통한 화상신호전압출력이 직접 신호선(7)에 공급됨과 동시에, 계조선택스위치(3)와 계조전원선(2)을 통해서, 동일의 화상표시 데이터에 기초하는 화상신호전압을 입력되어 있는 신호선(7)끼리가 단락된다. 그 결과, 오프셋트 캔슬 버퍼(20)의 출력에 포함되어 있는, 피드스루전하에 기인하는 오프셋트 전압 편차는 소멸한다.
이상과 같이 하여 신호선(7)에 입력된 오프셋트 전압 편차가 없는 화상신호전압은, 게이트선(13)을 통해서 게이트선 구동회로(14)가 소정의 행의 화소 TFT를 온함으로써, 대응하는 액정용량(12)에 기록된다.
이하에, 오프셋트 캔슬 버퍼(20)의 회로구성, 차동증폭기(15)의 회로구성 및 오프셋트 캔슬 회로의 동작에 대해서 설명한다. 도2는, 오프셋트 캔슬 버퍼(20)에 오프셋트 캔슬 버퍼 출력 스위치(16) 및 신호선 션트스위치(17)가 접속한 회로도이다. 오프셋트 캔슬 버퍼(20)는, 차동증폭기(15)와 오프셋트 캔슬 회로로 구성되어 있다. 오프셋트 캔슬 회로는, 오프셋트 캔슬 용량(51)의 일단을 차동증폭기(15)의 반전입력단자, 및 스위치(53)를 통해서 차동증폭기(15)의 출력단자에, 타단을 스위 치(54)를 통해서 차동증폭기(15)의 플러스 입력단자, 및 스위치952)를 통해서 차동증폭기(15)의 출력단자에 접속한 구성으로 되어 있다.
도3은 차동증폭기(15)의 회로도이다. 차동단은, 기본적으로는 p형의 다결정Si TFT(32, 33)로 이루어지는 드라이버 부분과, n형의 다결정Si TFT(34, 35)로 이루어지는 부하부분, 또 p형의 다결정Si TFT(31)로 이루어지는 정전류원으로 구성되어 있으며, p형의 다결정Si TFT(36, 37), n형의 다결정Si(38, 39)는 이것을 캐스케이드 구성으로 하기 위해서 부가되어 있다. TFT에는 기판 바이어스 효과를 가지지 않는 다는 장점이 있지만, 드레인 컨덕턴스가 크다는 문제점도 있기 때문에, 수백배정도로 차동증폭기의 이득을 충분하게 확보하기 위해서는, 이와 같은 캐스케이드 구성이 필요하게 된다. 차동단의 차단에는, 같은 이유로 캐스케이드 구성의 증폭단이 설치되어 있다. 여기서 n형의 다결정Si(40)은 드라이버, p형의 다결정Si TFT(41)는 부하이며, n형의 다결정Si(42)이 캐스케이드 접속소자이다. 최종단에는, 출력 임피던스를 저감하기 위해 소스 플로어(follower)단이 설치되어 있다. n형의 다결정Si TFT(44, 45)는 각각 드라이버 및 부하 트랜지스터이다. 차동증폭기(15)는 이상의 구성을 채용함으로써, 다결정Si TFT로 구성되어 있음에도 불구하고, 충분히 큰 전압이득과 충분히 낮은 출력 임피던스를 양립시킬 수 있다.
도4는, 본 실시예에서의 각 동작펄스의 일수평 기간의 타이밍차트이다. 본 차트에 있어서는, 스위치의 온/오프는, 도면 중에 기록한 바와 같이 상측을 온, 하측을 오프로 하여 나타내고 있다.
일수평 기간의 초기에, 게이트선 구동회로(14)에 의해 선택된 게이트선(13) 과 계조선택스위치(3)가 온한다. 이어서 오프셋트 캔슬 버퍼(20)에서의 오프셋트 캔슬 회로의 동작이 개시되며, 스위치(53, 54)가 온하여 오프셋트 캔슬 용량(51)에 차동증폭기(15)의 오프셋트 전압이 기억된다. 이후, 스위치(53), 스위치(54)의 순으로 양 스위치가 오프한다. 이 오프하는 순서는, 전술과 같이, 스위치(54)의 피드스루전하의 영향을 제거하기 위해 중요하다. 이어서 스위치(52)가 온함으로써, 오프셋트 캔슬 용량(51)에 기억되어 있는 차동증폭기(15)의 오프셋트 전압은 부귀환로에 입력되며, 다결정Si TFT를 이용한 차동증폭기(15)의 TFT 부정합에 기인하는 오프셋트 전압은 캔슬된다. 이 상태에서 오프셋트 캔슬 버퍼 출력 스위치(16)가 온하면, 신호선(7)에는 오프셋트 캔슬 버퍼(20)보다 화상신호전압이 출력된다.
그러나 이 시점에서는 아직 차동증폭기(15)의 입력에 접속되어 있는 스위치(53)의 피드스루전하의 편차가, 오프셋트 전압 편차로서 존재하고 있는 것은 이미 서술한 바와 같다. 여기서는 동일의 화상표시 데이터에 기초하는 화상신호전압을 입력되어 있는 신호선으로서 7(a), 7(b)의 2개를 들어, 오프셋트 전압 편차의 소멸을 설명한다. 도4에서, H와의 차를 J, K의 기호로 나타내는 바와 같이, 양자의 출력전압은 일반적으로는 다르다. 이후, 신호선(7)에의 아날로그 화상신호 전압출력의 후반에서는, 오프셋트 캔슬 버퍼 출력 스위치(16)가 오프상태로 된 후에, 신호선 션트스위치(17)는 온이 된다. 이때에는 계조선택스위치(3)를 통한 화상신호 전압출력이, 직접 신호선(7(a), 7(b))에 공급되기 때문에, 오프셋트 캔슬 버퍼(20)의 출력에 포함되어 있는 오프셋트 전압 편차는 소멸하고, 신호선(7(a), 7(b))의 출력이 모두 같은 값(여기서는 이 값을 H로 했다)이 된다.
이후 게이트선(13)이 오프한 후에, 계조선택스위치(3), 스위치(52), 신호선 션트스위치(17)가 잇따라 오프함으로써, 일수평 기간 내의 기록동작은 종료하며, 액정용량(12)에는 오프셋트 전압 편차가 없는 화상신호전압이 기록된다.
이것에 의해 본 실시예에 있어서는, 차동증폭기의 입력에 접속되어 있는 스위치의 피드스루전하의 편차에 기인하는 오프셋트 전압 편차를 해소하는 것이 가능하며, 다결정Si 액정표시패널 상에 세로줄 형상의 휘도얼룩이 생기는 일은 없다.
또한 이때, 신호선 션트스위치(17)를 통한 신호선(7)의 충전 전하량은, 오프셋트 캔슬 버퍼 출력 스위치(16)를 통한 신호선(7)의 충전 전하량보다 훨씬 적다. 따라서 레이아웃 면적을 축소하기 위해서는, 신호선 션트스위치(17)를 구성하는 다결정Si TFT - CMOS 트랜지스터의 채널폭을 오프셋트 캔슬 버퍼 출력 스위치(16)를 구성하는 다결정Si TFT - CMOS 트랜지스터의 채널폭보다 작게 설계하여, 전자의 온저항을 후자의 온저항보다 크게하는 것이 바람직하다. 또 전자의 온저항을 저감하기 위해서는, 신호선 션트스위치(17)의 트랜지스터의 채널길이를 오프셋트 캔슬 버퍼 출력 스위치(16)의 트랜지스터의 채널길이보다 짧게 하는 것도 효과적이다.
본 실시예에 있어서는, 각 회로블럭은 다결정Si TFT 소자를 이용하여 유리기판(18) 상에 구성했지만, 예컨대 타이밍 펄스 생성회로(19)나 계조전압 발생회로(1) 등의 일부의 회로블럭을 단결정Si LSI로 구성하는 것이 가능하다. 또 유리기판에 대신에, 석영기판, 투명플라스틱기판을 이용하는 것이나, 액정표시방식을 반사형으로 바꿈으로써 Si기판을 시작으로 하는 불투명기판을 이용하는 것도 가능하다.
또 차동증폭기에 있어서는, TFT의 n형, p형의 도전형을 반대로 구성하는 것이나, 그 이외의 회로구성을 이용하는 것도, 본 발명의 범위내에서 가능하다. 또 설명을 간략화하기 위해서 화상표시 데이터를 6bit, 계조전원선은 다른 계조전압이 인가된 64개의 병렬배선으로 했지만, 화상표시 데이터가 n-bit이면, 계조전원선은 다른 계조전압이 인가된 2n개의 병렬배선인 것, 또 반전구동을 고려하면 병렬배선은 그 2배가 되는 것 등은 명백하다.
이 이외의, 본 실시예에서는 스위치군의 구성은 CMOS 스위치, 화소 TFT는 n형 TFT 스위치를 채용했지만, 임의의 스위치 구성을 이용해도 본 발명을 적용하는 것은 가능하다. 또 본 발명의 범위내에서, 표시화소구조를 포함하여 여러가지의 레이아웃 구성을 적용 가능하다.
다음에, 공지예 조사의 결과, 본 발명에 유사한 특개평 10-301539호 공보(이하, 공지예라 한다)가 발견했으므로, 본 발명과의 차이를 서술하여 둔다. 도15는, 공지예의 아모르퍼스 Si TFT 액정패널(110)과 트라이버 LSI(111)의 접속을 나타내는 회로 구성도이다.
도15에서, 다치전압 생성회로(101)에 의해 생성된 복수의 기준전압은 복수의 기준전압선(102)에 출력되어 있으며, 각 기준전압선(102)에는 병렬로 복수의 전압선택스위치(103)가 접속되어 있다. 전압선택스위치(103)의 출력은 소스 플로어 접속된 pMOS 트랜지스터(104) 및 신호선 구동스위치(105)에 입력된다. pMOS 트랜지스터(104)의 소스단자와 신호선 구동스위치(105)의 타단은 신호선(107) 및 프리차지 스위치(106)에 접속되어 있다. 이들 전체는 Si기판(111) 상에 형성되어 있다. 신호선(107)은 아모르퍼스 Si TFT 액정패널(110) 내의 신호선(107)에 접속된다.
다음에, 공지예의 동작을 설명한다. 다치전압 생성회로(101)는 다른 기준전압을 기준전압선(102)에 출력하고 있으며, 전압선택 스위치(103)는 입력된 디지털 화상신호에 따라 소정의 기준전압을 선택함으로써, A/D 변환기로서 동작한다. 미리 프리차지 스위치(106)는 일수평 기간의 초기에 온하여 신호선(107)을 프리차지하지만, 그후에 오프함으로써, 소스 플로어 접속된 pMOS 트랜지스터(104)는, 신호선(107)을 [(게이트에 입력된 신호전압)-Vth]까지 충전한다. 그러나, (게이트에 입력된 신호전압)까지 기록하기 위해서는, 이 Vth의 분만큼 부족하다. 그래서, 일수평 기간의 후반에, 신호선 구동 스위치(105)를 온시킴으로써, 신호선(107)에 부족분의 Vth 상당분을 기준전압선(102)에서 추가 기록한다.
공지예에서는 이 구성에 의해 소스 플로어 접속된 pMOS 트랜지스터가 가지는 버퍼링효과, 버퍼를 관통하는 전류가 존재하지 않는 것에 의한 저소비 전력효과, 및 신호선 구동 스위치(105)가 온하는 것에 의한 Vth의 편차를 소멸시키는 효과를 가지고 있다.
한편, 본 발명에 있어서는, 버퍼앰프의 출력은 기본적으로는 최종적인 화상신호전압과 같고, 이것에 편차 전압분이 가미되어 있을 뿐이다. 따라서 본 발명에서의 신호선 션트스위치의 역할은, 본래 같아야 할 신호선의 전압을 평균화하는 것이며, 신호선에의 추가기록을 행하는 것은 아니다.
이상에서, 공지예는, 소스 플로어 접속된 pMOS 트랜지스터(104)의 입력측과 출력측을 신호선 구동스위치(105)로 션트(단락)시키는 점에서 본 발명에 유사하지만, 양자는 전혀 다른 사고에 의한 다는 것을 이해할 수 있다.
이 사고의 차이는, 다음 2가지 점의 구체적 구조의 차이로서 나타내고 있다. 첫째는, 버퍼의 구조이다. 공지예에서의 단일의 소스 플로어 트랜지스터는, [(게이트에 입력된 신호선압) - Vth]을 초과한 게이트 전압에서는 오프하고 있으므로, 본래 기록전압으로서 필요하다 (게이트에 입력된 신호전압)에 대해서는 임피던스 저감수단으로서 동작하지 않는다. 한편, 본 발명에서 제시하고 있는 것은 (게이트에 입력된 신호전압)에 대해서도 임피던스 저감수단으로 동작하는 버퍼이다.
둘째는, 공지예에서는 단일의 소스 플로어 트랜지스터의 출력 임피던스를 소스 플로어 트랜지스터가 자동적으로 컷오프하는데 비해, 본 발명에서는 임피던스 저감수단의 출력 임피던스를 실질적으로 무한대로 전환하는 제1의 전환수단을 설치한 것이다.
또한, 양자의 차이는, 본 발명이 대상으로 하는 다결정Si TFT 액정패널의 드라이버로서 공지예를 적용하는 것이 곤란한 것으로부터도 이해할 수 있다. 공지예는, 신호선 구동 스위치(105)가 온하는 것에 의한 추가기록을 전제로 하고 있지만, 이 기술은, 기준전압선(102)의 전장이 짧음으로써 가능하게 되는 기술이다. 즉, 공지예가 원래 드라이버 LSI에의 적용을 대상으로 하고 있으며, 기준전압선(102)을 드라이버 LSI칩의 전장에 걸쳐 설치했다 하더라도, 그 길이는 칩사이즈이며, 20㎜미만으로 짧다. 한편, 본 발명이 대상으로 하는 다결정Si TFT 액정패널의 경우에는, 외부 접속단자수의 저감이 본래의 주목적의 하나이므로, 본 발명에서 정의 하 는 계조전원선은 일반적으로는 패널의 양단에 늘어나 있으며, 20㎝이상에 다다르는 것도 있다. 이 경우에는 계조전원선의 저항은 수㏀으로도 되어 버리며, 계조전원선을 통한 신호선에의 추가기록은 시정수적으로, 혹은 계조전원선의 전압강하에서도 거의 곤란하다.
(제2의 실시예)
본 발명에서의 제2의 실시예인 다결정Si 액정표시패널을 설명한다. 본 실시예의 제1의 실시예와의 상이점은, 오프셋트 캔슬 버퍼에 관해서 이하에 설명을 행한다. 도5는, 오프셋트 캔슬 버퍼(20a)에 오프셋트 캔슬 버퍼 출력 스위치(16) 및 신호선 션트스위치(17)가 접속한 회로도이다.
오프셋트 캔슬 버퍼(20a)는 차동증폭기(15)와 오프셋트 캔슬 회로로 구성되어 있다. 오프셋트 캔슬 회로는 오프셋트 캔슬 용량(51a)의 일단을 차동증폭기(15)의 플러스 입력단자, 및 스위치(53a)를 통해서 오프셋트 캔슬 버퍼(20a)의 입력단자(Vin)에, 타단을 스위치(54a)를 통해서 차동증폭기(15)의 출력단자, 및 스위치(52a)를 통해서 오프셋트 캔슬 버퍼(20a)의 입력단자(Vin)에 접속한 구성으로 되어 있다. 또 차동증폭기(15)의 출력단자는, 반전입력단자에 귀환되어 있다.
차동증폭기(15)의 TFT 부정합에 기인하는 오프셋트 전압은 캔슬에 대해서는, 제1의 실시예에서는, 오프셋트 전압에 기억된 오프셋트 캔슬 용량(51)을 부귀환로에 직렬로 삽입함으로써 캔슬하고 있다. 한편, 본 실시예에서는, 오프셋트 전압의 기억된 오프셋트 캔슬 용량(51a)을 오프셋트 캔슬 버퍼(20a)의 입력단자(Vin)와 직렬로 삽입하여 차동증폭기(15)의 플러스 입력단자에 역극성의 오프셋트 전압을 인 가함으로써 캔슬하고 있다.
또한, 본 실시예의 각 스위치의 동작 타이밍은, 도4 중의 스위치(52, 53, 54)의 부호가 각각 52a, 53a, 54a으로 변경되어 있는 것 이외는 제1의 실시예의 것과 동일하므로 생략한다.
본 실시예에 있어서도, 차동증폭기(15)의 입력에 접속되어 있는 스위치(53a)의 피드스루전하의 편차에 기인한다. 오프셋트 캔슬 동작 후의 출력전압 오프셋트 편차는, 신호선 션트스위치(17)의 동작에 의해 소거된다.
본 실시예의 경우에는, 차동증폭기 반전입력단자의 기생용량(Cp)의 영향을 받아, 오프셋트 캔슬 동작 후의 출력던압 오프셋트 편차는 제1의 실시예의 경우보다도 확대하는 경향이 있지만, 본 발명에서는, 어느 것으로 해도 오프셋트 전압 편차는 소멸하기 때문에, 이와 같은 것은 문제가 되지 않는다.
본 실시예의 이점으로서는, 차동증폭기(15)의 부귀환로에 스위치가 들어와 있지 않으므로, 차동증폭기(15)가 스위치에서 생기는 잡음의 영향을 받기 어렵고, 잡음특성이 더욱 안정되어 있는 것을 들 수 있다.
(제3의 실시예)
본 발명에서의 제3의 실시예인 다결정Si 액정표시패널을 도6, 도7을 이용하여 설명한다. 도6은 다결정Si 액정표시패널의 구성도이다. 본 실시예의 특징은, 제1의 실시예에서의 오프셋트 캔슬 버퍼(20) 대신에, 오프셋트 캔슬 회로가 설치되어 있지 않은, 부귀환을 가지는 차동증폭기(15)로 이루어지는 버퍼를 이용하는데 있다. 차동증폭기(15)의 구조는 제1의 실시예에서 도3을 이용하여 설명한 것과 동 일하다.
도7에, 본 실시예에서의 각 동작펄스의 일수평 기간의 타이밍차트를 나타낸다. 본 차트에 있어서는, 스위치의 온/오프는, 상측을 온, 하측을 오프로 하여 나타내고 있다. 일수평 기간의 초기에, 게이트선 구동회로(14)에 의해 선택된 게이트선(13)과 계조선택스위치(3)가 온한다. 계속해서 오프셋트 캔슬 버퍼 출력 스위치(16)가 온하면, 신호선(7)에는 차동증폭기(15)에서 화상신호전압이 출력된다.
이 시점에서는, 차동증폭기(15) 자체의 출력의 오프셋트 전압의 편차가 존재하고 있다. 여기서는 동일의 화상표시 데이터에 기초하는 화상신호전압이 입력되어 있는 신호선을 2개 들어, 각각을 7(c), 7(d)로 칭한다. 오프셋트 전압은, 도7에서, 7(c)에서는 L, 7(d)에서는 M의 부호로 나타내는 바와 같이, 출력전압의 시프트로서 나타난다. 여기서, L과 M은 같지 않으며, 편차가 존재하고 있다.
이후, 신호선(7)에의 아날로그 화상신호 전압출력의 후반에는, 오프셋트 캔슬 버퍼 출력 스위치(16)가 오프상태로 된 후에, 신호선 션트스위치(17)는 온이 된다. 이때에는 계조선택스위치(3)를 통한 화상신호 전압출력이, 직접 신호선(7(c), 7(d))에 공급되므로, 출력전압이 평균화된다. 그 결과, 차동증폭기(15)의 출력에 포함되어 있는 오프셋트 전압의 편차는 소멸하고, 신호선(7(c), 7(d))의 출력이 모두 H가 된다.
이 게이트선(13)이 오프한 후에, 계조선택스위치(3), 신호선 션트스위치(17)가 잇따라 오프함으로써, 일수평 기간내의 기록동작은 종료하고, 액정용량(12)에는 오프셋트 전압의 편차가 없는 화상신호전압이 기록된다.
본 실시예와 같이 오프셋트 캔슬 회로가 설치되어 있지 않은 경우에도, 본 발명을 적용함으로써, 차동증폭기(15) 자체가 가지는 오프셋트 전압의 편차를 해소하는 것이 가능하며, 다결정Si 액정표시패널 상에 세로줄 형상의 휘도얼룩이 생기는 것을 회피할 수 있다.
(제4의 실시예)
본 발명에서의 제4의 실시예인 다결정Si 액정표시패널을 도8, 도9를 이용하여 설명한다. 도8은 다결정Si 액정표시패널의 구성도이다. 오프셋트 캔슬 버퍼 출력 스위치(16)가 존재하지 않는 것과, 차동증폭기(26)의 회로구성이 변경되어 있는 것을 제외하면, 제3의 실시예의 구조 및 동작과 동일하다.
본 실시예에서는, 오프셋트 캔슬 버퍼 출력 스위치(16)가 가지는 기능은, 차동증폭기(26) 중에 조립되어 있다. 도9에, 차동증폭기(26)의 회로도를 나타낸다. 차동단은, p형의 다결정Si TFT(32, 33)로 이루어지는 드라이버 부분과, n형의 다결정Si TFT(34, 35)로 이루어지는 부하부분, 또한 p형의 다결정Si TFT(31)로 이루어지는 정전류원으로 구성되어 있으며, p형의 다결정Si TFT(36, 37), n형의 다결정Si(38, 39)은 이것을 캐스케이드 구성으로 하기 위해서 부가되어 있다. TFT에는 기판 바이어스 효과를 가지지 않는 다는 장점이 있지만, 드레인 컨덕턴스가 크다는 문제점도 있기 때문에, 수백배정도로 차동증폭기의 이득을 확보하기 위해서는, 이와 같은 캐스케이드 구성이 필요하게 된다. 차동단의 차단에는, 같은 이유에서 캐스케이드 구성의 증폭단이 설치되어 있다. 여기서 n형의 다결정Si(40)은 드라 이버, p형의 다결정Si(41)은 부하이며, n형의 다결정Si(42)이 캐스케이드 접속소자이다. 최종단에는, 출력 임피던스를 저감하기 위해 소스 플로어단이 설치되어 있다. n형의 다결정Si TFT(44, 45)가 각각 드라이버 및 부하이다. 여기서 드라이버 및 부하 TFT(44, 45)의 게이트에는 전환스위치(55, 56)가 설치되어 있으며, 양 스위치는 오프셋트 캔슬 버퍼 출력 스위치(16)와 같은 기능을 가진다. 즉 전환스위치(55, 56)가 오프하고 있는 동안에는 차동증폭기(26)는 저출력 임피던스로 신호선(7)을 구동하지만, 전환스위치(55, 56)가 온한 경우에는 차동증폭기(26)의 출력은 실질적으로 개방이 되며, 오프셋트 캔슬 버퍼 출력 스위치(16)가 오프한 경우와 동등의 효과를 가진다. 여기서, n형의 다결정Si TFT(44, 45)의 구동전압 및 문턱치전압은, 전환스위치(55, 56)가 온했을 때에 양 TFT가 턴오프하도록 설정되어 있다.
제3의 실시예에 의하면, 신호선(7)을 소정의 시간내에 충전하기 위해서는, 오프셋트 캔슬 버퍼 출력 스위치(16)는, 그 온저항이 충분하게 작게 되도록 비교적 큰 게이트폭을 가질 필요가 있다. 그러나 본 실시예에 의하면, 전환스위치(55, 56)는 비교적 큰 온저항으로 설계하는 것이 가능하며, 차동증폭기의 면적을 작게 설계하는 것이 가능하다.
(제5의 실시예)
본 발명에서의 제5의 실시예인 다결정Si 액정표시패널을 도10의 구성도를 이용하여 설명한다. 구조 및 기본적 동작은, 신호선 션트스위치(61)의 앞이 션트선 선택스위치(62)를 통해서 션트배선(63)에 접속되어 있는 것을 제외하면, 앞에서 설 명한 제1의 실시예의 구조 및 동작과 동일하다. 여기서 션트선 선택스위치(62)는, 계조선택선(25)에 의해, 계조선택스위치(3)와 동일하게 제어된다. 또 션트배선(63)은, 도시한 바와 같이 유리기판(18)을 거의 전체에 결쳐 횡단하고 있으며, 표시화소로 이루어지는 화상표시영역의 폭보다 길게 되어 있다.
본 실시예의 특징은, 신호선(7)끼리의 션트전용으로 션트배선(63)을 설치하여, 오프셋트 캔슬 버퍼(20)의 출력에 포함되어 있는 오프셋트 전압의 편차를 소멸시키는데 있다. 즉, 본 실시예에서는, 신호선(7)에의 아날로그 화상신호 전압출력의 후반에서, 동일의 화상표시 데이터에 기초하는 화상신호전압이 입력되어 있는 신호선(7)끼리의 단락을, 제1의 실시예에서의 계조선택스위치(3)와 계조전원선(2)을 통해서가 아니라, 션트선 선택스위치(62)와 션트배선(63)을 통해서 행한다.
본 실시예에서는, 이와 같이 션트전용으로 션트배선(63)을 설치함으로써, 신호선 션트스위치(61)를 오프했을 때의 영향이 오프셋트 캔슬 버퍼(20)에 미치는 위험이 없게 되어, 설계상의 마진을 증대시킬 수 있다.
또, 오프셋트 전압의 편차는, 특히 중간조를 액정표시할 때에, 문제가 된다. 그래서 션트배선(63)의 갯수를 중간조에 상당하는 갯수로 줄여, 레이아웃 면적을 축소시키는 것도 가능하다. 예컨대 본 실시예에서는, 계조전원선(2)이 64개×2(반전구동분)인 것에 비해, 션트배선(63)은 32개×2(반전구동분)만큼 설치되어 있다.
(제6의 실시예)
본 발명에서의 제6의 실시예인 다결정Si 액정표시패널을 도11의 구성도를 이용하여 설명한다. 구조 및 기본적 동작은, 신호선(7)에의 기록회로가 상하로 설치 되어 있는 것, 또 오프셋트 캔슬 버퍼 출력 스위치(66), 신호선 션트스위치(67)에 접속되는 신호선이 2개 존재하는 것을 제외하면, 도1을 이용하여 앞서 설명한 제1의 실시예와 동일하다. 도1과 대응하는 구성요소에 관해, 도11에서는 상측의 기록회로의 대응하는 부호에는 A, 하측의 기록회로의 그것에는 B를 붙여 나타낸다.
액정의 구동시에는, 각 신호선(7)에의 화상신호전압의 기록은 필드마다 플러스 마이너스의 전압을 반전시켜 행한다. 본 실시예에서는, 오프셋트 캔슬 버퍼 출력 스위치(66) 및 신호선 션트스위치(67)에 접속되는 신호선(7)을 필드마다 교호 전환함으로써, 홀수열과 짝수열의 신호선(7)을 필드마다 교호 상측 또는 하측의 기록회로로 접속한다. 또, 상측의 기록회로에서 플러스 전압을 기록, 하측의 기록회로에서 반전전압을 기록한다.
본 실시예에서는, 상하에 기록회로를 설치함으로써, 오프셋트 캔슬 버퍼(20)의 레이아웃 피치를 제1의 실시예의 2배로 할 수 있어, 고해상도화에 유리하다.
(제7의 실시예)
본 발명에서의 제7의 실시예인 화상뷰어(71)를 도12의 구성도를 이용하여 설명한다. 무선인터페이스(I/F)회로(73)에는, 압축된 화상데이터가 외부에서 무선데이터로서 입력하고, 무선I/F회로(73)의 출력은 중앙연산유닛(CPU)/디코더(74)를 거쳐 플레임 메모리(75)에 입력하고 있다. 또한 플레임 메모리(75)의 출력은 다결정Si 액정표시패널(76)에 설치된 인터페이스(I/F)회로(77)를 통해서 행선택회로(79) 및 데이터 입력회로(78)에 접속되어 있으며, 화상표시영역(80)은 행선택회로(79) 및 데이터 입력회로(78)에 의해 구동된다. 화상뷰어(71)에는 더욱 전원(82) 및 광원(81)이 설치되어 있다. 여기서 다결정Si 액정표시패널(76)은, 앞서 서술한 제1의 실시예와 동일의 구성 및 동작을 가지고 있다.
다음에 본 실시예의 동작을 설명한다. 무선I/F회로(73)는 압축된 화상데이터를 외부에서 취입하여, 이 데이터를 CPU/디코더(74)에 전송한다. CPU/디코더(74)는 유저로부터 조작을 받아, 필요에 다라 화상부어(71)를 구동, 혹은 압축된 화상 디코더의 디코드 처리를 행한다. 디코드된 화상데이터는 프레임 메모리(75)에 일시적으로 축적되며, CPU/디코더(74)의 지시에 따라, 축적되어 있는 화상을 표시하기 위한 화상 데이터 및 타이밍 펄스를 I/F회로(77)에 출력한다. I/F회로(77)는, 제1의 실시예에서 서술한 바와 같이, 이들의 신호를 이용하여, 행선택회로(79) 및 데이터 입력회로(78)를 구동하여 화상표시영역에 화상을 표시한다. 광원은 액정표시에 대한 백라이트이며, 전원(82)에는 2차전지가 포함되어 있으며, 이들의 장치를 구동하는 전원을 공급한다.
본 실시예에 의하면, 압축된 화상 데이터를 기초로, 버퍼마다 오프셋트 전압에 기인하는 세로줄 형상의 휘도얼룩이 없는 고품위 화상을 표시시킬 수 있다.

Claims (22)

  1. 액정용량과, 그 액정용량의 한쪽의 전극에 접속된 화소 스위치를 가지고, 매트릭스 형상으로 배치된 복수의 표시화소와,
    화상표시 데이터에 기초하여 제1의 아날로그 화상신호전압을 발생하는 화상신호전압 발생수단과,
    상기 제1의 아날로그 화상신호전압을 입력으로 하여 제2의 아날로그 화상신호전압을 출력하고, 다결정Si 박막 트랜지스터를 이용하여 구성되며, 또 차동증폭기를 가지는 복수의 임피던스 저감수단과,
    그 임피던스 저감수단의 출력단자와 상기 화소 스위치에 접속된 복수의 신호선과,
    상기 제2의 아날로그 화상신호전압을, 상기 신호선과 상기 화소 스위치를 통해서, 소정의 상기 액정용량에 기록하기 위한 신호전압 기록수단과,
    제1의 타이밍에 따라, 상기 임피던스 저감수단의 출력을 개방하는 제1의 전환수단과,
    상기 제1의 타이밍보다 후의 제2의 타이밍에 따라, 동일의 상기 화상표시 데이터에 기초하는 상기 제2의 아날로그 화상신호전압이 입력되어 있는 신호선끼리를 접속시키는 제2의 전환수단을 가지는 것을 특징으로 하는 화상표시장치.
  2. 제 1 항에 있어서,
    상기 임피던스 저감수단은, 부귀환을 가지는 차동증폭기인 것을 특징으로 하는 화상표시장치.
  3. 제 2 항에 있어서,
    상기 차동증폭기는 캐스케이드 구성인 것을 특징으로 하는 화상표시장치.
  4. 제 1 항에 있어서,
    상기 임피던스 저감수단은, 상기 차동증폭기의 입출력 사이의 오프셋트 전압을 캔슬하기 위한 오프셋트 캔슬 회로를 포함하는 것을 특징으로 하는 화상표시장치.
  5. 제 4 항에 있어서,
    상기 오프셋트 캔슬 회로는, 상기 오프셋트 전압을 용량에 기억시키고, 이 후에 그 용량을 상기 차동증폭기의 부귀환로에 삽입하는 것인 것을 특징으로 하는 화상표시장치.
  6. 제 4 항에 있어서,
    상기 오프셋트 캔슬 회로는, 상기 오프셋트 전압을 용량에 기억시키고, 이 후에 그 용량을 상기 임피던스 저감수간의 입력단자와 직렬로 삽입하여 상기 차동증폭기의 플러스 입력단자에 역극성의 상기 오프셋트 전압을 인가하는 것인 것을 특징으로 하는 화상표시장치.
  7. 제 1 항에 있어서,
    상기 화상신호전압 발생수단은, 계조전압이 인가된 복수의 계조전원선과, 상기 화상표시 데이터에 기초하여 소정의 상기 계조전원선을 선택하는 선택회로군을 가지고 있는 것을 특징으로 하는 화상표시장치.
  8. 제 7 항에 있어서,
    상기 계조전원선의 길이는, 그 계조전원선의 길이방향에서의, 상기 매트릭스 형상으로 배치된 복수의 표시화소로 이루어지는 화상표시영역의 폭보다 긴 것을 특징으로 하는 화상표시장치.
  9. 제 7 항에 있어서,
    상기 제2의 전환수단은, 상기 임피던스 저감수단의 입력단자와 출력단자를 단락시키는 스위치인 것을 특징으로 하는 화상표시장치.
  10. 제 1 항에 있어서,
    상기 제2의 전환수단은, 상기 신호선끼리를 서로 접속시키기 위해 설치된 복수의 션트배선과, 상기 화상표시 데이터에 기초하여 소정의 상기 션트배선을 선택하는 선택회로군을 가지고 있는 것을 특징으로 하는 화상표시장치.
  11. 제 10 항에 있어서,
    상기 션트배선의 길이는, 상기 션트배선의 길이방향에서의, 상기 매트릭스 형상으로 배치된 복수의 표시화소로 이루어지는 화상표시영역의 폭보다 긴 것을 특징으로 하는 화상표시장치.
  12. 제 10 항에 있어서,
    상기 션트배선의 수는, 상기 화상표시 데이터의 종류의 수보다도 적고, 소정의 화상표시 데이터가 입력된 경우에, 상기 선택회로군이 구동되는 것을 특징으로 하는 화상표시장치.
  13. 제 1 항에 있어서,
    상기 제1의 전환수단은, 상기 임피던스 저감수단의 출력부와 상기 신호선의 사이에 설치된, 다결정Si 박막 트랜지스터소자를 이용하여 구성된 제1의 트랜스퍼 스위치인 것을 특징으로 하는 화상표시장치.
  14. 제 13 항에 있어서,
    상기 제2의 전환수단은, 다결정Si 박막 트랜지스터소자를 이용하여 구성된 제2의 트랜스퍼 스위치를 가지는 것을 특징으로 하는 화상표시장치.
  15. 제 14 항에 있어서,
    상기 제1 및 제2의 트랜스퍼 스위치의 적어도 한쪽은, CMOS 구성인 것을 특징으로 하는 화상표시장치.
  16. 제 14 항에 있어서,
    상기 제1의 트랜스퍼 스위치의 온저항은, 상기 제2의 트랜스퍼 스위치의 온저항보다도 작은 것을 특징으로 하는 화상표시장치.
  17. 제 16 항에 있어서,
    상기 제1의 트랜스퍼 스위치의 채널폭은, 상기 제2의 트랜스퍼 스위치의 채널폭보다도 큰 것을 특징으로 하는 화상표시장치.
  18. 제 16 항에 있어서,
    상기 제1의 트랜스퍼 스위치의 채널길이는, 상기 제2의 트랜스퍼 스위치의 채널길이보다도 짧은 것을 특징으로 하는 화상표시장치.
  19. 제 14 항에 있어서,
    상기 제1 및 제2의 트랜스퍼 스위치는, 상기 임피던스 저감수단의 출력에 대해서, 그 출력을 상기 매트릭스 형상으로 배치된 복수의 표시화소의 홀수열의 신호선에 접속한 상태, 그 출력을 상기 매트릭스 형상으로 배치된 복수의 표시화소의 짝수열의 신호선에 접속한 상태 및 그 출력을 차단한 상태의 3가지의 상태를 선택 가능한 것을 특징으로 하는 화상표시장치.
  20. 제 1 항에 있어서,
    적어도 상기 화소 스위치와 상기 임피던스 저감수단은, 동일의 절연기판 상에 다결정Si 박막 트랜지스터소자를 이용하여 형성되어 있는 것을 특징으로 하는 화상표시장치.
  21. 제 1 항에 있어서,
    상기 임피던스 저감수단은, 상기 매트릭스 형상으로 배치된 복수의 표시화소로 구성되는 표시화소영역에 대해서, 일렬걸러, 그 표시화소영역의 상측 또는 하측에 설치되어 있는 것을 특징으로 하는 화상표시장치.
  22. 제 1 항에 있어서,
    입력되는 상기 화상표시 데이터는 데이터 압축되어 있으며, 그 압축 데이터를 신장하여 상기 화상표시 데이터를 재생한 후에, 상기 매트릭스 형상으로 배치된 복수의 표시화소로 구성되는 표시화소영역에 대해서, 상기 입력된 화상표시 데이터에 기초하는 화상표시를 행하는 것을 특징으로 하는 화상표시장치.
KR1020027006263A 2000-02-10 2000-02-10 화상표시장치 KR100692289B1 (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2000/000748 WO2001059750A1 (fr) 2000-02-10 2000-02-10 Afficheur d'images

Publications (2)

Publication Number Publication Date
KR20020095163A KR20020095163A (ko) 2002-12-20
KR100692289B1 true KR100692289B1 (ko) 2007-03-09

Family

ID=11735675

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020027006263A KR100692289B1 (ko) 2000-02-10 2000-02-10 화상표시장치

Country Status (5)

Country Link
US (1) US6756962B1 (ko)
JP (1) JP4089227B2 (ko)
KR (1) KR100692289B1 (ko)
TW (1) TW486686B (ko)
WO (1) WO2001059750A1 (ko)

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6441758B1 (en) * 1997-11-27 2002-08-27 Semiconductor Energy Laboratory Co., Ltd. D/A conversion circuit and semiconductor device
JP4770001B2 (ja) * 2000-06-22 2011-09-07 日本テキサス・インスツルメンツ株式会社 駆動回路及び電圧ドライバ
JP3533185B2 (ja) * 2001-01-16 2004-05-31 Necエレクトロニクス株式会社 液晶ディスプレイの駆動回路
US7136058B2 (en) * 2001-04-27 2006-11-14 Kabushiki Kaisha Toshiba Display apparatus, digital-to-analog conversion circuit and digital-to-analog conversion method
US7256756B2 (en) 2001-08-29 2007-08-14 Nec Corporation Semiconductor device for driving a current load device and a current load device provided therewith
US7102608B2 (en) * 2002-06-21 2006-09-05 Himax Technologies, Inc. Method and related apparatus for driving pixels located in a row of an LCD panel toward the same average voltage value
JP4986983B2 (ja) * 2002-02-20 2012-07-25 三菱電機株式会社 駆動回路
DE10297529T5 (de) * 2002-10-11 2005-03-10 Mitsubishi Denki K.K. Anzeigevorrichtung
KR100616711B1 (ko) * 2003-06-20 2006-08-28 엘지.필립스 엘시디 주식회사 액정표시장치의 구동회로
KR101006445B1 (ko) * 2003-12-08 2011-01-06 삼성전자주식회사 평판 표시 장치의 구동 장치
JP3942595B2 (ja) * 2004-01-13 2007-07-11 沖電気工業株式会社 液晶パネルの駆動回路
KR100618853B1 (ko) * 2004-07-27 2006-09-01 삼성전자주식회사 증폭기 제어회로 및 증폭기 제어방법
US7158065B2 (en) * 2005-02-04 2007-01-02 Tpo Displays Corp. Signal driving circuits
TWI295050B (en) * 2005-03-15 2008-03-21 Himax Display Inc Circuit and method for driving display panel
KR100670494B1 (ko) * 2005-04-26 2007-01-16 매그나칩 반도체 유한회사 액정표시장치의 구동회로 및 구동방법
JP2006330701A (ja) * 2005-04-26 2006-12-07 Canon Inc 走査回路、走査装置、画像表示装置およびテレビジョン装置
KR20070014498A (ko) * 2005-07-28 2007-02-01 삼성에스디아이 주식회사 전자방출표시소자 및 그의 구동방법
JP5041393B2 (ja) * 2005-08-16 2012-10-03 株式会社ジャパンディスプレイウェスト 表示装置
JP4736618B2 (ja) * 2005-08-16 2011-07-27 ソニー株式会社 増幅回路および表示装置
JP2007101630A (ja) * 2005-09-30 2007-04-19 Matsushita Electric Ind Co Ltd 電圧駆動装置
JP2007124428A (ja) * 2005-10-31 2007-05-17 Nec Electronics Corp 電圧選択回路、液晶ディスプレイドライバ、液晶表示装置
JP2007148348A (ja) * 2005-11-02 2007-06-14 Seiko Epson Corp 電気光学装置、その駆動方法および電子機器
KR101219044B1 (ko) * 2006-01-20 2013-01-09 삼성디스플레이 주식회사 구동 장치, 표시 장치 및 그의 구동 방법
CN100430992C (zh) * 2006-01-20 2008-11-05 西北工业大学 液晶显示驱动控制芯片中驱动电压的输出缓冲电路
JP2008033241A (ja) * 2006-07-04 2008-02-14 Seiko Epson Corp 電気泳動装置、電気泳動装置の駆動方法、電子機器
JP5182781B2 (ja) * 2006-10-26 2013-04-17 ルネサスエレクトロニクス株式会社 表示装置及びデータドライバ
US20080136766A1 (en) * 2006-12-07 2008-06-12 George Lyons Apparatus and Method for Displaying Image Data
KR100830123B1 (ko) * 2007-04-27 2008-05-19 주식회사 실리콘웍스 액정 패널의 채널들 간 오프셋 제거 방법
JP2009008948A (ja) * 2007-06-28 2009-01-15 Nec Electronics Corp データ線の駆動回路と駆動方法
JP2009300866A (ja) * 2008-06-16 2009-12-24 Nec Electronics Corp 駆動回路および表示装置
KR20100028857A (ko) * 2008-09-05 2010-03-15 삼성전자주식회사 데이터 라인 드라이버, 디스플레이 장치, 및 데이터 처리 시스템
KR100968401B1 (ko) * 2008-10-16 2010-07-07 한국과학기술원 디스플레이 구동장치
JP2010286720A (ja) * 2009-06-12 2010-12-24 Renesas Electronics Corp 表示制御回路
CN103137072B (zh) 2013-03-14 2015-05-20 京东方科技集团股份有限公司 外部补偿感应电路及其感应方法、显示装置
CN103247261B (zh) 2013-04-25 2015-08-12 京东方科技集团股份有限公司 外部补偿感应电路及其感应方法、显示装置
US10038402B2 (en) * 2015-10-30 2018-07-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
KR102566655B1 (ko) * 2016-07-11 2023-08-14 삼성디스플레이 주식회사 표시 장치

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2767858B2 (ja) * 1989-02-09 1998-06-18 ソニー株式会社 液晶ディスプレイ装置
JP2969699B2 (ja) * 1989-11-28 1999-11-02 ソニー株式会社 液晶ディスプレイ装置
DE69221434T2 (de) * 1991-11-15 1997-12-11 Asahi Glass Co Ltd Bildanzeigevorrichtung und Verfahren zu ihrer Steuerung
JP2848139B2 (ja) * 1992-07-16 1999-01-20 日本電気株式会社 アクティブマトリクス型液晶表示装置とその駆動方法
JP3277056B2 (ja) * 1993-12-09 2002-04-22 シャープ株式会社 信号増幅回路及びこれを用いた画像表示装置
JP3294057B2 (ja) * 1995-06-08 2002-06-17 シャープ株式会社 信号増幅器、信号線駆動回路および画像表示装置
JPH0876093A (ja) * 1994-09-08 1996-03-22 Texas Instr Japan Ltd 液晶パネル駆動装置
JP3208299B2 (ja) * 1995-02-20 2001-09-10 シャープ株式会社 アクティブマトリクス方式液晶駆動回路
JP3352876B2 (ja) * 1996-03-11 2002-12-03 株式会社東芝 出力回路及びこれを含む液晶表示器の駆動回路
JPH09329806A (ja) * 1996-06-11 1997-12-22 Toshiba Corp 液晶表示装置
JP2993461B2 (ja) 1997-04-28 1999-12-20 日本電気株式会社 液晶表示装置の駆動回路
JP4046811B2 (ja) * 1997-08-29 2008-02-13 ソニー株式会社 液晶表示装置
JP3613940B2 (ja) * 1997-08-29 2005-01-26 ソニー株式会社 ソースフォロワ回路、液晶表示装置および液晶表示装置の出力回路
JPH1185017A (ja) * 1997-09-10 1999-03-30 Mitsubishi Electric Corp デジタル署名装置
TW504598B (en) * 1998-03-26 2002-10-01 Toshiba Corp Flat display apparatus
JP3167977B2 (ja) 1998-08-10 2001-05-21 株式会社アマダエンジニアリングセンター ベンドミラー装置
JP3317263B2 (ja) * 1999-02-16 2002-08-26 日本電気株式会社 表示装置の駆動回路

Also Published As

Publication number Publication date
WO2001059750A1 (fr) 2001-08-16
KR20020095163A (ko) 2002-12-20
TW486686B (en) 2002-05-11
US6756962B1 (en) 2004-06-29
JP4089227B2 (ja) 2008-05-28

Similar Documents

Publication Publication Date Title
KR100692289B1 (ko) 화상표시장치
JP4449189B2 (ja) 画像表示装置およびその駆動方法
KR100445123B1 (ko) 화상 표시 장치
US20190147969A1 (en) Pulse output circuit, shift register and display device
KR100527157B1 (ko) 표시장치, 그 구동회로 및 구동방법
US5587722A (en) Active matrix display device
KR100207299B1 (ko) 화상 표시 장치 및 주사 회로
US6870524B2 (en) Driving apparatus and method of liquid crystal display apparatus
US8390557B2 (en) Display panel driver for reducing heat generation within a data line driver circuit which drives the display panel driver by dot inversion
KR0142414B1 (ko) 액정 표시장치
US7463234B2 (en) Liquid crystal display and data latch circuit
US20040183772A1 (en) Analog buffer circuit, display device, and mobile terminal
JP2008116556A (ja) 液晶表示装置の駆動方法およびそのデータ側駆動回路
KR101169052B1 (ko) 액정표시장치의 아날로그 샘플링 장치
US7321255B2 (en) Voltage generating circuit, data driver and display unit
KR100860243B1 (ko) 액정표시장치
KR100432289B1 (ko) 화상 표시 장치 및 그 구동 방법
US5726678A (en) Signal disturbance reduction arrangement for a liquid crystal display
US7554389B2 (en) Differential amplifier and digital-to-analog converter
JP4161484B2 (ja) 電気光学装置の駆動回路、電気光学装置および電子機器
US6043812A (en) Liquid crystal drive circuit and liquid crystal display device
JP4145988B2 (ja) アナログバッファおよび表示装置
KR100723481B1 (ko) 액정표시장치의 소오스 구동부에서 출력 신호의 슬루레이트를 개선한 출력 버퍼
JP4159935B2 (ja) オフセット補償回路と、それを用いたオフセット補償機能付駆動回路および液晶表示装置
KR100948701B1 (ko) Ac 결합 커패시터의 dc 회복을 위한 집적 스위치들을갖는 액정 디스플레이

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130227

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140204

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150224

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160218

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20170220

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee