KR100275188B1 - 문자 표시 장치 - Google Patents

문자 표시 장치 Download PDF

Info

Publication number
KR100275188B1
KR100275188B1 KR1019940002415A KR19940002415A KR100275188B1 KR 100275188 B1 KR100275188 B1 KR 100275188B1 KR 1019940002415 A KR1019940002415 A KR 1019940002415A KR 19940002415 A KR19940002415 A KR 19940002415A KR 100275188 B1 KR100275188 B1 KR 100275188B1
Authority
KR
South Korea
Prior art keywords
address
video ram
counter
row
vertical
Prior art date
Application number
KR1019940002415A
Other languages
English (en)
Other versions
KR940020208A (ko
Inventor
히로야스 신도우
히로시 고야마
마사야 오따
가즈마사 찌기라
슈가꾸 데라와끼
Original Assignee
다카노 야스아키
산요 덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 다카노 야스아키, 산요 덴키 가부시키가이샤 filed Critical 다카노 야스아키
Publication of KR940020208A publication Critical patent/KR940020208A/ko
Application granted granted Critical
Publication of KR100275188B1 publication Critical patent/KR100275188B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/153Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/44504Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits

Abstract

본 발명은 칩 크기를 억제해서 양호한 문자 표시를 행할 수 있는 문자 표시 장치를 제공하는 것을 목적으로 한다.
본 발명에 의하면 비디오 RAM(1)의 공통의 컬럼 어드레스 및 복수의 로우 어드레스로 결정되는 각 어드레스에 표시 문자의 수직 방향 개시 위치를 나타내는 제어 데이타가 기입되고 각 수평 동기 기간에 모든 제어 데이타가 비디오 RAM(1)로부터 순차적으로 독출됨과 동시에 수직 개시 위치 레지스터(15)에 순차적으로 세트되어 현재의 수직 위치를 나타내는수직 위치 카운터(7)의 내용 및 수직 개시 위치 레지스터(15)의 내용의 일치 검출이 행해진다. 양자가 일치된 경우, 해당 수평 동기 기간 후에 그 때의 제어 데이타를 수직 위치 개시 어드레스로서 비디오 RAM(1)의 억세스가 행해진다.

Description

문자 표시 장치
제1도는 본 발명의 문자 표시 장치를 도시하는 도면.
제2도는 제1도의 주요 부분의 파형을 도시하는 타이밍 챠트.
* 도면의 주요부분에 대한 부호의 설명
1 : 비디오 RAM 7 : 수직 위치 카운터
8 :로우 카운터 9 : 래치 회로
14 : 전환 출력 회로 15 : 수직 개시 위치 레지스터
17 : 일치 검출 회로
본 발명은 텔레비젼 화면 상에 문자 표시를 하는 소위 온 스크린 기능을 구비한 문자 표시 장치에 관한 것이다.
최근, 미국에서는 난청자들을 위해 텔레비젼 방송의 회화나 어나운스 등을 자막을 이용해서 실 시간(real time)에 온 스크린 표시하거나, 기록 매체(자기 테이프, 자기 디스크 등)에 기억된 화상 정보를 재생할 때에 이 화상 정보 중의 회화를, 자막을 이용해서 온 스크린 표시하거나 하는 기능, 즉 자막의 표시 방법을 사용자가 임의로 선택할 수 있는 소위 클로즈드 캡션(closed caption) 기능을 탑재한 텔레비젼 수상기가 제품화되고 있다. 본 시스템은 일본의 문자 다중 방송과 비슷한 것이다. 결국, 방송국에서 송신되거나, 기록 매체로부터 재생되는 화상정보를위한 캡션 데이타는 이들 텔레비젼 신호에서의 수직 귀선 기간 중의 특정된 수평 주사 기간(2H)에 중첩되어 있고, 상기 캡션 데이타를 클로즈드 캡션 기능으로 디코드함으로써 텔레비젼 화면 상에 자막 표시를 가능하게 한다.
여기서, 상기한 클로즈드 캡션 기능을 실현하기 위한 구성은 IC화되어 텔레비젼 수상기에 내장되어 있고, 상기 IC 내부에는 자막 표시를 위한 비디오 RAM, 문자 ROM, 및 이들 RAM 및 ROM을 제어하기 위한 주변 회로 등의 포함되어 있다. 예를 들면, 클로즈드 캡션에 의한 자막 표시 모드에는 32문자 ×16행의 정보를 텔레비젼 화면 전체에 표시하는 텍스트 모드, 32문자 ×4행의 정보를 텔레비젼 화면의 임의의 위치에 표시할 수 있는 캡션 모드가 있다. 그리고, 텍스트 모드에 있어서 캡션 데이타가 디코드되면 32문자×16행 분의 문자 코드가 발생하고, 캡션 모드에 있어서의 캡션 데이타가 디코드되면 32문자×4행 분의 문자 코드가 발생하게 된다. 상기 비디오 RAM은 이들 문자 코드가 미리 기억되어 억세스에 응답해서 문자 코드를 독출하는 것이고, 기억 용량을 많이 필요로 하는 텍스트 모드에 따라 적어도 512(= 32×16) 어드레스로 구성된다. 또, 상기 비디오 RAM 의 512 어드레스는 텔레비젼 화면 상에 표시되는 최대 32문자 ×16행의 각 문자 표시 장치에 1대 1로 대응하고 있다. 따라서, 상기 비디오 RAM의 억세스는 텔레비젼 신호에 포함된 수평 동기 신호 및 수직 동기 신호와 문자 폰트의 각 수평 도트를 수평 주사선이 통과할 때마다 주기를 반복하는 도트 클럭으로 작성된 어드레스 신호에 의해 행해진다. 또, 상기 문 ROM은 텔레비젼 화면 상에 표시할 수 있는 소정의 문자 폰트(횡 m도트 ×종 n도트)의 문자 데이타를 기억한 것이고 상기 비디오 RAM의 문자 코드에 의해 억세스되고, 억세스된 문자 데이타의 횡 m도트 분의 도트 패턴을 횡 방향으로 32문자 분 독출하고 그것을 종 방향으로 n의 순차 독출하는 것이다.
그러면 상기 문자 ROM의 문자 데이타를 도트 패턴으로 전개해서 텔레비젼 화면 상에 표시하는 경우, 텔레비젼 화면 상에서 문자 표시를 행하는 수평 위치는 고정되어 있기 때문에 텔레비젼 화면 상에서 문자 표시를 행하는 수직 개시 위치를 검출하는 구성이 필요해진다. 텔레비젼 화면의 수직 위치는 수평 주사선 수를 계수함에 따라 검출할 수있는 것에 착안해서 종래는 1필드의 수평 주사선 수를 계수하기에 충분한 비트 수를 구비한 카운터 및 그 카운터와 동일한 비트 수를 구비한 레지스터를 설치함에 따라 문자 표시를 위한 수직 위치 검출을 실현하고 있다. 구체적으로는 표시해야 할 문자 행의 수직 개시 위치까지 수평 주사선 수를 계수해서 얻은 이진 데이타를 상기 레지스터에 미리 세트해 두고 상기 카운터가 수직 동기 신호로 리세트된 후에 수평 동기 신호로 동기해서 계수를 행하고 상기 카운터 및 상기 레지스터의 내용이 일치했을 때 수직 개시 위치를 나타내는 상기 카운터의 이진 데이타 및 수평 개시 위치를 나타내는 이진 데이타를 어드레스 데이타로서 상기 비디오 RAM을 억세스하도록 한다.
여기서 한 화면당 예를 들면, 4행 분의 문자 표시를 행하는 경우 4종류의 수직 개시 위치를 나타내는 이진 데이타가 필요하게 되고 그 이진 데이타를 세트하기 위해 4개의 레지스터가 필요하게 된다. 그런데 상기한 클로즈드 캡션 기능을 IC화할 때 독립된 레지스터를 복수개 설치하면 칩 크기가 커져 버리는 문제점이 있었다.이것은 최근 계속해서 요구되고 있는 칩의 소형화 및 고집적도 면에서 불리하다.
그래서 본 발명은 칩 크기를 억제해서 양호한 문자 표시를 행할 수 있는 문자 표시 장치를 제공하는 것을 목적으로 한다.
본 발명은 상기 문제점을 해결하기 위해 이루어진 것으로 그 특징은 텔레비젼 화면 상에 문자 표시를 행하는 문자 표시 장치에 있어서, 상기 텔레비젼 화면에 표시된 문자의 수직 방향 개시 위치를 나타내는 제어 데이타가 공통의 컬럼 어드레스 및 복수의 로우 어드레스에서 정해진 각 어드레스에 기억된 비디오 RAM과 수평 동기 기간 중에 적어도 상기 비디오 RAM의 로우 어드레스의 초기 값에서 최종 값까지를 계수하는 로우 카운터와, 수직 동기 신호로 리세트되어 상기 수평 동기 신호로 동기해서 계수 동작을 행하는 수직 위치 카운터와, 상기 로우 카운터에서 계수된 로우 어드레스 및 상기 공통의 컬럼 어드레스에 따라 상기 비디오 RAM으로부터 독출된 상기 제어 데이타 및 상기 수직 위치 카운터 내용의 일치 검출을 행하는 일치 검출 회로와, 상기 일치 검출 회로의 일치 검출 출력에 기초해서 상기 로우 카운터에서 계수된 로우 어드레스를 보유한 래치 회로와, 상기 수평 동기 기간 중에는 상기 로우 카운터에서 순차 계수된 로우 어드레스에 기초해서 상기 제어 데이타가 기억된 상기 비디오 RAM의 어드레스를 억세스할 수 있도록 또한 상기 수평 동기 기간 이외에는 상기 래치 회로에 보유된 로우 어드레스에 기초해서 문자 코드가 기억된 상기 비디오 RAM의 어드레스를 억세스할 수 있도록 상기 로우 카운터 및 상기 래치 회로의 내용을 전환 출력을 전환 출력 회로를 구비한 점이다.
본 발명에 의하면, 비디오 RAM의 공통의 컬럼 어드레스 및 복수의 로우 어드레스로 정해진 각 어드레스에 표시 문자의 수직 방향 개시 위치를 나타내는 제어 데이타가 기입되고 각 수평 동기 기간에 모든 제어 데이타가 비디오 RAM으로부터 순차 독출되어 현재의 수직 위치를 나타내는 수직 위치 카운터 내용과의 일치 검출이 행해진다. 양자가 일치된 경우 해당 수평 동기 기간 후에 그 때의 제어 데이타를 수직 위치 개시 어드레스로서 비디오 RAM의 억세스가 행해진다.
본 발명의 상세한 설명을 도면에 따라 구체적으로 설명하겠다.
제1도는 본 발명의 문자 표시 장치를 도시하는 도면이고 텔레비젼 화면 (도시하지 않음) 상에는 최대 32문자 ×16행의 문자 표시를 행하는 것으로 한다. 그러나, 제1도의 회로는 마이크로컴퓨터에 내장되어 있는 것으로 한다.
제1도에서, 참조 번호(1)은 비디오 RAM이고 단일 포트로 구성된다. 여기서 앞에서 기술한 바와 같이 클로즈드 캡션의 문자 표시에는 텍스트 모드와 캡션 모드가 존재한다. 텍스트 모드는 32문자 ×16행을 텔레비젼 화면 전체에 온 스크린 표시하는것이고, 캡션 모드는 32문자 ×4행을 텔레비젼 화면의 임의의 위치에 온 스크린 표시하는 것으로, 사용자가 임의로 선택할 수 있다. 비디오 RAM(1)은 텍스트 모드 및 캡션 모드에서 텔레비젼 신호의 수직 귀선 기간에 중첩하고 있는 캡션 데이타를 디코드해서 발생하는 문자 코드, 문자 수식을 위한 어트리뷰트 코드(attribute code)등을 기입하거나 독출하는 것이다. 그리고, 비디오RAM(1)은 표시 문자 자체에 관한 기억 영역으로서 기억 용량을 많이 필요로 하는 텍스트 모드에 따라서 적어도 512(= 32 ×16) 어드레스를 구비하고 있고 각 어드레스는 32문자 ×16행의 각 문자 표시 장치에 1대 1로 대응하고 있다. 따라서 텔레비젼 화면 상에 문자 표시를 행하는 경우, 비디오 RAM(1)의 표시 문자 자체에 관한 기억 영역은 텔레비젼 신호의 수평 주사 및 수직 주사에 동기해서 억세스되는 것으로 한다. 한편, 비디오 RAM(1)은 상기한 표시 문자 자체에 관한 기억 영역 이외에 표시 문자의 제어에 관한 기억 영역으로서 적어도 표시 문자의 수직 방향 개시 위치 등을 지시하는 제어 데이타가 기억된 어드레스도 구비하고 있다. 상기한 표시 문자의 수직 방향 개시 위치를 나타내는 제어 데이타는 수직 방향으로의 표시 개시 위치에 존재해야 할 수평 동기 신호를 이진법으로 계수한 값이다. 상기 제어 데이타는 후술하는 바와 같이 수평 동기 기간에 억세스되는 것이다.
비디오 RAM(1)은 OH∼FH(H : 십육진법)의 로우 어드레스 및 00H∼21H의 컬럼 어드레스로 억세스된 기억 용량을 구비하고 각 어드레스는 8비트로 구성되어 있다. 상기한 표시 문자의 수직 방향 개시 위치를 지시하는 제어 데이타는 0H∼FH의 로우 어드레스 및 00H의 공통 컬럼 어드레스에서 결정하는 16종류의 어드레스에 기억되고, 문자 코드 및 어트리뷰트 코드는 0H∼FH의 로우 어드레스 및 01H∼21H의 컬럼 어드레스에서 결정하는 512 종류의 어드레스에 기억된다. 여기서, 문자 코드는 00H∼7FH의 어떤 8비트 데이타로 표현되어 기억되고, 어트리뷰트 코드는 80H∼FFH의 어떤 8비트 데이타로 표현되어 기억된다. 비디오 RAM(1)에 기억된 내용이 문자 코드인지 어트리뷰트 코드인지는 약 코드의 최상위 비트에서 판별된다. 그러나 비디오 RAM(1)에서 독출된 문자 코드는 문자 ROM(도시하지 않음)의 억세스에 사용되고 상기 캐릭터 ROM에서 독출된 도트 패턴 데이타는 신호 처리 회로(도시하지 않음)를 통해 텔레비젼 화면 상에 표시된다. 또, 비디오 RAM(1)에서 독출된 어트리뷰트 코드는 직접 해독된 후에 표시 문자의 수식에 사용된다.
그리고 상기한 마이크로컴퓨터의 1기계 주기(machine cycle)는 프로그램의 해독 결과에 기초해서 비디오 RAM(1)의 기입 독출 동작을 행하는 CPU 타이밍과 CPU의 동작과는 관계 없이 비디오 RAM(1)의 독출 동작을 행하는 OSD(On Screen Display) 티이밍으로 이루어진다. 구체적으로는 제2도에 도시한 바와 같이 1기계 주기는 3기간의 CPU 타이밍 및 3 기간의 OSD 타이밍을 교대로 반복하는 6 상태로 이루어져 있다. 비디오 RAM(1)은 CPU 타이밍 및 OSD 타이밍에서 독립적으로 억세스되기 때문에 구성이 간단한 단일 포트로 충분하게 된다. 상기 기술은 본 건 출원인에 의한 일본국 특허 출원(평) 4-106608호에 기재되어 있다.
참조 번호(2)는 로우 어드레스 레지스터이고 프로그램의 해독 결과에 기초해서 비디오RAM(1)의 로우 어드레스 데이타가 데이타 버스(3)을 통해 세트되는 것이다. 마찬가지로 참조 번호(4)는 컬럼 어드레스 레지스터이고, 상기 프로그램 데이타의 해독 결과에 기초해서 비디오 RAM(1)의 컬럼 어드레스 데이타 버스(3)을 통해 세트되는 것이다. 참조 번호(5), (6)은 전환 출력 회로이고 로우 어드레스 레지스터(2) 및 컬럼 어드레스 레지스터(4)의 세트 내용을 타이밍 전환 신호에 따라 도출하는 것이다. 상기 타이밍 전환 신호는 CPU 타이밍에서 하이 레벨, OSD 타이밍에서 로우 레벨이 되는 신호이다. 즉, 상기 타이밍 전환 신호가 하이 레벨이 되었을 때, 양 어드레스 레지스터(2), (4)의 세트 내용이 전환 출력 회로(5), (6)을 통해 비디오 RAM(1)에 입력되고 상기 비디오 RAM(1)이 양 어드레스 레지스터(2), (4)의 세트 내용에서 결정하는 어드레스를 억세스한 뒤 해당 어드레스에 대해 제어 데이타, 문자 코드, 어트리뷰트 코드 등의 기입 및 독출이 행해진다.
참조 번호(7)은 텔레비젼 화면의 수직 위치를 나타내는 데이타를 계수하는 수직 위치 카운터이고 수직 동기 신호 Vsync의 하강으로 리세트된 후에 수평 동기신호 Hsync의 하강을 계수하는 것이다. 본 실시예에서 NTSC 방식의 텔레비젼 수상기를 사용하는 경우, 상기 수직 위치 카운터(7)은 263개의 수평 동기 신호 Hsync를 계수할 수 있는 9비트로 구성된다.
참조 번호(8)은 수평 동기 기간 즉, 수평 동기 신호 Hsync의 로우 기간에 비디오 RAM(1)의 16개의 로우 어드레스를 계수하는 로우 카운터이고 로우 어드레스수에 대응해서 4비트로 구성되고, 수평 동기 신호 Hsync의 하강으로 리세트된 후에 클럭 CK1을 계수하는 것이다. 클럭 CK1은 수평 동기 기간에 비디오 RAM(1)의 모든 로우 어드레스를 계수할 수 있는 것이면 어떤 주파수라도 좋고, 본 실시예에서는 타이밍 전환 신호와 동일 주파수로 설정되어 있다. 또, 클럭 CK1은 수평 동기 신호 Hsync의 하강 직후부터 16주기 분만 발생하도록 게이트 제어되어 있다. 참조 번호(9)는 후술하는 일치 검출 신호가 발생하였을 때에 로우 카운터(8)의 계수 내용을 보유하는 래치 회로이다.
참조 번호(10)은 상기 캐릭터 ROM에 설정된 문자 폰트의 횡 m 도트를 계수하는 수평 도트 카운터이고 수평 동기 신호 Hsync 또는 m을 계수했을 때의 오버플로 출력이 OR 게이트(11)을 통해 리세트 단자에 입력되어 이루어져 있다. 즉, 수평 도트 카운터(10)은 수평 동기 신호 Hsync의 하강으로 리세트된 후 m개의 클럭 CK2를 계수할 때마다 발생하는 오버플로 출력으로 리세트된 동작을 반복하는 것이다. 그러나 클럭 CK2는 수평 주사선이 각 수평 도트를 통과할 때마다 주기를 반복하는 것이다. 참조 번호(12)는 비디오 RAM(1)의 컬럼 어드레스를 계수하는 컬럼 카운터이고 수평 도트 카운터(10)의 오버플로 출력이 계수 단자에 입력되도록 이루어져 있다. 즉, 컬럼 카운터(12)는 수평 동기 기간에, 수평 동기 신호 Hsync의 하강으로 리세트되고 수평 동기 기간 이외에는 수평 도트 카운터(10)의 오버플로 출력을 계수한다.
참조 번호(14)는 전환 출력 회로이고, 로우 카운터(8)의 계수 내용 또는 래치 회로(9)의 보유 내용을 수평 동기 신호 Hsync에 따라 도출하는 것이다. 즉, 상기 타이밍 전환 신호가 로우 레벨일 때 수평 동기 신호 Hsync가 존재하면 로우 카운터(8)의 계수 내용이 전환 출력 회로(14), (5)를 통해 비디오 RAM(1)에 입력됨과 동시에 컬럼 카운터(12)의 계수 내용이 전환 출력 회로(6)을 통해 비디오 RAM(1)에 입력되고 비디오 RAM(1)이 로우 카운터(8) 및 컬럼 카운터(12)의 계수 내용에서 결정하는 어드레스를 억세스한 후, 상기 어드레스에서 제어 데이타가 독출된다. 한편, 상기 타이밍 전환 신호가 로우 레벨일 때 수평 동기 신호 Hsync가 존재하지 않으면 로우 카운터(8)의 계수 내용 대신에 래치 회로(9)의 보유 내용이 전환 출력 회로(14), (5)를 통해 비디오 RAM(1)에 입력되고 비디오 RAM(1)이 래치회로(9)의 보유 내용 및 컬럼 카운터(12)의 계수 내용에서 결정하는 어드레스를 억세스한 후, 상기 어드레스에서 문자 데이타 또는 어트리뷰트 코드가 독출된다.
참조 번호(15)는 수직 개시 위치 레지스터이고 수평 동기 기간에 로우 카운터(8)의 계수 내용 0H∼FH 및 컬럼 카운터(12)의 계수 내용 0H에 따라 비디오 RAM(1)에서 독출된 16종류의 수직 방향 개시 위치를 지시하는 제어 데이타가 데이타 버스(16)을 통해 세트되는 것이다. 또한 수직 개시 위치 레지스터(15)는 클럭 CK1에 따라 상기 제어 데이타만을 순차 보유하는 것이고 수직 위치 카운터(7)과 같이 9비트로 구성되어 있고, 최상위 비트는 0으로 고정되어 있다. 참조 번호(17)은 소정의 수평 주사가 행해지는 시점에서의 수직 위치가 문자 표시의 수직 방향 개시 위치인지의 여부를 검출하는 일치 검출 회로이고 수직 위치 카운터(7)의 계수 내용 및 수직 개시 위치 레지스터(15)의 보유 내용을 비교해서 양자의 내용일 일치했을 때 상기한 일치 검출 신호가 발생하는 것이다. 래치 회로(9)는 상기 일치 검출 신호가 입력되었을 때 수직 개시 위치 레지스터(15)의 보유 내용에 대응하는 로우 카운터(8)의 계수 내용을 보유하게 된다.
또한 비디오 RAM(1)의 독출 내용은 OSD 및 CPU 타이밍에서 독출된 데이타, 코드 등이 혼재한 것이다. 그래서 비디오 RAM(1)의 독출 측과 데이타 버스(16) 사이에 래치 회로(도시하지 않음)를 설치하고 상기 래치 회로가 OSD 타이밍에서 비디오 RAM(1)로부터 독출된 각종 데이타를 보유할 수 있도록, 또한 일치 검출 회로(17)이 클럭 CK1의 하강으로 일치 검출 동작을 행할 수 있도록 함에 따라 표시문자의 수직 개시 위치 검출을 위한 전용 수직 개시 위치 레지스터(15)를 생략해도 된다.
참조 번호(19)는 상기 일치 검출 신호로 세트된 RS 플립 플롭이다. 참조 번호(20)은 문자 폰트의 종 n 도트를 계수하는 수직 도트 카운터이고 RS 플립 플롭(19)의 세트 출력으로 리세트 해제된 후에 수평 동기 신호 Hsync의 하강을 n회 계수한다. 참조 번호(21)은 수직 도트 검출 회로이고 수직 도트 카운터(20)이 n의 이진 데이타를 계수한 것을 검출하고 하이 레벨의 검출 신호를 발생하는 것이다.RS 플립 플롭(19)는 상기 검출 신호에서 리세트되어 수직 도트 카운터(20)을 리세트한다. 즉, RS 플립 플롭(19)의 출력은 수직 방향 개시 위치가 검출되고 나서 1행 분의 문자 표시가 종료할 때까지 사이에만 하이 레벨이 되고 이것은 텔레비젼 화면 상에 문자 표시를 행하기 위한 인에이블 신호로 사용된다.
이상 설명한 제1도 회로의 동작에 관해서 제2도의 타임 챠트를 기초로 설명하겠다. 또한 제2도에서 비디오 RAM 억세스 기간 중에 기재된 "0"는 OSD 타이밍, 'C"는 CPU 타이밍을 도시하고 또, 수직 개시 위치 레지스터의 내용 중에 기재된 "1" "2" "3" …은 로우 어드레스 0H∼FH 및 컬럼 어드레스 OH에서 순차 결정하는 비디오 RAM(1)의 어드레스를 도시하고 있다. 또, 비디오 RAM(1)에는 수평 동기 신호 Hsync가 발생하기 이전의 소정의 기계 주기의 CPU타이밍에 있어서 표시 문자의 수직 방향 개시 위치 및 크기를 지시하는 제어 데이타, 문자 코드 및 어트리뷰트 코드 등이 데이타 버스(3)을 통해 미리 기입되어 있는 것으로 한다.
우선 수직 동기 신호 Vsync가 하강하면 수직 위치 카운터(7)은 리세트된다. 그 후 1개째의 수평 동기 신호 Hsync가 하강하면 수직 위치 카운터(7)이 계수되고 그 값이 001H가 됨과 동시에 로우 카운터(8) 및 컬럼 카운터(12)가 리세트되어 로우 카운터(8)은 수평 동기 신호 Hsync의 하강 직후부터 발생하는 16주기의 클럭 CK1의 계수를 개시한다. 수평 동기 신호 Hsync의 로우 기간에 로우 카운터(8)의 계수 내용은 전환 출력 회로(14)를 통해 도출되도록 되어 있기 때문에 상기 수평동기 기간 중의 각 OSD 타이밍에서 수직 개시 위치 레지스터(15)에는 로우 카운터(8)의 계수값 0H∼FH 및 컬럼 카운터(12)의 계수값 0H에 따라 비디오 RAM(1)에서 독출된 16종류의 수직 개시 위치를 위한 제어 데이타가 순차적으로 리세트된다. 그리고 수직 위치 카운터(7) 및 수직 개시 위치 레지스터(15)의 내용이 일치 검출 회로(17)에서 비교된다. 가령 일치 검출 신호가 발생하지 않는 경우 다음의 수평 동기 신호 Hsync의 하강을 계수한 수직 위치 카운터(7)의 값 002H 및 수직 개시 위치 레지스터(15)의 값이 일치 검출 회로(17)에서 다시 마찬가지로 비교된다.
상기한 동작을 반복해서 어떤 수평 동기 기간에 수직 위치 카운터(7)의 계수 값이 수직 개시 위치 레지스터(15)에 순차 세트된 16종류의 데이타 중 어느 하나와 일치하면 일치 검출 회로(17)에서 하이 레벨의 일치 검출 신호가 출력되고 이 때의 로우 카운터(8)의 값이 래치 회로(9)에 보유된다. 또한 수평 동기 기간중의 래치 회로(9)의 보유 내용이 전환 출력 회로(14)에서 도출된 것은 아니다. 한편 RS 플립 플롭(19)가 일치 검출 신호에서 세트되고 수직 도트 카운터(20)이 n의 이진 데이타를 계수하는 동안 텔레비젼 화면 상에서의 문자 표시가 허가된다. 그리고 상기 수평 동기 신호 Hsync가 하이 레벨이 된 시점에서 n개의 수평 주사선이 주사를 종료하는 동안 래치 회로(9)에 고정된 로우 어드레스 및 컬럼 카운터(12)에서 계수된 컬럼 어드레스에서 결정된 비디오 RAM(1)의 어드레스가 OSD 타이밍에서 억세스되고 상기 어드레스에서 독출된 문자 코드 및 어트리뷰트에서 지시된 1행 분의 문자 도트 패턴이 상기한 수평 주사 위치에 표시된다. 표시 문자의 수직 방향 개시 위치가 검출될 때마다 상기한 동작이 반복된다.
또한 본 실시예에서는 비디오 RAM(1)에 표시 문자의 수직 방향 개시 위치를 지시하는 제어 데이타를 기입하는 기억 영역을 설치했으나 이에 한정되지 않고 이외에 표시 문자의 크기를 지시하는 제어 데이타를 기입하는 기억 영역을 설치해서 각 수평 주사 기간 내에 비디오 RAM(1)에서 양 제어 데이타를 독출해서 표시 문자를 제어하도록 해도 된다.
이상에서 텔레비젼 화면 상에 복수 행의 문자 표시를 행하는 경우에도 각 행의 수직 방향 개시 위치를 나타내는 값이 세트되는 수직 개시 위치 레지스터(15)를 1개 설치하는 것만으로 충분하고 이에 따라 마이크로컴퓨터의 칩 크기의 소형화가 가능하게 된다. 실제, 수직 개시 위치를 나타내는 값을 세트하기 위해 종래와 같이 복수의 레지스터를 설치한 경우와 본 실시예와 같이 유일한 1개의 레지스터를 설치함과 동시에 비디오 RAM(1)의 기억 용량을 일부 중량하는 경우에는 본 실시예가 이를 위해 칩 면적을 1/4 정도로 축소할 수 있다.
본 발명에 의하면, 텔레비젼 화면 상에 복수 행의 문자 표시를 행하는 경우에도 각 행의 수직 방향 개시 위치를 나타내는 값을 표시 타이밍에 동기해서 보유하는 레지스터 등을 많아도 1개 설치하는 것만으로 충분하고 이에 의해 마이크로 컴퓨터의 칩 크기의 소형화가 가능해진다. 이에 따라 칩의 고집적화도 가능해지는 이점을 얻을 수 있다.

Claims (2)

  1. 텔레비젼 화면 상에 문자 표시를 행하는 문자 표시 장치에 있어서,
    상기 텔레비젼 화면에 표시되는 문자의 수직 방향 개시 위치를 나타내는 제어 데이타가, 공통의 컬럼 어드레스 및 복수의 로우 어드레스로 결정되는 각 어드레스에 기억된 비디오 RAM과;
    수평 동기 기간 중에 적어도 상기 비디오 RAM의 로우 어드레스의 초기 값에서 최종 값까지를 계수하는 로우 카운터와;
    상기 동기 신호로 리세트되어 상기 수평 동기 신호에 동기해서 계수 동작을 행하는 수직 위치 카운터와;
    상기 로우 카운터에서 계수된 로우 어드레스 및 상기 공통의 컬럼 어드레스에 따라 상기 비디오 RAM으로부터 독출된 상기 제어 데이타 및 상기 수직 위치 카운터 내용의 일치 검출을 행하는 일치 검출 회로와;
    상기 일치 검출 회로의 일치 검출 출력에 기초해서 상기 로우 카운터에서 계수된 로우 어드레스를 보유하는 래치 회로와;
    상기 수평 동기 기간 중에는 상기 로우 카운터에서 순차 계수되는 로우 어드레스에 기초해서 상기 제어 데이타가 기억된 상기 비디오 RAM의 어드레스를 억세스할 수 있도록 하고, 상기 수평 동기 기간 이외에는 상기 래치 회로에 보유된 로우 어드레스에 기초해서 문자 코드가 기억된 상기 비디오 RAM의 어드레스를 억세스할 수 있도록 상기 로우 카운터 및 상기 래치 회로의 내용을 전환 출력하는 전환 출력 회로를 구비하는 것을 특징으로 하는 문자 표시 장치.
  2. 제1항에 있어서, 상기 비디오 RAM은 상기 텔레비젼 화면의 표시 영역에 대응하는 어드레스 외에 상기 제어 데이타를 기억하는 어드레스를 구비하는 것을 특징으로 하는 문자 표시 장치.
KR1019940002415A 1993-02-10 1994-02-08 문자 표시 장치 KR100275188B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP93-022580 1993-02-10
JP5022580A JP2975796B2 (ja) 1993-02-10 1993-02-10 文字表示装置

Publications (2)

Publication Number Publication Date
KR940020208A KR940020208A (ko) 1994-09-15
KR100275188B1 true KR100275188B1 (ko) 2000-12-15

Family

ID=12086803

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940002415A KR100275188B1 (ko) 1993-02-10 1994-02-08 문자 표시 장치

Country Status (3)

Country Link
US (1) US5396297A (ko)
JP (1) JP2975796B2 (ko)
KR (1) KR100275188B1 (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW247359B (en) 1993-08-30 1995-05-11 Hitachi Seisakusyo Kk Liquid crystal display and liquid crystal driver
JPH07107408A (ja) * 1993-10-05 1995-04-21 Mitsubishi Electric Corp 画面表示装置内蔵のシングルチップマイクロコンピュータ
JPH08163457A (ja) * 1994-10-05 1996-06-21 Mitsubishi Electric Corp オンスクリ−ン表示装置及びオンスクリ−ン表示方法
KR100207316B1 (ko) * 1996-08-06 1999-07-15 윤종용 화면상의 정보표시 장치
WO1998016063A1 (en) * 1996-10-07 1998-04-16 Thomson Consumer Electronics, Inc. A graphical on-screen display system
JP3052682U (ja) 1998-03-27 1998-09-29 船井電機株式会社 映像装置
US7551672B1 (en) * 1999-02-05 2009-06-23 Sony Corporation Encoding system and method, decoding system and method, multiplexing apparatus and method, and display system and method
WO2002054783A1 (en) * 2000-12-28 2002-07-11 Thomson Licensing S.A. On screen display as diagnostic aid
JP2004221673A (ja) * 2003-01-09 2004-08-05 Matsushita Electric Ind Co Ltd オンスクリーン表示装置
EP1548573A1 (en) * 2003-12-23 2005-06-29 Barco N.V. Hierarchical control system for a tiled large-screen emissive display
JP2009145830A (ja) * 2007-12-18 2009-07-02 Sanyo Electric Co Ltd 映像信号処理装置
US9628865B2 (en) * 2012-09-10 2017-04-18 Apple Inc. Enhanced closed caption feature
CN102883213B (zh) * 2012-09-13 2018-02-13 中兴通讯股份有限公司 字幕提取方法及装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4475124A (en) * 1982-04-05 1984-10-02 Zenith Electronics Corporation Synchronizing system for character display
US4658294A (en) * 1984-12-31 1987-04-14 Park Chong S Direct memory access control device for use in teletext signal receiving apparatus
JPH0638644B2 (ja) * 1986-01-20 1994-05-18 株式会社日立製作所 文字図形表示回路
JPH0546134A (ja) * 1991-06-07 1993-02-26 Rohm Co Ltd 映像表示装置
US5294982A (en) * 1991-12-24 1994-03-15 National Captioning Institute, Inc. Method and apparatus for providing dual language captioning of a television program
JP3369591B2 (ja) * 1992-04-24 2003-01-20 三洋電機株式会社 文字表示装置

Also Published As

Publication number Publication date
JPH06237422A (ja) 1994-08-23
JP2975796B2 (ja) 1999-11-10
US5396297A (en) 1995-03-07
KR940020208A (ko) 1994-09-15

Similar Documents

Publication Publication Date Title
KR100275188B1 (ko) 문자 표시 장치
KR880012090A (ko) 픽처-인-픽처 비디오 신호 발생기
JP3369591B2 (ja) 文字表示装置
KR940007677A (ko) 화상기억장치
US5629722A (en) Section erasure control apparatus of character generator
KR0163555B1 (ko) 영상처리 시스템의 자막표시 제어방법 및 장치
JPH0233227B2 (ko)
JP3291330B2 (ja) 文字表示装置及びそれを備えたマイクロコンピュータ
JPS586430B2 (ja) 文字放送受信装置
JP3579064B2 (ja) 文字表示装置
JP3101499B2 (ja) 文字表示装置
KR100468670B1 (ko) 영상디코더와디스플레이장치간의클로즈캡션인터페이스장치및방법
KR910007183B1 (ko) 문자다중방송수신장치
KR930010175B1 (ko) 비디오 메모리 장치를 이용한 화상 및 문자 동시 표시회로
SU1488873A1 (ru) Устройство для отображения информации на экране телевизионного индикатора
SU1647628A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
KR100189528B1 (ko) 텔레비젼 수상기의 패턴표시회로
JPH0575985A (ja) キヤプシヨンデコーダ表示装置
JP4484278B2 (ja) 表示制御回路
JP2002271751A (ja) 表示制御方法及び装置
JPH05127646A (ja) 表示装置
JPS6036151B2 (ja) 表示装置
SU1014010A1 (ru) Устройство дл отображени информации на экране телевизионного приемника
KR960000278B1 (ko) 문자다중 방송을 이용한 온 스크린 디스플레이 장치
JP3000630B2 (ja) モニター装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 19990324

Effective date: 20000429

S901 Examination by remand of revocation
GRNO Decision to grant (after opposition)
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110830

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20120830

Year of fee payment: 13

EXPY Expiration of term