JPS6036151B2 - 表示装置 - Google Patents

表示装置

Info

Publication number
JPS6036151B2
JPS6036151B2 JP2129178A JP2129178A JPS6036151B2 JP S6036151 B2 JPS6036151 B2 JP S6036151B2 JP 2129178 A JP2129178 A JP 2129178A JP 2129178 A JP2129178 A JP 2129178A JP S6036151 B2 JPS6036151 B2 JP S6036151B2
Authority
JP
Japan
Prior art keywords
memory
signal
additional information
microprocessor
program
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP2129178A
Other languages
English (en)
Other versions
JPS54114036A (en
Inventor
正芳 平嶋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2129178A priority Critical patent/JPS6036151B2/ja
Publication of JPS54114036A publication Critical patent/JPS54114036A/ja
Publication of JPS6036151B2 publication Critical patent/JPS6036151B2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Television Systems (AREA)

Description

【発明の詳細な説明】 この発明は、表示装置に関するもので、その構成を簡単
にするとともに広範囲の用途に使用させることを目的と
する。
テレビジョン信号を用い、その垂直婦線期間中に多重化
信号を重畳することによって各種の情報を伝送するもの
が考えられており、その一つとして文字や図形の静止画
像情報を伝送する次のような静止画像伝送システムが考
えられている。
このシステムでは、伝送すべき1ページの静止画像がテ
レビジョン水平走査線の200(もしくは208)ライ
ンで構成され、さらに各ラインは第1図に示すようにそ
れぞれ256ビットつつの絵素で構成される。さらに、
文字画像を伝送する場合には1ページの文字画像は8行
で構成され、各行は26ラインつつで構成される。図形
画像の伝送時には200ライン全てが使用され、文字画
像の伝送時には各行の上部18ライン分が文字パターン
に使用されて各行の下部8ライン分は行間スペースとし
て使用される。このような静止画像伝送システムで文字
画像とともに計算機等のプログラムも送出することが考
えられている。
すなわち、送信側では、第1図Aに示すように、テレビ
ジョン信号の垂直婦線期間中の任意の水平期間たとえば
第2岬目(奇数フィールドド)と第283日目(偶数フ
ィールド)に、第1図B中に一点鎖線で示したように上
方のラインから順に水平方向に走査されて同図Cのよう
な2値信号で表わされる1ライン分づつの画像信号Vま
たはプログラム信号PSと、すべての信号の基準位相お
よび基準振幅を示す4ビット(2サイクル)のスタート
信号STXと、制御信号たとえば画像信号V(またはプ
ログラム信号PS)がいずれの番組のものであるかを示
す4ビットの番組コード信号PC、画像信号Vが画像の
上から第何ライン目のものであるかを示す8ビットのラ
イン番号コード信号LNおよび画像信号Vであるかプロ
グラム信号PSであるかを判別するための4ビットの判
別信号DS等が第1図D,Eに示すように重畳され多重
化されて1ライン分ずつ伝送される。スタート信号ST
Xの次に、静止画像信号であることを示し、また続く各
信号の基準位相を示す8ビットのフレーミングコード信
号(たとえば、「11100101」の固定信号)FC
が挿入される場合もある。
画像信号Vは文字画像の上方のラインのものから順に上
記のようにして1フィールド当り1ライン分づっの割合
で多重化し、かつ1つの番組の1ページ分の画像信号は
連続して重畳する。
また、ニュースや天気予報等の多種類の画像を伝送する
ためには番組数を多くする必要があり、たとえば9番組
が伝送される。
その場合、それぞれの番組毎には上記のように1ページ
分の静止画像信号が200フィールドにわたって連続し
て伝送されているが、9番組を伝送するときにはこのよ
うな連続した1番組分を単位とし9番組分の静止画像信
号を時系列配置して伝送する。この発明の一実施例につ
いて第2図ないし第5図を参照して説明する。
すなわち、この表示装置は、第2図に示すように、チュ
ーナ・映像検波回路等を含んだテレビジョン信号の受信
回路1と、同期分離回路2と、受信回路1の出力を2値
信号に波形整形する波形整形回路3と、同期分離回路2
の出力により第20日期間のみ高レベルとなるパルスを
発生するゲートパルス発生回路4と、このゲートパルス
発生回路4のゲートパルス発生期間中ゲートを開いて波
形整形回路3の2値信号出力を通過させるゲート回路5
と、同期分離回路2の水平パルスを数えるラインカゥン
タ6と、ゲート回路5を通過した2億信号出力を1ライ
ン分記憶するバッファメモリリ7と、8ビットのマイク
ロプロセッサ8と、文字情報受信用のプログラムの書き
込まれたりードオンリーメモリ9と、マイクロプロセッ
サ8の信号の一時記憶および入力信号の一時記憶のため
に用いられるランダムアクセスメモリ10と、画面に表
示するパターン等を記憶させておくリードオンリーメモ
リ11と、バッファメモリ7に記憶された信号を記憶す
るランダムアクセスメモリー2と、多重化されて送られ
てくる複数の番組のうち任意の1番組を指定するための
番組指定回路13と、マイクロプロセッサ8を操作して
主メモリ16の記憶内容を変化させる操作手段14と、
バッファメモリ7、マイクロプロセッサ8、リードオン
リ−メモリー 1、番組指定回路13および操作手段1
4のそれぞれの入力信号を制御する入力制御回路15と
、ラインカウンタ6の出力により読み出しアドレスが形
成されて入力制御回路15の出力信号が書き込まれる主
メモリ16より構成されている。この場合、バッファメ
モリ7は、第3図に示すように、並列入出力のラッチ機
能をもつものと直列入力並列出力のものを組合せたシフ
トレジスタ7aと、8ビットの直列入力並列出力のシフ
トレジスタ7b,7cと、シフトレジスタ7aの出力を
記憶する8×32ビットのランダムアクセスメモリ7d
から構成されてし、て、第1図D,Eに示すように、2
56ビットの画像信号Vまたはプログラム信号PSがラ
ンダムアクセスメモリ7dに、16ビットの制御信号の
うち8ビットのライン番号コードLNがシフトレジスタ
7bに、4ビットの番組コード信号PCおよび4ビット
の判別信号DSがシフトレジスタ7cに記憶される。な
お、7eおよび7f‘まそれぞれシフトレジスタ7a,
7b,7cを駆動するためのクロックパルスを加えるた
めの端子で、端子7fは16ビットの制御信号が送られ
ている期間のみクロツクパルスが加えられる。つぎに、
この表示装置の動作説明を行なう。
受信回路1、同期分離回路2、波形整形回路3、ゲート
パルス発生回路4およびゲート回路5によりテレビジョ
ン信号の垂直婦線期間中に重畳された文字信号が抽出さ
れ、この文字信号の1ライン分がバッファメモリ7に記
憶される。このバッファメモIJ7に記憶された1ライ
ン分の文字信号のうちシフトレジスタ7cの前半部分に
記憶された判別信号DSが入力制御回路15を介してラ
ンダムアクセスメモリ10に書き込まれると、マイクロ
プロセッサ8がその内部でランダムアクセスメモリ10
‘こ書き込まれた判別信号DSとりードオンリーメモリ
9に記憶されている内容とを比鮫する。このとき、判別
信号DSが文字信号中に画像信号Vが含まれていること
を示すものであるとマイクロプロセッサ8が判断した場
合について風頃で説明し、また判別信号DSが文字信号
中にプログラム信号PSが含まれていることを示すもの
であるとマイクロプロセッサ8が判断した場合について
{B}項で説明する。風 文字信号中に画像信号Vが含
まれている場合:リードオンリーメモリ9のブログムに
従い、まずバッファメモリ7のシフトレジスタ7cの後
半部分に記憶された番組コード信号PCが番組指定回路
13の出力すなわち特定の番組を指定する番組コード信
号と一致しているかどうかをマイクロプロセッサ8が判
断する。
一致している場合に、マイクロプロセッサ8がライン番
号コード信号LN‘こより主メモリ16のアドレスを指
定し、そのアドレス部分にバッファメモリ7のランダム
アクセスメモリ7dの記憶内容を第20日期間または第
20日期間と第21日期間の間に主メモリ16に書ひ込
み、その後ゲートパルス発生回路4の出力による割込み
動作を終了してもとのプログラムにもどる。この場合、
シフトレジスタ7aは、マイクロプロセッサ8が8ビッ
トのものであるため、ゲート回路5の出力信号の速度を
1/8に変換して8ビットずつの並列処理に適した信号
にする。主メモリ16も8ビットの並列処理のものでよ
く、その出力を並列信号入力直列出力のシフトレジスタ
でもとの速度にもどしている。また、バッファメモリ7
のシフトレジスタ7b,7cは、第1図日こ示すように
、制御信号の存在する期間のみクロツクされ、それ以後
はクロツクされないので、つぎのフィールドの制御信号
が入力されるまでシフトレジスタ7b,7cの内容が保
持される。なお、マイクロプロセッサ8が4ビットまた
は16ビットのものであれば、ゲート回路5の出力信号
の速度をそれぞれ1/4または1/16にすればよい。
また、実施例では主メモリ16の読み出しアドレスを形
成のためにラインカウンタ6を用いたが、このかわりに
マイクロプロセッサ8に水平パルスを教えさせて主メモ
リ16の読み出しアドレスを形成させてもよい。上述の
動作を繰返し、1画面分の画像信号Vが主メモリ16に
記憶されると、第4図に示すような文字画像が表示器の
画面上に表示される。
{B’ 文字信号中にプログラム信号肉が入っている場
合:リードオンリーメモリ9のプログラムによりバッフ
ァメモリ7のシフトレジスタ7cの後半部分に記憶され
た番組コード信号PCが番組指定回路13の出力すなわ
ち特定の番組を指定する番組コード信号と一致している
かどうかをマイクロプロセッサ8が判断する。
一致している場合に、マイクロプロセッサ8がリードオ
ンリーメモリ9の内蔵プログラムによりバッファメモリ
7のランダムアクセスメモリ7dの記憶内容すなわちプ
ログラム信号俺を第20日期間または第20日期間と第
21日期間の間にランダムアクセスメモリ12に書き込
む。このプログラム信号PSは32バイトでIH期間分
では不十分であるので、たとえば16フィールド間連続
してプログラム信号PSが送られて512バイト(4キ
ロビツト)程度のプログラムがランダムアクセスメモリ
ー2に書き込まれる。つぎに、マイクロプロセッサ8は
このランダムアクセスメモリ12のプログラムを実行し
、リードオンリーメモリ11の記憶内容を読み出して表
示器(図示せず)に表示できるように主メモリ16に書
み込む等の動作を行なう。ここで、プログラム信号PS
が詰め碁を行なうためのプログラムであると仮定して動
作を再び説明する。
ランダムアクセスメモリ12に書き込まれた内容に従っ
て、マイクロプロセッサ8がリードオンリーメモリー1
からます目の線のパターンを読み出すとともにランダム
アクセスメモリー2から詰め碁の問題を読み出し、それ
ぞれを表示器に表示できるように主メモリー6に書き込
み表示器がこれを第5図に示すように表示する。そこで
、視聴者は、この問題を解くために操作手段14を操作
してたとえば第5図の位置×に黒石(または白石)を置
く。このときに、マイクロプロセッサ8のランダムアク
セスメモリ12に記憶されている詰め碁の問題の正解の
黒石(ままたは白石)の位置と視聴者が指示した黒石(
または白石)の位置Xとが一致していれば、その位置X
に黒石(または白石)が表示され、一致していなければ
フラッシングする。なお、第5図に示すようなます目を
使用すれば、詰め将棋またはクロスワードパズル等も行
なうことができる。
また、たとえば画像信号Vとして送られる数式等を受信
して主メモリ16に書き込み、表示器に表示した後、プ
ログラム信号PSとしてプログラムとともに送られる答
またはヒント等をプログラムとともにランダムアクセス
メモリー2へ書き込み、操作手段14を操作して答を入
力したときに表示器の画面上にその答の正誤またはヒン
トを表示させるような使用法も可能である。さらに、ラ
ンダムアクセスメモリ12の記憶容量を大きくして、リ
ードオンリーメモリー1に記憶されている内容をプログ
ラム信号PSで送り時間をかけてランダムアクセスメモ
リに書ひ込むようにすればリードオンリーメモリ11を
省略することができる。このように構成した結果、ロジ
ック部分がマイクロプロセッサ8で置き換えられている
ので、構成が容易となり、しかも文字放送受信だけでな
く教育用または娯楽用として広範囲の用途に使用できる
以上のように、この表示装置は、ロジック部分をマイク
ロプロセッサで置き換えらているため、構成が容易とな
り、しかも文字放送受信だけでなく教育用または娯楽用
等として広範囲の用途に使用できるという効果がある。
図面の簡単な説明第1図は静止画像およびプログラムの
伝送システムの説明図、第2図および第3図はそれぞれ
この発明の−実施例のブロック図および要部ブロック図
、第4図および第5図はそれぞれこの実施例の説明図で
ある。
1・・・…受信回路、2・・・・・・同期分離回路、3
・・・・・・波形整形回路、4・・・・・・ゲートパル
ス発生回路、5・・・・・・ゲート回路、6・・…・ラ
インカウンタ、7・・・・・・バツフアメモリ、8……
マイクロプロセッサ、9……リードオンリーメモリ、1
0……ランダムアクセスメモリ、11……リードオンリ
ーメモリ、12・・・・・・ランダムアクセスメモリ、
13・・・・・・番組指定回路、14・・・・・・操作
手段、15・・・・・・入力制御回路、16…・・・主
メモリ。
第4図 第5図 第1図 第2図 第3図

Claims (1)

  1. 【特許請求の範囲】 1 制御信号を有する付加情報信号を垂直帰線期間中に
    含むテレビジヨン信号を受信する受信手段1と、この受
    信手段1により受信されたテレビジヨン信号から付加情
    報信号を抽出記憶する付加情報抽出記憶手段2,3,4
    ,5と、この付加情報抽出記憶手段2,3,4,5によ
    り抽出記憶された前記付加情報信号中の制御信号を判別
    してこの制御信号以外の前記付加情報信号の転送を制御
    するプログラムを内蔵するメモリ9と、このメモリ9の
    内蔵プログラにより制御されるマイクロプロセツサ8と
    、前記マイクロプロセツサ8により前記制御信号以外の
    付加情報信号が択一的に転送される主メモリ16および
    ランダムアクセスメモリ12と、前記主メモリ16の記
    憶内容を表示する表示手段と、前記マイクロプロセツサ
    8に操作して前記主メモリ16の記憶内容を変化させる
    操作手段14とを備え、前記ランダムアクセスメモリ1
    2の記憶内容により前記マイクロプロセツサ8を制御し
    て前記主メモリ16にこのランダムアクセスメモリ12
    の記憶内容を転送することを特徴とする表示装置。 2 前記制御信号の先頭部分に存在する判別信号により
    前記制御信号以外の付加情報信号の転送先を前記マイク
    ロプロセツサ8に判別させるようにしたことを特徴とす
    る特許請求の範囲第1項記載の表示装置。 3 制御信号を有する付加情報信号を垂直帰線期間中に
    含むテレビジヨン信号を受信する受信手段1と、この受
    信手段1により受信されたテレビジヨン信号から付加情
    報信号を抽出記憶する付加情報抽出記憶手段2,3,4
    ,5と、この付加情報抽出記憶手段2,3,4,5によ
    り抽出記憶された前記付加情報信号中の制御信号を判別
    してこの制御信号以外の前記付加情報信号の転送を制御
    するプログラムを内蔵する第1のメモリ9と、一定の画
    像情報を記憶した第2メモリ11と、前記第1のメモリ
    9の内蔵プログラムにより制御されるマイクロプロセツ
    サ8と、前記マイクロプロセツサ8により前記制御信号
    以外の付加情報信号が択一的に転送される主メモリ16
    およびランダムアクセスメモリ12と、前記主メモリ1
    6の記憶内容を表示する表示手段と、前記マイクロプロ
    セツサ8を操作して前記主メモリ16の記憶内容を変化
    させる操作手段14とを備え、前記ランダムアクセスメ
    モリ12の記憶内容により前記マイクロプロセツサ8を
    制御して前記主メモリ16にこのランダムアクセスメモ
    リ12の記憶内容を転送するとともに前記第2のメモリ
    11の記憶内容を転送することを特徴とする表示装置。
JP2129178A 1978-02-25 1978-02-25 表示装置 Expired JPS6036151B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2129178A JPS6036151B2 (ja) 1978-02-25 1978-02-25 表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2129178A JPS6036151B2 (ja) 1978-02-25 1978-02-25 表示装置

Publications (2)

Publication Number Publication Date
JPS54114036A JPS54114036A (en) 1979-09-05
JPS6036151B2 true JPS6036151B2 (ja) 1985-08-19

Family

ID=12051025

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2129178A Expired JPS6036151B2 (ja) 1978-02-25 1978-02-25 表示装置

Country Status (1)

Country Link
JP (1) JPS6036151B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5664581A (en) * 1979-10-31 1981-06-01 Hitachi Ltd Character broadcast receiver
JPS59100673A (ja) * 1982-11-30 1984-06-09 Sony Corp テレビ受像機
JPS59224990A (ja) * 1983-06-04 1984-12-17 Sharp Corp 文字放送受信機

Also Published As

Publication number Publication date
JPS54114036A (en) 1979-09-05

Similar Documents

Publication Publication Date Title
US4200869A (en) Data display control system with plural refresh memories
US5708457A (en) Video display apparatus and external storage device used therein
GB1585100A (en) Electronic display apparatus
GB2099269A (en) Method of and apparatus for compiling digital image information
KR100275188B1 (ko) 문자 표시 장치
AU577494B2 (en) Teletext / viewdata decoder with computer interface
JPS6036151B2 (ja) 表示装置
JPS6073575A (ja) デ−タ表示装置
JPH03204283A (ja) 子画面情報記憶回路
JPS5566181A (en) Double-screen display television picture receiver
JPS5955670A (ja) 画信号処理装置
JPS586345B2 (ja) フクゴウカソウチ
JPS602832B2 (ja) 静止画受信装置
JPS6078478A (ja) キヤラクタ表示装置
JPS61270980A (ja) テレビジヨン受信機のプリンタ装置
JPS6052438B2 (ja) カ−ソルの制御方式
JPH0424699Y2 (ja)
JPH023517B2 (ja)
SU1098030A1 (ru) Устройство дл отображени графической информации на экране телевизионного приемника
SU1615787A1 (ru) Устройство дл вывода графической информации
JPS6051712B2 (ja) ラスタ−スキヤンデイスプレイ装置
JP2002271751A (ja) 表示制御方法及び装置
SU698021A2 (ru) Устройство дл отображени игровых ситуаций
JPS5984293A (ja) 表示装置
JPH0292083A (ja) 文字多重放送受信機