JPS5984293A - 表示装置 - Google Patents

表示装置

Info

Publication number
JPS5984293A
JPS5984293A JP57194628A JP19462882A JPS5984293A JP S5984293 A JPS5984293 A JP S5984293A JP 57194628 A JP57194628 A JP 57194628A JP 19462882 A JP19462882 A JP 19462882A JP S5984293 A JPS5984293 A JP S5984293A
Authority
JP
Japan
Prior art keywords
display
display device
pattern
signal
character
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57194628A
Other languages
English (en)
Inventor
泰弘 谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP57194628A priority Critical patent/JPS5984293A/ja
Publication of JPS5984293A publication Critical patent/JPS5984293A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 技術分野 本発明は、文字あるいは記号などの文字パターンその他
の表示パターンを表示する表示装置に関するものである
従来技術 一般に、文字表示装置を構成する表示装置、例えばCR
Tの表示画面の文字情報を記憶する表示装置メモリに対
して、CRTコントローラおよび外部装置の両方からア
クセスすることがある。この表示装置メモリに対しての
CRTコントローラと外部装置からの同時アクセスを避
けるための従来方法としては、CRTの表示期間中にお
いてはCRTコントローラから表示装置メモリにアクセ
スし、CRTの帰線期間中においてのみ外部装置から表
示装置メモリにアクセスするという第1の方法がある。
また、CRTコントローラと外部装置から表示装置メモ
リを交互にアクセスできるように、7文字の長さを表わ
すキャラクタ信号を時分割するという第2の方法もある
しかし、前述の第1の方法においては、外部装置から表
示装置メモリにアクセスした場合に、CRTの帰線期間
が表示期間よりも短いため、大量の情報を外部装置から
アクセスするためには非常に時間がかかるという問題が
あった。また、前述の第2の方法においては、表示装置
メモリのアクセス時間の方がキャラクタ信号の//S周
期よりも長いときには実現が不可能なため、早いアクセ
ス時間のメモリを用いるか、あるいはキャラクタ信号の
周期を長くしてlキャラクタ信号に対してλ回表示装置
メモリへのアクセスができるようにしなければならない
というように、キャラクタクロックや表示装置メモリに
対する制約が大きかった。
目     的 本発明の目的は、上述した欠点を除去し、特定の文字ま
たは記号が表示されていない行に続く行間において、外
部装置から表示装置メモリへのアクセスをCRTの表示
期間または何編期間にがかわらず可能にした表示装置を
提供することにある。
実施例 以下、図面を参照して本発明の詳細な説明する。
第1図は本発明表示装置の構成の一例を示し1ここでl
は文字あるいは記号を表示するディスプレイ、例えばC
RT 、−は全体の表示制御を行うCIRTコントロー
ラであり、CRTコントローラーはCRTlの画面表示
に用いる表示パターンの7単位、例工ば1文字単位の画
面上のアドレスを示す表示アドレス信号S/と、CRT
lの表示に 必要な垂直および水平の同期信号S2と、
およびCRT /の画面のラスタの計数値を示すラスタ
信号s3とを送出する。3は外部装置であり、CRT 
/の表示内容の読み出しまたは甘き込み?アクセスする
外部アドレス信号Slをアドレス切り換え回路グに供給
する。
!はラスタアドレス判別回路であり、CRTコントロー
ラーから供給されるラスタ信号S3に基づき、CRT 
/に表示しているラスタが表示パターン列、例えば文字
列を表示する行に含まれるラスタが、あるいは行と行の
間を走査する行間に含まれるラスタか否かを判断して、
その判断結果であるラスタ判別信号S!をアドレス変換
M路グと後述のラッチ回路ごとに供給する。
7はCRT /の画面に表示す渇べき文字パターンデー
タを書き込む表示装置メモリであり、アドレス切り換え
回路グの選択により出力されたアドレス信号S6と、表
示装置メモリコントローラtがら供給されるコントロー
ラ信号S7とにより、表示データの読み出しまたは書き
込みを行う。
9はコード判別回路であり、表示装置メモリ7から供給
された文字パターンコードによりその文字パターンは、
表示する行に続く行間にまで及ぶものであるか否かを文
字パターンコード中に特定フードが存在するか否かによ
って判別し、その判別結果をコード判別信号Srとして
ラッチ回路乙に送ると同時に、文字発生回路ノθへその
文字パターンフードを送出する。ラッチ回路tでは、上
述のコード判別信号Stとラスタアドレス判別回路!が
ら供給されたラスタ判別信号S!に基づき、文字パター
ンフード中に特定フードが存在する場合はH(ハイ)レ
ベルの状態となり、特定フードか存在しない場合にはL
(ロー)レベルの状態となる特定コード信号S9を送出
する。ここで、上述の特定コードが存在する場合には、
ラッチ回路≦からHレベルの特定コード信号Sりがアド
レス切り換え回路ダにも供給されて、前述のアドレス切
り換えが行なわれる。その際、CRTコントローラλか
らの表示アドレス信号S/がアドレス切り換え回路lを
介してアドレス信号S6として表示装置メモリ7に供給
されるので、外部装置3から表示装置メモリ7をアクセ
スすることは禁止される。これとは逆に、上述の特定コ
ードが存在しない場合には、ラッチ回路6からHレベル
の特定ロードfi 号S 9 カフドレス切り換え回路
lに供給されないので、アドレス切り換え回路グによる
アドレス切換が行われず、外部装置3から表示装置メモ
リ7へのアクセスがCRT /の表示期間および帰線期
間にかかわりなく可能となる。
文字発生回路lθは、表示装置メモリ7から供給された
文字フード型の文字パターンデータを7ドレスとして受
け、これを文字パターンに変換した表示信号S/θを表
示制御回路/lに供給する。表示制御回路//では、文
字発生回路lθからの表示信号S/θと、ラッチ回路6
からの特定コード信号S9.およびCRTコントローラ
λからの同期信号S2とを合成してビデオ信号を生成す
る。このビデオ信号はCRTノに供給され、このビデオ
信号により所望の文字等のパターンがCRT /の画面
上に描かれる。
次に、CRT /に表示中の文字パターン3行分を示す
第一図を参照にして第1図の動作を説明する。
ここで、第1行L/では文字パターン12の表示領域が
行間Aノにまで及ぶ特定の文字を含まず、第−行Lλに
おいては行間A2および第3行L3にまで及ぶ特定パタ
ーン/3を含むものとする。このような状態において、
第1の行間A/ではラッチ回路乙からの特定コード信号
SワがLレベルとなり、文字パターン/2がCRT /
上にそのまま表示される。この様に、ラッチ回路6から
Hレベルの特定コードffl −5Sqが供給されない
ので、外部装置3から表示装置メモリ7へのアクセスが
CRT /の表示tJJi I’11おヨヒ帰線期間に
かかわりなく可能となる。
これに対して、第コ行L2には特定パターン/3が存在
するので、この第λ行L2に続く第2の行間A、2では
、特定コード信号S9がHレベルとなり、行間Lλに特
定パターン13が表示される。この様に、ラッチ回路ご
からHレベルの特定コード信号S9がアドレス切り換え
回路ダに供給され、アドレス切り換えが行なわれるので
、外部装置3から表示装置メモリ7をアクセスすること
はできないこととなる。これらの諸動作は順次繰り返さ
れる。
ところで、本例においては表示部としてはCRTを用い
たが、他の種類の液晶表示器やプラズマディスプレイな
どをも有効に用い得る。また、表示パターンは上側の文
字パターンに限らず任意所望のパターン、例えばダラフ
であってもよい。走査方式としては順次走査方式でも飛
?J越し走査方式のいずれを用いてもよい。
効   果 以上説明したように、本発明によれば文字パターンな表
示する表示行に続く行間の領域にまで表示する文字パタ
ーンが含まれでいないときには、その表示行に続く行間
において表示装置の表示期間中および帰線期間中に拘ら
ず外部@置から表示装置メモリへのアクセスを可能にし
たので、表示装置用メモリのアクセス時間等の制約を受
けずに外部装置からのアクセスを速く処理できる。
【図面の簡単な説明】
第1図は本発明表示装置の構成の一例を示すブロック図
、第2図は第1図のCRTに表示中の文字パターン3行
分を示す説明図である。 (9)            、− / ・・・ CRT  。 λ・・・CRTコントローラ、 3・・・外部装置、 l・・・アドレス切り換え回路、 S・・・ラスタアドレス判別回路、 6・・・ラッチ回路、 7・・・表示装置メモリ、 r・・・H示装置メモリコントローラ、ワ・・・コード
判別回路、 /θ・・・文字発生回路、 //・・・表示制御回路1 12・・・文字パターン、 /3・・・特定パターン、 S/・・・表示アドレス信号\ 8.2・・・同期信号、 S3・・・ラスタ信号、 SII・・・外部アドレス信号、 Sj・・・ラスタ判別信号、 S≦・・・アドレス信号、 S7・・・コントロール信号、 −(/θ) St・・・コード判別信号、 S9・・・特定コード信号、 S/θ・・・表示信号、 L/〜L3・・・行、 A/ 、 A、2・・・行 間。 特許出願人 キャノン株式会社 (// )

Claims (1)

  1. 【特許請求の範囲】 l)表示装置メモリに記憶された表示パターンを表示器
    に表示する表示装置において、前記表示パターンの構成
    する行と行の間の行間を走査する期間中は外部装置から
    前記表示装置メモリへのアクセスを許可するようにした
    ことを特徴とする表示装置。 コ)特許請求の範囲第1項記載の装置において、前記表
    示パターン中に前記表示器の行間領域にまで表示が及ぶ
    特定パターンが存在するか否かを判別する判別手段と、
    該判別手段により前記特定パターンが存在すると判断し
    た場合には前記行間の走査期間中に外部装置からの前記
    表示装置メモリへのアクセスを可能となす切り換え手段
    とを具備したことを特徴とする表示装置。 3)特許請求の範囲第2項記載の装置において、前記判
    別手段は走査ラスタの加算値により前記表示器の表示行
    と行間とを判断するラスタアドレス判別手段と、前記表
    示パターン中に前記特定パターンが存在するか否かを判
    別するコード判別手段とを有し、前記切り換え手段は前
    記各判別手段の出力信号に基づいて前記表示パターンに
    ついてのアドレス信号と前記外部装置からのアドレス信
    号とを切り換えて前記表示装置メモリに供給するように
    したことを特徴とする表示装置。
JP57194628A 1982-11-08 1982-11-08 表示装置 Pending JPS5984293A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57194628A JPS5984293A (ja) 1982-11-08 1982-11-08 表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57194628A JPS5984293A (ja) 1982-11-08 1982-11-08 表示装置

Publications (1)

Publication Number Publication Date
JPS5984293A true JPS5984293A (ja) 1984-05-15

Family

ID=16327672

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57194628A Pending JPS5984293A (ja) 1982-11-08 1982-11-08 表示装置

Country Status (1)

Country Link
JP (1) JPS5984293A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6315286A (ja) * 1986-07-08 1988-01-22 日本電気株式会社 文字表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6315286A (ja) * 1986-07-08 1988-01-22 日本電気株式会社 文字表示装置

Similar Documents

Publication Publication Date Title
US4200869A (en) Data display control system with plural refresh memories
US4979738A (en) Constant spatial data mass RAM video display system
US4570161A (en) Raster scan digital display system
JPH04106593A (ja) 静止画像表示装置およびそれに用いる外部記憶装置
JPS6336786B2 (ja)
JPH0426471B2 (ja)
EP0076082A2 (en) Display processing apparatus
US4570158A (en) Horizontal and vertical image inversion circuit for a video display
US4626839A (en) Programmable video display generator
JPS5984293A (ja) 表示装置
JPH051949B2 (ja)
JPH077252B2 (ja) カーソル発生装置
EP0413363A2 (en) Circuit for generating data of a letter to be displayed on a screen
JP2792598B2 (ja) 走査型表示装置のスプライト表示制御装置
KR940006808B1 (ko) 커서 발생 장치
JP2591064B2 (ja) 文字多重放送受信装置
JP2866675B2 (ja) 文字表示装置
JPS6228473B2 (ja)
JP3241769B2 (ja) ラスター表示装置
JP2570755B2 (ja) パタ−ン発生装置
JPH04354069A (ja) 画像処理装置
JPS6261156B2 (ja)
JPS62249188A (ja) キヤラクタデ−タのデイスプレイ方法および装置
JPS59141976A (ja) ビデオ信号合成方法及び装置
JPH0121512B2 (ja)