KR100242669B1 - 적층관통형 콘덴서어레이 - Google Patents

적층관통형 콘덴서어레이 Download PDF

Info

Publication number
KR100242669B1
KR100242669B1 KR1019940034502A KR19940034502A KR100242669B1 KR 100242669 B1 KR100242669 B1 KR 100242669B1 KR 1019940034502 A KR1019940034502 A KR 1019940034502A KR 19940034502 A KR19940034502 A KR 19940034502A KR 100242669 B1 KR100242669 B1 KR 100242669B1
Authority
KR
South Korea
Prior art keywords
dielectric sheet
internal electrode
conductors
conductor
capacitor
Prior art date
Application number
KR1019940034502A
Other languages
English (en)
Inventor
요시가즈 후지시로
다까야 이시가끼
히라구 하라다
Original Assignee
사토 히로시
티디케이 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 사토 히로시, 티디케이 가부시키가이샤 filed Critical 사토 히로시
Application granted granted Critical
Publication of KR100242669B1 publication Critical patent/KR100242669B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/35Feed-through capacitors or anti-noise capacitors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)

Abstract

적층관통형 콘덴서어레이에 있어서의, 각 관통형 콘덴서 소자사이의 용량결합성의 크로스토오크를 감소시킨다.
적층관통형 콘덴서어레이를 구성하는 각 전극사이의 유전체시이트의 중심도체가 없는 위치에 도전체가 충전된 드루우호울을 형성하고, 드루우호울에 충전된 도전체를 전기적으로 접속하는 것에 의해 관통형 콘덴서 소자 사이의 정전차폐를 행한다.
전기적접속은 관통형 콘덴서 소자의 외부 혹은 내부에 형성된 도전층에 의하여서 행한다.

Description

적층관통형 콘덴서어레이
제1도는 종래의 적층관통형 콘덴서어레이의 내부구성도, 전체구성도 및 단면도.
제2도는 종래의 다른 적층관통형 콘덴서어레이의 내부구성도, 전체구성도 및 단면도.
제3도는 본발명의 실시예 1의 적층관통형 콘덴서어레이의 내부구성도, 전체구성도 및 단면도.
제4도는 본발명의 실시예 2의 적층관통형 콘덴서어레이의 전체구성도 및 단면도.
제5도는 본발명의 실시예 3의 적층관통형 콘덴서어레이의 전체구성도 및 단면도.
제6도는 본발명의 실시예 4의 적층관통형 콘덴서어레이의 전체구성도 및 단면도.
제7도는 본발명의 실시예 5의 적층관통형 콘덴서어레이의 전체구성도 및 단면도.
제8도는 본발명의 실시예 6의 적층관통형 콘덴서어레이의 전체구성도 및 단면도.
제9도는 본발명의 실시예 7의 적층관통형 콘덴서어레이의 전체구성도 및 단면도.
제10도는 본발명의 실시예 8의 적층관통형 콘덴서어레이의 전체구성도 및 단면도.
제11도는 본발명의 에 관련되는 제1구성예의 적층관통형 콘덴서어레이의 전체구성도 및 단면도.
제12도는 본발명의 에 관련되는 제2구성예의 적층관통형 콘덴서어레이의 전체구성도 및 단면도.
* 도면의 주요부분에 대한 부호의 설명
31 : 제1의 유전체시이트 32 : 제2의 유전체 시이트
33 : 제3의 유전체시이트 34 : 제4의 유전체 시이트
35 : 제1의 내부전극 36 : 제2의 내부전극
37 : 제3의 내부전극 38 : 제1의 드루우호울
39 : 제2의 드루우호울 40 : 제3의 드루우호울
42 : 제1의 도전체 43 : 제2의 도전체
44 : 제3의 도전체 47 : 단자전극
49 : 제3의 도전체 51 : 도전체
본 발명은 1개의 세라믹 칩 중에 적어도 2이상의 적층관통형 콘덴서가 형성된 세라믹 적층관통형 콘덴서어레이에 관계되는 것이다.
각종 전자장치의 보급이 진행되는 중에서, 이들 장치의 소형경량화가 급속히 진전되고 있다. 특히 카메라일체형 VTR, 휴대전화기, 노트형 퍼스널 컴퓨터, 팜탑형 컴퓨터 등 휴대하는 것을 목적으로 하는 전자장치에 있어서 소형경량화의 속도가 현저하다.
이와같은 전자장치의 소형경량화가 진행되는 중에 사용되는 각종전자부품의 소형경량화가 진행됨과 함께, 전자부품을 실재로 장치하는 수단도 종래의 프린트기판에 설치된 드루우호울(Through hole)에 사용되는 전자부품의 핀을 삽입하고 납땜붙임하는 것부터, 프린트기판위에 설치된 도전 패터언의 랜드(Pattern Land)에 전자부품을 재치, 납땜붙임 하는 표면실제장치기술(Surface Mounting Technology= SMT)로 변화해 있다.
이 SMT에 있어서 사용되는 전자부품은 표면실제장치부품(Surface Mounting Device= SMD)으로 총칭되며, 반도체 부품은 물론 이 콘덴서, 저항기, 인덕터, 필터등이 있고 그중에서도 특히 소형의 부품인 콘덴사 및 저항기는 칩 부품으로 불리워지고 있다.
이들의 세라믹 칩 부품에는 회로소자, 예를들면 콘덴서, 저항기, 인덕터가 1개가 아니고 복수 내장된 콘덴서어레이, 저항어레이라고 불리우는 복합부품이 있고, 세라믹 적층콘덴서를 복수내장한 적층 콘덴서어레이는 적층 어레이 부품의 대표적인 것이다.
적층콘덴서어레이를 구성하는 각 콘덴서가 관통형 콘덴서인 적층관통형 콘덴서어레이가 일본국 특허 공개공보 소55-80313, 소57-206015 및 소57-206016에 기재되어 있다.
제1도에 표시된 것은, 이들 종래의 적층관통형 콘덴서어레이의 구조를 설명하기 위한 적층관통형 콘덴서 소자를 4개 조합한 4매의 유전체 층으로 되는 적층관통형 콘덴서어레이 이다.
이 적층관통형 콘덴서어레이는 장방형 모양을 갖는 제1의 유전체시이트(1), 제2의 유전체시이트(2), 제3의 유전체시이트(3) 및 제4의 유전체시이트(4)가 이 순서로 적층되는 것에 의해 구성되어 있다.
또한 이 도면에 있어서 (b), (d), (f) 및 (h) 에 표시된 것은 (a), (c), (e), (g)의 유전체시이트를 각각 b-b선, d-d선, f-f선 및 h-h선으로 절단한 단면도이다.
제1의 유전체시이트(1) 위에는 장방형의 긴변방향으로 뻗어 있고, 양 짧은변에만 접하는 도전성의 재료로 되는 1개의 내부전극(5)이 (g) 및 (h)로 표시된 것같이 형성되며, 제2의 유전체시이트(2)위에는 장방형의 짧은변방향으로 뻗어 있고, 양 긴변에만 접하는 도전성의 재료로 되는 4개의 내부전극(6)이 (e) 및 (f)에 표시된 것같이 형성되며, 제3의 유전체시이트(3) 위에는 제1의 유전체시이트(1)위에 형성된 내부전극(5)과 동일모양으로 장방형의 긴변방향으로 뻗어 있고, 양 짧은 변에만 접하는 도전성의 재료로 되는 1개의 내부전극(7)이 형성되며 이와같이 적층된 유전체시이트(3)의 상측의 면위에 내부전극이 형성되여 있지 않은 (a) 및 (b)에 나타나는 유전체시이트(4)가 적층 되어있다.
(i)에 표시된 것은, 이와같이 구성된 적층관통형 콘덴서어레이의 외관형상을 (j)에 j-j 선에서 절단한 단면이다.
내부전극(6)에는 적층관통형 콘덴서어레이를 구성하는 각 적층관통형 콘덴서를 외부의 프린트회로 패터언과 접속하기 위하여, 부착면인 상.하면의 일부에 연장된 4개의 단자전극(8)이 인쇄 등의 수단에 의해 형성되어 있고, 내부전극(5)(7)에는 적층관통형 콘덴서어레이를 구성하는 각 적층관통형 콘덴서를 외부의 프린트회로 패터언과 접속하기 위하여, 부착면인 상.하의 면의 일부에 연장된 2개의 단자전극(9)이 인쇄 등이 수단에 의해 형성되어있다.
(k)에 표시된 것은, 이 적층관통형 콘덴서어레이의 전기적인 접속이다.
이와같은 구성을 갖는 적층관통형 콘덴서어레이에는 각각 내부도체(6)를 중심도체로하고, 이 내부도체(6)를 끼우는 내부도체(5)(7)들을 외측도체로하는 4개의 적층관통형 콘덴서어레이가 구성되어 있다. 관통형 콘덴서는 외측도체를 접지하여서 사용되지만, 이들의 적층관통형 콘덴서어레이는 공통하는 외측도체인 내부도체(5)(7)는 단자전극(9)에 의해 접지되어있다.
이 공통하는 외측도체(5)(7)는 임피이던스 성분을 가지고 있고, 이들의 임피이던스 성분이 4개의 관통형 콘덴서의 공통 임피이던스로 되어 때문에, 이들의 임피이던스 성분을 통해서 크로스토오크(crosstalk)가 발생한다.
또, 이와같은 구성을 갖는 적층관통형 콘덴서어레이에 있어서, 내측에 배치된 내부도체를 중심도체로하는 적층관통형 콘덴서의 외측도체부로부터 단자전극까지의 거리는, 외측에 배치된 내부도체를 중심도체로하는 적층관통형 콘덴서의 외측도체부로부터 단자전극까지의 거리보다도 길다.
그 때문에, 내측에 배치된 내부도체를 중심도체로하는 적층관통형 콘덴서의 외측도체가 갖는 임피이던스 성분과, 외측에 배치된 내부도체를 중심도체로 하는 적층관통형 콘덴서의 외측도체가 갖는 임피이던스 성분이 서로 다르게 되어 본래 균일해야할 콘덴서어레이의 전기적특성이 불균일하게 된다.
그위에, 적층관통형 콘덴서어레이를 구성하는 적층관통형 콘덴서 소자 상호간격은 작고, 적층관통형 콘덴서 소자끼리 유전체를 통해서 인접해 있을 뿐만아니라, 인접하는 적층관통형 콘덴서소자의 중심도체의 주위가 외측도체에 의해 완전하게는 덮여지지 않기 때문에 인접하는 적층관통형 콘덴서소자의 사이에서 용량성의 결합이 생기는 일이 있다.
이 용량성의 결합은 회로의 사용주파수가 낮은 경우에는 별로 중대한 결과를 가져오지 않지만 휴대용전화기와 같이 사용주파수가 수백 MHZ를 넘는 회로에 있어서는 인접하는 적층관통형 콘덴서를 통하는 신호사이에 크로스토오크가 발생하여, 신호 대 잡음의 비율이 저하 혹은 최악의 경우에는 탑재기기의 착오동작이라는 중대한 장해를 일으키는 일이 있다.
제2도에 표시된 것은 제1도에 표시된 적층관통형 콘덴서어레이가 있고, 공통 임피이던스에 의한 문제점과 전기적특성이 불균일해진다는 문제점을 해소한 종래예의 적층관통형 콘덴서어레이이다.
제2도에 표시된 적층관통형 콘덴서어레이의 각 적층관통형 콘덴서의 외측도체의 단자전극은 제1도에 표시된 적층관통형 콘덴서어레이의 각 적층관통형 콘덴서의 외측도체의 단자전극이 공통으로 되어있는 것에 대해, 각각으로 설치되어있다.
이 적층관통형 콘덴서어레이도 제1도에 표시된 적층관통형 콘덴서어레이와 동일모양으로 장방형모양을 갖는 제1의 유전체시이트(11), 제2의 유전체시이트(12), 제3의 유전체시이트(13) 및 제4의 유전체시이트(14)가 이런 순서로 적층되는 것에 의해 구성되어있다.
더욱이, 이 도면에 있어서(b), (d), (f), (h)에 표시된 것은, (a), (c), (e), (g)의 유전체시이트 11, 12, 13, 14를 각각 b-b선, d-d선, f-f선 및 h-h선으로 절단한 단면도이다.
제1의 유전체시이트(11)위에는 장방형의 짧은변 방향으로 뻗어있고, 양쪽의 긴변에만 접하는 도전성의 재료로 되는 3개의 내부단자전극(15) 및 장방형의 짧은변 방향으로 뻗어있고, 장방형의 어느변에도 접하지 않고 내부전극(15)과 일체로 형성된 내부전극(18)이 (g) 및 (h) 에 표시하는 바와같이 형성되고, 제2의 유전체시이트(12) 위에는 내부전극(15)에 대응하지 않는 위치에 장방형의 짧은변 방향으로 뻗어있고, 양 긴변에만 접하는 도전성의 재료로 되는 4개의 내부전극(16)이 (e) 및 (f)에 표시하는 것 같이 형성되고, 제3의 유전체시이트(13)위에는 장방형의 짧은변 방향으로 뻗어있고, 양쪽의 긴변에만 접하는 도전성의 재료로 되는 3개의 내부단자전극(17) 및 장방형의 짧은 방향으로 뻗어 있으며, 장방형의 어느 변에도 접하지 않고, 내부전극(17)과 일체로 형성된 내부전극(19)이 (c) 및 (d)에 표시하는 것 같이 형성되고, 이와같이 적층된 유전체시이트(13)의 상측면 위에 내부전극이 형성되어 있지 않은 (a) 및 (b)에 표시한 유전체시이트(14)가 적층되어있다.
(i)에 표시된 것은, 이와같이 구성된 적층관통형 콘덴서어레이의 외관형상을 (j)에 j-j선으로 절단한 단면이다.
내부단자전극(15) 및 내부단자전극(17)에는, 적층관통형 콘덴서어레이를 구성하는 각 적층관통형 콘덴서를 외부의 프린트회로 패터언과 접속하기 위하여, 부착면인 상하의 면의 일부로 연장된 3개의 단자전극(21)이 인쇄 등의 수단에 의해 형성되어있고, 내부전극(16)에는, 적층관통형 콘덴서어레이를 구성하는 각 적층관통형 콘덴서를 외부의 프린트회로 패터언과 접속하기 위해 부착면인 상하의 면의 일부로 연장된 4개의 단자전극(20)이 인쇄 등의 수단에 의해 형성되어 있다.
이 적층관통형 콘덴서 어레이를 구성하는 각 적층관통형 콘덴서 어레이는, 내부전극(16)이 중심도체로 되어, 내부전극(18)(19)이 내부전극(16)을 끼우는 외측도체로 되고, 이들 내부전극(16)과 내부전극(18)(19)에 의해 적층관통형 콘덴서가 구성되어 있다.
이 적층관통형 콘덴서어레이는 중심도체인 내부전극(16)의 사이에 대응해서 각각 내부단자전극(15)(17)이 형성되어 있고, 이들 내부단자전극(15)(17)이 접지되기 때문에 외부도체(18)(19)가 일체로된 것이라 할지라도 외측도체의 임피이던스 성분이 공통 임피이던스를 형성하지 않으며, 이들 임피이던스 성분을 통해서 크로스토오크가 발생하지 않는다.
또, 이 적층관통형 콘덴서어레이를 구성하고 있는 각 콘덴서의 외측도체와 내부단자전극과의 사이의 거리는 어느 콘덴서의 경우와도 같다. 따라서, 이 적층관통형 콘덴서에 있어서는 내측에 배치된 내부도체를 중심도체로 하는 적층관통형 콘덴서의 외측도체가 갖는 인닥턴스 성분과, 외측에 배치된 내부도체를 중심도체로하는 적층관통형 콘덴서의 외측도체가 갖는 인닥턴스 성분이 같아지고, 콘덴서 어레이를 구성하는 각 콘덴서의 특성이 불균일하게 된다는 문제는 생기지 않는다.
그러나, 중심전극에 접속된 4개의 단자전극(20)의 사이에 외측전극에 접속된 3개의 단자전극(21)이 설치되어 있기 때문에 단자전극의 구조가 복잡하고, 적층관통형 콘덴서 어레이의 소형화가 곤란함과 동시에 단자전극 사이의 간극이 좁아지기 때문에 제조 및 실지장치를 할 때의 곤란성이 크다.
또한, 내부에 형성된 적층관통형 콘덴서 소자 서로의 간격이 작고, 적층관통형 콘덴서 소자끼리가 유전체를 통해거 인접하고, 인접하는 적층관통형 콘덴서 소자의 중심도체의 주위가 외측도체에 의해 완전히 덮여 있지는 않기 때문에 인접하는 적층관통형 콘덴서 소자의 사이에서 용량성의 결합에 의한 크로스토크 신호 대 잡음의 비율의 저하, 혹은 최악의 경우에는 탑재기기의 착오동작이라는 중대한 장해가 발생하지만, 이 문제에 대해서는 여전히 해결되어 있지않다.
(k)에 표시된 것은 이 적층관통형 콘덴서어레이의 전기적 접속이다.
본 발명은 이와같은 상황에 대처하기 위하여 발명된 것이며, 단순한 단자전극 구성이면서도 각 적층관통형 콘덴서 소자사이의 용량 결합성의 크로스토오크를 감소시킨 적층관통형 콘덴서를 얻는 것을 목적으로 하고 있다.
그 때문에, 본발명에 있어서는, 적층관통형 콘덴서 어레이를 구성하는 각 적층관통형 콘덴서소자의 사이에 차폐전극을 형성하고, 이 차폐전극에 적층관통형 콘덴서의 외측도체를 접속하고 있다.
이와같이 구성하는 것에 의해, 단순한 단자전극 구성에 의해서도 적층관통형 콘덴서 어레이를 구성하는 각 적층관통형 콘덴서 소자의 사이가 정전차폐되어 용량성의 결합이 감소하고, 인접하는 적층관통형 콘덴서를 통하는 신호 사이의 크로스토오크가 감소한다.
[실시예]
본 발명의 실시예를 설명한다.
제3도에 표시된 것은, 제1도에 표시된 종래의 적층관통형 콘덴서어레이와 동일모양으로 적층관통형 콘덴서를 4개 조합시킨 4층의 유전체로서 되는 본발명에 관계되는 적층관통형 콘덴서어레이의 실시예이다.
이 적층관통형 콘덴서어레이는 장방향 모양을 갖는 제1의 유전체시이트(31), 제2의 유전체시이트(32), 제3의 유전체시이트(33) 및 제4의 유전체시이트(34)가 이러한 순서로 적층되어지는 것에 의해 구성되어 있다.
또한, 이 도면에 있어서 (b), (d), (f) 및 (h)에 표시된 것은, (a), (c), (e), (g)의 유전체시이트를 각각 b-b선, d-d선, f-f선 및 h-h선으로 절단한 단면도이다.
(g)에 표시된 바와같이, 제1의 유전체시이트(31)위에는 장방형의 긴변방향으로 뻗어 있고, 양 짧은변에만 접하는 도전성의 재료로부터 되는 1개의 내부전극(35)이 형성되어, 이 내부전극(35)을 4로 분할하는 위치에 제1의 유전체시이트(31)를 관통하는 3개의 드루우호울(38)이 형성되여 있다.
(h)에 표시된것과 같이 이들의 드루우호울(38)에는 유전체(42)가 충전되어 있고, 제1의 유전체시이트(31)의 내부전극(35)이 형성되어 있지 않은 면에 노출된 도전체(42)에 도전층(45)이 형성되여 있다.
또한, 이 도전층(45)은 반드시 필요한 것은 아니다.
(e)에 표시됨과 같이, 제2의 유전체시이트(32) 위에는 장방형의 짧은변방향으로 뻗쳐있으며, 양 긴변으로만 접하는 도전성의 재료로 되는 4개의 내부전극(36)이 형성되며, 이들의 내부전극(36)의 사이에 제1의 유전체시이트(31)을 관통해서 형성되어 있는 3개의 드루우호울(38)과의 위치에 대응하는 위치에 제2의 유전체시이트(32)를 관통하는 3개의 드루우호울(38)이 형성되어있다.
이들의 드루우호울(39)에는 (f)에 표시된 것과 같이, 도전체(43)가 충전되여 있다.
(c)에 표시됨과 같이, 제3의 유전체 시이트(33)위에는 제1의 유전체시이트( 31)위에 형성된 내부전극(35)과 동일모양인 장방향의 긴변방향에 뻗쳐 있고, 양 짧은변에만 접하는 도전성의 재료로부터된 1개의 내부전극(37)이 형성되며, 이 내부전극(37)을 4분할하는 위치에 제3의 유전체시이트(33)를 관통하는 3개의 드루우호울(40)이 형성되여 있다.
적층된 유전체시이트(33)의 상측의 면위에, 내부전극이 형성되여 있지 않은 (a) 및 (b)에 표시된 유전체시이트(34)가 적층되여 있다.
(i)에 표시된 것은, 이와같이 구성된 적층관통형 콘덴서어레이를 도치(倒置)해서 하축에서 본 외관형상을, (j)에 j-j선으로 절단한 단면이다.
내부전극(36)에는 적층관통형 콘덴서어레이를 구성하는 각층관통형 콘덴서를 외부의 프린트회로 패터언과 접속하기 위해, 부착면인 상하의 면의 일부에 연장된 4개의 단자전극(41)이 인쇄등의 수단에 의해 형성되어 있다. 이들의 단자전극(41)은 부착면인 상하면의 일부에 연장되어 있지만, 이 연장부분은 반드시 필요한 것은 아니다.
또, 내부전극(35)(37)은 드루우호울(38),(39),(40)에 충전된 도전체(42),( 43),(44)가 일체로 되어서 구성하는 도전체(46)에 전기적으로 접속되며, 그위에 도전체(46)에 형성된 도전층(45)에 전기적으로 접속되여 있다.
이와같이해서 형성된 도전체(46)는 적층관통형 콘덴서어레이를 구성하는 적층관통형 콘덴서의 사이에 배치되어 있다. 따라서 이 도전체가 접속된 도전층(45)을 접지하는 것에 의해, 각 적층관통형 콘덴서 사이의 정전차폐가 행하여지며, 이의 정전차폐에 의해 종래의 적층관통형 콘덴서어레이에 있어서 문제가 되었던 크로스토오크가 방지된다.
(k)에 이 적층관통형 콘덴서어레이의 전기적인 접속도를 표시한다.
이 적층관통형 콘덴서어레이는 제1도에 표시한 종래예의 적층관통형 콘덴서와 다르며, 4개의 적층관통형 콘덴서의 외측도체를 구성하는 내부전극(35)(37)이 도전체(46)를 통해서 접지되어있다. 그 때문에 이들의 적층관통형 콘덴서어레이에서는 외측도체에 의한 공통 임피이던스의 영향 즉, 크로스토오크가 발생하는 일이 없다.
또, 적층관통형 콘덴서어레이는 제1도에 표시한 종래예의 적층관통형 콘덴서와 다른며, 내측에 배치된 적층관통형 콘덴서의 외측도체로부터 접지단자 까지의 길이와 외측에 배치된 적층관통형 콘덴서의 외측도체부터 접지단자 까지의 길이가 똑같다. 그 때문에 각 적층관통형 콘덴서의 전기적 특성이 똑같이 된다.
게다가, 이 적층관통형 콘덴서어레이는 제2도에 기재된 종래예의 적층관통형 콘덴서와 다르며, 외측도체를 접속하기 위한 단자전극이 내측도체를 접속하기 위한 단자전극과 틀린 장소에 배치 되어있다. 그 때문에, 적층관통형 콘덴서어레이의 소형화를 도모하는 일이 가능한 동시에, 실제장치할 때에 있어서의 곤란성이 경감된다.
제4도∼제9도에 더욱 개량된 실시예를 표시한다.
이들의 도면에 있어서 (a)에 표시된 것은 실시예의 적층관통형 콘덴서어레이의 외관형상이며, (b)에 표시된 것은 b-b선에서 절단한 단면이지만, 설명이 복잡하게 되지 않도록, 제3도에 표시된 실시예와 공통하는 부분에 대해서는 설명 및 부호를 붙이지 않았다.
제4도에 표시한 실시예의 적층관통형 콘덴서어레이는 설명의 편의를 위해서 제3도에 표시된 실시예의 적층관통형 콘덴서어레이와 동일모양으로 도치해서, 하측에서 외관형상 및 단면을 표시하고 있다.
이 실시예의 적층관통형 콘덴서어레이는 제4도에 표시된 적층관통형 콘덴서어레이의 도전체(46)를 단자전극(47)에 의해 접속한 것이며, 이와같이 구성하는 것에 의해 실제장치할 때에 납땜붙임을 확실히 행할 수가 있다.
제5도에 표시된 실시예의 적층관통형 콘덴서어레이는 제4도에 표시된 적층관통형 콘덴서어레이의 제4의 유전체시이트(34)로 대치해서 드루우호울이 형성된 제4의 유전체시이트(48)를 적층하고, 이 드루우호울에 도전체를 충전하는 것에 의해 도전체(49)를 형성한 것이다.
이 도전체(49)에 의해, 차폐효과가 보다 확실하게 된다.
제6도에 표시된 실시예의 적층관통형 콘덴서어레이는 제5도에 표시된 적층관통형 콘덴서어레이의 단자전극(47)에 더해서 반대측의 면에 또하나의 단자전극(50)을 형성한 것이다.
이 더한 1개의 단자전극(50)에 의해, 차폐효과가 더욱 확실하게된다.
제7도에 표시된 실시예의 적층관통형 콘덴서어레이는, 제3도에 표시된 적층관통형 콘덴서어레이의 제4의 유전체시이트(34)에 대치되여서, 드루우호울이 형성된 제4의 유전체시이트(48)를 적층하고, 이 드르우호울에 도전체를 충전하는 것에 의해 도전체(49)를 형성한 것이다.
이와같이 구성된 적층관통형 콘덴서어레이는, 실제장치할 때에 적층관통형 콘덴서어레이의 표리(表裏)에 대하여서는 고려할 필요가 없다.
제8도에 표시된 실시예의 적층관통형 콘덴서어레이는, 제4도에 표시된 도전체(46)를 갖는 적층관통형 콘덴서어레이에 제1도에 표시된 종래예의 적층관통형 콘덴서어레이의 단자전극(9)과 동일모양의 단자전극을 형성하고, 이 단자전극과 제4도에 표시된 실시예의 적층관통형 콘덴서어레이의 단자전극(47)을 일체로한 구조의 단자전극(51)을 형성한 것이다.
이 단자전극(51)에 의하여, 차폐효과가 보다 확실하게 됨과 동시에, 이와같이 구성된 적층관통형 콘덴서어레이는 실제장치할 때에 적층관통형 콘덴서어레이의 표리에 대해서 고려할 필요가 없다.
제9도에 표시된 실시예의 적층관통형 콘덴서어레이는 제5도에 표시된 도전체 (49)를 갖는 적층관통형 콘덴서어레이에 제1도에 표시된 종래예의 적층관통형 콘덴서어레이의 단자전극(9)과 동일모양의 단자전극을 형성하고, 이 단자전극과 제5도에 표시된 실시예의 적층관통형 콘덴서어레이의 단자전극(47)을 일체로한 구조의 단자전 극(51)을 형성한 것이다.
이 단자전극(51)에 의하여, 차폐효과가 보다 확실히됨과 동시에, 이와같이 구성된 적층관통형 콘덴서어레이는, 실제장치할 때에 적층관통형 콘덴서어레이의 표리에 대하서 고려할 필요가 없다.
이상 제3도∼제9도에 의해서 설명한 실시예 중에서 제3도∼제7도에 표시된 실시예의 적층관통형 콘덴서에 있어서, 내측에 형성된 적층관통형 콘덴서의 내부도체는 외부도체 및 도전체에 의하여 완전히 포위되어 있지만, 외측에 형성된 적층관통형 콘덴서의 내부도체는 완전하게는 포위 되여져 있지는 않다.
이에 대해서, 제8도 및 제9도에 표시된 실시예의 적층관통형 콘덴서에 있어서, 외측에 형성된 적층관통형 콘덴서의 내부도체는 외부도체, 도전체 및 접속전극에 의하여서 완전히 포위되여 있다.
이와같이 구성 하는 것에 의해, 각 적층관통형 콘덴서의 전기적특성의 균일화 및 보다 완전한 적층관통형 콘덴서의 어레이를 실현 할 수가 있다.
제10도∼제12도에 표시된 것은, 외측에 형성된 적층 관통형 콘덴서의 내부도체가 외부도체, 도전체 및 접속전극에 의해 완전히 포위 되어있는 적층관통형 콘덴서의 어레이의 구성예이다.
이들 도면에 있어서도 (a)에 표시된 것은 실시예의 적층관통형 콘덴서어레이의 외관형상이며, (b)에 표시된 것은 b-b선에 절단한 단면이지만, 설명이 복잡하게 되지 않도록, 제3도에 표시된 실시예와 공통하는 부분에 관해서는 설명 및 부호를 붙이지 않았다.
제10도에 표시된 적층관통형 콘덴서어레이는, 제7도에 표시된 적층관통형 콘덴서어레이에 제1도에 표시된 종래예의 적층관통형 콘덴서의 단자전극(9)과 동일모양인 단자전극(52)을 형성한 것이다.
제11도에 표시된 적층관통형 콘덴서어레이는 제10도에 표시된 적층관통형 콘덴서어레이의 도전체(49)로 대치해서 소형의 도전체(53)로 하고, 외부에 제1의 내부전극(35)과 제2의 내부전극(37)을 접속하는 도전체(52)를 형성한 것이다.
제12도에 표시된 적층관통형 콘덴서어레이는, 제7도에 표시된 적층관통형 콘덴서어레이에 다시금 2층의 유전체시이트(54)(57)를 형성한 것이다.
이상과 같이 설명한 실시예에 있어서는 유전체시이트가 장방형 형상을 하고 있지만, 유전체시이트의 형상은 다른 어떠한 형상이라 해도 본발명을 실시하는 것이 가능한 형상이 되어도 좋다고 하는 것은 물론인 것이다.
또, 복수의 내부전극이 접하는 위치는 장방형의 긴변의 밖에 있어도 본발명을 실시하는 것이 가능한 어느 위치에서도 좋고, 단일의 내부전극이 접하는 위치는 장방향의 짧은변의 밖에 있어도 본발명을 실시하는 것이 가능한 어느위치에서도 좋은 것은 물론인 것이다.
이상의 설명에서 분명한 바와같이 본발명의 구성에 의해, 드루우호울에 충전된 도전체의 정전차폐에 의한 크로스토오크 감소, 각 적층관통형 콘덴서의 전기적 특성의 균일화, 적층관통형 콘덴서 어레이의 소형화, 실제 장치할 때에 있어서의 곤란성의 경감을 실현 할 수가 있다.

Claims (11)

  1. 장방형상을 갖는 제1의 유전체시이트(31), 제2의 유전체시이트(32), 제3의 유전체시이트(33) 및 제4의 유전체시이트(34)가 이런 순서로 적층되며, 제1의 유전체시이트(31)위에는 장방형의 긴변방향으로 뻗어있고, 양 짧은변에만 접하는 도전성의 재료로부터 되는 단일성의 제1의 내부전극(35)이 형성되며, 제2의 유전체시이트(32)위에는 장방형의 짧은변방향에 뻗어있고, 양긴변에만 접하는 도전성의 재료로부터 되는 복수개의 제2의 내부전극(36)이 형성되며, 제3의 유전체시이트(33)위에는 장방형의 긴변방향으로 뻗어 있고, 양 짧은변에만 하는 도전성의 재료로부터 되는 단일의 제3의 내부전극(37)이 형성되는 것에 의해, 상기 제2의 내부전극(36)을 중심도체로 하고, 상기 제1의 내부전극(35) 및 상기 제3의 내부전극(37)을 외측도체로 하는 복수의 관통형 콘덴서로 구성되어 직방체(直方體)형상을 갖는 적층관통형 콘덴서어레이에 있어서; 상기 제2의 유전체시이트(32)의 상기 복수의 제2의 내부전극(36)의 사이에는 그 제2의 내부전극(36)에 따라 뻗어있는 복수의 제2의 드루우호울(39)이 형성되며; 상기 제1의 유전체시이트(31)의 상기 복수의 제2의 드루우호울(39)에 대응하는 위치에 복수의 제1의 드루우호울(38)이 형성되며; 상기 제3의 유전체시이트(33)가 상기 복수의 제2의 드루우호울(39)에 대응하는 위치에 복수의 제3의 드루우호울(40)이 형성되며; 상기 복수의 제1의 드루우호울(38)에 각각 제1의 도전체(42)가 충전되며; 상기 복수의 제2의 드루우호울(30)에는 각각 제2의 도전체(43)가 충전되며; 상기 복수의 제3의 드루우호울(40)에는 각각 제3의 도전체(44)가 충전되며; 상기 제1의 내부전극(35)과 상기 복수의 제1의 도전체(42)가 전기적으로 접속되며; 상기 제3의 내부전극(37)과 상기 복수의 제3의 도전체(44)가 전기적으로 접속되며; 각각 대응하는 위치의 상기 복수의 제1의 도전체(42), 상기 복수의 제2의 도전체(43) 및 상기 복수의 제3의 도전체(44)가 전기적으로 접속되어서, 복수의 도전체(46)로된 적층관통형 콘덴서어레이.
  2. 제1항에 있어서, 상기 제1의 내부전극(35)과 상기 제3의 내부전극(37)을 외부에서 접속하는 도전체(51)가 형성된 적층관통형 콘덴서어레이.
  3. 제1항에 있어서, 상기 제1의 유전체시이트(31)의 하측의 면에 상기 복수의 도전체(46)를 접속하는 단자전극(47)이 형성된 적층관통형 콘덴서어레이.
  4. 제3항에 있어서, 상기 제1의 내부전극(35)과 상기 제3의 내부전극(37)을 외부에서 접속하는 도전체(51)가 형성된 적층관통형 콘덴서어레이.
  5. 제1항에 있어서, 상기 제4의 유전체시이트(34)의 상기 복수의 제3의 드루우호울(40)에 대응하는 위치에 복수의 제4의 드루우호울이 형성되며, 상기 복수의 제4의 드루우호울에 도전체가 충전되는 것에 의해 도전체(49)가 형성된 적층관통형 콘덴서어레이.
  6. 제5항에 있어서, 상기 제1의 내부전극(35)과 상기 제3의 내부전극(37)을 외부에서 접속하는 도전체(51)가 형성된 적층관통형 콘덴서어레이.
  7. 제5항에 있어서, 상기 제1의 유전체시이트(31)의 하측의 면에 상기 복수의 도전체(49)를 접속하는 단자전극(47)이 형성된 적층관통형 콘덴서어레이.
  8. 제7항에 있어서, 상기 제1의 내부전극(35)과 상기 제3의 내부전극(37)을 외부에서 접속하는 도전체(51)가 형성된 적층관통형 콘덴서어레이.
  9. 제7항에 있어서, 상기 제4의 유도체시이트(34)의 상측의 면에 상기 복수의 도전체(49)를 접속하는 단자전극(50)이 형성된 적층관통형 콘덴서어레이.
  10. 제9항에 있어서, 상기 제1의 내부전극(35)과 상기 내부전극(37)을 외부에서 접속하는 도전체(51)가 형성된 적층관통형 콘덴서 어레이.
  11. 장방형상을 갖는 제1의 유전체시이트(31), 제2의 유전체시이트(32), 제3의 유전체시이트(33) 및 제4의 유전체시이트(34)가 이 순서로 적층되며, 제1의 유전체시이트(31) 위에는 장방형의 긴변방향으로 뻗어있고, 양 짧은변에만 접하는 도전성의 재료로부터 되는 단일의 제1의 내부전극(35)이 형성되며, 제2의 유전체시이트(32)위에는 장방형의 짧은변방향으로 뻗어있고, 양 긴변에만 접하는 도전성의 재료로부터 되는 복수개의 제2의 내부전극(36)이 형성되며, 제3의 유전체시이트(33)위에는 장방형의 긴변방향으로 뻗어있고, 양 짧은변에만 접하는 도전성의 재료로부터 되는 단일의 제3의 내부전극(37)이 형성되는 것에 의해, 상기 제2의 내부전극(36)을 중심도체로 하고, 상기 제1의 내부전극(35) 및 상기 제3의 내부전극(37)을 외측도체로 하는 복수의 관통형콘덴서로 구성되어 직방체형상을 갖는 적층관통형 콘덴서어레이 이며; 상기 제2의 유전체시이트(32)의 상기 복수의 제2의 내부전극(36)의 사이에는 그 제2의 내부전극(36)에 따라서 뻗어있는 복수의 제2의 드르우호울(39)이 형성되며; 상기 제3의 유전체시이트(33)의 상기 복수의 제2의 드루우호울(39)에 대응하는 위치에 복수의 제2의 드르우호울(40)이 형성되며; 상기 복수의 제2의 드루우호울(39)에는 각각 제2의 도전체(43)가 충전되며; 상기 복수의 제3의 드루우호울(40)에는 각각 제3의 도전체(44)가 충전되며; 상기 제1의 내부전극(35)과 상기 복수의 제2의 도전체(43)가 전기적으로 접속되며; 상기 제3의 내부전극(37)과 상기 복수의 제3의 도전체(44)가 전기적으로 접속되며; 각각 대응하는 위치의 상기 복수의 제2의 도전체(43) 및 상기 복수의 제3의 도전체(44)가 전기적으로 접속되어져서 복수의 도전체(53)으로 되며; 상기 제1의 내부전극(35)과 상기 제3의 내부전극(37)을 외부에서 접속하는 도전체(52)가 형성된 적층관통형 콘덴서어레이.
KR1019940034502A 1993-12-16 1994-12-15 적층관통형 콘덴서어레이 KR100242669B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP93-316577 1993-12-16
JP5316577A JPH07169649A (ja) 1993-12-16 1993-12-16 積層貫通型コンデンサアレイ

Publications (1)

Publication Number Publication Date
KR100242669B1 true KR100242669B1 (ko) 2000-02-01

Family

ID=18078647

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940034502A KR100242669B1 (ko) 1993-12-16 1994-12-15 적층관통형 콘덴서어레이

Country Status (5)

Country Link
US (1) US5590016A (ko)
JP (1) JPH07169649A (ko)
KR (1) KR100242669B1 (ko)
CN (1) CN1062377C (ko)
MY (1) MY113984A (ko)

Families Citing this family (63)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0935998A (ja) * 1995-07-21 1997-02-07 Matsushita Electric Ind Co Ltd 積層貫通コンデンサー
US5786979A (en) * 1995-12-18 1998-07-28 Douglass; Barry G. High density inter-chip connections by electromagnetic coupling
DE19639947A1 (de) 1996-09-27 1998-04-16 Siemens Matsushita Components Passives Netzwerk in Chip-Bauform
US5872695A (en) * 1997-02-26 1999-02-16 International Business Machines Corporation Integrated electronic components having conductive filled through holes
US7336468B2 (en) 1997-04-08 2008-02-26 X2Y Attenuators, Llc Arrangement for energy conditioning
US9054094B2 (en) 1997-04-08 2015-06-09 X2Y Attenuators, Llc Energy conditioning circuit arrangement for integrated circuit
US7301748B2 (en) 1997-04-08 2007-11-27 Anthony Anthony A Universal energy conditioning interposer with circuit architecture
US7321485B2 (en) 1997-04-08 2008-01-22 X2Y Attenuators, Llc Arrangement for energy conditioning
JP2000512810A (ja) * 1997-04-25 2000-09-26 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 封入型多層コンデンサを製造する方法及び封入型多層コンデンサ
US6542352B1 (en) * 1997-12-09 2003-04-01 Daniel Devoe Ceramic chip capacitor of conventional volume and external form having increased capacitance from use of closely spaced interior conductive planes reliably connecting to positionally tolerant exterior pads through multiple redundant vias
US6366443B1 (en) * 1997-12-09 2002-04-02 Daniel Devoe Ceramic chip capacitor of conventional volume and external form having increased capacitance from use of closely-spaced interior conductive planes reliably connecting to positionally-tolerant exterior pads through multiple redundant vias
US6380619B2 (en) 1998-03-31 2002-04-30 Tdk Corporation Chip-type electronic component having external electrodes that are spaced at predetermined distances from side surfaces of a ceramic substrate
JP2000068149A (ja) * 1998-08-25 2000-03-03 Murata Mfg Co Ltd 積層電子部品及びその製造方法
US6333857B1 (en) * 1998-12-25 2001-12-25 Ngk Spark Plug Co., Ltd. Printing wiring board, core substrate, and method for fabricating the core substrate
JP2000223359A (ja) * 1999-01-29 2000-08-11 Murata Mfg Co Ltd セラミック電子部品
US6327134B1 (en) * 1999-10-18 2001-12-04 Murata Manufacturing Co., Ltd. Multi-layer capacitor, wiring board, and high-frequency circuit
JP3489728B2 (ja) 1999-10-18 2004-01-26 株式会社村田製作所 積層コンデンサ、配線基板および高周波回路
US6292351B1 (en) 1999-11-17 2001-09-18 Tdk Corporation Multilayer ceramic capacitor for three-dimensional mounting
JP2001167969A (ja) 1999-12-06 2001-06-22 Tdk Corp 三次元搭載用多端子積層セラミックコンデンサ
US6461493B1 (en) 1999-12-23 2002-10-08 International Business Machines Corporation Decoupling capacitor method and structure using metal based carrier
JP2001189234A (ja) 1999-12-28 2001-07-10 Tdk Corp 積層コンデンサ
US6515842B1 (en) 2000-03-30 2003-02-04 Avx Corporation Multiple array and method of making a multiple array
JP2002110842A (ja) * 2000-09-29 2002-04-12 Koa Corp レジスタアレイおよびその製造方法
JP2004522295A (ja) * 2000-10-17 2004-07-22 エックストゥーワイ アテニュエイターズ,エル.エル.シー. 共通基準節点を有する単一または複数の回路のための遮蔽および被遮蔽エネルギー経路ならびに他の要素から成るアマルガム
JP3827535B2 (ja) * 2001-03-22 2006-09-27 京セラ株式会社 配線基板モジュール
US6545346B2 (en) * 2001-03-23 2003-04-08 Intel Corporation Integrated circuit package with a capacitor
JP4682491B2 (ja) * 2001-09-20 2011-05-11 株式会社村田製作所 3端子型セラミックコンデンサ
US6731493B2 (en) * 2002-03-28 2004-05-04 Intel Corporation Low impedance inter-digital capacitor and method of using
JP3833145B2 (ja) * 2002-06-11 2006-10-11 Tdk株式会社 積層貫通型コンデンサ
US6873185B2 (en) 2002-06-19 2005-03-29 Viasic, Inc. Logic array devices having complex macro-cell architecture and methods facilitating use of same
US6661639B1 (en) * 2002-07-02 2003-12-09 Presidio Components, Inc. Single layer capacitor
DE10235011A1 (de) * 2002-07-31 2004-02-26 Epcos Ag Elektrisches Vielschichtbauelement
US6917509B1 (en) 2002-11-21 2005-07-12 Daniel F. Devoe Single layer capacitor with dissimilar metallizations
ES2211325B1 (es) 2002-12-18 2005-12-16 Instituto Cientifico Y Tecnologico De Navarra, S.A. Guia portadora de electrodos, especialmente para implantes cocleares, implante coclear provisto de dicha guia, y procedimiento de fabricacion de guias portadoras de electrodos.
US6885539B1 (en) 2003-12-02 2005-04-26 Presidio Components, Inc. Single layer capacitor
US6906910B1 (en) * 2004-01-20 2005-06-14 International Business Machines Corporation Structures for implementing integrated conductor and capacitor in SMD packaging
DE102004004096A1 (de) * 2004-01-27 2005-08-18 Epcos Ag Elektrisches Vielschichtbauelement
US7335966B2 (en) * 2004-02-26 2008-02-26 Triad Semiconductor, Inc. Configurable integrated circuit capacitor array using via mask layers
EP1738412A1 (en) * 2004-04-02 2007-01-03 Triad Semiconductor, Inc. Via configurable architecture for customization of analog circuitry in a semiconductor device
US6903918B1 (en) * 2004-04-20 2005-06-07 Texas Instruments Incorporated Shielded planar capacitor
US7334208B1 (en) 2004-11-09 2008-02-19 Viasic, Inc. Customization of structured ASIC devices using pre-process extraction of routing information
DE102004058410B4 (de) * 2004-12-03 2021-02-18 Tdk Electronics Ag Vielschichtbauelement mit ESD-Schutzelementen
US7817397B2 (en) 2005-03-01 2010-10-19 X2Y Attenuators, Llc Energy conditioner with tied through electrodes
US7630188B2 (en) 2005-03-01 2009-12-08 X2Y Attenuators, Llc Conditioner with coplanar conductors
DE102005016590A1 (de) * 2005-04-11 2006-10-26 Epcos Ag Elektrisches Mehrschicht-Bauelement und Verfahren zur Herstellung eines Mehrschicht-Bauelements
JP4654854B2 (ja) * 2005-09-13 2011-03-23 パナソニック株式会社 積層コンデンサ及びモールドコンデンサ
JP4671829B2 (ja) * 2005-09-30 2011-04-20 富士通株式会社 インターポーザ及び電子装置の製造方法
US7336475B2 (en) * 2006-02-22 2008-02-26 Vishay Vitramon, Inc. High voltage capacitors
US8238075B2 (en) * 2006-02-22 2012-08-07 Vishay Sprague, Inc. High voltage capacitors
KR101390426B1 (ko) 2006-03-07 2014-04-30 엑스2와이 어테뉴에이터스, 엘.엘.씨 에너지 컨디셔너 구조물들
JP4795860B2 (ja) * 2006-06-15 2011-10-19 日本特殊陶業株式会社 コンデンサ、配線基板
JP4335237B2 (ja) * 2006-07-21 2009-09-30 Tdk株式会社 貫通型積層コンデンサ
DE102006048583B3 (de) * 2006-10-13 2008-01-31 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Bauelement mit mehreren Kontaktflächen und ein Kontaktierungsverfahren
US8169772B2 (en) * 2007-05-01 2012-05-01 Avx Corporation Precision laser adjustable thin film capacitors
US7692309B2 (en) * 2007-09-06 2010-04-06 Viasic, Inc. Configuring structured ASIC fabric using two non-adjacent via layers
KR100916480B1 (ko) * 2007-12-20 2009-09-08 삼성전기주식회사 적층 세라믹 캐패시터
KR101337075B1 (ko) * 2008-11-21 2013-12-05 자일링크스 인코포레이티드 집적 커패시터의 차폐
US8699204B2 (en) * 2010-02-23 2014-04-15 Avx Corporation Element array and footprint layout for element array
US8482934B2 (en) * 2011-01-21 2013-07-09 International Business Machines Corporation Implementing surface mount components with symmetric reference balance
US10084310B1 (en) * 2016-02-08 2018-09-25 National Technology & Engineering Solutions Of Sandia, Llc Low-inductance direct current power bus
US10468185B2 (en) * 2017-06-02 2019-11-05 Samsung Electro-Mechanics Co., Ltd. Multilayer ceramic capacitor and board having the same mounted thereon
WO2020087378A1 (zh) * 2018-10-31 2020-05-07 华为技术有限公司 一种介质滤波器及通信设备
US11538638B2 (en) 2020-07-01 2022-12-27 International Business Machines Corporation Co-axial grid array capacitor assembly

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4074340A (en) * 1976-10-18 1978-02-14 Vitramon, Incorporated Trimmable monolithic capacitors
JPS5580313A (en) * 1978-12-12 1980-06-17 Tdk Electronics Co Ltd Laminated continuous capacitor
JPH0530344Y2 (ko) * 1985-01-30 1993-08-03
US4935844A (en) * 1987-01-13 1990-06-19 Ian Burn Low dielectric constant compositions
JP2598940B2 (ja) * 1988-01-27 1997-04-09 株式会社村田製作所 Lc複合部品
JP2631544B2 (ja) * 1989-01-27 1997-07-16 日本シイエムケイ株式会社 プリント配線板

Also Published As

Publication number Publication date
CN1062377C (zh) 2001-02-21
MY113984A (en) 2002-07-31
JPH07169649A (ja) 1995-07-04
CN1108016A (zh) 1995-09-06
US5590016A (en) 1996-12-31

Similar Documents

Publication Publication Date Title
KR100242669B1 (ko) 적층관통형 콘덴서어레이
KR970003365B1 (ko) 필터 및 필터 부착 전기 커넥터
US7974072B2 (en) Multilayer capacitor array
US5392019A (en) Inductance device and manufacturing process thereof
KR100700235B1 (ko) 다극성 플러그-인 커넥터를 가진 인쇄회로기판
US4675788A (en) Multi-layer circuit board
KR101385167B1 (ko) 프린트 회로판
JP3087495B2 (ja) コンデンサおよびシールドケース
US9236184B2 (en) Monolithic ceramic electronic component and method for manufacturing the same
KR100887784B1 (ko) 적층형 필터어레이
US7791896B1 (en) Providing an embedded capacitor in a circuit board
US20080225463A1 (en) Layered capacitor and mounting structure
JP3328399B2 (ja) 積層コンデンサアレイ
JP3019616B2 (ja) 積層貫通型コンデンサアレイ
US7113057B2 (en) Noise filter
JPH05335866A (ja) 高周波フィルタ
JPH06244058A (ja) チップ型貫通コンデンサ
JP3070262B2 (ja) 多層フレキシブル実装基板
JP3031957B2 (ja) ノイズ・フイルタ
JP3782577B2 (ja) 多層プリント配線板及び該配線板を備えた電子機器
JP4333659B2 (ja) フレキシブル配線基板
JPH098427A (ja) コンデンサ内蔵プリント基板
US20050168913A1 (en) Capacitive apparatus and manufacturing method for a built-in capacitor with a non-symmetrical electrode
JPH0338813A (ja) Lc複合部品
JPH10290075A (ja) 多層回路基板

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091110

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee