KR100223079B1 - 중간조화상표시용 화상처리장치 및 방법 - Google Patents

중간조화상표시용 화상처리장치 및 방법 Download PDF

Info

Publication number
KR100223079B1
KR100223079B1 KR1019960007587A KR19960007587A KR100223079B1 KR 100223079 B1 KR100223079 B1 KR 100223079B1 KR 1019960007587 A KR1019960007587 A KR 1019960007587A KR 19960007587 A KR19960007587 A KR 19960007587A KR 100223079 B1 KR100223079 B1 KR 100223079B1
Authority
KR
South Korea
Prior art keywords
dither
error diffusion
input signal
register
error
Prior art date
Application number
KR1019960007587A
Other languages
English (en)
Inventor
까쓰히로 이시다
토시오 우에다
마사야 타지마
유끼오 오토베
마사히로 요시다
노부아끼 오타까
Original Assignee
아끼구사 나오유끼
후지쓰 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아끼구사 나오유끼, 후지쓰 가부시끼가이샤 filed Critical 아끼구사 나오유끼
Application granted granted Critical
Publication of KR100223079B1 publication Critical patent/KR100223079B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2059Display of intermediate tones using error diffusion
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/2029Display of intermediate tones by time modulation using two or more time intervals using sub-frames the sub-frames having non-binary weights
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2044Display of intermediate tones using dithering
    • G09G3/2051Display of intermediate tones using dithering with use of a spatial dither pattern
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • G09G2320/106Determination of movement vectors or equivalent parameters within the image
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0428Gradation resolution change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2077Display of intermediate tones by a combination of two or more gradation control methods
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/2803Display of gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/399Control of the bit-mapped memory using two or more bit-mapped memories, the operations of which are switched in time, e.g. ping-pong buffers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/66Transforming electric information into light information
    • H04N5/70Circuit details for electroluminescent devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/30Picture reproducers using solid-state colour display devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Image Processing (AREA)
  • Facsimile Image Signal Circuits (AREA)

Abstract

승산기(3)와 오차확산부(4)를 갖는 화상처리장치로서 오차확산부(4)는 오차확산 동작을 행하여 표시장치상에 표시할 명암의 수를 인공적으로 증가시키고, 승산기(3)는 입력신호를 승산계수(G0)로 승산하여 입력신호를 비트경계를 따라 표시데이타와 오차데이타로 분리하는 오차확산 동작을 입력신호에 대해 수행한다. 또한 반도체 집적회로는 디더패턴 발생기(23), 가산기(12) 및 오차확산부(24)를 가지며, 디더패턴 발생기(23)는 복수의 디더패턴을 사전에 기억하고, 또한 입력화상신호를 수신하며, 가산기(12)는 입력화상신호와 디더패턴 발생기(23)로부터의 패턴신호를 수신하며, 오차확산부(24)는 가산기(12)의 출력에 대해 오차확산동작을 행하므로, 화상처리장치는 입력명암의 전범위에 걸쳐 평활표시특성을 실현할 수 있다.

Description

중간조 화상표시용 화상처리장치 및 방법
제1도는 플라즈마 표시판넬(PDP)상의 명암표시기술을 나타낸 도면.
제2도는 주변화소들의 오차확산 설명도.
제3도는 오차확산을 갖는 칼라 PDP의 개통도.
제4도는 오차확산 유무시의 표시특성도.
제5도는 오차확산을 갖는 표시특성도.
제6도는 오차확산을 갖는 표시 특성도.
제7도는 PDP상의 플리커(flicker) 설명도.
제8도는 오차확산이 없을 시의 플리커 설명도.
제9도는 오차확산이 있을 시의 플리커 설명도.
제10a도는 본 발명에 의한 중간조 화상표시용 화상처리장치의 원리 개통도.
제10b도는 종래 기술에 의한 중간조 화상표시용 화상처리장치의 개통도.
제11도는 본 발명에 의한 중간조 화상표시장치의 개통도
제12도는 오차확산 설명도.
제13도는 오차확산부의 개통도.
제14도는 본 발명에 의한 중간조 화상표시방법에 의해 사용된 입력, 출력 및 오차신호도.
제15도는 본 발명에 의한 디더패턴(dither pattern)도.
제16도는 본 발명의 중간조 화상표시방법에 의한 서브프레임 활성 순서도.
제17도는 제16도의 방법에 의한 모드들의 배치도.
제18도는 제16도의 방법에 의한 플리커 레벨도.
제19도는 제18도에 근거한 최적 디더 임계도.
제20도는 본 발명의 제1태양에 의한 화상처리장치의 원리를 나타내는 개통도.
제21도는 제20도의 장치에 의하여 성취된 표시특성도.
제22도는 제20도의 장치에 의하여 성취된 표시특성에서의 왜곡보정 설명도.
제23도는 본 발명의 제2태양에 의한 화상처리장치의 원리를 나타내는 개통도.
제24도는 제23도의 장치에 의해 사용되는 디더패턴도.
제25도는 제23도의 장치에 의해 성취된 플리커 억제작용 설명도.
제26도는 본 발명의 제1태양의 제1실시예에 의한 화상처리장치의 개통도.
제27도는 본 발명의 제1태양의 제2실시예에 의한 화상처리장치의 개통도.
제28도는 제27도 장치의 동작 설명도.
제29도는 본 발명의 제1태양의 제3실시예에 의힌 화상처리상기의 개통도.
제30도는 제29도 장치의 동작 설명도.
제31도는 본 발명의 제1태양의 제4실시예에 의한 화상처리장치의 개통도.
제32도는 오차데이타 및 플리커간의 관계도.
제33도는 2사건들간의 변동가능성 설명도.
제34도는 본 발명의 제2태양에 의한 플리커 감소의 설명도.
제35도는 제34도의 플리커 감소 전후의 오차데이타 및 플리커간의 관계도.
제36도는 본 발명의 제2태양에 의한 플리커 감소의 설명도.
제37a∼37d도는 제36도의 플리커 감소 전후의 오차데이타 및 플리커간의 관계도.
제38도는 본 발명의 제2태양의 제1실시예에 의한 화상처리장치의 개통도.
제39도는 본 발명의 제2태양의 제2실시예에 의한 화상처리장치의 개통도.
제40도는 본 발명의 제2태양의 제3실시예에 의한 화상처리장치의 개통도.
제41도는 본 발명의 제1 및 제2태양에 의한 화상처리장치의 개통도.
본 발명은 중간조 화상표시용 화상처리장치 및 방법에 관한 것으로, 특히 원화상과 표시화상간의 오차를 분산시킴으로써 표시장치에 명암들의 수를 인공적으르 증가시키는 화상처리장치 및 방법에 관한 것이다.
최근에 진보된 정보화사회에서 인간-기계간 인터페이스용으로 표시장치가 더욱 중요하게 되었으며, 그에 따라 납작하고, 가볍고 평탄한 표시판넬이 강하게 요구되고 있다. 이들 표시판넬들은 예를 들어 플라즈마 표시판넬(PDP), 전자발광(Eㅣ)판넬, 형광표시판넬 또는 액정표시(LCD)판넬들이다.
현재 시판되고 있는 표시판넬들은 표시품질에 문제가 있다. 특히 명암 또는 계조를 갖는 중간조 화상표시에 문제가 있다. 표시판넬들중 플라즈마 표시판넬이 관심을 끌고 있다. 왜냐하면 대형 스크린을 제공할 수 있을 뿐만 아니라 깨끗한 화상을 표시할 수 있기 때문이다. 최근에 플라즈마 표시판넬에서는 표시판넬의 화면크기의 대형화, 화소(셀)수의 증가 및 전색표시의 필요에 따라 더많은 레벨의 명암단계가 필요하게 되었다.
종래에는 표시판넬상에 명암들을 표시하기 위한 여러기술들이 있었다. 그들중 하나가 디더링(dithering) 즉, 혼합으로써 화소들의 패턴들에의 사용에 따라 표시장치상에 명암들의 수를 인공적으로 증가시키는 것이다. 디더링하 것은 이상한 패턴들을 생성하고, 해상도를 저하시키는 문제가 있다.
또다른 기술이 오차확산으로서 이는 주변화소로부터 소정 화소의 입력신호내의 오차를 가감 즉, 부가 또는 삭감하여 표시에 명암의 수를 증가시긴다. 오차확산은 주로 원래의 명암들의 수가 작은 PDP상에 자연화상을 표시하는 데 사용된다.
그러나 오차확산은 PDP상에 플리커 및 이상한 패턴의 생성원인이 된다. 그러므로 플리커 또는 이상한 패턴의 발생없이 PDP상에 표시할 명암들의 수를 증가시키는 기술을 제공할 필요가 있다.
종래 기술의 문제점은 나중에 첨부도면을 참조하여 설명하기로 한다.
본 발명의 목적은 오차확산을 통해 양질의 많은 명암들을 표시할 수 있는 화상처리장치를 제공하는 데 있다.
본 발명의 또다른 목적은 플리커 또는 이상한 패턴 생성없이 PDP와 같은 매트릭스 판넬상에 명암들을 표시하는 화상처리장치 및 방법을 제공하는 데 있다.
본 발명에 의하면 표시장치상에 표시될 명암들의 수를 인공적으로 증가시키도록 오차확산 동작을 행하는 오차확산부와 입력신호를 승산계수로 승산하는 승산기로 구성되며, 그에 의해 상기 입력신호가 비트경계를 따라 표시데이타와 오차데이타로 분리되어 입력명암들의 전범위에 걸쳐 평활한 표시특성을 실현할 수 있다.
오차확산부는 명암들의 수를 인공적으로 증가시키기 위해 원래의 명암수가 m비트(m<n)로 표시되고, 2m이하가 되도록 n-비트 양자화신호(0∼2n-1범위의 정수를 나타냄)에 대해 오차확산 동작을 행할 수 있다.
화상처리장치는 배율을 기억하기 위한 레지스터와, 이레지스터에 기억된 승산계수들중 임의의 것을 선택하는 선택기를 더 포함할 수도 있다. 화상처리장치는 승산기의 출력에 가산계수를 가산하도록 승산기와 오차확산부간에 가산기를 더 구비하고 있다. 화상처리장치는 가산계수를 기억하는 레지스터와, 이 레지스터내에 기억된 가산개수들중 임의의 것을 선택하는 선택기를 더 구비한다.
승산계수와 가산계수는 표시장치의 비선형 특성의 역을 나타내는 선형근사식의 기울기와 절편(intcrcept)에 상응할 수 있으며, 또한 표시장치의 비선형 특성을 보정하도록 특정신호에 응답하여 변경될 수도 있다.
승산 및 가산계수를 변동시키는 신호는 입력신호의 고위비트들을 포함할 수도 있다.
레지스터내에 기억된 가산계수는 고위 h 비트들로 한정된 2h선형근사식의 Y축 절편일 수도 있다. 레지스터내에 기억된 가산계수는 승산기에 의해 취급되는 피승수의 비트수를 n에서 n-h로 감소시키도록 고위 h비트들에 의해 한정된 2h사각형 영역들의 좌연부상의 y값들일 수도 있다. 그에 의해 화상처리장치의 회로크기를 줄일 수 있다.
승산기는 오차확산부의 앞에 배치될 수도 있다. 화상처리장치는 반도체 집적회로의 회로로 구성할 수도 있다.
본 발명에 의하면 각각 0∼2n-1의 정수를 나타네는, n-비트 양자화 적색, 녹색 및 청색신호를 수신하어 오차확산 동작을 수행하므로, 적, 녹, 청 각각에 대해 2m이하의 m비트 명암(m<n)을 원래 표시할 수 있는 표시장치상에 수많은 명암들을 인공적으로 표시할 수 있고, 또한 입력신호를 승산계수에 의해 승산하는 승산기와, 상기 승산계수를 기억하는 제1 레지스터와, 상기 제1 레지스터에 기억된 승산계수들중 당한 것을 선택하는 제1 선택기와, 승산기와 오차확산부간에 배치되어 가산계수를 승산기의 출력에 가산하는 가산기와, 상기 가산계수를 기억하는 제2 레지스터와, 상기 제2 레지스터에 기억된 가산계수들중 적당한 것을 선택하는 제2 선택기로 각각 구성되며, 입력신호를 비트경계를 따라 표시데이타와 오차데이타로 분리하여 오차확산 동작 실행하여 입력명암들 전범위에 걸쳐 평활표시특성을 제공하는 적, 녹, 청 처리기들을 갖는 화상처리장치가 제공된다. 처리기들의 제1 및 제2 레지스터들은 적, 녹, 청에 대한 상이한 개수를 기억해 두었다가 적, 녹, 청 형광물질의 변동으로 인한 칼라불균형을 보정한다.
또한 본 발명에 의하면 오차확산 동작을 실행히여 표시장치상에 표시될 명암들의 수를 인공적으로 증가시키는 오차확산부와, 입력신호로부터 디더값을 가감하여 상태 변환이 쉬운 오차데이타를 상태변환이 어려운 데이타로 변환하여 플리커(flicker) 즉, 깜박거림을 억제할 수 있는 디더처리기를 포함하는 화상처리장치가 제공된다.
디더처리기는 플리커를 쉽게 생성하는 입력신호에 가할 디더값을 기억하는 디더테이블과, 입력신호로부터 디더테이블의 출력을 가감하는 디더부를 포함한다. 디더부는 반전 및 비반전 신호들을 한 라인씩 및 한 화소씩 교호로 제공하는 선택기와, 상기 선택기의 출력에 의해 디더 테이블의 출력을 승산하는 승산기와, 상기 입력신호에 승산기의 출력을 가산하는 가산기를 포함한다. 선택기는 라인카운터의 최하위비트의 배타적 OR로 형성된 신호에 응답하여 반전 및 비반전 신호를 제어할 수도 었다.
디더테이블은 복수 타입의 디디값을 기억하는 제1 레지스터와, 제1 레지스터내에 기억된 디더값들중 최적의 것을 특정하는 제2 레지스터를 포함할 수도 있다. 제1 레지스터는 입력신호로부터 가감될 디더값들을 기억한다. 제1레지스터는 입력신호에 가산될 제1 디더값 뿐만 아니라 입력신호로부터 감산될 제2 디더값을 기억할 수도 있다.
디더처리기는 오차확산부의 앞에 배치될 수도 있다. 화상처리장치는 반도체 집적회로로 구성할 수도 있다.
또한 본 발명에 의하면 각각 0∼2n-1의 정수를 나타내는 n-비트 양자화 적색, 녹색 및 청색신호를 수신하여 오차확산 동작을 수행하므로, 적, 녹, 청 각각에 대해 2m이하의 m비트 명암(m<n)을 원래 표시할 수 있는 표시장치상에 수많은 명암들을 인공적으로 표시할 수 있고, 또한 오차확산 동작을 실행하여 표시장치상에 표시한 명암의 수를 인공적으로 증가시키는 오차확산부와, 입력신호로부터 디더값을 가감하여 상태변환이 쉬운 오차데이타를 상태변환이 어려운 데이타로 변환하여 플리커를 억제하는 신호처리기를 각각 포함하는 처리기들을 갖는 화상처리장치가 제공된다.
디데테이블은 단일 타입의 디더값을 기억하는 제1 레지스터와, 입력신호의 명암에 따라 제1 레지스터내에 기억된 디더값이 입력신호에 가해져야 할지를 판정하는 제2 레지스터를 포함할 수도 있다.
본 발명에 의하면 가중비트에 따라 상이한 발광주기를 갖는 서브프레임들의 임의조합으로서 명암을 표시하며, 오차확산동작을 실행하여 표시장치상에 표시할 명암의 수를 인공적으로 증가시키는 오차확산부와, 상기 오차확산부 앞에 배치되며, 입력신호를 비트경계를 따라 표시데이타와 오차데이타로 분리하고, 입력신호에 대해 오차확산동작을 실행하도록 입력신호를 승산계수에 의해 승산하는 승산기를 포함하며, 그에 의해 입력명암의 전범위에 걸쳐 평활표시 특성을 실현하는 화상처리장치를 갖는 플라즈마 표시판넬이 제공된다.
본 발명에 의하면 복수의 디디패턴을 사전에 기억하고, 또한 입력화상신호를 수신하는 디더패턴 발생기와, 디더패턴 발생기로부터 패턴신호와 입력화상신호를 수신하는 가산기와, 가산기의 출력에 대해 오차확산 동작을 실행하는 오차확산부를 포함하는 반도체 집접회로가 제공된다.
디더패턴 발생기는 입력제어신호들에 응답하여 타이밍 발생기로부터 출력된 제어신호를 수신할 수도 있고, 또한 오차확산부는 타이밍 발생기로부터 제어신호에 응답하여 오차확산 동작을 실행할 수도 있다.
타이밍 발생기의 출력과 오차확산부의 출력에 따라 구동될 화소들의 2차원 매트릭스를 갖는 표시장치를 구동시키기 위해 반도체집적회로를 사용할 수도 있다.
또한 본 발명에 의하면 입력제어신호에 응답하여 제어신호를 제공하는 타이밍 발생기와, 복수의 디더패턴을 사전에 기억시키고, 또한 타이밍 발생기로부터의 제어신호와 입력화상신호를 수신하는 디더패턴 발생기와, 디더패턴 발생기로부더의 패턴신호와 입력신호를 수신하는 가산기와, 타이밍 발생기로부터의 제어신호에 응답하여 가산기의 출력에 대해 오차확산 동작을 실행하는 오차확산부와, 오차확산부의 출력과 타이밍 발생기의 출력에 따라 구동될 화소들의 2차원 매트릭스를 갖는 표시장치를 포함하는 표시판넬이 제공된다.
본 발명에 의하면 각각 0∼2n-1의 정수를 나타내는 n-비트 양자화 적색, 녹색 및 청색신호를 수신하여 오차확산동작을 수행하므로, 적, 녹, 청 각각에 대해 2m 이하의 m비트 명암(m<n)을 원래 표시할 수 있는 표시장치상에 수많은 명암들을 인공적으로 표시할 수 었고, 또한 입력신호를 승산계수에 의해 승산하는 승산기와, 상기 승산계수를 기억하는 제1 레지스터와, 상기 제1 레지스터에 기억된 승산계수 들중 적당한 것을 선택하는 제1 선택기와, 승산기와 오차확산부간에 배치되어 가산계수를 승산기의 출력에 가산하는 가산기와, 상기 가산계수를 기억하는 제2 레지스터와, 상기 제2 레지스터에 기억된 가산계수들중 적당한 것을 선택하는 제 2 선택기로 각각 구성되며, 입력신호를 비트경계를 따라 표시데이타와 오차데이타로 분리하여 오차확산 동작을 실행하여 입력명암들 전범위에 걸쳐 평활표시특성을 제공하는 적, 녹, 청 처리기들을 갖는 화상처리장치를 갖는 플라즈마 표시판넬이 제공된다.
또한 본 발명에 의하면 가중비트에 따라 상이한 발광주기를 갖는 서브프레임들의 임의 조합으로서 명암을 표시하며, 표시장치상에 표시될 명암의 수를 인공적으로 증가시키도록 오차확산 동작을 실행하는 오차확산부와, 상태변환이 쉬운 오차데이타를 상태 번환이 어려운 데이타로 번환하기 위해 입력신호로부터 디더값을 가감하는 디더처리기를 포함하는 화상처리장치를 갖는 플라즈마 표시판넬이 제공된다.
또한 본 발명에 의하면 가중비트에 따라 상이한 발광주기를 갖는 서브프레임의 임의 조합으로서 명암을 표시하고 0∼2n-1의 정수를 나타내는 n비트 양자화 적, 녹, 청 신호를 수신하여 적, 녹, 청 각각에 대해 2m이하의 m비트 명암(m<n)을 원래 표시할 수 있는 표시장치상의 수많은 명암들을 인공적으로 표시하도록 오차확산을 실행하며, 또한 표시장치상에 표시할 명암의 수를 인공적으로 증가시키도록 오차확산 동작을 실행하는 오차확산부와, 상태변환이 쉬운 오차데이타를 상태 변환이 어려운 데이타로 변환시키도록 입력신호에 디더값을 가감하여 플리커를 억제하는 신호처리기를 각각 포함하는 적, 녹, 청 처리기들을 포함하는 화상처리장치를 갖는 플라즈마 표시판넬이 제공된다.
그밖에도 본 발명에 의하면 명암을 나타내고, 또한 각화소를 구성하는 중간조 화상데이타를 입력하는 단계와, 그의 적합한 입력 중간조 화상데이타에 디더패턴을 가산하는 단계와, 디더패턴이 가산된 입력 중간조 화상데이타에 대해 오차확산 동작을 실행하는 단계를 포함하는 2차원 매트릭스 구성에 배열된 복수의 화소들을 갖는 표시장치상에 중간조 화상을 표시하는 방법이 제공된다.
복수의 디더패턴을 사전에 준비해 두고 그중 적어도 하나의 디더패턴을 입력 중간조 화상데이타에 따라 선택 사용한다. 디더패턴은 상반된 극성의 2 교호임계치를 포함한다. 입력 중간조 화상데이타에 가산될 디더패턴은 복수의 상이한 타입의 디더패턴들로부터 선택하여 특정시간 간격의 입력 중간조 화상에 따라 사용된다. 입력 중간조 화상데이타에 가산될 디더패턴은 복수의 상이한 타입의 디더패턴들로부터 선택하여 복수의 공간위치들의 입력 중간조 화상데이타에 따라 사용된다.
이 방법은 (4n-1)의 명암 직전의 명암을 나타내는 중간조 화상데이타에도 적용될 수 있다. (4n-1)의 명암 직전의 명암은 고휘도를 나타내는 비트 직전이다. 이하 첨부 도면을 참조하여 본 발명의 양호한 실시예를 상세히 설명한다.
우선 본 발명의 양호한 실시예를 더 잘 이해할 수 있도록 하기 위해 도면을 참조하여 종래 기술의 문제점을 이하에 설명한다.
제1도는 플라즈마 표시판넬(PDP)상에 명암을 실현하는 기술을 나타낸다.
1프레임은 6서브프레임 SF1∼SF6로 분할된다.
서브프레임 SF1∼SF6의 발광주기의 비는 예를 들어 1:2:4:8:16:32이다. 이들 서브프레임의 온/오프 상태의 조합은 64명암을 실현하도록 6비트로 나타낸다. 즉, PDP의 각 화소는 6비트 신호를 구비하며, 모든 화소들은 신호들에 따라 동시에 구동된다.
PDP상의 표시에 명암들의 수를 증가시키기 위해 서브프레임의 수를 증가시켜야 한다. 그러나 서브프레임은 온시킬 화소들을 특정하기 위해 어드레싱 주기를 가져야 한다. 그러므로 서브프레임의 수를 증가시키면 주기가, 예를 들어 16.7ms인 프레임내의 총어드레싱 주기가 연장된다.
이 때문에 총발광주기가 짧아지므로 PDP의 휘도가 떨어진다. 현재의 표시기술에서는 서브프레임의 최대수가 약 6이다.
PDP상의 TV화상과 같은 자연화상을 표시하기 위해 명암 즉, 계조 또는 중간조를 인공적으로 실현시키는 기술을 사용해야 한다. 오차확산은 자연화상을 표시하기 위해 많은 명암들을 인공적으로 제공하는 효과적인 기술이다. 이 기술은 PDP와 액정표시장치(LCD)에 널리 사용된다.
제2도는 오차확산을 설명한다. 흑색화소(100)는 목표 화소이고, 백색화소들(101∼104)은 오차가 확산된 주변화소들이다.
화소(100)에 할당된 원명암과 화소(100)의 임계간의 오차는 주변화소들(101∼104)에 확산되며, 그에 의해 원명암을 인공적으로 실현할 수 있다. 이들 화소를 함유하는 PDP는, 예를 들어 64명암들을 표시할 수 있다.
화소(100)에 할당된 원명암은 g(x,y)이다. 화소(100)의 임계는 p이다. 원명암은 g(x,y)와 임계(p)간의 오차 E(x,y)는 주변화소들(101∼104)에 확산된다. 화소(100)의 임계는 오차E(x,y)를 최소화시기도록 선택된다. 오차 E(x,y)는 소정비로 주변화소들(101∼104)에 확산된다. 본 실시예에서는 예를 들어 화소(101)에 오차비 7/16, 화소(102)에 오차비 1/16, 화소(103)에 오차비 5/16, 화소(104)에 오차비 3/16로 확산된다.
제3도는 오차확산을 사용하는 컬러 PDP(120)를 나타내는 개통도이다. 제4도는 오차확산 유무시의 PDP의 표시특성을 나타낸다. 8비트 입력신호가 적(R), 녹(G) 및 청(B)에 대해 제각기 제공된다. 각각의 8비트 입력신호는 256명암들중 하나를 나타낸다. R, G 및 B용 3비트 출력신호는 PDP(120)용으로 제공된다. 3비트 출력신호는 8명암 들중 하나를 나타낸다.
즉, PDP(120)는 원래 8명암들을 표시할 수 있다. 1프레임은 서브프레임으로 분할되고, 서브프레임의 발광주기의 비는 역수 2에 따라 세트된다. PDP(120)의 각 화소에 주어진 입력신호의 8비트 가운데 더 높은 3비트(PDP)의 표시용량과 동일)는 표시데이타로서 나머지 5비트는 오차데이타로서 사용된다.
제4도는 표시특성도이다. 점선은 오차확산이 실행될때의 PDP(120)의 표시특성을 나타낸다. 점선은 명암들 0∼7에 상응하는 8계단들을 포함한다. 굵은선은 오차확산이 실행될 때의 PDP(120)의 표시특성을 나타낸다. 굵은선은 완만하다.
그러나 종래 기술의 제4도의 실선은 점 P에서 포화된다. 이는 입력신호가 ''00000000''∼ ''11111111''의 256명암스케일(제4도의 세선)에 기준하기 때문이며, 또한 종래기술이 확산할 표시데이타로서 고위 3비트를 오차데이타로서 나머지 5비트를 사용하기 때문이다. 점 P에서 시작하는 포화부분 Q는 PDP(120)가 원래 표시할 수 있는 명암들의 수가 증가할수록 줄어든다. PDP(120)가 64명암들(6비트로 나타냄)을 표시할 수 있을 경우, 포화부분 Q는 256명암들의 1/64만큼 연장된다. 이 경우에 PDP)(120)의 표시특성은 약간 강한 대조(contrast)와 양호한 표시품질을 갖는 제4도의 세선보다 약간 더 가파르다.
64명암을 실현하기 위해 1프레임을 제1도를 참조하여 설명한 바와 같이 6서브프레임들(SF1∼SF6)로 분할한다.
서브프레임들(SF1∼SF6)의 발광주기들은 표1에 나열된 바와 같이 역률 2에 따라 결정된다. 발광주기들은 제각기 명암들, 강도 또는 휘도레벨에 제각기 일치한다.
[표 1]
이들 서브프레임들은 여러가지로 조합하여 64명암들을 실현할 수 있다. 예를 들어 명암(31)은 서브프레임(SF1∼SF5)을 발광시키고, 명암(32)은 서브프레임 (SF6)을 발광시킴으로써 실현된다. PDP의 소정 화소의 명암이 31에서 32로 변경되면 서브프레임들을 발광시키는 간격이 명암들(31,32)간에 다르기 때문에 플리커 또는 칼라전이가 생길수 있다. 오차확산이 화소에 가해질 경우 플리커 또는 칼라전이가 나빠진다. 왜냐하면 오차가 확산되는 주변화소들로 플리커 또는 칼라전이가 이동되기 때문이다. 이에 의해 표시품질이 열화한다.
서브프레임을 온/오프시키는 간격이 명암간에 크게 다르기 때문에 단일 디더패턴은 많은 명암들, 예를 들어 256 명암들이 단일 프레임내에 표시되어야 할 때 플리커를 최소화시키기에 불층분하다. 1프레임내의 고정된 화소들에 여러 디더패턴들을 채택하는 것은 실용화될 수 없다. 왜냐하면 각 화소의 명암이 입력신호들에 따라 자주 변동하기 때문이다.
오차확산은 표시가 원래 제공할 수 있는 명암들의 제한된 수로 많은 명암들을 인공적으로 형성하기 위해 효과적이다. 그러나 오차확산은 동화상을 주로 표시하는 PDP와 같은 표시장치에 긱용될 때 여러 문제점을 갖는다.
(1) 표시특성의 왜곡
(i) 휘도의 포화
상술한 바와 같이 PDP의 프레임에 내포된 서브프레임들의 수는 PDP의 휘도를 증가시키도록 감소되어야 한다. 현재의 표시기술에 의하면 16.7ms의 프레임내의 서브프레임들의 수는 통상 6이다. PDP의 휘도를 더 개선할 필요가 있을 경우, 서브프레임의 수는 더 감소되어야 한다. 그러나 서브프레임의 수를 감소시키면 PDP가 원래 표시할 수있는 명암들의 수가 줄어든다. PDP가 원래 표시할 수 있는 명암수가 64(6비트로 표시됨)일 때 비록 제4도의 포화부가 무시되지만 포화부분 Q는 서브프레임의 수가 감소될 경우 영향을 받을 것이다. 이에 의해 PDP의 표시품질이 열화된다.
(ii) 평 탄성
1프레임이 6서브프레임일 경우 서브프레임의 발광주기의 비는 4:8:1:2:8:4일 수 있으므로, PDP상의 동화상표시능력이 개선된다. 이 경우에 PDP가 원래 표시할 수 있는 명암수는 0에서 27까지 28이다.
PDP가 원래 표시할 수 있는 명암수가 2n(n은 1프레임내의 서브프레임의 수)일 경우, PDP의 휘도가 평탄한 부분은 입력신호가 나타낼 수 있는 명암의 총수의 1/2n이다. 서브프레임의 수가 5로서 32명암들(5비트로 표현됨)을 제공할 경우, 평탄부는 1/32가 된다. 그러나 만일 5서브프레임의 발광주기가 28명암들을 제공하는 구성될 경우 평탄부는 5/32로 확장된다. 제5 및 6도는 5비트 즉, 1 프레임내의 5서브프레임으로 28명암을 표시할 수 있는 PDP상의 256명 암화상을 표시할 때 원인이 되는 5/32 평탄부를 나타낸다.
제5도에서 256명암들의 총범위의 5/32를 형성하는 평탄부들(R1∼R4)은 고위명암 영역에 집합적으로 나타난다. 제6도에서 256명암들의 총범위의 5/32를 형성하는 평탄부들(S1∼S4)은 범위를 따라 분산된다. 각 경우에 평탄부들은 명암들을 찌그러뜨려 표시품질을 저하시킨다.
(2) 플리커
PDP들은 상술한 바와 같이 서브프레임의 상이한 발광주기들의 조합들로서 명암들을 실현한다. 온될 서브프레임들의 순간 위치가 표시할 명암에 따라 변한다. 특히 표시신호의 LSB(최하위비트)는 온될 서브프레임들의 위치들에 영향을 받는다. 온될 서브프레임들의 위치의 변동은 주파수가, 예를 들어 6Hz의 프레임 주파수보다 낮아지는 플리커의 원인이 되므로 표시품질이 저하된다.
제7도는 PDP상의 플리커를 설명한다. 각 프레임이 4서브프레임을 갖고, 그의 발광주기가 1:2:4:8로 세트되어 있으므로, 명암 0에서 15까지 16명암들이 실현된다.
만일 PDP의 소정화소의 명암이 명암들(7,8)간에서 연속 프레임으로 교호될 경우, 인간의 눈이 제7도에 보인 바와 같이 30Hz의 주파수에서 명암들 0과 15를 교호로 감지한다. 이것이 플리커이다.
제8도는 오차확산이 실행되지 않을 때의 플리커를 나타낸다. 제9도는 오차확산이 실행될 때의 플리커를 나타낸다.
플리커는 온될 서브프레임들이 시간축을 따라 변화할경우 명암들 주위에 발생한다. 예를 들어 256명암 원화상내의 명암(128)은 화상이 16명암 PDP상에 표시될 때 양자화 오차 또는 비디오 잡음으로 인해 제8도의 빗금영역 T1으로 나타낸 바와 같이 플리커의 원인이 된다.
오차확산을 갖는 제9도에서 플리커는 소정의 화소의 원래의 표시명암들은 주변 화소들에 확산된다. 오차확산이 수행되지 않을 때 256명암 원화상은 제8도의 면적 T1으로 표시된 바와 같이 명암(128) 주변에서 플리커의 원인이 된다. 한편 오차확산이 실행될 때 동일 원화상은 제9도의 면적 T2로 표시된 바와 같이 명암들(113-128)내에서 플리커의 원인이 된다. 이 영역 T2에서 원화상의 명암들 (1l3-128)은 PDP상의 명암들(7,8)간에 교호하는 원인이 된다. 즉, 오차확산은 플리커를 생성하는 화소들의 수를 증가시킨다.
오차확산은 PDP가 원래 표시할 수 있는 소수의 명암들로서 대량의 명암들을 인공적으로 실현한다. 그에 따라 명암들내의 변동은 명암들의 범위내의 어느 곳에서나 발생한다. 그러나 인간의 눈으로 감지할 수 있는 플리커는 특정 명암들간에서 예를 들어, 명암들(7,8)간에서 발생한다. 따라서 서브프레임들의 조합을 변경하면 플리커가 약해진다.
이제 본 발명의 제1 및 제2태양에 의한 중간조 화상표시방법 및 화상처리장치를 상세히 설명한다.
제10A도는 본 발명에 의한 화상처리장치의 원리를 나타내는 개통도이고, 제10B도는 종래 기술에 의한 화상처리장치를 나타내는 개통도이다. 제10A도의 장치는 오차확산부(11), 가산기(12) 및 디더패턴 발생기(13)를 갖는다. 제10B도의 장치는 디더패턴 발생기(14)를 갖는다.
제10A도의 장치는 화소의 2차원 매트릭스를 갖는 표시장치에 적용된다. 중간조 화상을 나타내는 입력신호 Din은 표시장치의 각 화소마다 제공된다. 입력신호 Din에 의하면 디더패턴 발생기(13)는 사전에 제조된 디더패턴들중 하나를 선택한다. 선택된 디더패턴은 입력신호 Din에 디더패턴을 가산하는 가산기(12)에 공급된다. 오차확산부(11)는 디더패턴 가산입력신호 Din상의 오차확산을 실행하여 출력신호 Dout를 제공한다.
이러한 식으로 본 발명은 입력신호 Din이 나타내는 명암의 최적 디더패턴을 선택하여 선택된 디더패턴이 가산된 입력신호 Din에 따라 오차확산을 실행한다. 고정된 디더패턴을 사용하는 종래 기술과 달리 본 발명은 플리커와 이상한 패턴을 억제하여 양질의 중간조 화상을 표시할 수 있다.
제10B도의 종래 기술은 고정된 디더패턴만을 제공하는 디더패턴 발생기(14)에 입력신호 Din을 공급하지 않는다.
한편 제10A도의 본 발명은 입력신호 Din에 따라 최적의 디더패턴을 선택하여 입력신호 Din에 가산한다.
본 발명에 의해 사용되는 디디패턴은 특수한 것으로 제한되지 않는다. 각 디더패턴의 임계치는 임의로 할 수도 있다. 입력신호에 따라 선택될 디더패턴들은 적당한 간격으로 임시로 변동될 수도 있다. 또다른 방법에 의하면 상이한 디더패턴이 표시화소들의 위치에 따라 선택될 수도 있다.
고정된 디더패턴만 또는 입력신호와 관계없이 임시로 공간적으로 상이한 위치들에 대한 상이한 디더패턴들을 사용하는 종래 기술과 달리 본 발명은 입력신호의 명암에 따라 최적의 디더패턴을 선택하여 입력신호에 가산한다. 결과적으로 본 발명은 플리커와 이상한 패턴들을 억제하여 양질의 중간조 화상을 제공할 수 있다.
제11도는 본 발명의 실시예에 의한 화상처리장치의 개통도이다. 이 장치는 PDP(21), 타이밍 발생기(22), 디더패턴 발생기(23) 및 오차확산부(24)를 포함한다.
이 장치는 PDP(21)상애 화상을 표시하기전에 입력신호를 처리한다. 디더패턴 발생기(23)는 복수의 디더패턴을 기억한다. 타이밍 발생기(22)는 클록신호 CLOCK, 수평동기신호 Hsync 및 수직동기신호 Vsync에 따라 디더패턴의 공간위치를 판정한다. 타이밍 발생기(22)는 디더패턴의 공간위치를 나타내는 신호를 디더패턴 발생기(23)에 제공한다.
디더패턴 발생기(23)는 적(R), 녹(G) 및 청(B)마다 제공되는 8비트 입력신호와 타이밍 발생기(22)에 의해 제공되는 신호에 따라 그내에 기억된 디더패턴들중 하나를 선택한다. 오차확산부(24)는 오차확산을 실행하여 그 결과를 PDP(21)에 제공한다.
오차확산부(24)에 의해 수행된 오차확산에 대한 임계치가 입력신호와 타이밍 발생기(22)로부터의 신호에 따라 한 명암식, 한 화소씩 또는 한 라인씩 변경된다. 디더패턴마 제공된 총임계치는 0이다.
제12도는 공지된 오차확산을 설명하는 PDP의 스크린을 나타내며, 제13도는 공지된 오차확산부를 나타내는 개통도이다.
제12도에서 PDP의 각 화소는 표시신호를 수신한다. 화소 P는 라인 n에 속한다. 화소 A는 라인 n에 있고, 화소 P에 인접해 있다. 화소들 D, C 및 B는 그다음 라인 n+1에 있고, 화소 P에 인접해 있다. 화소 P의 오차데이타는 화소들 A∼D에 소정비로 확산된다.
제13도에서 오차확산부는 명암을 나타내는 비트들(7∼0)을 갖는 입력신호 Din을 수신하는 동작부(OP1)을 갖는다. 동작부(OP1)의 출력은 비트들(4∼0)을 갖는 출력신호 Dout를 제공하는 제1 지연부(D1)에 공급된다. 제1 지연부(D1)의 출력은 화소 D에 확산된 오차데이타를 생성하도록 제2지연부(D2)를 통해 제2 동작부(OP2)의 단자 D에 공급된다.
제1 지연부(D1)의 출력은 화소 A에 확산된 오차데이타를 생성하도록 제2 동작부(OP2)의 단자 A에 공급된다.
제2 지연부 (D2)는 1라인 2화소 지연기능을 갖는디.
제2 지연부 (D2)의 출력은 화소 C에 확산된 오차데이타를 생성하도록 제3 지연부(D3)를 통해 제2 동작부(OP2)의 단자 C에 공급된다.
제3 지연부(D3)의 출력은 화소 B에 확산된 오차데이타를 생성하도록 제4 지연부(D4)를 통해 제2 동작부(OP2)의 단자 B에 공급된다.
제13도의 예에서는 입력신호 Din이 256명암들중 하나를 나타내도록 8비트를 갖는다. 한편 출력신호 Dout는 표시장치가 32명암만을 표시하기 때문에 32명암들중 하나를 나타내도록 5비트를 갖는다. 그 결과로서 입력신호 Din의 3비트가 주변화소들에 오차데이타로서 확산된다.
좀더 정밀하게 화소 P의 3비트 오차데이타는 7/16, 5/16, 3/16 및 1/16의 계수를 갖는 제1∼4 지연부(D1∼D4)를 통해 주변화소들에 확산된다.
비교적 높은 명암 예를 들어, 명암(4n-1)을 나타내는 비트의 상승 직전에 본 발명에 의한 중간조 화상표시방법을 적용하는 것이 좋다.
본 발명에 의해 사용된 제12도의 오차확산은 A=(7/16) P, B=(1/16)P, C=(5/16)P 및 D=(3/16)P로 주변화소들 A∼D에 화소 P의 오차를 확산시키는 공지된 것이다. 오차확산은 좌에서 우로 상부에서 하부로 화소들에 실행한다.
제13도의 회로는 오차데이타로서 입력신호의 하위비트를 사용하며, 또한 지연부들(D1∼D4)을 통해 화소들 A∼D의 위상들을 동기시킨다. 제2 동작부(OP2)는 오차데이타를 화소들 A∼D에 확산한다. 만일 오차데이타가 출력신호의 최하위 비트를 증분시키도록 축적되면 출력신호에 의해 표시된 명암들이 하나씩 증가된다. 나머지 오차데이타는 제1 동작부(OP1)로 귀환된다.
제14도는 본 발명에 의한 중간조 화상표시방법에 의해 사용되는 입력신호, 표시데이타 및 오차데이타를 나타낸다.
제15도는 본 발명에 의해 사용되는 디더패턴의 일예를 나타낸다.
제15도의 디더패턴온 오차로 인한 비트를 증분시키기 위한 임계치를 변동시키기 위해 사용되는 지그제그패턴이다. 즉, 값 A는 원임계치로부터 빼거나 가산된다. 값 A는 처리할 비트에 따라 변경된다.
제14도의 예에서 입력신호는 8비트를 가지며, 표시데이타는 5비트를 갖는다. 입력신호는 12비트로 내부적으로 처리된다. 즉, 오차데이타는 7비트(12-5=7)를 갖는다. 각 오차데이타의 7비트들(E6∼E0)이 1이 될 때, 표시데이타의 비트 F0이 세트된다. 즉, 표시데이타의 비트 F0은 명암을 인공적으로 표시하도록 온 된다. 제15도의 값A는 ±0∼±7의 범위내로서 G0=1일 경우 입력신호의 비트들(G2, G1, G0)에 가산된다.
비트들(G2, G1, G0)은 오차데이타의 비트들(E6, E5, E4)에 제각기 상응한다. 결과적으로 비트들(G2-G0)은 ±(0,0,0)과 ±(1,1,1)간에서 변동한다. 값 A는 입력신호의 5비트들(G7∼G3)에 따라 결정된다.
디더패턴 발생기(13)(제10A도)는 가산기(12)에 의해 입력신호(Din)에 가산되는 값 A를 제공한다. 그후 오차확산부(11)은 오차확산을 수행한다. 제14도의 오차데이타는 소수점 이하의 값을 표현하도록 7비트를 갖는다. 그러므로 총 11 또는 12비트가 내부적으로 춰급된다. 소수점 이하로 값들을 표현하기 위해 2-1∼2-4 또는 2-5의 데이타가 사용된다.
본 발명에 의해 사용되는 디더패턴들은 기억부내의 테이블로서 미리 기억된다. 그들중 최적의 것이 입력신호에 따라 선택되어 가산기(12)에 공급된다.
가산기(12)는 입력신호의 오차데이타의 임계치를 강제로 변경하기 위해 입력신호에 선택된 디더패턴을 가산한다. 임계치는 통상 8이며, 만일 제15도의 값 A가 2일 경우, 제 15도의 디더패턴을 교호하는 임계치 6과 10을 갖게 된다,
본 발명에 의해 사용되는 디더패턴들은 0∼10의 상이한 임계치를 가질 수도 있다. 각 디더패턴은 제15더에 보인 것 같은 2×2의 매트릭스로 제한되지 않고, 어느 매트릭스라도 사용할 수 있다.
디더패턴들은 단일 임계치 또는 복수의 임계치들을 가질 수도 있다. 각 디더패턴은 제15도에 보인 바와 같이 교호로 배치된 상반극성을 갖는 2 임계치 +A와 -A를 갖는다.
이하 최적 디더패턴의 선택을 설명한다. 명암들을 표시하기 위해 1프레임을 상이한 명암레벨 또는 강도레벨을 실현하는 상이한 발광주기를 갖는 6서브프레임들(SF1∼SF6)로 분할한다. 표2는 서브프레임들의 발광주기들에 의해 성취된 강도레벨들(명암들)을 나타낸다.
[표 2]
서브프레임들이 SF3, SF5, SF2, SFl, SF6 및 SF4 순으로 배열된다.
제16도는 본 발명에 의한 서브프레임들을 발광시키는 순서를 나타내며, 제17도는 제16도의 모드들 a와 b의 배열의 일예를 나타내며, 제18도는 제16도의 발광순서에 의한 플리커 발생을 나타내며, 제19도는 제18도에 의한 디더패턴의 최적 임계치를 나타낸다. 표시장치가 원래 표시할 수 있는 명암들의 수는 제16, 18 및 19도의 컬럼 28GS내에 도시된 바와 같이 28이다. 한편 각각의 8비트 입력신호는 제16, 18 및 19도의 컬럼 256GS내에 도시된 바와 같이 256이다.
디더패턴 발생기(13)와 가산기(12)가 없으면 제18도에 보인 바와 같이 28 명암단계상의 명암들 3, 7, 11, 15, 19 및 23중의 하나를 표시할 때는 언제나 플리커와 이상한 패턴들이 표시된다. 플리커는 통상적으로 명암들(4, 8)을 제공하는 서브프레임들을 온시키기 전에 발생한다.
제16도의 순서에 의하면 온될 서브프레임들은 시간축을 따라 명암들 3과 4간에 아주 다르다.
그러므로 동화상을 표시할 시에 명암들(3,4)간에 교호되는 화소는 인접화소들과 조합하여 윈하지 않는 명암을 제공할 수도 있다. 정지화상을 표시할 시에 명암들(3,4)간에 교호되는 화소는 인접화소들로부터 온 타이밍이 상이함으로 인해 플리커의 원인이 된다. 입력신호에 디더패턴이 가산되지 않을 경우 이상한 패턴들이 항상 표시된다. 만일 이상 패턴들이 수평과 수직라인을 포함하면 그들은 수평 및 수직잡음(플리커)을 갖는 원인이 된다.
수평 및 수직 잡음을 억제하기 위해 디더패턴들은 명암들에 따라 상이한 임계치 A(제14 및 15도)를 가져야 한다. 제19도는 심리 검사에 의해 얻은 각각의 명암들에 대한 최적의 임계치 A를 나타낸다.
제19도에서 만일 입력신호의 명암이 256 명암단계에서 0∼23 즉,28 명암단계에서 0∼2일 경우 디더패턴의 임계치 A는 0이 되어야 하며, 즉 0의 임계치를 갖는 디더패턴이기 억부로부터 인출되어야 한다.
만일 입력명암이 256 명암단계상에서 24 극, 28 명암단계에서 28일 경우, 임계치 A는 0이 되어야 하고, 극 0의 임계치를 갖는 디더패턴이 기억부로부터 픽업되어야 한다.
만일 입력명암이 256 명암단계에서 25∼31, 즉 28 명암단계에서 3일 경우 임계치 A는 3이 되어야 하고, 즉 3의 임계치를 갖는 디더패턴이 기억부로부터 인출되어야 한다. 만일 입력명암이 256 명암단계에서 32∼55, 즉 28 명암단계에서 4∼6일 경우 임계치 A는 0이 되어야 하고, 즉 0의 임계치를 갖는 디더패턴이 기억부로부터 인출되어야 한다. 만일 입력명암이 256 명암단계에서 56∼63, 즉 28 명암단계에서 7일 경우 임계치 A가 0,1,1,4,3,4,1 또는 1이 되어야 하고, 즉 0,1,1,4,3,4,1 또는 1의 임계값을 갖는 디더패턴이 기억부르부터 인출되어야 한다.
이러한 식으로 최적 임계치는 입력신호의 256 명암단계상의 명암 및 28 명암단계상의 대응 명암에 따라 세트된다.
본 발명은 RAM 또는 ROM과 같은 기억부내에 임계치 A를 기억해 두었다가 입력신호가 표시하는 명암에 따라 오차확산을 수행하도록 최적의 것을 선택한다.
고정된 디더패턴을 사용하고 입력신호들과 무관하게 디더패턴들을 일시적으로 공간적으로 변화시키는 종래 기술과 달리 본 발명은 입력신호 그의 명암에 최적인 디더패턴을 부가한다. 그러므로 본 발명은 플리커 및 비정상 패턴들을 억제하여 고품질의 중간조 화상을 제공한다.
본 발명의 제1태양에 의한 화상처리장치의 원리를 설명한다. 이 장치는 표시특성의 왜곡을 해결하는 데 효과적이다.
제20도는 본 발명의 제1태양에 의한 화상처리장치의 원리를 나타내는 개통도이다.
제20도의 장치는 오차확산부(4)의 앞에 배치된 승산기(3)를 갖는다. 승산기(3)는 입력신호가 비트경계에서 표시데이타와 오차데이타로 분리될 수 있도록 표시장치가 원래 표시할 수 있는 명암들의 수에 따라 걸징된 이득계수 G에 의해 입력신호를 승산한다. 이 데이타는 오차확산에 사용된다. 이 기술은 상술한 휘도의 포화부분을 제거하고, 또한 표시할 명암들이 비트경계를 따르지 않을 때 발생할 수 있는 표시특성의 평탄성을 방지한다.
(1) 휘도의 포화부분을 제거하기 위해 이득계수 G는 256 명암단계들중 하나를 나타내는 8비트 입력신호 D1과 32 명암단계들중 하나를 나타내는 5비트 표시신호 D2로서 31× 8/255=248/255로 세트된다.
(2) 표시명암들의 수가 비트경계를 따라 결정되지 않을 때 발생할 수 있는 표시특성 평탄성을 제거하기 위해 이득계수 G는 256 명암단계들중 하나를 나타내는 8비트 입력신호 D1과 28 명암단계들중 하나를 나타내는 5비트 표시신호 D2로서 27×8/255=216/255로 세트된다. 제21도는 이 경우의 표시특성을 나타낸다.
이들 2 경우에 각각 승산기(3)의 출력의 고위 5비트는 표시데이타를 형성하며, 나머지 3비트는 오차데이타를 형성한다. 승산기(3)의 출력은 요구되는 표시특성을 실현하도록 오차확산을 실행하는 오차확산부(4)에 공급된다.
제22도는 본 발명의 제1태양의 화상처리장치에 의해 실행되는 표시왜곡의 보정을 설명한다. 장치에 대한 입력 신호는 256 명암단계들중 하나를 나타내며, 출력표시신호는 6명암들중 하나를 나타낸다.
가는선 L1은 종래 기술의 표시특성을 나타내며, 굵은선 L2는 본 발명의 표시특성을 나타낸다. 굵은선 L2는 제20도의 승산기(3)의 출력에 상응한다. 점선 L3는 실제의 표시 명암들을 나타낸다. 종래기술은 입력신호에 대해 직접 오차확산을 실행하므로 가는선 L1은 256 명암단계들의 1/4만큼 연장되는 평탄성(제22도내의 부분 Q0)을 갖는다. 한편 본 발명의 굵은선 L2는 평탄성을 갖지 않는다.
본 발명은 제20도의 입력신호 D1을 이득계수 G로 승산하여 제22도의 굵은선 L2를 제공한다. 입력신호의 고위3비트들은 표시데이타로서 사용되고 나머지 비트들은 오차데이타로서 사용된다. 승산하여 얻은 오차데이타의 비트수가 많을수록 오차확산을 제공하는 표시특성은 더 평활해진다. 예를 들어 오차데이타는 5비트로 구성된다.
이러한 식으로 이득계수 G로 입력신호 D1을 승산하면 입력신호의 전점위에 걸쳐 평활표시특성을 제공한다. 승산기(3)의 출력은 고위비트와 하위비트간의 비트경계를 따라 표시데이타와 오차데이타로 분리된다. 승산기(3)의 출력에 의하면 오차확산부(4)는 오차확산을 실행하여 인공적으로 중간조 화상표시를 제공한다. 본 발명은 종래기술에 고유한 평탄성(제22도의 가는선 L1상의 부분 Q0)을 제거하고, 제22도의 굵은선 L2로 나타낸 바와 같이 평활표시특성을 제공한다.
본 발명의 제2태양에 의한 화상처리장치의 원리를 이하에 설명한다. 이 장치는 플리커 문제를 해결할 수 있다.
제23도는 본 발명의 제2태양에 의한 화상처리장치를 나타네는 개통도이다. 이 장치는 신호처리기(디더처리기)(5)와 오차확산부(6)를 갖는다. 신호처리기(5)는 디더테이블(51), 가산기(52), 승산기(53) 및 선택기(스위치)(54)를 갖는다.
신호처리기(5)는 오차확산부(6) 앞에 있다. 디더테이블(51)은 입력신호 D1을 수신하여 서브프레임들의 배열 및 발광순서로 인해 쉽게 플리커의 원인이 되는 명암을 취급하는 디더값을 제공한다. 선택기(54)는 한 라인씩 그리고 한 화소씩 교대로 1과 -1을 제공한다. 승산기(53)는 테이블(51)의 출력을 선택기(54)의 출력으로 승산한다. 가산기(52)는 승산기(53)의 출력을 입력신호 D1에 가산한다. 신호처리기(5)는 오차확산부(6)에 입력신호를 나타내는 명암에 대한 최적 디더패턴을 포함하는 데이타를 제공한다. 결과적으로 오차확산부(6)는 최소 플리커를 포함하는 출력표시신호를 제공한다.
제24도는 본 발명의 제2태양의 화상처리장치애 의해 사용된 디더패턴을 나타낸다. 제25도는 본 발명의 제2태양의 화상처리장치에 의해 성취된 플리커 억제를 설명한다. 제25도에서 1프레임은 0∼31의 32 명암단계들을 제공하도록 발광주기가 1:2:4:8:16인 5서브프레임들을 포함한다. 입력신호는 0∼255의 256 명암단계들중 하나를 나타낸다. 본 발명의 제2태양은 입력신호에 대해 오차확산을 실행하여 인공적으로 중간조 화상표시를 한다. 이 경우에 플리커 발생확률이 상세히 후술하는 바와 같이 32.8%이다.
비록 명암단계들 0∼31중 하나가 교호할 확률, 즉 명암들 N과 N+1간에서 플리커 생성확률을 갖지만 인간의 눈은 명암들 1,2,4 및 8을 제공하는 서브프레임들을 발광시켜 실현되는 명암 15와 명암 16을 제공하는 서브프레임을 발광시켜 실현되는 명암 16간의 깜박거림, 즉 플리커를 대부분 감지할 수 있다. 그러한 플리커를 방지하기 위해 본 발명은 디더값을 갖는 명암들 15와 16을 교호로 제공하는 화소를 제공한다.
[표 3]
PDP의 모든 화소들은 제24도에 보인 바와 같은 교호화소들 A와 B로 분류된다. 표시명암(15 또는 16)에 상응하는 명암을 나타내는 입력신호는 대응디더값(표3의 빗금부분)을 구비한다. 디더값은 제23도의 디더테이블(51)내에 기억된다. 입력신호 D1에 적합한 디더값은 테이블(51)로부터 독출된다. 한 화소씩 그리고 한 라인씩 반전된 토글신호는 도트카운터 또는 라인카운터의 출력의 LSB(최하위 비트)에 응답하여 발생된다. 토글신호에 응답하여 디더값은 입력신호 D1로부더 삭감 또는 가산된다.
디더값이 가산되는 화소 A와 디더값이 감소되는 화소B는 제25도의 긁은선들 A와 B를 형성한다.
표3에 보인 바와 같이 입력명암들의 범위(120∼123)는 표시명암들의 범위(15∼16)에 상응한다. 디더값이 입력되지 않을 때, 입력명암들의 범위(121∼127)는 표시 명암들(15,16)간에서 교호한다. 디더값이 입력될 때 입력명암들의 범위(121∼123)내의 화소 A와 입력명암들의 범위(125∼127)내의 화소 B는 표시명암들(15,16)간에서 교호한다. 결과적으로 디더와 오차확산에 의한 플리커의 확률은 디더없이 오차확산만에 의한 플리커의 약 1/2 확률이다.
본 발명의 제1태양의 실시예에 의한 화상처리장치에 관해 이하에 설명한다. 이러한 장치들은 표시특성의 왜곡을 보정하여 명암들의 전체 범위에 대해 평활 명암들을 제공한다.
제26도는 본 발명의 제1태양의 제1실시예에 의한 화상처리장치를 나타내는 개통도이다. 이 장치는 승산기(3), 오차확산부(4), PDP(10) 및 레지스터(30)를 갖는다, 이 장치는 명암들 0∼″2n-1″하나를 나타내는 n-비트 입력신호 D1을 수신한다. PDP(10)가 원래 표시할 수 있는 명암들의 수는 A로서 이는 m비트(m<n)로 표현된다. 즉 수 A는 2m-1+1∼2m의 범위내이다. 이 장치는 중간조 화상을 인공적으로 표시하도록 오차확산을 실행한다.
승산기(3)는 오차확산부(4) 앞에 배치된다. 레지스터(30)는 승산기(3)에 공급되는 승산계수 G를 기억한다.
레지스터(30)내에 기억된 승산계수 G는 (A-1)×2n-m/(2n-1)과 동일한 최적의 것이다. 레지스터(30)는 프로그램 가능 래치회로로 제조하여 서브프레임의 배치가 변동되더라도 PDP(10)가 원래 표시할 수 있는 명암들의 수를 변경시키는 역할을 한다. 본 실시예에서 레지스터(30)의 비트수는 P이다. n비트 입력신호 D1은 승산계수 G에 의해 승산되고 승산기(3)는 n<=q<=n+p일 경우 q비트 출력을 제공한다. 실제에 있어서 수 q는 요구되는 동작 정밀성에 따라 결정된다.
q비트 출력의 고위 m비트는 표시데이타로서 역할하는 양의 값을 나타낸다. 그의 나머지 비트들은 오차데이타로서 역할하는 양의 값을 나타낸다. 따라서 오차확산부(4)는 실행이 용이한 양의 값 동작만을 실행한다. 오차확산부(4)는 명암들의 전 범위에 대해 평활표시특성을 실현하는 m-비트 표시신호를 제공한다.
제27도는 본 발명의 제1태양의 제2실시예에 의한 화상처리장치를 나타내는 개통도이다. 제28도는 제27도의 장치의 동작을 설명한다. 제27도에서 레지스터(31)는 승산계수 G의 Aa∼Ad의 기울기 A를 기억한다. 레지스터(33)는 가산계수의 Ba∼Bd의 절편 B를 기억한다. 가산기(35)는 승산기(3) 뒤에 배치된다. 선택기(32)는 레지스터(31)내에 기억된 기울기 Aa∼Ad중 하나를 선택하여 승산기(3)에 공급한다. 선택기(34)는 레지스터(33)내에 기억된 절편들 Ba∼Bd중 하나를 선택하여 가산기(35)에 공급한다. n비트 입력신호는 명암들 0∼2n-1중 하나를 나타낸다. 이 장치는 PDP에 접속된다. PDP가 원래 표시할 수 있는 명암들의 수는 m비트(m<n)로 표현된 A이다. 수 A는 2m-1+1∼2m의 범위내이다. PDP의 표시특성은 r와 같이 비선형이다. 제27도의 장치는 오차확산을 실행하여 인공적으로 중간조 화상표시를 한다.
제27도의 장치는 근사에 의해 PDP의 비선형성을 보정한다. 근사는 시스템의 요구되는 정밀성에 좌우된다. 본 실시예는 제28도에 보인 바와 같이 근사에 의해 PDP의 비선형성을 보정하기 위해 4직선을 사용한다. 본 실시예에서는 PDP는 0∼27의 28명암들을 원래 표시할 수 있다. 즉 8비트 입력신호로 표시되는 최고위 입력명암 255은 (A-1)× 2n-m=27× 8=216으로 세트하여 근사시킨다. 4직선들중 명암 0∼63에 상응하는 영역 ''b내의 직선은 기울기 Ab와 절편 Bd를 갖는다.
기울기 A(Aa∼Ad) 및 절편 B(Ba∼Bd)는 레지스터들(31,33)내에 제각기 기억된다. 레지스터들(31,33)은 각각 프로그램 가능 래치회로로 구성되므로 그들은 서브프레임 들의 배열이 변동하더라도 PDP가 원래 표시할 수 있는 명암들의 수를 변경시키는 역할을 한다. 입력신호 D1의 고위 2비트들은 기울기 A와 절편 B를 결정한다. 입력신호 D1은 기울기 A에 의해 승산되고, 절편 B는 그의 결과에 가산된다. 기울기 A와 절편 B는 각각 양 또는 음의 값을 취할수도 있다. 이 값들 A와 B는 y=Ax+B의 연산식을 형성한다. A와 B는 4직선으로 PDP의 비선형을 보정하도록 4영역들 a∼d에서 상이한 값들을 춰한다. 레지스터들내에 기억된 기울기 및 절편의 수와 영역들의 수는 각각 4로 제한되지 않는다.
가산기(35)는 q비트 신호를 제공한다. q비트 중에서 고위 m비트들은 표시데이타로서 역할하는 양의 값을 형성하며, 나머지 비트들은 오차데이타로서 역할하는 양의 값을 형성한다. 결과적으로 오착확산부(4)는 양의 값 연산만을 실행하는 간단한 회로일 수도 있다. 본 실시예는 PDP의 비선형성 뿐만 아니라 평탄성 없은 명암들의 전체 범위에 대한 평활표시 특성을 갖는 m-비트 출력신도 D2를 제공한다.
제29도는 본 발명의 제1태양의 제3실시예에 의한 하상 처리장치를 나타내는 개통도이다. 제30도는 제29도의 장치의 동작을 설명한다.
제2실시예와 마찬가지로 제3실시예는 표시의 비선형성을 보정하도록 근사를 위해 4직선을 사용한다. 레지스터(31,33)내에 기울기 A와 절편 B를 기억하는 제2실시예와 달리 제3실시예에서는 레지스터들(31,33)내에 각 영역들의 좌측경계의 기울기 A와 y값들 C를 기억한다. 예를 들어 레지스터(33)는 제2영역 b에 대해 영역 b의 좌측 경계를 형성하는 명암(64)과 대응직선간의 교차y값 Cb를 기억한다. 결과적으로 제3실시예는 제2실시예의 n으로부터 승산기(3)의 피승수의 비트수를 n-2로 감소시킬 수 있다. 이에 의해 승산기(3)의 구조가 간략화될 수 있다.
제3실시예는 영역들의 수를 제한하지 않는다, 예를 들어 근사를 위해 8영역들, 즉 8직선들을 사용할 수도 있다. 이 경우에 승산기(3)에 의해 취급되는 피승수의 비트수는 회로규모를 더 줄이도록 n-3이다.
제31도는 본 발명의 제1태양의 제4실시예에 의한 화상처리장치를 나타내는 개통도이다.
이 장치는 3원색, 즉 적(R), 녹(G), 청(B)을 사용하여 칼라표시에 적용된다. R, G 및 B신호 각각은 n비트로 양자화된다. 각 칼라마다 표시장치가 원래 표시할 수 있는 명암들의 수는 m비트(m<n)로 표현된다. 표시장치는 R, G, 및 B에 대해 제각기 r와 같은 상이한 비선형 특성을 갖는다. 이 장치는 오차확산을 실행하여 중간조 화상을 표시한다.
제4실시예는 R, G 및 B 각각에 대해 제27 및 28도의 제2실시예와 동일 회로를 사용하며, R, G 및 B 각각상에 오차확산을 실행한다. 표시장치는 표시장치의 형광물질의 발광특성의 변동으로 인해 R, G 및 B에 대한 상이한 선형 특성을 갖는다. 따라서 제4실시예는 상이한 보정인자를 갖는 R, G 및 B를 제공한다.
이러한 목적을 위해 이 실시예는 기울기 A와 절편 B기억하기 위한 레지스터들(31,33)로서 R, G및 B를 각각 제공한다. 제4실시예의 R, G 및 B회로 각각은 제29 및 30도의 제3실시예와 동일하다.
본 발명의 제2태양의 실시예들에 관해 설명한다. 제2태양은 오차확산을 실행하여 인공적으로 명암들의 수를 증가시켜 오차확산으로 인한 플리커를 억제한다. 오차확산에 의해 원인이 되는 플리커와 이상한 패턴들에 관해 이하에 설명한다. 비록 하기 실시예들은 RGB, PDP에 관해 설명되었지만, 본 발명의 제2태양은 제1태양과 달리 RGB 표시 또는 PDP들로 제한되지 않는다.
오차확산을 분석하면 다음과 같다.
8 비트 입력신호 D1은 5비트 표시데이타 D와 3비트 오차데이타 E로 분리된다. 즉, 오차데이타 E는 값들 0∼7중 하나를 취한다.
소정 화소 주위의 주변화소들의 오차데이타 E는 누적되어 8을 초과하면 소정 화소의 표시데이타의 최하위 비트는 1로 세트된다.
따라서, 오차데이타 E=3을 갖는 화소는 3/8의 확률에서 8이며, 5/8의 확률에서 0이다.
플리커의 발생 확률에 관해 이하에 설명한다.
온될 서브프레임들이 표시할 명암들간의 시간축을 따라 넓게 변화할 때 플리커가 발생된다. 인간의 눈은 플리커가 저휘도레벨로 발생할 때 그것을 감지한다. 고휘도레벨에서 온될 서브프레임들은 거의 변화하지 않는다.
제32도는 오차데이타와 플리커 발생의 확률간의 관계를 나타낸다. 플리커는 오차확산이 표시데이타의 LSB를 1 또는 0으로 변동시킬 때 발생한다. 즉, 플리커는 오차데이타 E의 누적이 8에서 0 또는 0에서 8로 변동할 때 발생한다.
오차데이타 E=3일 때, 플리커 발생확률 P3는 다음과 같다.
P3=(3/8) × (5/8)+(5/8) × (3/8)=15/32
E=K일 때 플리커의 발생확률 PK는 다음과 같다.
PK =K(8-K)/32
표4는 상이한 오차데이타에 관해 플리커의 발생확률을 나타낸다.
[표 4]
따라서 임의의 명암에시 플리커의 발생학률은 다음과 같이 32.8%이다.
온될 서브프레임들이 시간축을 따라 넓게 변화하는 명암들에서 플리커가 발생할 때, 인간의 눈은 플리커를 감지한다.
제33도는 2 사건들간의 빈동의 발생확률을 설명한다. 만일 사건 A가 40%의 확률로 발생하고, 사건 B는 60%의 확률로 발생하면, A에서 B로의 변동확률은 4/10×6/10=24/100, B에서 A로의 변동확률은 6/10×4/10=24/100, A에서 A로의 변동확률은 4/10× 4/10=16/100, B에서 B로의 변동확률은 6/10× 6/10=36/100이다.
결과적으로, A에서 B로 또는 B에서 A로의 상태 변동확률은 48%, A상태(A→A) 또는 B상태(B→B) 유지확률은 52% 이다.
이제 본 발명의 제2태양의 원리에 관해 설명한다. 표4에서 예를 들어 E=4의 오차데이타는 1에시 0 또는 0에서 1로 표시데이타의 LSB에시의 변동확률이 높다. 이 경우에 본 발명의 제2태양은 E=4의 오차데이타를 그러한 변동의 거의 원인이 되지 않는 또다른 것으로 변동시킨다. 좀더 구체적으로 제2태양은 표시장치의 2화소로부터 일정값을 가감하여 화소의 평균에 의해 요구되는 명암을 제공할 수 있다.
명암들 A와 B의 디더 매트릭스로 입력명암을 표시할 때에 명암들 A와 B 각각은 플리커의 원인이 거의 되지 않아야 한다. 이를 달성하기 위해 본 발명의 제2태양은 입력명암에 ±Z를 부가한다.
제34도는 본 발명의 제2태양에 의한 플리커 억제기술을 설명한다.
굵은 선 LN15는 플리커 억제없이 표4의 오차데이타 E의 플리커의 발생확률을 나타낸다.
여러 종류의 Z가 오차데이타 E를 E±Z로 표현하도록 준비된다. E+Z와 E-Z는 직선으로 서로 접속된다. 직선과 원 오차데이타 E간의 교차들중 최소값 P(플리커확률)을 포함하는 것이 최적 디더값을 억제하는 플리커로서 선택된다.
[표 5]
제35도는 제34도의 플리커 억제기술에 의한 오차데이타와 플리커의 발생확률간의 관계를 나타낸다.
본 발명의 플리커 억제기술에 의하면 값A와 B는 다음과 같다.
P=A+B
A = 1/16 × 1/3 2 (0 + 1 2 + 16 + 1 2 + 0 + 0 + 0 + 0 )
B = 1/1 6 × 1/3 2 (0 + 0 + 0 + 0 + 0 + 1 2 + 1 6 + 1 2 )
플리커의 발생확률은 P=40/256=15.6%이다. 본발명의 확률 15.6%는 플리커 억제기술 없는 경우의 확률 32.8%의 절반 이하이다.
N화소들의 디더 매트릭스에 의한 플리커 억제에 관해 생각한다. 상술한 기술은 ±Z의 2값들을 각각 포함하는 디더패턴들을 사용한다.
이들 디더패턴들은 2치 디더패턴들보다 더 효율적으로 플리커를 억제할 수 있다.
4치 2×2 디더 매트릭스를 예로 들면 다음과 같다:
8치 2×2 디더 매트릭스를 예로 들면 다음과 같다:
제36도는 본 발명의 제2태양에 의한 플리커를 억제하는 또다른 기술을 설명한다. 라인 LN17은 플리커 억제기술없는 플라즈마 표시판넬의 발생확률을 나타낸다. 라인들 L17A와 L17B는 본 발명에 의한 2치 디더패턴(A,B)를 사용하는 플리커 억제기술에 의한 플리커의 발생확률을 나타낸다. 라인들 L17A0, L17A1, L17B0 및 L17B1은 본 발명에 의한 4치 디더패턴(A0, A1, B0, B1)을 사용하는 플리커 억제기술에 의한 플리커의 발생확률을 나타낸다.
제37A∼37D도는 플라즈마 표시판넬 전후의 플리커의 발생확률과 오차데이타간의 관계를 나타낸다. 좀더 구체적으로 제37A도는 플라즈마 표시판넬이 없는 경우이고, 제37B도는 2치 디더패턴을 사용하는 기술의 경우이고, 제37C도는 4치 디더패턴을 사용하는 기술의 경우이고, 제37D도는 8치 디더패턴을 사용하는 기술의 경우이다.
제37A도에서는 플라즈마 표시판넬이 없는 경우로서 플리커의 발생확률이 32.8%이다. 이는 2치 디더패턴을 사용하는 제37B도에서 15.6%로 감소된다. 4치 디더패턴을 사용하는 제37C도에서 6.2%로 감소되고, 8치 디디패턴을 사용하는 제37D도에서 0%르 감소된다. 이런 식으로 4치와 8치 디더패턴은 2치 디디패턴보다 플리커를 제하는 데 더 효과적이다.
그다음 본 발명의 제2태양의 실시예를 설명한다. 이 실시예들은 n비트로 양자화된 입력신호를 수신하여 m비트 명암들(m<n)을 표시할 수 있는 RGB 표시를 한다. 이 실시예들은 입력신호에 대해 오차확산을 실행하여 표시장치상에 많은 명암들을 인공적으로 표시하여 오차확산으로 인한 플리커를 억제한다.
제38도는 본 발명의 제2태양의 제1실시예에 의한 화상처리장치를 나타내는 개통도이다. 이 장치는 R, G 및 B용으로 배치된 디더처리기들(201∼ 203), 레지스터 (271, 272), 라인카운터(273), 도트카운터(274) 및 배타적 OR 게이트 (275)를 갖는다. 디 더처리기 (201∼ 203) 각각은 선택기들 (211,212,214), 인버터(213), 가산기(215) 및 오차확산부 (216)를 갖는다.
이 장치는 상이한 디더타입들을 기억시켜 두고, 입력신호에 따라 그들중 하나를 선택한다. 이 장치는 R, G 및 B에 대한 8비트 입력신호들을 수신하여 R, G 및 B에 대한 5비트 출력신호를 제공한다. 5비트 출력신호 각각은 17(명암 0∼16)∼32(명암 0∼31)명암들중 하나를 나타낸다. 본실시예는 7 디더타입과 오프 디더상태를 사용한다. 각각의 디더타입은 -15∼15 범위내의 4비트 디더값들을 포함한다.
[표 6]
표6에 보인 바와 같이 레지스터(271)(REG1)는 입력신호가 나타내는 명암에 따라 최적의 디더타입을 명시하는 데 사용된다. 본 실시예는 3비트로 표현된 7 디더타입을 사용한다. 레지스터(271)는 96비트 레지스터(32×3=96)로서 7 디더타입의 하나가 32비트로 할당된다. 레지스터들(271,272)은 래치회로로 형성되어 있으므로, 그내에 기억된 데이타가 서브프래임의 배열을 변경할 때 갱신될 수 있다.
[표 7]
표 7에 나타낸 바와 같이 레지스터(272)(REG2)는 디더값들을 기억한다. 이 레지스터는 224비트 레지스터(4×8×7)이다. 왜냐하면 각 디더값이 4비트로 표현되고, 각 명암영역은 8디더값(3비트 오차데이타에 상응함)을 포함하며, 7디더타입이 있기 때문이다. 이들 2레지스터들(271,272)에 대하여 필요한 디더방법을 프르그램한다.
입력된 R, G, B의 8비트 신호는 제각기 디더처리기들(201,202,203)에 공급된다. 디더처리기들에서는 각각 고위 5비트 입력신호가 선택기(211)(SEL1)에 공급되어 선택신호를 형성한다. 선택기(211)는 3비트 32-1 선택기로서 레지스터(271)로부터 디더타입들중 하나를 선택한다.
선택기(211)에 의해 제공된 3비트 디더수와 하위 3비트입력신호 즉, 총 6비트가 선택기(212)(SEL2)에 공급된다. 선택기(212)는 이네이블/디스에이블상태들로 4비트 56-1 선택기이다. 이네이블/디스에이블상태들은 디더오프상태(디더타입 No.0)의 선택여부에 사용된다. 디더타입 No.0이 특정되면 선택기(212)는 0의 데이타를 제공한다.
입력신호가 나타내는 명암에 따라 선택된 디더값은 선택기(214)(SEL3)에 의해 반전 또는 비반전된다. 즉, 디더값을 반전시키기 위해 선택기(214)는 인버터(213)를 통해 선택기(212)의 출력을 선택한다. 디더값을 비반전시키기위해 선택기(214)는 선택기(212)의 출력을 직접 수신한다. 선택기(214)는 4비트 (2-1) 선택기이다. 선택기(214)는 라인 및 도트 카운터들(273,274)의 출력들의 LSB들의 배타적 OR을 제공하는 배타적 OR 게이트(275)에 의해 제공된 스위칭신호에 응답하여 동작한다. 따라서 선택기(214)용 스위칭신호는 화면상에서 교호하는 신호이다. 이 스위칭신호와 8비트 입력신호에 의해 반전 또는 비반전되는 디더값이 가산기(215)에 의해 서로 가산된다. 즉, 제38도내의 점선으로 둘러싼 부분은 디더값 α로서 입력신호± α 즉 선택기(212)의 출력을 계산한다.
이러한 식으로 이 실시예는 입력신호에 적당한 디더값을 가감하여 디더를 행한다. 처리된 신호는 오차확산부(216)에 공급된다. 오차확산부(216)에 의해 실행된 오차확산은 상술한 것과 동일하다.
제39도는 본 발명의 제2태양의 제2실시예에 의한 화상처리장치를 나타내는 개통도이다. 제1실시예와 마찬가지로 제2실시에의 장치는 R, G, B용 디더처리기들(301∼303), 레지스터(371,372), 라인카운더(373), 도트카운더(374) 및 배타적 OR 게이트(375)를 갖는다. 디더처리기들(301∼303) 각각은 선택기들(311,312,314), 인버터(313), 가산기(315) 및 오차확산부(316)를 갖는다.
제2실시예는 입력신호의 레벨에 응답하여 이네이블 및 디스에이블되는 단일 디더타입을 사용한다. 이 장치는 8비트의 R, G, B 입력신호를 수신하여 5비트의 R, G, B 출력신호를 제공한다. 5비트 표시신호 각각은 17(명암 0∼16)∼32(0∼31)명암들중 하나를 나타낸다. 디더타입은 4비트(-15∼15)로 표현되고 8디더값을 포함한다.
레지스터(371)(REG1)는 입력신호가 표현하는 명암에 따라 디더값의 이네이블/디스에이블 상태들을 측정한다. 레지스터(371)는 32 표시명암들 각각에 대해 디더 이네이블/디스에이블 상태들을 특정하도록 32비트 레지스터(32×1)이다. 레지스터(372)(REG2)는 디더값들을 기억한다. 레지스터(372)는 8 4-비트 디디값을 기억하도록 32비트 레지스터 (4× 8=32)이다. 이들 2 래지스터들(371,372)에 대해 필요한 디더방법을 프로그램한다.
이러한 식으로 제39도의 실시예는 레지스터들(371,372)의 용량들을 줄이므로 회로크기를 줄일 수 있다. 본 실시예의 동작은 7 디더타입 대신 단일 디더타입에 더하여 디더 오프상태를 레지스터(371)에 기억시키는 제38도의 실시예와 동일하므로 여기서 제39도의 상세한 동작에 대해서 설명하지 않는다.
제40도는 본 발명의 제2태양의 제3실시예에 의한 화상처리장치를 나타내는 개통도이다.
제3실시예는 제1실시예와 같은 여러 디더타입을 사용하여 표시장치의 강한 비선형성을 처리한다. 제38도의 제1실시예는 동일 명암을 갖는 각 입력신호에 ±α의 디더값을 제공하여 2 화소들의 합으로서 입력신호에 의해 표현되는 원화상을 표시한다. 표시장치가 강한 비선형성을 가지면 인간의 눈은 디더값을 가감한 신호들간의 진폭차를 감지한다. 즉 인간의 눈에서 ((입력신호 +α) +(입력신호 -α))/2는 입력신호와 동일하지 않다. 이는 디더값이 클 때 또는 비선형성이 강할 때 두드러지므로 명암의 연속성이 떨어진다.
제40도의 장치는 R, G, B용 디더처리기(401∼403), 레지스터(471,472), 라인카운터(473), 도트카운터(474) 및 배타적 OR 게이트(475)를 갖는다. 디더처리기들(401∼403) 각각은 선택기(411,412,414), 인버터(413), 가산기(415) 및 오차확산부(416)를 갖는다.
레지스터(472)는 가산할 디더값과 감산할 디더값을 개별적으로 특정하기 위해 사용된다. 레지스터(472)의 용량은 제38도의 레지스터(272)의 용량의 2배이므로, 입력신호에 가산할 디더값 α(+α)과 입력신호로부터 삭감할 디더값 β(-β)을 기억할 수 있다.
좀더 구체적으로 레지스터(472)(REG2)는, 예를 들어 448비 트레지스터(4× 8× 7× 2)이 다. 2 레지스터(471,472)는 필요한 디더방법을 실행할 수 있도륵 가산될 디더값(α)과 감산될 디더값(β)를 프르그램한다. 레지스터(472)의 용량을 제38도의 레지스터(272)의 2배로 한 것을 제외하면, 제40도의 실시예의 동작은 제38도와 동일하므로 그에 대한 설명은 생략한다.
제41도는 본 발명의 제1 및 제2태양의 실시예에 의한 화상처리장치의 개통도이다. 즉 제41도의 실시예는 제31도의 제1태양과 제38도의 제2태양의 조합이다. 제41도의 실시예는 제1및 제2태양의 실시예들의 조합에 의해 실현된다.
제41도의 실시예는 오차확산을 실행하여 원래 표시할 수 있는 명암수가 작은 R, G, B 표시장치상에 많은 명암들을 인공적으로 표시할 수 있다. 본 실시예는 본 발명의 제1태양에 의한 입력명암들의 전체 범위에 걸쳐 평활한 명암을 제공할 수 있으며, 또한 본 발명의 제2태양에 의하면 발광주기의 조합을 갖는 명암들을 형성하는 PDP와 같은 표시장치상에 발생할 수도 있는 플리커를 억제할 수 있다.
본 실시예는 본 발명의 제1태양의 방법을 실행한 다음 제2태양의 방법을 실행한다.
이 장치는 R, G, B용 n-비트 입력신호를 수신한다. 표시장치가 원래 표시할 수 있는 명암들의 수는 m(n>m)이다. 제31도의 본 발명의 제1태양에 의한 회로들(20R, 20G, 20B)은 최대 입력명암이 최대 표시명암에 상응하도록 승산계수를 세트한다. 이 장치는 R, G, B에 대한 승산계수 및 가산계수를 변동시켜 표시장치의 R, G, B 형광물질의 특성이 서로 다르더라도 균일한 표시특성을 실현시킬 수 있다. 이러한 목적을 위해 기울기 레지스터(31)와 절편 레지스터(33)가 R, G, B에 대해 제각기 제공된다.
회로들(20R, 20B, 20G)은 본 발명의 제2태양에 의한 회로들(201∼203)에 q비트 출력신호(승산 및 가산으로 인해 연장된 하위 비트들을 포함)를 제공한다. 표시장치상의 명암들을 표시하는 순서는 사전에 결정되며, 심한 플리커의 원인이 되는 명암들에 대해 디더링, 즉 디더를 실행한다.
서브프레임의 배열, 즉 명암들을 표시하는 순서는 R, G, B에 대해 동일하므로 특정 명암에 가한 디더값은 R, G, B에 공통이다. 회로들(201∼203)각각에서 수신된 신호는 비트 경계를 따라 표시데이타와 오차데이타로 분리된다. 즉, 고위 m비트 신호는 양의 표시데이타를 형성하며, 하위 q-m비트는 양의 오차데이타를 형성한다. 결과적으로 오차확산부(216)는 양의 합연산만을 실행하는 간단한 회로이다. 제41도의 실시예는 표시장치의 비선형성을 보정하여, 칼라 불평형을 제거해서 플리커 또는 평탄성이 없는 입력명암들의 전범위에 걸쳐 평활한 표시를 갖는 m비트 R, G, B 출력신호를 제공한다.
본 발명의 실시예들은 플라즈마 표시판넬(PDP)을 참조하여 설명했으나, 본 발명은 PDP에 제한되지 않는다. 본 발명은 1프레임을 서브프레임들로 분할하는 어떠한 타입의 표시장치에나 작용하여 오차확산을 실행함으로써 표시할 명암들의 수를 인공적으로 증가시킬 수 있다.
상술한 바와 같이 본 발명은 명암의 왜곡을 방지하고, 또한 PDP와 같은 표시장치상의 플리커를 억제하여 원래 표시할 수 있는 작은 수의 명암들을 인공적으로 증가시킬 수 있다. 그밖에도 본 발명은 표시장치의 비선형 특성을 보정할 수 있을 뿐만 아니라 표시장치의 R, G, B 형광물질의 칼라불균형을 보정할 수 있으므로, 고품질의 중간조 화상을 표시할 수 있다.
본 발명은 상술한 실시예들로 제한되지 않고, 본 발명의 정신과 청구범위에서 벗어나지 않는 범위내에서 여러 다른 실시예들을 실시할 수 있다.

Claims (47)

  1. 표시장치상에 표시할 명암들의 수를 인공적으로 증가시키도록 오차확산 동작을 실행하는 오차확산부(4)와;
    상기 오차확산부(4)의 앞에 배치되며, 입력신호(D1)를 승산계수(G0)로 승산함으로써, 상기 입력신호를 비트경계를 따라 표시데이타와 오차데이타로 분리하고 상기 입력신호에 대해 오차확산 동작을 실행하여 입력명암의 전범위에 걸쳐 평활표시 특성을 실현하도록 하는 승산기(3)를 포함하는 것이 특징인 화상처리장치.
  2. 제1항에 있어서,
    상기 오차확산확부(4)는 n-비트 양자화신호(0∼2n-1의 정수를 나타냄)에 대해 오차확산 동작을 실행함으로써, 원래 표시할 수 있는 명암수가 m비트(m<n)로 표현하여 2m이하인 상기 표시장치의 명암수를 인공적으로 증가시키는 것이 특징인 화상처리장치.
  3. 제1항에 있어서,
    승산계수들을 기억하기 위한 레지스터(31)와;
    상기 레지스터(31)내에 기억된 승산계수들중 임의의 것을 선택하는 선택기(32)를 더 포함하는 것이 특징인 화상처리장치.
  4. 제1항에 있어서,
    상기 승산기(3)와 상기 오차확산부(4)간에 배치되어, 상기 승산기(3)의 출력에 가산계수를 가산하는 가산기(35)를 더 포함하는 것이 특징인 화상처리장치.
  5. 제4항에 있어서,
    가산계수들을 기억하는 레지스터(33)와;
    상기 레지스터(33)내에 기억된 가산계수들중 임의의 것을 선택하는 선택기(34)를 더 포함하는 것이 특징인 화상처리장치.
  6. 제5항에 있어서,
    상기 승산 및 가산 계수들은 상기 표시장치의 비선형 특성의 반전을 나타내는 선형근사식의 기울기 및 절편에 상응하며, 또한 상기 표시장치의 비선형 특성을 보정하도록 특정신호에 응답하여 변동되는 것이 특징인 화상처리장치.
  7. 제6항에 있어서,
    상기 승산 및 가산계수들을 변경하는 신호는 입력신호의 고위 비트들을 포함하는 것이 특징인 화상처리장치.
  8. 제5항에 있어서,
    상기 레지스터(33)내에 기억된 가산계수들은 고위 h비트로 한정된 2h선형근사식의 y축 절편인 것이 특징인 화상처리장치.
  9. 제5항에 있어서,
    상기 레지스터(33)내에 기억된 가산계수들은 고위 h비트에 의해 한정된 2h사각영역의 좌연부상의 y값이며, 이에따라 상기 승산기(3)에 의해 취급된 피승수의 비트수가 n에서 n-h로 감소됨으로써 상기 화상처리장치의 회로크기가 감소되는 것이 특징인 화상처리장치.
  10. 제1항에 있어서,
    상기 화상처리장치는 반도체 집적회로로서 구성되는것이 특징인 화상처리장치.
  11. 0∼2n-1의 정수를 각각 나타내는 n비트 양자화 적(R), 녹(G), 청(B)의 신호들을 수신하며, 또한 적, 녹, 청 각각에 대해 2m이하의 m비트 명암(m<n)을 원래 표시할수 있는 표시장치상에 많은 명암들을 인공적으로 표시하도록 오차확산부(4)에 의해 오차확산 동작을 실행하는 적, 녹, 청에 대한 처리기들(20R, 20G, 20B)을 가지는 화상처리장치에 있어서,
    상기 각 처리기들(20R, 20G, 20B)은
    상기 오차확산부(4)의 앞에 배치되며, 입력신호를 승산계수에 의해 승산하는 승산기(3)와;
    상기 승산계수를 기억하는 제1 레지스터(31)와;
    상기 제1 레지스터(31)내에 기억된 승산계수들중 하나를 선택하는 제1 선택기(32)와;
    상기 승산기(3)의 출력에 가산계수를 가산하도록 상기 승산기(3)와 오차확산부(4)간에 배치된 가산기와;
    상기 가산계수를 기억하는 제2 레지스터(33)와;
    상기 제2 레지스터(33)내에 기억된 가산계수들중 하나를 선택하는 제2 선택기(34)를 포함하며,
    상기 입력신호를 비트경계를 따라 표시데이타와 오차데이타로 분리하여 오차확산 동작을 실행해서 입력명암들의 전범위에 걸쳐 평활표시 특성을 제공하는 것이 특징인 화상처리장치.
  12. 제11항에 있어서,
    상기 처리기들(20R, 20G, 20B)의 상기 제1 및 제2 레지스터(31,33)는 적(R), 녹(G), 청(B) 형광물질의 불균일로 인한 칼라 불균형을 보정하기 위해 각각 적, 녹, 청에 대해 상이한 계수를 기억하는 것이 특징인 화상처리장치.
  13. 제11항에 있어서,
    상기 승산 및 가산 계수들은 상기 표시장치의 비선형성의 반전을 나타내는 선형근사식의 기울기 및 절편에 상응하며, 또한 상기 표시장치의 비선형 특성을 보장하도록 특정신호에 응답하여 변동되는 것이 특징인 화상처리장치.
  14. 제13항에 있어서,
    상기 승산 및 가산계수들을 변경하는 신호는 입력신호의 고위 비트들을 포함하는 것이 특징인 화상처리장치.
  15. 제11항에 있어서,
    상기 제2 레지스터(33)내에 기억된 가산계수들은 고위h비트로 한정된 2h선형근사식의 y축 절편인 것이 특징인 화상처리장치.
  16. 제11항에 있어서,
    상기 제2 레지스터(33)내에 기억된 가산계수들은 고위 h비트에 의해 한정된 2h사각영역의 좌연부상의 y값이며, 이에 따라 상기 승산기(3)에 의해 취급된 피승수의 비트수가 n에서 n-h로 감소됨으로써, 상기 화상처리장치의 회로 크기가 감소되는 것이 특징인 화상처리장치
  17. 제11항에 있어서,
    상기 화상처리장치는 반도체 집적회로로서 구성되는것이 특징인 화상처리장치.
  18. 오차확산 동작을 실행하여 표시장치상에 표시할 명암들의 수를 인공적으로 증가시키는 오차확산부(6)와;
    상기 오차확산부(6)의 앞에 배치되며, 입력신호(D1)에/로부터 디더값을 가산 또는 감산하여, 상태변환이 쉬운 오차데이타를 상태 변환이 어려운 데이타로 변환하여 플리커를 억제하는 디더처리기(5)를 포함하며,
    상기 디디처리기(5)는 플리커를 발생하기 쉬운 입력신호에 가할 디더값을 기억하는 디더테이블(51)과, 상기 입력신호에/로부터 상기 디더데이블(51)의 출력을 가산 또는 감산하는 디더부(52, 53, 54)를 구비하는 것이 특징인 화상처리장치.
  19. 제18항에 있어서,
    상기 디더부(52,53,54)는
    반전 및 비반전 신허를 한 라인씩 및 한 화소씩 교호로 제공하는 선택기(54)와;
    상기 선택기(54)의 출력에 의해 상기 디더테이블(51)의 출력을 승산하는 승산기(53)와;
    상기 승산기(53)의 출력을 상기 입력신호에 가산하는 가산기(52)를 포함하는 것이 특징인 화상처리장치.
  20. 제19항에 있어서,
    상기 선택기(54)는 라인카운터(273)의 최하위 비트와 도트카운터(274)의 최하위 비트의 배타적 OR(275)로 형성된 신호에 응답하여 반전 및 비반전 신호를 제어하는 것이 특징인 화상처리장치.
  21. 제18항에 있어서,
    상기 디더테이블(51)은
    복수 타입의 디더값들을 기억하는 제1 레지스터(272, 472)와;
    상기 제1 레지스터(272,472)내에 기억된 디더값들중 최적값을 특정하는 제2 레지스터(271,471)를 포함하는 것이 특징인 화상처리장치.
  22. 제21항에 있어서,
    상기 제1 레지스터(272)는 상기 입력신호에/로부터 가산 또는 감산할 디더값들(α)을 기억하는 것이 특징인 화상처리장치.
  23. 제21항에 있어서,
    상기 제1 레지스터(472)는 상기 입력신호에 가산한 제 1 디더값들(α) 및 상기 입력신호로부터 감산할 제2 디더값들(β)을 기억하는 것이 특징인 화상처리장치.
  24. 제18항에 있어서,
    상기 디더테이블(51)은
    단일 타입의 디더값을 기억하는 제1 레지스터(372)와;
    상기 입력신호의 명암에 따라 상기 제1 레지스터(372)내에 기억된 디더값을 상기 입력신호에 가해야 할지를 판정하는 제2 레지스터(371)를 포함하는 것이 특징인 화상처리장치.
  25. 제18항에 있어서,
    상기 화상처리장치는 반도체 집적회로로서 구성되는것이 특징인 화상처리장치.
  26. 0∼2n-1의 정수를 각각 나타내는 n비트 양자화 적(R), 녹(G), 청(B)의 신호들을 수신하며, 또한 적, 녹, 청 각각에 대해 2m 이하의 m비트 명암(m<n)을 원래 표시할 수 있는 표시장치상에 많은 명암들을 인공적으로 표시하도록 오차확산 동작을 실행하는 적, 녹, 청에 대한 처리기들(201∼203, 301∼303, 401∼403)을 가지 는 화상처 리 장치 에 있어서,
    상기 각 처리기들(201∼203, 301∼303, 401∼403)은
    오차확산 동작을 실행하여 표시장치상에 표시할 명암들의 수를 인공적으로 증가시키는 오차확산부(6)와;
    상기 오차확산부(6)의 앞에 배치되며, 입력신호에/′로부터 디디값을 가산 또는 감산하여, 상태변환이 쉬운 오차데이타를 상태 변환이 어려운 데이타로 변환하여 플리커를 억제하는 디더처리기(5)를 포함하며,
    상기 디더처리기(5)는 플리커를 발생하기 쉬운 입력신호에 가할 디더값을 기억하는 디더테이블(51)과, 상기 입력신호에/로부터 상기 디더데이블(51)의 출력을 가산 또는 감산하는 디더부(52,53,54)를 구비하는 것이 특징인 화상처리장치.
  27. 제26항에 있어서,
    상기 디더부(52,53,54)는
    반전 및 비반전 신호를 한 라인씩 및 한 화소썩 교호로 제공하는 선택기(54)와;
    상기 선택기(54)의 출력에 의해 상기 디더테이블(51)의 출럭을 승산하는 승산기(53)와:
    상기 승산기(53)의 출력을 상기 입력신호에 가산하는 가산기(52)를 포함하는 것이 특징인 화상처리장치.
  28. 제27항에 있어서,
    상기 선택기(54)는 라인카운터(273)의 최하위 비트와 도트카운터(274)의 최하위 비트의 배타적 OR(275)로 형성된 신호에 응답하여 반전 및 비반전 신호를 제어하는 것이 특징인 화상처리장치.
  29. 제26항에 있어서,
    상기 디더테이블(51)은
    복수 타입의 디더값들을 기억하는 제1 레지스터(272, 472)와;
    상기 제1 레지스터(272,472)내에 기억된 디더값들중 최적값을 특정하는 제2 레지스터(271, 471)를 포함하는 것이 특징인 화상처리장치.
  30. 제29항에 있어서,
    상기 제1 레지스터(272)는 상기 입력신호에/로부터 가산 또는 감산할 디더값들(α)을 기억하는 것이 특징인 화상처리장치.
  31. 제29항에 있어서,
    상기 제1 레지스터(472)는 상기 입력신호에 가산한 제1 디더값들(α) 및 상기 입력신호로부터 감산할 제2 디더값들(β)을 기억하는 것이 특징인 화상처리장치.
  32. 제26항에 있어서,
    상기 디더테이블(51)은
    단일 타입의 디더값을 기억하는 제1 레지스터(372)와;
    상기 입력신호의 명암에 따라 상기 제1 레지스터(372) 내에 기억된 디더값을 상기 입력신호에 가해야 할기를 판정하는 제2 레지스터(371)를 포함하는 것이 특징인 화상처리장치.
  33. 제26항에 있어서,
    상기 화상처리장치는 반도체 집적회로로서 구성되는것이 특징인 화상처리장치.
  34. 복수의 디더패턴을 사전에 기억하고, 또한 입력화상신호를 수신하는 디더패턴 발생기(23)와;
    상기 디더패턴 발생기(23)로부터 상기 입력화상신호와 패턴신호를 수신하는 가산기(12)와;
    상기 가산기(12)의 출력에 대해 오차확산 동작을 수행하는 오차확산부(24)플 포함하는 것이 특징인 반도체 집적회로.
  35. 제34항에 있어서,
    상기 디더패턴 발생기(23)는 입력제어신호에 응답하여 타이밍 발생기(22)로부터 출력된 제어신호를 수신하며, 상기 오차확산부(24)는 상기 타이밍 발생기(22)로부터의 제어신호에 응답하여 오차확산 동작을 수행하는 것이 특징인 반도체 집적회로.
  36. 제35항에 있어서,
    상기 반도체 집적회로는 상기 타이밍 발생기(22)의 출력과 상기 오차확산부(24)의 출력에 따라 구동될 화소들의 2차원 매트릭스를 갖는 표시장치(21)를 구동시키기 위해 사용되는 것이 특징인 반도체 집적회로.
  37. 입력제어신호에 응답하여 제어신호를 제공하는 타이밍 발생기(22)와;
    복수의 디더패턴을 사전에 기억하고, 또한 상기 타이밍 발생기(2그)로부터의 제어신호와 입력화상신호를 수신하는 디더패턴 발생기(23)와;
    상기 디더패턴 발생기(23)로부터 상기 입력화상신호와 패턴신호를 수신하는 가산기(12)와;
    상기 타이밍 발생기(22)로부터의 제어신호에 응답하여 상기 가산기(12)의 출력에 대해 오차확산 동작을 실행하는 오차확산부(24)와;
    상기 타이밍 발생기(22)의 출력과 상기 오차확산부(24)의 출력에 따라 구동될 화소들의 2차원 매트릭스를 갖는 표시장치(21)를 포함하는 것이 특징인 표시판넬.
  38. 가중비트에 따라 상이한 발광주기를 갖는 서브프레임들의 임의 조합으로서 명암을 표시하는 화상처리 장치를 갖는 플라즈마 표시판넬에 있어서,
    상기 화상처리장치는
    표시장치상에 표시할 명암들의 수를 인공적으로 증가시키도록 오차확산 동작을 실행하는 오차확산부(4)와;
    상기 오차확산부(4)의 앞에 배치되며, 입력신호(D1)를 승산계수(G0)로 승산함으로써, 상기 입력신호를 비트경계를 따라 표시데이타와 오차데이타로 분리하고 상기 입력신호에 대해 오차확산 동작을 실행하여 입력명암의 전범위에 걸쳐 평활표시 특성을 실현하도록 하는 승산기(3)를 포함하는 것이 특징인 플라즈마 표시판넬.
  39. 가중비트에 따라 상이한 발광주기를 갖는 서브프레임들의 임의 조합으로서 명암을 표시하는 화상처리장치를 가지며, 상기 화상처리장치는 0∼2n-1의 정수를 각각 나타내는 n비트 양자화 적(R), 녹(G), 청(B)의 신호들을 수신하고, 또한 적, 녹, 청 각각에 대해 2m 이하의 m비트 명암(m<n)을 원래 표시할 수 있는 표시장치상에 많은 명암들을 인공적으로 표시하도록 오차확산부(4)에 의해 오차확산 동작을 실행하는 적, 녹, 청에 대한 처리기들(20R, 20G, 20B)을 포함하는 플라즈마 표시판넬에 있어서,
    상기 각 처리기들(20R, 20G, 20B)은
    상기 오차확산부(4)의 앞에 배치되며, 입력신호를 승산계수에 의해 승산하는 승산기(3)와;
    상기 승산계수를 기억하는 제1 레지스터(31)와;
    상기 제1 레지스터(31)내에 기억된 승산계수들중 하나를 선택하는 제1 선택기(32)와;
    상기 승산기(3)의 출력에 가산계수를 가산하도록 상기 승산기(3)와 오차확산부(4)간에 배치된 가산기와;
    상기 가산계수를 기억하는 제2 레지스터(33)와;
    상기 제2 레지스터(33)내에 기억된 가산계수들중 하나를 선택하는 제2 선택기(34)를 포함하며,
    상기 입력신호를 비트경계를 따라 표시데이타와 오차데이타로 분리하여 오차확산 동작을 실행해서 입력명함들의 전범위에 걸저 평활표시 특성을 제공하는 것이 특징인 플라즈마 표시판넬.
  40. 가중비트에 따라 상이한 발광주기를 갖는 서브프레임들의 임의 조합으로서 명암을 표시하는 화상처리장치를 갖는 플라즈마 표시판넬에 있어서,
    상기 화상처리장치는
    오차확산 동작을 실행하여 표시장치상에 표시할 명암들의 수를 인공적으로 증가시키는 오차확산부(6)와;
    상기 오차확산부(6)의 앞에 배치되며, 입력신호(D1)에/로부터 디더값을 가산 또는 감산하여, 상태변환이 쉬운 오차데이타를 상태 변환이 어려운 데이타로 변환하여 플리커를 억제하는 디더처리기(5)를 포함하며,
    상기 디더처리기(5)는 플리커를 발생하기 쉬운 입력신호에 가할 디더값을 기억하는 디더테이블(51)과, 상기 입력신호에/로부터 상기 디디데이블(51)의 출력을 가산 또는 감산하는 디더부(52, 53, 54)를 구비하는 것이 특징인 플라그마 표시판넬.
  41. 가중비트에 따라 상이한 발광주기를 갖는 서브프레임들의 임의 조합으로서 명암을 표시하는 화상처리장치를 가지며, 상기 화상처리장치는 0∼2n-1의 정수를 각각 나타내는 n비트 양자화 적(R), 녹(G), 청(B)의 신호들을 수신하고, 또한 적, 녹, 청 각각에 대해 2m 이하의 m비트 명암(m<n)을 원래 표시할 수 있는 표시장치상에 많은 명암들을 인공적으로 표시하도록 오차확산 동작을 실행하는 적, 청 에 대한 처리기들(201∼ 203,301∼ 303,401∼ 403)을 포함하는 플라즈마 표시판넬에 있어서,
    상기 각 처리기들(201∼203,301∼303,401∼403)은 오차확산 동작을 실행하여 표시장치상에 표시할 명암들의 수를 인공적으로 증가시키는 오차확산부(6)와;
    상기 오차확산부(6)의 앞에 배치되며, 입력신호에/로부터 디더값을 가산 또는 감산하여, 상태변환이 쉬운 오차데이타를 상태 변환이 어려운 데이타로 변환하여 플리커를 억제하는 디더처리기(5)를 포함하며,
    상기 디더처리기(5)는 플리커를 발생하기 쉬운 입력신호에 가할 디더값을 기억하는 디더테이블(51)과, 상기 입력신호에/로부터 상기 디더테이블(51)의 출력을 가산 또는 감산하는 디더부(52,53,54)를 구비하는 것이 특징인 플라즈마 표시판넬.
  42. 2차원 매트릭스 구성으로 배열된 복수의 화소들을 갖는 표시장치상에 중간조 화상을 표시하는 방법에 있어서,
    명암을 나타내며 각 화소를 구성하는 중간조 화상데이타를 입력하는 단계와;
    상기 입력 중간조 화상데이타에 디더패턴을 가산하는 단계와;
    상기 디더패턴이 가산된 입력 중간조 화상데이타에 대해 오차확산 동작을 실행하는 단계를 포함하며,
    복수의 디더패턴들이 사전에 준비되어, 상기 디더패턴들중 적어도 하나가 상기 입력 중간조 화상데이타에 따라 선택되어 사용되는 것이 특징인 중간조 화상표시방법.
  43. 제42항에 있어서,
    상기 디더패턴은 상반된 극성의 2 교호 임계값으로 된것이 특징인 중간조 화상표시방법.
  44. 제42항에 있어서, 상기 입력 중간조 화상데이타에 부가할 디더패턴은 복수의 상이한 타입의 디더패턴들로부터 선택되며, 특정의 시간 간격으로 상기 입력 중간조 화상데이타에 따라 사용되는 것이 특징인 중간조 화상표시방범.
  45. 제42항에 있어서,
    상기 입력 중간조 화상데이타에 부가할 디더패턴은 복수의 상이한 타입의 디더패턴들로부터 선택되며, 복수의 공간 위치에서 상기 입력 중간조 화상데이타에 따라 사용되는 것이 특징인 중간조 화상표시방법.
  46. 제42항에 있어서,
    상기 방법은 [4n-1]의 명암 바로 앞의 명암을 나타내는 중간조 화상데이타에 적용되는 것이 특징인 중간조 화상표시방법.
  47. 제46항에 있어서,
    상기 [4n-1]의 명암 바로 앞의 명암은 고휘도를 나타내는 비트 바로 앞에 있는 것이 특징인 중간조 화상표시방법.
KR1019960007587A 1995-04-17 1996-03-20 중간조화상표시용 화상처리장치 및 방법 KR100223079B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP09083395A JP3354741B2 (ja) 1995-04-17 1995-04-17 中間調表示方法及び中間調表示装置
JP95-090833 1995-04-17
JP95-231253 1995-09-08
JP23125395A JP3630477B2 (ja) 1995-04-17 1995-09-08 画像処理装置及びプラズマ・ディスプレイ・パネル

Publications (1)

Publication Number Publication Date
KR100223079B1 true KR100223079B1 (ko) 1999-10-15

Family

ID=26432245

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960007587A KR100223079B1 (ko) 1995-04-17 1996-03-20 중간조화상표시용 화상처리장치 및 방법

Country Status (4)

Country Link
US (1) US6069609A (ko)
JP (2) JP3354741B2 (ko)
KR (1) KR100223079B1 (ko)
FR (2) FR2733070B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100604796B1 (ko) * 1999-11-26 2006-07-28 삼성전자주식회사 수동표시장치에서 그레이 레벨을 구현하기 위한 디더링 회로
KR100688846B1 (ko) * 2003-01-06 2007-03-02 마츠시타 덴끼 산교 가부시키가이샤 표시 장치 및 표시 방법

Families Citing this family (72)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6518981B2 (en) * 1997-11-12 2003-02-11 Canon Kabushiki Kaisha Generating and using a color palette
TW446929B (en) * 1998-07-30 2001-07-21 Fujitsu Ltd Halftone display method and display apparatus for reducing halftone disturbances occurring in moving image portions
US6496194B1 (en) 1998-07-30 2002-12-17 Fujitsu Limited Halftone display method and display apparatus for reducing halftone disturbances occurring in moving image portions
JP4016493B2 (ja) * 1998-08-05 2007-12-05 三菱電機株式会社 ディスプレイ装置及びその多階調化回路
EP0989537B1 (en) * 1998-09-22 2007-06-27 Matsushita Electric Industrial Co., Ltd. Improved multilevel image display method
EP0994457B1 (en) * 1998-10-12 2007-09-05 Victor Company Of Japan, Limited Apparatus and method of gray scale video signal processing for matrix display apparatus
JP4637315B2 (ja) 1999-02-24 2011-02-23 株式会社半導体エネルギー研究所 表示装置
US7193594B1 (en) * 1999-03-18 2007-03-20 Semiconductor Energy Laboratory Co., Ltd. Display device
US7145536B1 (en) * 1999-03-26 2006-12-05 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
US6952194B1 (en) 1999-03-31 2005-10-04 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
WO2000065567A1 (en) * 1999-04-23 2000-11-02 Opti, Inc. Multi-dimensional error diffusion with horizontal, vertical and temporal values
US6753854B1 (en) 1999-04-28 2004-06-22 Semiconductor Energy Laboratory Co., Ltd. Display device
US6965389B1 (en) * 1999-09-08 2005-11-15 Victor Company Of Japan, Ltd. Image displaying with multi-gradation processing
US7139007B1 (en) 1999-10-19 2006-11-21 Matsushita Electric Industrial Co., Ltd. Gradation display method capable of effectively decreasing flickers and gradation display
US6456295B1 (en) * 1999-12-21 2002-09-24 Adobe Systems Incorporated Method for simulating diffusion on a raster
EP1136974A1 (en) * 2000-03-22 2001-09-26 Deutsche Thomson-Brandt Gmbh Method for processing video data for a display device
JP3748786B2 (ja) * 2000-06-19 2006-02-22 アルプス電気株式会社 表示装置および画像信号の処理方法
JP3357666B2 (ja) 2000-07-07 2002-12-16 松下電器産業株式会社 表示装置および表示方法
JP2002072958A (ja) * 2000-08-28 2002-03-12 Lg Electronics Inc プラズマディスプレイパネルの階調表示処理方法
JP2002091375A (ja) * 2000-08-31 2002-03-27 Lg Electronics Inc プラズマディスプレイパネルの階調表示処理方法
JP3870899B2 (ja) * 2000-10-03 2007-01-24 セイコーエプソン株式会社 画像処理方法、画像処理装置、電子機器、画像処理プログラムおよび当該プログラムを記録した記録媒体
US6909435B2 (en) * 2000-12-20 2005-06-21 Thomson Licensing S.A. Reduction of gamma correction contouring in liquid crystal on silicon (LCOS) displays
TW508941B (en) * 2001-04-20 2002-11-01 Chunghwa Picture Tubes Ltd Error diffusion implementation method applied on plasma display panel
KR20030023711A (ko) * 2001-05-23 2003-03-19 코닌클리케 필립스 일렉트로닉스 엔.브이. 디더링 방법 및 장치
EP1262947B1 (en) 2001-06-01 2013-10-09 Thomson Licensing Method and apparatus for processing video picture data for a display device
EP1262942A1 (en) * 2001-06-01 2002-12-04 Deutsche Thomson-Brandt Gmbh Method and apparatus for processing video data for a display device
WO2003003339A1 (en) 2001-06-28 2003-01-09 Matsushita Electric Industrial Co., Ltd. Active-matrix el display and its driving method
KR100403698B1 (ko) * 2001-07-13 2003-10-30 삼성에스디아이 주식회사 다계조 화상 표시 방법 및 그 장치
US7076110B2 (en) * 2001-08-09 2006-07-11 Texas Instruments Incorporated Quantization error diffusion for digital imaging devices
KR100420032B1 (ko) * 2001-09-06 2004-02-25 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 화상 표시 방법 및 그 장치
JP5049445B2 (ja) * 2002-03-15 2012-10-17 株式会社日立製作所 表示装置およびその駆動方法
TW550620B (en) * 2002-03-18 2003-09-01 Chunghwa Picture Tubes Ltd Color tuning device and method of plasma display panel
JP2003330420A (ja) 2002-05-16 2003-11-19 Semiconductor Energy Lab Co Ltd 発光装置の駆動方法
CN100437675C (zh) * 2003-01-06 2008-11-26 松下电器产业株式会社 显示装置及显示方法
EP1439517A1 (en) * 2003-01-10 2004-07-21 Deutsche Thomson-Brandt Gmbh Method and device for processing video data for display on a display device
KR100508936B1 (ko) * 2003-08-12 2005-08-17 삼성에스디아이 주식회사 고속 동작이 가능한 오차 확산 방법 및 그 방법을 이용한플라즈마 디스플레이 패널 구동 장치
KR100497235B1 (ko) * 2003-10-01 2005-06-23 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 플라즈마디스플레이 패널의 화상 처리 방법
KR100603310B1 (ko) * 2003-11-22 2006-07-20 삼성에스디아이 주식회사 계조의 선형성 증진을 위한 방전 표시 패널의 구동 방법
US7420571B2 (en) * 2003-11-26 2008-09-02 Lg Electronics Inc. Method for processing a gray level in a plasma display panel and apparatus using the same
KR100512104B1 (ko) * 2003-11-26 2005-09-05 엘지전자 주식회사 표시 장치의 계조 처리 방법 및 장치
KR100505989B1 (ko) * 2003-12-10 2005-08-03 엘지전자 주식회사 플라즈마 디스플레이 패널의 비디오 데이터 처리 방법 및장치
KR100552908B1 (ko) * 2003-12-16 2006-02-22 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법 및 구동장치
JP2005191959A (ja) * 2003-12-25 2005-07-14 Konica Minolta Holdings Inc 画像処理装置、画像処理方法及び画像処理プログラム
WO2005066925A1 (ja) * 2003-12-26 2005-07-21 Matsushita Electric Industrial Co., Ltd. 画像表示装置
WO2005084033A1 (en) * 2004-02-04 2005-09-09 Thomson Licensing S.A. Error diffusion applied to digital video sample size reduction
US7369276B2 (en) * 2004-03-05 2008-05-06 Eastman Kodak Company Multi-level halftoning providing improved texture uniformity
KR101062198B1 (ko) * 2004-04-09 2011-09-05 삼성전자주식회사 디스플레이장치 및 그 제어방법
KR100646293B1 (ko) * 2004-04-14 2006-11-23 엘지전자 주식회사 플라즈마 디스플레이 패널의 화상처리 방법
WO2005109384A2 (en) * 2004-05-06 2005-11-17 Thomson Licensing Pixel shift display with minimal noise
TWI244334B (en) * 2004-05-07 2005-11-21 Quanta Comp Inc Apparatus and method for increasing the display gray level
JP4142028B2 (ja) * 2004-07-09 2008-08-27 セイコーエプソン株式会社 電気光学装置、電気光学装置の信号処理回路、処理方法および電子機器
KR100625464B1 (ko) * 2004-07-09 2006-09-20 엘지전자 주식회사 플라즈마 디스플레이 패널의 화상처리 방법
EP1619651A1 (en) * 2004-07-23 2006-01-25 Deutsche Thomson-Brandt Gmbh Method and device for processing video data by combining error diffusion and dithering
EP1619649B1 (en) * 2004-07-23 2012-09-26 Deutsche Thomson-Brandt Gmbh Method and device for processing video data by combining error diffusion and another dithering
KR20060053933A (ko) * 2004-07-23 2006-05-22 톰슨 라이센싱 에러 확산과 또 다른 디더딩을 결합함으로써 비디오데이터를 처리하는 방법 및 장치
US7474316B2 (en) * 2004-08-17 2009-01-06 Sharp Laboratories Of America, Inc. Bit-depth extension of digital displays via the use of models of the impulse response of the visual system
JP2006065093A (ja) * 2004-08-27 2006-03-09 Tohoku Pioneer Corp 自発光表示パネルの駆動装置、駆動方法及びその駆動装置を備えた電子機器
JP2006106120A (ja) * 2004-09-30 2006-04-20 Toshiba Corp 映像表示装置及び映像信号処理装置
US8022909B2 (en) * 2004-12-08 2011-09-20 Via Technologies, Inc. System, method, and apparatus for generating grayscales in an LCD panel
JP2006267929A (ja) * 2005-03-25 2006-10-05 Fujitsu Hitachi Plasma Display Ltd 画像表示方法および画像表示装置
JP4753353B2 (ja) * 2005-03-31 2011-08-24 東北パイオニア株式会社 自発光表示パネルの駆動装置、駆動方法及びその駆動装置を備えた電子機器
JP2006287634A (ja) * 2005-03-31 2006-10-19 Pioneer Electronic Corp 信号処理装置、信号処理方法およびノイズ低減装置
US7375734B2 (en) * 2005-04-08 2008-05-20 Silicon Touch Technology Inc. GAMMA adjustment method for multi-channel driver of monitor and device of the same
EP1768087A1 (en) * 2005-09-22 2007-03-28 Deutsche Thomson-Brandt Gmbh Method and device for recursively encoding luminance values into subfield code words in a display device
EP1768088A3 (en) * 2005-09-22 2009-05-13 THOMSON Licensing Method and device for encoding luminance values into subfield code words in a display device
TWI286437B (en) * 2005-11-24 2007-09-01 Chunghwa Picture Tubes Ltd Method for reducing dynamic false contour on plasma display
CN101188092B (zh) * 2006-11-15 2010-08-11 中华映管股份有限公司 液晶显示器及其颤动混色的方法
KR100885917B1 (ko) * 2007-03-16 2009-02-26 삼성전자주식회사 선형 변환기를 이용하여 오차를 효율적으로 분산할 수 있는디더링 시스템 및 그에 적합한 방법
KR100916904B1 (ko) * 2008-04-29 2009-09-09 삼성모바일디스플레이주식회사 평판 표시장치 및 그의 구동방법
JP5526628B2 (ja) * 2009-07-03 2014-06-18 ソニー株式会社 映像表示装置および映像表示システム
EP3055993B1 (en) 2013-10-10 2020-03-18 Dolby Laboratories Licensing Corp. Displaying dci and other content on an enhanced dynamic range projector
KR102503819B1 (ko) * 2016-08-31 2023-02-23 엘지디스플레이 주식회사 타이밍 컨트롤러 및 이를 포함하는 표시 장치

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4890167A (en) * 1986-10-17 1989-12-26 Matsushita Electric Industrial Co., Ltd. Apparatus for processing image signal
US5014333A (en) * 1988-07-21 1991-05-07 Eastman Kodak Company Image processor with smooth transitioning between dither and diffusion processes
US4956638A (en) * 1988-09-16 1990-09-11 International Business Machines Corporation Display using ordered dither
US5185602A (en) * 1989-04-10 1993-02-09 Cirrus Logic, Inc. Method and apparatus for producing perception of high quality grayscale shading on digitally commanded displays
JPH0380767A (ja) * 1989-08-24 1991-04-05 Ricoh Co Ltd 画像の階調記録装置
US5031050A (en) * 1990-02-26 1991-07-09 Hewlett-Packard Company Method and system for reproducing monochromatic and color images using ordered dither and error diffusion
JPH03274963A (ja) * 1990-03-26 1991-12-05 Canon Inc フアクシミリ装置
JP2637610B2 (ja) * 1990-07-02 1997-08-06 沖電気工業株式会社 画像処理装置
JPH04100480A (ja) * 1990-08-20 1992-04-02 Oki Electric Ind Co Ltd 画像処理装置
US5563956A (en) * 1990-08-30 1996-10-08 Olympus Optical Co., Ltd. Apparatus for filing data used for identifying an individual and for executing bi-level printing and multi-gradation printing on the basis of the data
JPH058457A (ja) * 1990-08-30 1993-01-19 Olympus Optical Co Ltd Id情報フアイリング・プリンテイング装置
US5351312A (en) * 1990-10-09 1994-09-27 Matsushita Graphic Communication Systems, Inc. Spatial filter of an image signal processor providing alternating line images without moire
JPH058487A (ja) * 1991-07-02 1993-01-19 Fujitsu Ltd プリンタ
US5268774A (en) * 1991-11-27 1993-12-07 Xerox Corporation Halftoning with enhanced dynamic range and edge enhanced error diffusion
JPH0772824B2 (ja) * 1991-12-03 1995-08-02 インターナショナル・ビジネス・マシーンズ・コーポレイション 表示システム
US5243443A (en) * 1991-12-06 1993-09-07 Xerox Corporation Halftoning with error feedback and image dependent enhancement
JP3227201B2 (ja) * 1992-05-19 2001-11-12 キヤノン株式会社 表示制御装置
US5596349A (en) * 1992-09-30 1997-01-21 Sanyo Electric Co., Inc. Image information processor
US5455600A (en) * 1992-12-23 1995-10-03 Microsoft Corporation Method and apparatus for mapping colors in an image through dithering and diffusion
JPH06233287A (ja) * 1993-01-29 1994-08-19 Ricoh Co Ltd 2値画像表示装置
JP3268512B2 (ja) * 1993-03-03 2002-03-25 セイコーエプソン株式会社 画像処理装置および画像処理方法
US5313287A (en) * 1993-04-30 1994-05-17 Hewlett-Packard Company Imposed weight matrix error diffusion halftoning of image data
JP3274227B2 (ja) * 1993-05-24 2002-04-15 キヤノン株式会社 画像処理方法及び装置
US5521989A (en) * 1993-08-05 1996-05-28 Xerox Corporation Balanced error diffusion system
JP3006363B2 (ja) * 1993-08-26 2000-02-07 株式会社富士通ゼネラル Pdp駆動方法
US5805126A (en) * 1994-05-05 1998-09-08 Neomagic Corporation Display system with highly linear, flicker-free gray scales using high framecounts
US5757517A (en) * 1995-03-23 1998-05-26 Eastman Kodak Company Adaptive error diffusion method
US6040876A (en) * 1995-10-13 2000-03-21 Texas Instruments Incorporated Low intensity contouring and color shift reduction using dither

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100604796B1 (ko) * 1999-11-26 2006-07-28 삼성전자주식회사 수동표시장치에서 그레이 레벨을 구현하기 위한 디더링 회로
KR100688846B1 (ko) * 2003-01-06 2007-03-02 마츠시타 덴끼 산교 가부시키가이샤 표시 장치 및 표시 방법

Also Published As

Publication number Publication date
JPH0981072A (ja) 1997-03-28
JP3630477B2 (ja) 2005-03-16
FR2733070B1 (fr) 2000-07-28
US6069609A (en) 2000-05-30
FR2752633A1 (fr) 1998-02-27
FR2733070A1 (fr) 1996-10-18
FR2752633B1 (fr) 2000-03-03
JP3354741B2 (ja) 2002-12-09
JPH08286634A (ja) 1996-11-01

Similar Documents

Publication Publication Date Title
KR100223079B1 (ko) 중간조화상표시용 화상처리장치 및 방법
KR100453619B1 (ko) 플라즈마 디스플레이 패널 구동 방법 및 장치
KR100473514B1 (ko) 서브프레임을 이용하여 그레이 스케일 디스플레이를실행하는 장치 및 방법
KR100306987B1 (ko) 계조표시방법및계조표시장치
KR100898851B1 (ko) 디스플레이 디바이스 상에 디스플레이하기 위해 비디오화상 데이터를 처리하기 위한 방법 및 장치
US5805126A (en) Display system with highly linear, flicker-free gray scales using high framecounts
KR100381869B1 (ko) 적응형 휘도 증대 기능을 갖는 액정 표시 장치 및 이의구동 장치와 이의 구동 방법
JP2011164636A (ja) フレームレート制御方法及びそのための液晶表示装置
KR100457281B1 (ko) 플라즈마 디스플레이장치 및 표시방법
KR20060053933A (ko) 에러 확산과 또 다른 디더딩을 결합함으로써 비디오데이터를 처리하는 방법 및 장치
KR20040035753A (ko) 플라즈마 디스플레이 패널과 같은 디스플레이 디바이스상에 비디오 영상을 디스플레이하는 방법
US7729557B2 (en) Method and device for processing video data to be displayed on a display device
KR20050033810A (ko) 허위 윤곽선 및 디더링 잡음 보상을 위한 비디오 화상처리 방법
JP3785922B2 (ja) 表示装置の誤差拡散処理方法
JP4172331B2 (ja) 表示装置の誤差拡散処理方法
JP3912079B2 (ja) 表示装置の誤差拡散処理回路及び方法
KR20050116074A (ko) 디스플레이장치 및 그 제어방법
JP3762933B2 (ja) 画像処理装置及びプラズマ・ディスプレイ・パネル
KR100416143B1 (ko) 플라즈마 디스플레이 패널의 계조 표시 방법 및 그 장치
KR100420032B1 (ko) 플라즈마 디스플레이 패널의 화상 표시 방법 및 그 장치
EP1187089A2 (en) Display and image displaying method
KR20000037550A (ko) 플라즈마 표시 패널의 오차 확산 처리 회로
KR100517367B1 (ko) 플라즈마 표시 패널의 오차 확산 처리 회로
KR20020017996A (ko) 플라즈마 디스플레이 패널의 계조표시 처리방법
KR20000037549A (ko) 플라즈마 표시 패널의 오차 확산 처리 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090623

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee