JPS6337791A - 遅延処理回路 - Google Patents

遅延処理回路

Info

Publication number
JPS6337791A
JPS6337791A JP61180857A JP18085786A JPS6337791A JP S6337791 A JPS6337791 A JP S6337791A JP 61180857 A JP61180857 A JP 61180857A JP 18085786 A JP18085786 A JP 18085786A JP S6337791 A JPS6337791 A JP S6337791A
Authority
JP
Japan
Prior art keywords
circuit
signal
delay circuit
ccd delay
ccd
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP61180857A
Other languages
English (en)
Other versions
JP2508508B2 (ja
Inventor
Shoei Ogawa
小川 昭英
Norio Koyama
紀男 小山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP61180857A priority Critical patent/JP2508508B2/ja
Publication of JPS6337791A publication Critical patent/JPS6337791A/ja
Application granted granted Critical
Publication of JP2508508B2 publication Critical patent/JP2508508B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、カラー映像信号の再生装置におけるフィー
ルド静止画再生時のスキュー補正等に用いられる遅延処
理回路に関する。
〔発明の概要〕
この発明は、カラー映像信号の再生装置におけるフィー
ルド静止画再生時のスキュー補正等に用いられる遅延処
理回路において、各水平周期のジャンプを補正するCC
D遅延回路に数ビットのCCD遅延回路を付加すると共
に、スルー側の信号路中に遅延側に付加したCCD遅延
回路と同一ビットのCCD遅延回路を挿入することによ
り、遅延側とスルー側との特性を揃えてフリッカを防止
するようにしたものである。
〔従来の技術〕
従来の電子スチールカメラとしては、例えばCOD等の
固体撮像素子により得られるR、G、B三原色信号をマ
トリクス回路に供給し、輝度信号と(R−Y)信号及び
(B−Y)信号を形成し、輝度信号を所定のキャリア周
波数でFM変調すると共に、(R−Y)信号及び(B−
Y)信号を線順次化し、この線順次化色信号を輝度信号
と異なるキャリア周波数でFM変調して磁気ディスク等
の記録媒体の同心円状のトラックに1フイ一ルド分ずつ
カラー映像信号を記録するものが知られている。
このような電子スチールカメラにおいては1トラツクに
1フイ一ルド分のカラー映像信号を記録するフィールド
記録と2トラツクにわたって2フイ一ルド分のカラー映
像信号を記録するフレーム記録とが選択的に行えるよう
に構成されている。
このため、従来の電子スチールカメラの再生系には、フ
ィールド記録された磁気ディスクを再生する際に発生す
る%水平周期のジャンプを補正するスキュー補正回路が
設けられている。
このスキュー補正回路は、各水平周期の遅延量を有する
CCD遅延回路及びスイッチ回路により構成されるもの
で、再生信号をCCD遅延回路に供給して遅延させ、遅
延出力と遅延させない再生信号とをスイッチ回路により
フィールド周期で交互に取り出すようにしている。
〔発明が解決しようとする問題点〕
しかし、従来のスキュー補正回路においては、CCD遅
延回路の出力レベルが温度特性等により変動するために
、遅延出力と遅延させない出力との間にレベル差が発生
する。このレベル差は、スイッチ回路を切替えた際にフ
リッカを発生させるものであった。
従って、この発明の目的は、CCD遅延回路の出力レベ
ルが温度特性等によって変動した場合においても、伝送
信号に悪影響を与えることがない遅延処理回路を提供す
ることにある。
〔問題点を解決するための手段〕
この発明は、CCD遅延回路22とスイッチ回路25と
を有し、スイッチ回路25によりCCD遅延回路22を
介された第1の信号と、CCD遅延回路22を介されな
い第2の信号とを選択的に出力するようにした遅延処理
回路において、CCD遅延回路22に接続された数ビッ
トの第1の補正用CCD遅延回路23と、第2の信号路
中に挿入された第1の補正用CCD遅延回路23と等し
いビット数の第2の補正用CCD遅延回路24とがCC
D遅延回路22と共通基板上にIC化されたことを特徴
とする遅延処理回路である。
〔作用〕
端子21とスイッチ回路25の一方の入力端子25aと
の間に挿入されている各水平周期の遅延量を有するCC
D遅延回路22に数ビットの補正用のCCD遅延回路2
3が′iIF1m接続されると共に、端子21とスイッ
チ回路25の他方の入力端子25bとの間の伝送路中に
CCD遅延回路23と同し遅延量を有する数ビットの補
正用のCCD遅延回路24が挿入される。従って、CC
D遅延回路22.23側とCCD遅延回路24側との特
性が同じように変動して相殺された形でレベル差が発生
しない。
〔実施例〕
以下、この発明の一実施例について図面を参照して説明
する。第1図は、−例としての電子スチールカメラの再
生系を示すもので、この発明が電子スチールカメラのス
キュー補正回路に適用された場合について説明する。
電子スチールカメラは、図示せずも磁気ディスク等の記
録媒体を有するもので、磁気ディスクの同心円状のトラ
ックにカラー映像信号を記録するものである0例えば、
COD等の固体撮像素子により得られたR、G、B三原
色信号がマトリクス回路に供給され、輝度信号、  (
R−Y)信号及び(B−Y)信号のコンポーネント信号
とされる。
輝度信号が所定の周波数の範囲(6,0〜7.5MH2
)となるようにFM変調される。また、(R−Y)信号
及び(B −Y)信号が線順次化される。
例えば2n水平周期に存在する(R−Y)信号が抽出さ
れると共に、(2n+1)水平周期に存在する(B−Y
)信号が抽出され、これらの(R−Y)信号及び(B 
−Y)信号が線順次化色信号とされる。線順次化色信号
が輝度信号と異なる周波数の範囲でFM変調される。こ
の場合、(R−Y)信号の区間の中心周波数が1.2 
MHzとされると共に、(B −Y)信号の区間の中心
周波数が1゜3MHzとされる。記録時にフレーム記録
が選択された場合には、2トラツクにわたって525水
平周期分のカラー映像信号が記録され、フィールド記録
が選択された場合には、1トラツクに262゜5水平周
期分のカラー映像信号が記録される。
フレーム記録がなされた磁気ディスクを再生する場合に
は、所定の2トラツク分のカラー映像信号が繰り返し磁
気ヘッドにより読み出され、フィールド記録がなされた
磁気ディスクを再生する場合には、所定の1トラツク分
のカラー映像信号が繰り返し磁気ヘッドにより読み出さ
れる。磁気へ・7ドからの再生RF信号が第1図におい
て1で示される入力端子に供給される。入力端子lを介
して再生RF信号がバイパスフィルタ2及びローパスフ
ィルタ5に供給される。バイパスフィルタ2において、
再生されたFM変調輝度信号が分離されると共に、ロー
パスフィルタ5において、再生されたFM変UR線順次
化色信号が分離される。
バイパスフィルタ2の出力として得られるFM変調輝度
信号がFMuI調回路3に供給され、FM復調回路3に
おいてFM復調がなされ、輝度信号とされ、この輝度信
号がスキュー補正回路4に供給される。
スキニー補正回路4は、フィールド記録された磁気ディ
スクを再生する時において発生する2水平周期のジャン
プを補正するもので、このスキュー補正回路4は、CC
D遅延回路とスイッチ回路とにより構成される。スキニ
ー補正回路4を介された輝度信号が同期分離回路11に
供給されると共に、カラーエンコーダ9に供給される。
同期分離回路11において輝度信号中の水平同期信号が
分離され、水平同期信号に基づいてタイミング信号が形
成され、このタイミング信号がID検出回路12に供給
される。
また、ローパスフィルタ5の出力として得られるFM変
調線順次化色信号がFM復調回路6に供給され、FM復
調回路6においてFM復調がなされ、線順次化色信号と
される。この線順次化色信号がスキュー補正回路7に供
給される。スキュー補正回路7は、輝度再生系のスキュ
ー補正回路4と同一の構成とされ、フィールド記録され
た磁気ディスクを再生する時において発生する2水平周
期のジャンプを補正するもので、スキュー補正回路7を
介された線順次化色信号が逆線順次化回路8に供給され
ると共に、ID検出回路12に供給される。
ID検出回路12において線順次化色信号が同期分離回
路11からのタイミング信号でサンプルホールドされて
線順次化色信号のペデスタルのDCCレベル検出される
。vA順次化色信号のペデスタルのDCレベルの検出出
力が(R−Y)信号が存在する水平周期と(B−Y)信
号が存在する水平周期とを識別するID信号とされ、I
D信号が逆線順次化回路8に供給される。
逆線順次化回路8においてID信号に基づいて線順次化
色信号が同時化される。つまり、線順次化色信号の2n
水平周期及び(2n+2)水平周期に存在する(R−Y
)信号が加算されてAとされることにより(2n+1)
水平周期において欠落した(R−Y)信号が擬似的に形
成されると共に、(2n+1)水平周期及び(2n+3
)水平周期に存在する(B−Y)信号が加算されてAと
されることより(2n + 2)水平周期において欠落
した(B−Y)信号が擬似的に形成される。これら擬似
的に形成された(R−Y)信号及び(B−Y)信号と1
水平周期遅延された線順次化色信号とをID信号のタイ
ミングでもって選択的に出力することにより同時化がな
される。逆線順次化回路8から(R−Y)信号及び(B
−Y)信号がカラーエンコーダ9に供給される。
カラーエンコーダ9において、(R−Y)信号と(B−
Y)信号とが直交二相変調されて輝度信号に重畳され、
コンポジットのカラー映像信号とされる。カラーエンコ
ーダ9の出力が出力端子10から取り出され、図示せず
も出力端子10に接続されるモニターに供給される。
第2図に前述したスキュー補正回路4及び7の構成を示
す、第2図において22で示されるのが2水平周期の遅
延量を有するCCD遅延回路である。また、23及び2
4で示されるのが数ビットの補正用のCCD遅延回路で
同一の遅延量を有し、CCD遅延回路22と補正用のC
CD遅延回路23とが縦続接続されている。これらのC
CD遅延回路22,23.24は、共通基板上にIC化
されている。
第2図において21で示される端子には、輝度信号或い
は線順次化色信号が供給される。端子21からの入力信
号がスイッチ回路26の一方の入力端子26aに供給さ
れると共に、CCD遅延回路22の入力端子及びCCD
遅延回路24の入力端子に供給される。
CCD遅延回路22に供給された入力信号が基準クロッ
クのタイミングで順次転送され、CCD遅延回路23の
最終段からの出力がスイッチ回路25の一方の入力端子
25aに供給される。また、CCD遅延回路24に供給
された入力信号が基準クロックのタイミングで順次転送
され、CCD遅延回路24の最終段からの出力がスイッ
チ回路25の他方の入力端子25bに供給される。
スイッチ回路25には端子28からフィールド周期でレ
ベルが反転する制御信号が供給され、この制御信号に基
づいてスイッチ回路25が切替えられる0例えば、制御
信号がハイレベルとされる区間においては、スイッチ回
路25の一方の入力端子25aと出力端子とが接続され
、制御信号がローレベルとされる区間においては、スイ
ッチ回路25の他方の入力端子25bと出力端子とが接
続れる。スイッチ回路25を介された遅延出力がスイッ
チ回路26の他方の入力端子26bに供給される。
スイッチ回路26には、端子29から制御信号が供給さ
れ、この制御信号に基づいてスイッチ回路26が切替え
られる0例えば、フレーム記録された磁気ディスクを再
生する場合には、制御信号がハイレベルとされ、スイッ
チ回路26の一方の入力端子26aと出力端子とが接続
される。また、フィールド記録された磁気ディスクを再
生する場合には、制御信号がローレベルとされ、スイッ
チ回路26の他方の入力端子26bと出力端子とが接続
される。スイッチ回路27の出力が端子27を介して出
力される。
〔発明の効果〕
この発明では、各水平周期のジャンプを補正するCCD
遅延回路に数ビットの補正用のCCD遅延回路が付加さ
れると共に、スルー側の信号路中に遅延側に付加したC
CD遅延回路と同一ビットの補正用のCCD遅延回路が
挿入される。このため、温度特性等により出力レベルが
変動した場合には、両者ともに同じように変動し、レベ
ル差が発生せずフリッカが防止される。尚、この発明に
おいては、数ビットの補正用のCCD遅延回路が用いら
れるがCCD遅延回路の場合においては最終出力段の部
分が最も温度に影響を受は易いため、数ビットのCCD
遅延回路で十分に温度特性による変動を相殺することで
きる。
また、この発明では〃水平周期の遅延量を生じさせる信
号路とスルー側の信号路との両者にCCD遅延回路が挿
入されるので、両者の周波数特性を略々等しくできる利
点がある。
【図面の簡単な説明】
第1図はこの発明が適用される電子スチールカメラの再
生系のブロック図、第2図はこの発明の一実施例のブロ
ック図である。 図面における主要な符号の説明 4.7:スキュー補正回路、 227CCD遅延回路、
 23.24:補正用のCCD遅延回路、25.26:
スイッチ回路。

Claims (2)

    【特許請求の範囲】
  1. (1)CCD遅延回路とスイッチ回路とを有し、上記ス
    イッチ回路により上記CCD遅延回路を介された第1の
    信号と、上記CCD遅延回路を介されない第2の信号と
    を選択的に出力するようにした遅延処理回路において、 上記CCD遅延回路に接続された数ビットの第1の補正
    用CCD遅延回路と、上記第2の信号路中に挿入された
    上記第1の補正用CCD遅延回路と等しいビット数の第
    2の補正用CCD遅延回路とが上記CCD遅延回路と共
    通基板上にIC化されたことを特徴とする遅延処理回路
  2. (2)上記第1の信号路と上記第2の信号路との遅延量
    の差がビデオ信号の1/2水平周期に選定されたことを
    特徴とする特許請求の範囲第1項記載の遅延処理回路。
JP61180857A 1986-07-31 1986-07-31 遅延処理回路 Expired - Fee Related JP2508508B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61180857A JP2508508B2 (ja) 1986-07-31 1986-07-31 遅延処理回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61180857A JP2508508B2 (ja) 1986-07-31 1986-07-31 遅延処理回路

Publications (2)

Publication Number Publication Date
JPS6337791A true JPS6337791A (ja) 1988-02-18
JP2508508B2 JP2508508B2 (ja) 1996-06-19

Family

ID=16090568

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61180857A Expired - Fee Related JP2508508B2 (ja) 1986-07-31 1986-07-31 遅延処理回路

Country Status (1)

Country Link
JP (1) JP2508508B2 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60126980A (ja) * 1983-12-13 1985-07-06 Fuji Photo Film Co Ltd フイ−ルド信号・フレ−ム信号変換におけるフイ−ドバツク・クランプ回路
JPS60247316A (ja) * 1984-05-23 1985-12-07 Hitachi Ltd 電荷結合装置を用いたくし形フイルタ
JPS60260283A (ja) * 1984-06-06 1985-12-23 Pioneer Electronic Corp くし形フイルタ

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60126980A (ja) * 1983-12-13 1985-07-06 Fuji Photo Film Co Ltd フイ−ルド信号・フレ−ム信号変換におけるフイ−ドバツク・クランプ回路
JPS60247316A (ja) * 1984-05-23 1985-12-07 Hitachi Ltd 電荷結合装置を用いたくし形フイルタ
JPS60260283A (ja) * 1984-06-06 1985-12-23 Pioneer Electronic Corp くし形フイルタ

Also Published As

Publication number Publication date
JP2508508B2 (ja) 1996-06-19

Similar Documents

Publication Publication Date Title
US4825300A (en) Magnetic video recording system and method with horizontal synchronization interval alignment
JP2508508B2 (ja) 遅延処理回路
JP2675817B2 (ja) 画像信号処理装置
JPS63311885A (ja) 輝度信号再生用装置
JP3013484B2 (ja) 映像信号再生装置
JPH02100494A (ja) Fm変調映像信号の再生装置
JPS5849073B2 (ja) 時間軸変動補正装置
JPS60236393A (ja) 再生信号処理回路
JPH0290880A (ja) Fm変調映像信号の再生装置
JPS633595A (ja) カラ−映像信号の再生装置
JPH05130644A (ja) 画像処理用半導体集積回路装置
JPS61219285A (ja) 映像信号処理装置
JPS62142484A (ja) 映像信号再生装置
JPH0453156B2 (ja)
JPH0147076B2 (ja)
JPS63308492A (ja) 記録再生装置の信号処理回路
JPS6239998A (ja) ビデオ信号再生装置
JPS6118290A (ja) 色信号再生回路
JPS62188497A (ja) 信号再生回路
JPS634791A (ja) カラ−映像信号の再生装置
JPS61199271A (ja) ビデオ信号再生装置
JPS61203792A (ja) 映像信号処理装置
JPH01185092A (ja) ビデオ信号処理装置
JPH0250576A (ja) 映像信号処理装置
JPS6192473A (ja) 時間軸補正回路

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees