JPS60126980A - フイ−ルド信号・フレ−ム信号変換におけるフイ−ドバツク・クランプ回路 - Google Patents

フイ−ルド信号・フレ−ム信号変換におけるフイ−ドバツク・クランプ回路

Info

Publication number
JPS60126980A
JPS60126980A JP58233481A JP23348183A JPS60126980A JP S60126980 A JPS60126980 A JP S60126980A JP 58233481 A JP58233481 A JP 58233481A JP 23348183 A JP23348183 A JP 23348183A JP S60126980 A JPS60126980 A JP S60126980A
Authority
JP
Japan
Prior art keywords
signal
circuit
level
field
clamp
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP58233481A
Other languages
English (en)
Other versions
JPH0478070B2 (ja
Inventor
Keiichi Kawamura
川村 慶一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Holdings Corp
Original Assignee
Fuji Photo Film Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Photo Film Co Ltd filed Critical Fuji Photo Film Co Ltd
Priority to JP58233481A priority Critical patent/JPS60126980A/ja
Priority to US06/680,654 priority patent/US4626910A/en
Priority to EP84308709A priority patent/EP0147138B1/en
Priority to DE8484308709T priority patent/DE3477120D1/de
Publication of JPS60126980A publication Critical patent/JPS60126980A/ja
Publication of JPH0478070B2 publication Critical patent/JPH0478070B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0127Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter
    • H04N7/0132Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter the field or frame frequency of the incoming video signal being multiplied by a positive integer, e.g. for flicker reduction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/915Television signal processing therefor for field- or frame-skip recording or reproducing

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 く技術分野〉 本発明はフィールド信号を飛越走査方式のフレーム信号
に変換する際に生じるフリッカを防止する回路における
フィードバック・クランプ回路に関し、応答性が早(且
つ垂直同期区間でのサグを防止できるようにしたもので
ある。
〈背景技術〉 テレビジョンの走査にあっては、目に対するちらつきを
少な(するため、水平走査線を何本おきかに飛び越して
走査する所謂飛越走査が行われている。一般には、1本
おきに飛び越す(2:1)飛越走査が広く採用されてい
る。
C2:1〕飛越走査方式では、1回の垂直走査でできる
粗い画面(フィールド)が2枚臣なって1枚の画面(フ
レーム)が作られる。フィールド繰返し数は例えばNT
SC方式では毎秒60回であシ、フレーム繰返数は毎秒
30回であシ、1フレームは一般に525本の水平走査
線で表わされる。また、奇数フィールドと偶数フィール
ドとでは、水平走査の開始点が水平走査期間(H)の1
だけ、即ち0.5 Hずらされる。第1図にフレームを
表わす複合映像信号(フレーム信号)の代表例を示す。
四回において、lと2はそれぞれフィールドを表わす複
合映像信号(フィールド信号)であシ、1は奇数フィー
ルドのもの、2は偶数フィールドのものである。3は垂
直帰線消去期間、4はフロント等化パルス、5は垂直同
期信号、6は切込パルス、7はバック等化パルス、8は
水平同期信号、9は映像信号である。M1図中のAsを
拡大して第2図に示・す。10は水平帰線消去期間、1
1はフロントポーチ、12はバックポーチ、13はペデ
スタルレベル、14はシンフチラフ6レベルである。
ところで、映像信号を磁気テープや磁気ディスクあるい
は他の各種記録媒体に記録する場合、1トラツクにつき
1フイールドの信号を割当てたシ、1トラツクにつき1
フレームの信号を割当てるのが一般的である。また1 
7(7kF71.、ッ。
記録においても、奇数フィールドと偶数フィー1フレー
ム ルドとを次々に記録する所謂 /2トラック記録と、偶
奇いずれか一方のフィールドだけを記録するフィールド
記録とがある。
フィールド記録の場合の再生では、映像信号の強い垂直
相関を利用し、同一トラックt″2回走査することによ
91種類のフィールド信号からフレーム信号を作る所謂
フィ ”ド/7.、 変換方式が多用されている。これ
は主として記録密度の向上を目的とするものであり、ム
ービーにあっては長時間記録を可能とし、スチルにあっ
ては駒数増大を可能とする。しかし、フィールド信号か
らフレーム信号に変換する場合、単に同一のフィールド
信号を2回繰返して再生しても飛越走査を実現すること
ができない。その理由は、飛越走査のためには第1図よ
り判るように、垂直同期信号5と各ラインの水平同期信
号8及び映像信号9との時間関係が奇数フィールド1と
偶数フィールド2とでは0.5Hずれる必要があるのに
対し、同一のフィールド信号を単に繰返しただけでは0
.5 Hの時間ずれが生じないからである。
そこで、繰返して再生された同一のフィールド信号全第
3図に示す如<、0.5Hのディレーライン15に通し
、アナログスイッチ16でスルーのフィールド信号17
と0.5 Hディレーのフィールド信号18とを1垂直
走査期間(1v)毎に又互に選択することによフ、フィ
ールド信号をフレーム信号に変換することが行われてい
る。なお、このままでは垂直同期信号どうしの間隔が工
Vから0.5 Hずれてしまうので、例えばアナログス
イッチ16の接点c、dの選択を第、4図に示すように
行うことが考えられている。
つマシ、スルーのフィールド信号17を選択する期間の
うち、フロント等化パルス区間からI(ツタ等化パルス
区間までの部分19だけは0.5nデイレーのフィール
ド信号18が選択される。
いずれにしろ、フィールド信号をフレーム信号に変換す
るにはm3図に示す如(、スルーの信号と0.5Hデイ
レーの信号とを選択する回路がならず信号を少なからず
減衰させるため及びアナログスイッチ16のオフセット
電圧が接点C1dで異なるため、変換されたフレーム信
号では偶数フィールドと奇数フィールド間で信号ルベル
及びペデスタルレベルに差が生じ、画面上にフリッカが
生じる。フリッカを防止するため従来では第5図に示す
回路が採用されていた。第5図において、20は増幅器
、21と22はクランプ回路、vRtは利得調整用ボテ
ンシdメータ、vRlはクランプレベル調整用ボテノシ
ョメータである。このフリッカ防止回路では、変換され
たフレーム信号におりて、フィールド毎に信号レベルが
等しくなるようにVR,で増幅器20の利得を調整し、
またフィールド毎にペデスタルレベルが等しくなるよう
にV R2でクランプレベルを調整する。ところが、上
述した調整は手動操作で行われるため、フリッカ防止に
は一40dB以上と言われるシビアな調整を行うには不
向きであり、量産性に欠ける。t’c、0.5Hデイレ
ーライン15、アナログスイッチ16、増幅器20及び
クランプ回路21.22には温度特性があると共に経年
変化もあるため、たとえ−1旦はV R1やV Raの
調整でフリッカを抑えたとしても、温度特性や経年変化
によシ生じるフリッカは抑えることができなかった。
そこで、出願人は既に 74−′b VQ◇L/−ム信
号の変換回路において生じるフリッカを温度特性や経年
変化に左右されず、自動的に防止することができる回路
を開発した。この自動フリッカ防止回路は既に特願昭5
8−189202号として出、願済みであるが、その概
要t−第6図及び第7図により説明する。第6図は回路
図であフ、また第7図は第6同各部の動作説明図である
。第6図において、15uO,5Hデイレーライン、1
6はフィールド選択用のアナログスイッチ、23はAG
Cループ、30ra、フィードバッククランプループで
ある。AGOループ23はシンクチップレベル(82図
の符号14)が一定となるように動作するものであシ、
自動利得制御器24、フィールド選択用スイッチ16.
2つの入力選択用スイッチ25.26.2つのピーク検
出器27.28及び差動増幅器29で構成される。
ここで、スイッチ16は第7図(a)に示すフレーム信
号を出力し、第6図中の入力選択用スイッチ25.26
はM7図(b)のスイッチ制御パルス35及びインバー
タ36によりそれぞれ第7図(C)、同図(d)のよう
にオン/オフする。これによシ各ピーク検出器27.2
8にはそれぞれ第7図(e)、同図(f′)のようにI
Vおきにフレーム信号が入力される。つまり、一方のピ
ーク検出器27で検出した例えば例数フィールドのピー
ク値と、他方のピーク検出器28で検出した例えば奇数
フィールドのピーク値とを差動増幅器29へ入力し、差
信号29aで自動利得制御器24全制御することによシ
、ピーク値を偶奇両フィールド間で一致させている。ピ
ーク値が一定であればシンクレベル、信号レベルが一定
になる。時定数について言えば、前のフィールドの信号
レベルに後のフィールドの信号レベル全一致させるよう
に、少なくともフィールド単位で応答するような時定数
が選ばれている。
一方、フィードバッククランプル−プはペデスタルレベ
ル(第2図の符号13)が一定になるように動作するも
のであり、フィールド選択用スイッチ16、サンプリン
グ用スイッチ31、積分回路32及び2つのクランプ回
路33 、34で構成されている。第7図(2)にスイ
ッチ31のサンプリングタイミングを示す。つマフ、各
水平走査期間のペデスタルレベルをサンプリングし、サ
ンプル値を積分回路32でホールドすると′共に基準値
vreflと比較し、出力がペデスタルレベルを与える
ようになっているクランプ回路33.34を、積分回路
32からの差信号32麿で制御することによフ、ペデス
タルレベルを各水平走査期間で一致させている。このフ
ィードバッククランプループの時定数は太き(でも数H
以下としてあシ、フィールドが切替ったらIH〜2Hの
間でクランプが安定するようになっている。これによシ
、2つのクランプ回路33 、34の特性にたとえバラ
ツキがあっても、フリッカが早期になくなる。なお、第
6図中のコンデンサ37.38はDCカット用である。
以上説明したように、出願人が既に開発したフリッカ防
止回路によれば、偶数フィールドと奇数フィールドのピ
ーク値(シンクチップレベル)の差を検出し差信号で自
動利得制御器を制御することによシンクレベルをフィー
ルド間で一定にし、且つ各水平走査期間毎にペデスタル
レベルをサンプリングして基準値との差をめ差信号でク
ランプレベルを制御することによ)ペデスタルレベル全
一定にしているので、フィールド信号をフレーム信号に
変換する回路に温度特性や経年変化があってもこれらに
殆ど影響されることな(、フリッカを抑えることができ
る。また、信号レベルやペデスタルレベルが自動的に調
整されるので、量産性に富む。
斯かる利点の多いフリッカ防止回路であっても、フィー
ドバッククランプループに改善の余地があった。即ち、
第6図に示した例においては、サンプリング用スイッチ
31を同期信号発生器(5E3G)からのHDパルスに
同期してサンプリングパルスを作シ、このパルスでオン
/オフさせるようにすると、垂直同期期間ではペデスタ
ルレベル なる。そこで、垂直同期期間ではサンプリングを行わず
、代)に積分回路32の電圧ホールド時間を4H期間程
鹿と長くさせて対処しなければならない。そのため、垂
直同期期間にサグが生じる問題と、フィードバッククラ
ンプの応答性が遅(なるという問題が残ることになる。
また゛、同期信号発生器やサンプリングキャンセルのた
めの回路を余分に必要とする問題もある。
〈発明の目的〉 本発明は上述した問題点に鑑み、応答性が早(且つ垂直
同期期間でのサグを生じさせることがないフィードバッ
ク・クランブー回路を提供することを目的とする。
〈発明の構成〉 この目的を達成する本発明のフィードバック・クランプ
回路の構成は、同じフィールド信号を繰返し、1水平走
査期間遅らせたフィールド化号と、そうでないスルーの
フィールド信号とをスイッチの切換えによシ1垂直走査
期間毎に交互に一選択することによりフレーム信号に変
換する回路において、上記スイッチから出力されるフレ
ーム信号から同期信号を分離する同期信号分離回路と、
分離された同期信号を入力し、シンクチップレベルから
ペデスタルレベル化点に同期し且つ切込パルスの幅と同
じかそれ以下の幅のサンプリングパルスを発生するサン
プリングI(ルス発生回路と、このサンプリングパルス
によル、上記スイッチから出力されるフレーム信号をサ
ンプリングするサンプルホールド回路と、このサンプル
ホールド回路の出力信号を基準値と比較して差に比例す
る電位の信号を出力するクランプ電位発生回路と、スル
ーと遅延の各ラインに接続され、クランプ電位発生回路
の出力信号によってスルーと遅延の各フィールド信号の
ペデスタルレベルを一定に制御する2つのクランプ回路
と金有することKl徴とする。
〈発明の効果〉 本発明ではペデスタルレベルをサンプリングするための
パルスをフレーム信号から分離した同期信号に基づいて
作っている。同期信号の立チ上りエツジ即ちシンクチッ
プレベルからペデスタルレベルへの変化点に同期してサ
ンプリングパルスを作ることにより、垂直同期期間であ
ってもペデスタルレベル とができる。従って、このサンプリング値に基づいてフ
ィードバッククランプをかけることによ、シ、垂直同期
期間でのサグがな(なる。またサンプリングの電圧ホー
ルド時間はIH期間程度と短(て良いから、電源のオン
/オフやフィールド選択用スイッチのオン/オフがあっ
ても応答住良(クランプ動作が行われる。更に、水平同
期パルス(HDパルス)を作るための同期信号発生器(
SSG)といった特別の機器を必要としない。
〈実施例〉 以下、図面により本発明の詳細な説明する。
第8図に本発明の一実施例を示し、第.9図にその各部
の動作波形図を示す。
第8図にお塘て、15は0.5Hデイレーライン、16
はフィールド切換用スイッチ、17はスルーのフィール
ド信号、18は遅延されたフィールド信号、24は自動
利得制御器、33と34はクランプ回路、37と38#
−11.Dcカット用コンデンサ、39〜43はインピ
ーダンス変換用のエミッタホロワ回路、44はAGCル
ープ、45はフィードバッククランプループである。
本実施例のフィードバッククランプループ45は、スイ
ッチ16からのフレーム信号46から同期信号を分離す
る同期信号分離回路500分離された同期信号50aか
らサンプリングパルス528に作るサンプリングパルス
発生回路52゜このサンプリングパルス52aに基づい
てフレーム信号46のペデスタルレベルをサンプリング
するサンプルホールド回路53.サンプルホールド出力
53a’を基準値■reflと比較して差に比例する電
圧の信号54a’i出力するクランプ電圧発生回路54
.及びスルー及び遅延の各ラインに接続された2つのク
ランプ回路33゜34からなる。M9図(a)に分離さ
れた同期信号50a’に示す。また、第9図(b)にサ
ンプリング1<)レス52a’を示す。このサンプリン
グパルス52aは同期信号50aの立ち上シエツジ即ち
シンクチップレベルからペデスタルレベルへの変化点に
同期しておシ、そのパルス幅は垂直同期期間5の切込パ
ルス6(第1図参照)の幅と同じかそれよフも狭い。こ
れによ)、サンプル系−ルド回路53はフレーム信号4
6の垂直帰線消去期間3(第1図参照)f、含む全ての
期間において、ペデスタルレベルを検出することになる
。クランプ電位発生回路54はサンプリングされたペデ
スタルレベルを基準値yreflと比較して差信号54
a’e各クランプ回路33 、34に与え、スルーと遅
延の両フィールド°信号17゜18のペデスタルレベル
が一定値となるように動作する。従って、本実施例のフ
ィードバッククランプループ45では、垂直帰線消去期
間を含めて全ての期間のペデスタルレベルをクランプす
ることができる。また、サンプリンIの間隔がIH以下
なので、サンプルホールド回路53の電圧ホールド時間
はIH期間程度で良いことになフ、フィードバッククラ
ンブル−145の応答性が早(なる。
ここでAGcループ44を説明する。この例のAGCル
ープはスイッチ16からのフレーム信号46を増幅する
自動利得制御器24、増幅されたフレーム信号47のピ
ーク即ちシンクチップレベルをサンプリングするサンプ
ルホールド回路48.サンプルホールド出力48aTh
基準値Vref2と比較して差に比例する電圧の信号4
9aを出力する得得制御電圧発生回路49、フレーム信
号46から同期信号を分離する前述の同期信号分離回路
50、分離された同期信号50aからサンプリングパル
ス51a’e作るサンプリングパルス発生回路51から
なる。第9図(C)にサンプリングパルス51a’に示
す。サンプリングパルス51aU同期信号50aの立下
クエツジ即ちペデスタルレベルからシンクチップレベル
への変化点に同期しておシ、そのパルス幅は等化期間4
.7(第′1図参照)のシンクレベル・\の切込み即ち
等化パルスの幅と同じかそれよりも狭い。これによシ、
サンプIik i4ホールド回路48は増幅されたフレ
ーム信号47の垂直帰線消去期間3(第1図参照)1!
−含む全ての期間においてシンクチップレベルを検出す
ることとな夛、ピーク検出回路として動作する。利得制
御電圧発生回路49はサンプルホールド回路4・8の出
力信号48aを基準値Vref2と比較して差信号49
8′ft自動利得制御器24に与え、フレーム信号47
のシンクチップレベルが一定値となるように動作する。
従って、サンプルホールド回路48の電圧ボールド時間
はIH期間程度で良いことになJ、AGCループ44の
応答性が極めて早(なる。よって、電源のオン/オフや
スイッチ16のオン/オフ時に直ちにAGO動作が行わ
れる。なお、第6図のAGCルー123ではピーク検出
器が2つあるので相互間の温度特性に差があるとフリッ
カの原因となるが、第8図の場合te1つの回路だけな
ので温度特性によってもフリッカが出ない。
【図面の簡単な説明】
第1図はフレーム信号の説明図、第2図は第1図中A部
分の拡大説明図、M3図は74−)IiY信−”y、−
1,信号変換の原理的回路図、第4図はスイッチ動作の
説明図、第5図は従来のフリッカ防止回路を示す回路図
、第6図は既出願の一実施例を示す回路図、第7図はM
6図中申告の動作説明図である。第8図は本発明の一実
施例を示す回路図、第9図は第8図申告部の動作説明図
である。 図 面 中、 15は0.5 Hディレーライン 16はフィールド切換用スイッチ、 17はスルーのフィールド信号、 18は遅延されたフィールド信号、 24は自動利得制御器、 30.45Uフイードバツククランプループ、44はA
GCループ、 46はフレーム信号、 47は増幅されたフレーム信号、 48はサンプルホールド回路、 49は利得制御電圧発生回路、 50は同期分離回路、 51はサンプリングパルス発生回路、 52はサンプリングパルス発生回、路、53はサンプル
ホールド回路、 54はクランプ電圧発生回路であ、る。 特許出願人 富士写真フィルム株式会社代理人 弁理士
 光石士部(他1名) 第2図 第3図 第4図 第5図 5

Claims (1)

    【特許請求の範囲】
  1. 同じフィールド信号を繰返し、医水平走査期間遅らせた
    フィールド信号と、そうでないスルーのフィールド信号
    とをスイッチの切換えにより工垂直走査期間毎に交互に
    選択することによりフレーム信号に変換する回路におい
    て、上記スイッチから出力されるフレーム信号から同期
    信号全分離する同期信号分離回路と、分離された同期信
    号2入力し、シンクチップレベルからペデスタルレベル
    への変化点に同期し且つ切込パルスの幅と同じかそれ以
    下の幅のサンプリングパルスを発生ずるサンプリングパ
    ルス発生回路ト、このサンプリングパルスにより、上記
    スイッチから出力されるフレーム信号をサンプリングす
    るサンプルホールド回路と、このサンプルホールド回路
    の出力信号を基準値と比較して差に比例する電位の信号
    を出力するクランプ電位発生回路と、スルーと遅延の各
    ラインに接続され、クランプ電位発生回路の出力信号に
    よってスルーと遅延の各フィールド信号のベデスクルレ
    ペルを一定に制御する2つのクランプ回路とを有するこ
    とを特徴とするフィードバック・クランプ回路。
JP58233481A 1983-12-13 1983-12-13 フイ−ルド信号・フレ−ム信号変換におけるフイ−ドバツク・クランプ回路 Granted JPS60126980A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP58233481A JPS60126980A (ja) 1983-12-13 1983-12-13 フイ−ルド信号・フレ−ム信号変換におけるフイ−ドバツク・クランプ回路
US06/680,654 US4626910A (en) 1983-12-13 1984-12-11 Circuit for preventing flicker attributable to field signal-frame signal conversion
EP84308709A EP0147138B1 (en) 1983-12-13 1984-12-13 Circuit for preventing flicker
DE8484308709T DE3477120D1 (en) 1983-12-13 1984-12-13 Circuit for preventing flicker

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58233481A JPS60126980A (ja) 1983-12-13 1983-12-13 フイ−ルド信号・フレ−ム信号変換におけるフイ−ドバツク・クランプ回路

Publications (2)

Publication Number Publication Date
JPS60126980A true JPS60126980A (ja) 1985-07-06
JPH0478070B2 JPH0478070B2 (ja) 1992-12-10

Family

ID=16955679

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58233481A Granted JPS60126980A (ja) 1983-12-13 1983-12-13 フイ−ルド信号・フレ−ム信号変換におけるフイ−ドバツク・クランプ回路

Country Status (1)

Country Link
JP (1) JPS60126980A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6337791A (ja) * 1986-07-31 1988-02-18 Sony Corp 遅延処理回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6337791A (ja) * 1986-07-31 1988-02-18 Sony Corp 遅延処理回路

Also Published As

Publication number Publication date
JPH0478070B2 (ja) 1992-12-10

Similar Documents

Publication Publication Date Title
KR900008881A (ko) 가변 이퀄라이저를 사용한 fm 신호등화장치 및 방법
US3335218A (en) Television recording and reproducing apparatus with substitute horizontal sync and multiplexed audio
US4626910A (en) Circuit for preventing flicker attributable to field signal-frame signal conversion
JPS60126980A (ja) フイ−ルド信号・フレ−ム信号変換におけるフイ−ドバツク・クランプ回路
JPH0478072B2 (ja)
JPH0478071B2 (ja)
JPS6118289A (ja) 再生装置
JPH0451118B2 (ja)
JP2002010217A (ja) ビデオ信号処理装置
JPS6184181A (ja) フイ−ルド信号・フレ−ム信号変換におけるフリツカ防止回路
KR970002189B1 (ko) 영상기록 재생기의 칼라 자동 조절장치
JPH05199431A (ja) クランプ回路
KR0132228Y1 (ko) 노이즈 바 고정장치
JPH0478229B2 (ja)
JPH05145789A (ja) デイスパーサル除去装置
JPH05316468A (ja) ノイズリデューサ
JPH0443783A (ja) 磁気記録再生装置の映像信号ドロップアウト補正回路
JP2527471B2 (ja) 再生muse信号処理装置
JP3214673B2 (ja) Museデコーダ
KR19980077280A (ko) 텔레비전의 영상레벨조정장치
JPH0319577A (ja) クランプ方法及びその装置
JPH06105286A (ja) ジッタ補償回路
JPH04139980A (ja) 画像信号処理装置
JPH0353790A (ja) 磁気記録再生装置
JPH04302586A (ja) 映像信号増幅回路

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees