JPS63244945A - デ−タ伝送方式 - Google Patents

デ−タ伝送方式

Info

Publication number
JPS63244945A
JPS63244945A JP7686387A JP7686387A JPS63244945A JP S63244945 A JPS63244945 A JP S63244945A JP 7686387 A JP7686387 A JP 7686387A JP 7686387 A JP7686387 A JP 7686387A JP S63244945 A JPS63244945 A JP S63244945A
Authority
JP
Japan
Prior art keywords
data
register
stored
transmission
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7686387A
Other languages
English (en)
Inventor
Kazuo Takagaki
高垣 和雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP7686387A priority Critical patent/JPS63244945A/ja
Publication of JPS63244945A publication Critical patent/JPS63244945A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、情報処理システムの情報処理装置間でデータ
伝達を行うインタフェースに関する。特に、データ保全
性に着目した高信転度のインタフェースに関する。
〔概要〕
本発明は、情報処理装置間で授受されるデータの誤りを
検出する手段において、 送出データを一時記憶しておき、相手装置で受信された
データを返送させ、一時記憶したデータと比較すること
により、 伝送エラーの検出を確実に実行することができるように
したものである。
〔従来の技術〕
従来、この種のインタフェースは、上位装置と下位装置
が数十本程度の信号線で直接結ばれて゛おり、上位装置
の指示によりデータの授受を行うものが多い。インタフ
ェース上のデータ転送時のデータ保全性の確認方法とし
ては、データ送出方はデータと共にそのパリティピット
を付加し、データ受理力はパリティチェックを行うこと
により伝達データの確認を行っていた。
〔発明が解決しようとする問題点〕
このような従来のインタフェースでのデータ保全性の確
認は、一方向の確認すなわちデータ送出方は正しくデー
タが伝達できたかどうかをデータ受理力にまかせる方法
となっている。言い換えれば、データ送出方ではデータ
受理力のパリティチェック回路の故障を検出できず、し
たがって故障時にはデータ保全性のlI!認手段がなく
なる欠点がある。
また、パリティチェ7タ方式では2ビツト誤りに対して
はエラーを検出できない。さらに、その他のチェック方
式でも一般には多重ビット誤りに対してはエラーを検出
できない欠点がある。
本発明はこのような欠点を除去するもので、データ伝送
が確実に実行できるデータ伝送方式を提供することを目
的とする。
〔問題点を解決するための手段〕
本発明は、第一装置と、第二装置と、この第一装置とこ
の第二装置との間に介在し所定のデータバス幅の伝達デ
ータを伝送するインタフェースとを備えたデータ伝送方
式において、上記第一装置は、上記データバス幅の伝達
データを格納する出力レジスタおよび入力レジスタを備
え、上記第二装置は、上記データバス幅の伝達データを
格納するデータ格納部を備え、さらに、上記第一装置は
、上記出力レジスタから伝達データを読出して上記デー
タ格納部に伝送する手段を備え、また、上記第二装置は
、上記データ格納部から伝達データを読出して上記入力
レジスタに伝送する手段を備え、また、上記第一装置は
、上記入力レジスタの内容と上記出力レジスタの内容と
を比較する比較手段を備えたことを特徴とする。
〔作用〕
第一装置の出力レジスタから伝達データを読出し、第二
装置のデータ格納部に伝達データを転送する。ひきつづ
き、データ格納部から伝達データを続出して第一装置の
入力レジスタに転送する。
第一装置では、入力レジスタに伝達データが格納された
時点で、出力レジスタの内容と入力レジスタの内容とを
比較し、それらの値が一致することにより一回のデータ
転送を終結させる。
これを簡単なハードウェアで実現させた。
〔実施例〕
以下、本発明実施例を図面に基づき説明する。
図は本発明の一実施例のブロック図である。上位装置1
と下位装置2とはインタフェース3で接続される。上位
装置1は、下位装置2へ制御指示を与える制御データを
格納する制御レジスタ10と、下位装置2へ転送する伝
達データを格納するデータアウトレジスタ11と、下位
装置2からの伝達データを格納するデータインレジスタ
12と、制御レジスタ10またはデータアウトレジスタ
11の出力とデータインレジスタ12の出力とを比較す
る比較器15と、マルチプレクサ13および14とを備
える。マルチプレクサ13は制御レジスタ10の出力ま
たはデータアウトレジスタ11の出力を比較器150入
力として切替える。マルチプレクサ14は同じく両レジ
スタの出力をインタフェース3上に送出する。
下位装置2は、制御レジスタ10からの制御データを受
けるデバイス制御レジスタ22と、データアウトレジス
タ11からの伝達データを受けるデバイスデータインレ
ジスタ23と、データインレジスタ12へ伝達データを
送るデバイスデータアウトレジスタ20と、デバイスデ
ータレジスタ23の出力データが格納されるデータ格納
部24と、マルチプレクサ21とを備える。データ格納
部24の出力はデバイスデータアウトレジスタ20に接
続されている。マルチプレクサ21はデバイス制御レジ
スタ22の出力とデバイスデータアウトレジスタ20の
出力とを切替える。
次に、この実施例の動作を図に基づき説明する。
まず、上位装置1が下位装置2に制御データを転送する
シーケンスを説明する。制御データは、始めに上位装置
1のプロセッサにより制御レジスタ10へ格納され、次
にマルチプレクサ14を通じてインタフェース3上に送
出され、デバイス制御レジスタ22に格納される。格納
後に、制御データはデバイス制御レジスタ22からマル
チプレクサ21を通じてインタフェース3上に直ちに送
出され、データインレジスタ12に格納される。その時
点で、制御レジスタ10の出力がマルチプレクサI3を
通じた出力とデータインレジスタ12の出力とが比較器
15で比較される。その結果が一致したことにより1回
の制御データ転送が終結する。
次に、前述の制御データの転送に引き続いて、複数回の
伝達データ転送がくり返されるが、その1回の伝達デー
タを転送するシーケンスを説明する。伝達データは、始
めに上位装置内のある部分からデータアウトレジスタ1
1に格納され、次にマルチプレクサ14を通じてインタ
フェース3上に送出され、デバイスデータインレジスタ
23を通じてデータ格納部24に格納される。格納後に
、伝達データは直ちにデータ格納部24からデバイスデ
ータアウトレジスタ20およびマルチプレクサ21を通
じてインタフェース3上に送出され、データインレジス
タ12に格納される。その時点で、データアウトレジス
タ11の出力がマルチプレクサ13を通じた出力とデー
タインレジスタ12の出力とが比較器15で比較される
。その結果が一致したことにより1回の伝達データ転送
が終結する。
ここで、上位装置1が送出動作と受理動作を別々の制御
手順で行なわせ、プロセッサ内の演算器で比較させるこ
とにより上記の手順を実現することは可能であるが、本
発明では、それをプロセッサの手をわずられせないで実
現せさた点に特徴がある。
〔発明の効果〕
本発明は、以上説明したように、送出データと返送され
たデータとの一致を比較するので、データの信鯨性の高
いインタフェースを提供できる効果がある。
【図面の簡単な説明】
図は本発明実施例の構成を示すブロック図。 l・・・上位装置、2・・・下位装置、3・・・インタ
フェース、10・・・制御レジスタ(C) 、11・・
・データアウトレジスタ(Do) 、12・・・データ
インレジスタ(DI)、13.14.21・・・マルチ
プレクサ(MPX)。 15・・・比較器、20・・・デバイスデータアウトレ
ジスタ(DDO)、22・・・デバイス制御レジスタ(
DC)。 23・・・デバイスデータインレジスタ(DDI)、2
4・・・データ格納部。

Claims (1)

    【特許請求の範囲】
  1. (1)第一装置と、第二装置と、この第一装置とこの第
    二装置との間に介在し所定のデータバス幅の伝達データ
    を伝送するインタフェースとを備えたデータ伝送方式に
    おいて、 上記第一装置は、上記データバス幅の伝達データを格納
    する出力レジスタ(11)および入力レジスタ(12)
    を備え、 上記第二装置は、上記データバス幅の伝達データを格納
    するデータ格納部(24)を備え、さらに、上記第一装
    置は、上記出力レジスタから伝達データを読出して上記
    データ格納部に伝送する手段を備え、 また、上記第二装置は、上記データ格納部から伝達デー
    タを読出して上記入力レジスタに伝送する手段を備え、 また、上記第一装置は、上記入力レジスタの内容と上記
    出力レジスタの内容とを比較する比較手段を備えた ことを特徴とするデータ伝送方式。
JP7686387A 1987-03-30 1987-03-30 デ−タ伝送方式 Pending JPS63244945A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7686387A JPS63244945A (ja) 1987-03-30 1987-03-30 デ−タ伝送方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7686387A JPS63244945A (ja) 1987-03-30 1987-03-30 デ−タ伝送方式

Publications (1)

Publication Number Publication Date
JPS63244945A true JPS63244945A (ja) 1988-10-12

Family

ID=13617488

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7686387A Pending JPS63244945A (ja) 1987-03-30 1987-03-30 デ−タ伝送方式

Country Status (1)

Country Link
JP (1) JPS63244945A (ja)

Similar Documents

Publication Publication Date Title
JP2770976B2 (ja) パリティ検査装置
JPH01188953A (ja) 障害の許容範囲があるデータ保全装置及びその方法
JPH0691513B2 (ja) データ伝送誤り検出方式
JPS63244945A (ja) デ−タ伝送方式
JPH0535616A (ja) データ転送システム
JP2645021B2 (ja) バス異常検査システム
JP3549702B2 (ja) バス制御回路及びその試験方法
JPS6051136B2 (ja) デ−タ誤り検出方式
JPH0588995A (ja) データ通信システム
JPS59195736A (ja) 通信制御装置
JPH01116747A (ja) キャッシュlsi
JPS584364B2 (ja) デ−タ監視方式
JPH01224852A (ja) バス障害検出方式
JPH0324601A (ja) 制御方法
JPS61255441A (ja) 情報処理装置
JPH02188852A (ja) データ処理装置
JPH08272752A (ja) 並列プロセッサ
JPH07210471A (ja) 情報処理装置
JPS6244300B2 (ja)
JPH04346145A (ja) 情報処理装置
JPH02297650A (ja) 受信装置
JPS5847055B2 (ja) 情報処理装置の故障診断方法
JPH0198033A (ja) データ誤り検出回路
JPH05113951A (ja) データ転送方式
JPH04220745A (ja) バスエラー検出回路