JPS63244170A - 回路設計支援装置 - Google Patents

回路設計支援装置

Info

Publication number
JPS63244170A
JPS63244170A JP62077294A JP7729487A JPS63244170A JP S63244170 A JPS63244170 A JP S63244170A JP 62077294 A JP62077294 A JP 62077294A JP 7729487 A JP7729487 A JP 7729487A JP S63244170 A JPS63244170 A JP S63244170A
Authority
JP
Japan
Prior art keywords
circuit design
memory
verification
delay
parallel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62077294A
Other languages
English (en)
Other versions
JP2647086B2 (ja
Inventor
Akiyasu Yamamoto
山本 顕康
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP62077294A priority Critical patent/JP2647086B2/ja
Publication of JPS63244170A publication Critical patent/JPS63244170A/ja
Application granted granted Critical
Publication of JP2647086B2 publication Critical patent/JP2647086B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [発明の目的] (産業上の利用分野) 本発明は、集積回路等の設計段階で用いられる回路設計
支援装置に関する。
(従来の技術) 従来から、集積回路等の設計段階ではグラフィック処理
機能を備えたコンピュータシステムによる回路設計支援
装置が用いられている。
この装置は例えば第3図に示したように3つのモードに
対応するメモリ、すなわち図面作成モード用コマンドメ
モリ1、シミュレーションモード用コマンドメモリ2お
よび図面検証モード用コマンドメモリ3を備え、CPU
4がこれらメモリを選択する一方、データ用メモリ5か
ら必要な設計データを抽出する。
そしてキーボード6やタブレット7を用い、CRTディ
スプレイ8上において回路設計図を作成および検証した
後、必要に応じて修正し、さらにシミュレーションを行
ない、最終的にプロッタ9により回路設計図をプリント
アウトするような構成にされている。
ところでこのような回路設計支援装置は、図面作成モー
ド、図面検証モード、シミュレーションモード等を備え
てはいるものの、各モードは重複して選択することが出
来ない。
例えば図面作成モード下で図面を作成した後、図面検証
モード下で検証を行なったとする。
このときエラーがあった場合には修正しなければならな
いが、これを行なうためには再度図面作成モードに戻ら
なければならない。
また図面を作成している場合に回路中のある部分のディ
レィ(遅延特性)を計算したい場合が頻繁にあるが、従
来の回路設計支援装置では、図面作成モードを一旦解除
して、その計−算処理を行なわなければならなかった。
(発明が解決しようとする問題点) このように従来の回路設計支援装置は、モードの変更を
頻繁に行なわなければならないので、相当の時間が無駄
になり、操作が煩雑であるという問題があった。
本発明はこのような事情によりなされたもので、設計中
のモード変更の手間を解消し、設計作業を効率よく進め
ることができる回路設計支援装置の提供を目的としてい
る。
[発明の構成コ (問題点を解決するための手段) 本発明は関連する2つの発明からなる。
第1の発明になる回路設計支援装置は、回路設計図の作
成処理および前記回路設計図の検証処理を実行するため
に必要なコマンドが格納されている記憶手段と、前記各
処理を並行して実行させる1Ilff御手段と、前記各
処理に関連する図形および文字を表示する表示手段と、
前記各処理に必要なデータおよび指示を入力する入力手
段とを備えたものである。
また第2の発明になる回路設計支援装置は、回路設計図
の作成処理を実行するために必要なコマンドが格納され
る第1の記憶手段と、前記回路設計図の遅延特性を求め
る処理を実行するために必要なスペックデータが格納さ
れている第2の記憶手段と、前記各処理を並行して実行
させる制御手段と、前記各処理に関連する図形および文
字を表示する表示手段と、前記各処理に必要なデータお
よび指示を入力する入力手段とを備えたものである。
(作 用) 第1の発明になる回路設計支援装置は、記憶手段および
制御手段の機能により回路設計図の作成処理と回路設計
図の検証処理とを並行して実行することができるので、
回路設計図の検証を行なった後、モードを変更すること
なく回路設計図の訂正を行なうことができる。
また第2の発明になる回路設計支援装置は、第2の記憶
手段および制御手段の機能により回路設計図の作成処理
と前記回路設計図の遅延特性を求める処理とを並行して
実行することができるので、回路設計図を作成している
最中に所望部分の遅延特性を容易に求めることができる
(実施例) 以下、本発明の実施例の詳細を図面に基づいて説明する
第1図は本発明の一実施例の構成を示すブロック図であ
る。
同図において11は図面を作成しながら図面の検証を行
なうために設けられた図面作成および検証モード用コマ
ンドメモリである。
まな12は機能(論理)シミュレーションを行なう際に
必要なコマンドが格納されたシミュレーションモード用
コマンドメモリである。
13は図面を作成しながら回路のディレィ計算を行なう
際に必要なスペックデータが格納されているディレィス
ペックデータ用メモリである。
そして14はこれらメモリを選択するCPU、15は設
計データを格納するデータ用メモリ、16は設計データ
や各コマンドを入力するキーボード、17は座標を入力
するタブレット、18は図形および文字を画面に表示す
るCRTディスプレイ、19は回路図をプリントアウト
するプロッタである。
本実施例装置において、図面作成時には図面作成および
検証モード用コマンドメモリ11がアクティブになる。
そして図面作成中にエラーが発生すると、CRTディス
プレイ18にエラーメツセージが出る。
また図面作成中にCRTディスプレイ18上のある入力
からある出力までのディレィを計算したい場合には、外
部からその入力と出力とを指定した時点でディレィスペ
ックデータ用メモリ13がアクティブになり、CRTデ
ィスプレイ18を確認しながらその部分のディレィ計算
を実行することができる。
なお機能シミュレーションを行なう場合にはキーボード
16を操作してモードを変更すれば、シミュレーション
モード用コマンドメモリ12がアクティブになる。
第2図に本実施例装置のメモリ部分の具体的な構成を示
す。なお図においてMAはアドレスバス、MDはデータ
バスである。
この例ではCPU14がイネーブル信号Aを出力すると
、図面作成および検証モード用コマンドメモリ11から
ディレィスペックデータ用メモリ13にアドレス信号が
出力され、このアドレス信号によりディレィスペックデ
ータ用メモリ13がアクセスされる。
すなわち本実施例装置ではイネーブル信号Aの出力によ
り、図面作成および検証モード下において並行してディ
レィ計算を行なうことができる。
またCPU14がイネーブル信号Bを出力すると、CP
U14からのアドレス信号によりディレィスペックデー
タ用メモリ13がアクセスされる。
このように本実施例装置は、図面作成および検証モード
用コマンドメモリ11を有しているので、図面を作成し
ながら同時にその検証を行なうことができる。したがっ
て図面の検証を行なった後、エラーがあった場合でも、
モードを変更することなくその修正を行なうことができ
る。
またディレィスペック用データメモリ13を備え、図面
作成および検証モード用コマンドメモリ11からそのア
クセスを行なうことができるので、CRTディスプレイ
18の画面上を確認しながら図面作成中にディレィの計
算を行なうことができる。
この結果、開発時間の削減を図ることができ、オペレー
タの負担が大幅に軽減される。
なお本実施例はLSII発用のEWSをはじめとしてL
SIWJ発用のホストコンピュータシステムに幅広く適
用することができる。
[発明の効果] 以上説明したように本発明の回路設計支援装置は、図面
を作成しながら図面の検証を行なえるので、設計図を作
成中にモードを変更することなく設計図の修正を行なう
ことができる。またディレィスペック用データメモリを
備えているので、CRTディスプレイの画面上で設計図
を作成中にディレィの計算を行なうことができる。した
がって設計中のモード変更の手間が不要になり設計作業
を効率よくすすめることができる。
【図面の簡単な説明】
第1図は本発明の一実施例の構成を示すブロック図、第
2図は同実施例のメモリ部分の具体的な構成を示す回路
図、第3図は従来の回路設計支援装置の構成の一例を示
すブロック図である。 1・・・・・・・・・・・・図面作成コマンド用メモリ
2.12・・・シミュレーションモード用コマンドメモ
リ 3・・・・・・・・・・・・図面検証モード用コマンド
メモリ4、14・・・CPU 5.15・・・データ用メモリ 6.16・・・キーボード 7.17・・・タブレット 8.18・・・CRTディスプレイ 9.19・・・プロッタ 11・・・・・・・・・・・・図面作成および検証モー
ド用コマンドメモリ

Claims (2)

    【特許請求の範囲】
  1. (1)回路設計図の作成処理および前記回路設計図の検
    証処理を実行するために必要なコマンドが格納されてい
    る記憶手段と、前記各処理を並行して実行させる制御手
    段と、前記各処理に関連する図形および文字を表示する
    表示手段と、前記各処理に必要なデータおよび指示を入
    力する入力手段とを備えてなることを特徴とする回路設
    計支援装置。
  2. (2)回路設計図の作成処理を実行するために必要なコ
    マンドが格納されている第1の記憶手段と、前記回路設
    計図の遅延特性を求める処理を実行するために必要なス
    ペックデータが格納されている第2の記憶手段と、前記
    各処理を並行して実行させる制御手段と、前記各処理に
    関連する図形および文字を表示する表示手段と、前記各
    処理に必要なデータおよび指示を入力する入力手段とを
    備えてなることを特徴とする回路設計支援装置。
JP62077294A 1987-03-30 1987-03-30 回路設計支援装置 Expired - Fee Related JP2647086B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62077294A JP2647086B2 (ja) 1987-03-30 1987-03-30 回路設計支援装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62077294A JP2647086B2 (ja) 1987-03-30 1987-03-30 回路設計支援装置

Publications (2)

Publication Number Publication Date
JPS63244170A true JPS63244170A (ja) 1988-10-11
JP2647086B2 JP2647086B2 (ja) 1997-08-27

Family

ID=13629864

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62077294A Expired - Fee Related JP2647086B2 (ja) 1987-03-30 1987-03-30 回路設計支援装置

Country Status (1)

Country Link
JP (1) JP2647086B2 (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60209875A (ja) * 1984-04-04 1985-10-22 Hitachi Ltd 配線装置
JPS6154567A (ja) * 1984-08-24 1986-03-18 Hitachi Ltd シミユレ−シヨン方法および装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60209875A (ja) * 1984-04-04 1985-10-22 Hitachi Ltd 配線装置
JPS6154567A (ja) * 1984-08-24 1986-03-18 Hitachi Ltd シミユレ−シヨン方法および装置

Also Published As

Publication number Publication date
JP2647086B2 (ja) 1997-08-27

Similar Documents

Publication Publication Date Title
JPS63198174A (ja) 図形処理装置
JPS63244170A (ja) 回路設計支援装置
US6145093A (en) Debugging method and method of displaying information for data processing for use in programmable display device
JP3011558B2 (ja) プリント基板レイアウト設計方法
KR970008189B1 (ko) 메모리 공간 제어방법 및 메모리 장치
JP2713219B2 (ja) 図形表示装置
JP2776443B2 (ja) プログラマブルコントローラ
JPS63115273A (ja) Cadシステム
JPH0344769A (ja) プリント基板設計装置におけるデータ入力方法
JPH03118664A (ja) トリム・データ生成方法
KR0148974B1 (ko) 부품장착기의 장착데이타 입력방법
JP2940294B2 (ja) 製図装置
JPH1115697A (ja) プログラム式表示装置のデバッグ方法
JPH01292578A (ja) 編集装置
JPS60132249A (ja) デ−タ処理装置
JPS63247818A (ja) タブレツトメニユ入力方法
JPH0934917A (ja) 部品番号整列方法
JPH0298780A (ja) Cad/cam自動プログラミング装置
JPH06309414A (ja) 配線支援方法
JPS62229362A (ja) 文字処理装置
JPH0546220A (ja) 数値制御装置
JPS58105372A (ja) 最小二乗法による線図作図方式
JPH04186478A (ja) Cadシステムにおける会話型データ修正装置
JPH04160426A (ja) データ入力方式
JPH0318977A (ja) 図形処理装置におけるプリント基板のピン表示方法

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees