JPS63129426A - デ−タフロ−型計算機用タイマ−モジユ−ル - Google Patents

デ−タフロ−型計算機用タイマ−モジユ−ル

Info

Publication number
JPS63129426A
JPS63129426A JP61277164A JP27716486A JPS63129426A JP S63129426 A JPS63129426 A JP S63129426A JP 61277164 A JP61277164 A JP 61277164A JP 27716486 A JP27716486 A JP 27716486A JP S63129426 A JPS63129426 A JP S63129426A
Authority
JP
Japan
Prior art keywords
signal
data
input
data signal
timer circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP61277164A
Other languages
English (en)
Other versions
JPH0690734B2 (ja
Inventor
Takeshi Kikuchi
剛 菊池
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61277164A priority Critical patent/JPH0690734B2/ja
Publication of JPS63129426A publication Critical patent/JPS63129426A/ja
Publication of JPH0690734B2 publication Critical patent/JPH0690734B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Multi Processors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、データフロー型計算機用タイマーモジュール
、特に、実時間制御を行なうのに適するデータフロー型
計算機用タイマーモジュールに関する。
〔従来の技術〕
従来のデータフロー型計算機について、第3図、第4図
によって説明する。
第3図は従来のデータフロー型計算機の一例を示すブロ
ック図で、特に、リング結合マシンの演算用モジュール
を含む構成を示すブロック図、第4図はリング結合マシ
ンに使用されるデータバス信号の一例を示す構成図であ
る。
演算モジュール43A、43Bはそれぞれバスインタフ
ェース41A、41Bに接続されておυ、各バスインタ
フェースはデータバスによって互いに接続されている。
演算モジュール43は、信号入力部31と演算回路33
と信号出力部32とから構成されておシ、制御回路42
からあらかじめ設定されたプログラムによって動作が制
御されている。
データバスを流れるデータバス信号111は、第4図に
示すようにバスインタフェースをセレクトするためのセ
レクトフラグSFと変数名IDとデータ部DAとから構
成されている。
データバス信号111はセレクトフラグSFにて指定さ
れるバスインタフェース41に取り込まれ、変数名ID
とデータ部DAが入力データ信号301として演算モジ
ュール43に出力される。
入力データ信号301は信号入力部31に入力され、変
数名IDの識別を行ない、演算入力データ信号302と
して演算回路33へ出力される。演算が二項演算の場合
には、信号入力部31にて演算の対データをそろえるこ
とが行なわれる。演算回路33では変数名IDに対応し
てあらかじめ指定された命令に従って演算入力データ信
号302の演算を行ない、その結果を演算出力データ信
号303として信号出力部32に出力する。信号出力部
32では、入力の変数名IDに対応した新しいセレクト
フラグSFと変数名IDとを付加して出力データ信号3
04をバスインタフェース41に出力する。
〔発明が解決しようとする問題点〕 しかしながら、このような上述した従来のデータフロー
型計算機では、計算機内部での動作はすべてデータの流
れによシ制御されておシ、その動作タイミングをプログ
ラマ−が陽に記述することが困難になっているため、時
間的要素を含む実時間制御のような問題への適用が困難
であるという欠点があった。
〔問題点を解決するための手段〕
本発明のデータフロー型計算機用タイマーモジュールは
、変数名を表わす符号を伴う入力データ信号を入力し、
入力データ信号の変数名を調べて、それが起動信号の場
合にはタイマー回路を起動し、停止信号の場合にはタイ
マー回路を停止させる信号入力部と、信号入力部からの
起動信号を入力部、停止信号を入力するまで一定時間間
隔でデータを生成するタイマー回路と、タイマー回路に
て生成したデータに新しい変数名を表わす符号を付加し
て出力データ信号として出力する信号出力部とを有して
構成される。
〔実施例〕
次に、本発明の実施例について、図面を参照して説明す
る。
第1図は本発明の一実施例を示すブロック図、第2図は
第1図に示すタイマー回路の動作状態の遷移を説明する
だめの遷移図である。
第1図に示すデータフロー型計算機用タイマーモジュー
ルにおいて、バスインタフェース11は、第4図に示す
構成を持つデータバス信号111を入力し、セレクトフ
ラグ8Fが真の場合はデータ部DAと変数名IDをタイ
マーモジュール13へ入力データ信号101として出力
する。
タイマーモジュール13は大きく3つの回路から構成さ
れる。信号入力部1は、バスインタフェース11から入
力データ信号101が入力され、制御回路12からのプ
ログラムに従って入力データ信号101の変数名IDを
識別し、その特性に応じてタイマー回路3へ起動データ
信号102もしくは停止データ信号103もしくはリセ
ットデータ信号104を出力する。タイマー回路3は、
信号入力部1からの制御データの入力によシ、制御回路
12からプログラムされたタイマー動作を行なって、生
成データ105を信号出力部2へ出力する。信号出力部
2は、タイマー回路3から入力した生成データ105に
、制御回路12がらのプログラムに従って、新しいセレ
クトフラグSFと変数名IDを付加して出力データ信号
106としてバスインタフェース11へ出力する。
次に、第1図に示す実施例の動作について説明する。
初期状態においては、タイマー回路3は第2図に示す休
止状態Aにある。バスインタフェースからの入力データ
信号101の変数名IDが起動データを意味している時
は、信号入力部1からは起動データ信号102がタイマ
ー回路3に出力される。タイマー回路3はこの入力によ
って休止状態Aから動作状態であるタイマーセットBに
遷移シ、プログラムさ−れているカウント値をセット後
ダウンカウ゛ントcの動作に入る。そして、一定時間が
経過してカウント値が0になったら、データ生成Dでプ
ログラムされているデータを生成し、生成データ105
として信号出力部2に出力後、カウント値を再セット、
再びダウンカウントCの動作に入る。
バスインタフェースからの入力データ信号101の変数
名IDがリセットデータを意味している時は、信号入力
部1からはリセットデータ信号104がタイマー回路3
に出力される。タイマー回路3は動作状めるタイマーセ
ットBでリセットデータ信号104を入力すると、カウ
ント値を初期値に再セットして、ダウンカウントqの動
作に入る休止状態Aでリセットデータ信号104を入力
した場合は状態は遷移しない。
バスインターフェースからの入力データ信号101の変
数名IDが停止データを意味している時は、信号入力部
1からは停止データ信号103がタイマー回路3に出力
される。タイマー回路3は停止データ信号を入力すると
、動作を中止して休止状態Aに遷移する。
〔発明の効果〕
本発明のデータフロー型計算機用タイマーモジュールは
、データ生成機能を持つタイマー回路を内蔵することに
よυ、データフロー型計算機においても時間的要素を持
つ問題を扱うことを可能とするとともに、これによって
、実時間制御のための一定時間間隔でのデータの取り込
みや、一定時間内に入力がない時にエラー処理を起動す
る動作等をデータフロー型計算機にて行なうことが可能
となるという効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
第1図に示すタイマー回路の動作状態の遷移を説明する
ための遷移図、第3図は従来の一例を示すブロック図、
第4図は第1図および第3図に示すバスインターフェー
スに供給されるデータバス信号め一例を示す構成図であ
る。 1・・・信号入力部、2・・・信号出力部、3・・・タ
イマー回路、  11・・・パスインタフェース、12
・・・制御回路、13・・・タイマーモジュール、10
1・・・入力データ信号、102・・・起動データ信号
、103・・・停止データ信号、104・・−リセット
データ信号、105・・・生成データ、106・・・出
力データ信号、111・−・データバス信号、31・・
・信号入力部、32・・・信号出力部、33・・・演算
回路、41A、41B・−・パスインタフェース、42
・・・制御回路、43A、43B・・・演算モジュール
、301・・・入力データ信号、302・・・演算入力
データ信号、303・・・演算出力データ信号、304
・・・出力データ信号、 SF・・・セレクトフラグ、ID・・・変数名、DA・
・・データ部、A・・・休止状態、B・・・タイマーセ
ント、C・・・ダウンカウント、D・・・データ生成。 代理人 弁理士  内 原   晋 で ゛。 ′: 第1区

Claims (1)

    【特許請求の範囲】
  1. 変数名を表わす符号を伴う入力データ信号を入力し前記
    入力データ信号の変数名を調べてそれが起動信号を示す
    場合に起動され停止信号が入力されるまで一定時間間隔
    でデータを生成するタイマー回路と、前記入力データ信
    号が停止信号を示している場合に前記タイマー回路を停
    止させるための信号入力部と、生成されたデータに新し
    い変数名を表わす符号を加えて出力データ信号として出
    力する信号出力部とを含むことを特徴とするデータフロ
    ー型計算機用タイマーモジュール。
JP61277164A 1986-11-19 1986-11-19 デ−タフロ−型計算機用タイマ−モジユ−ル Expired - Lifetime JPH0690734B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61277164A JPH0690734B2 (ja) 1986-11-19 1986-11-19 デ−タフロ−型計算機用タイマ−モジユ−ル

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61277164A JPH0690734B2 (ja) 1986-11-19 1986-11-19 デ−タフロ−型計算機用タイマ−モジユ−ル

Publications (2)

Publication Number Publication Date
JPS63129426A true JPS63129426A (ja) 1988-06-01
JPH0690734B2 JPH0690734B2 (ja) 1994-11-14

Family

ID=17579693

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61277164A Expired - Lifetime JPH0690734B2 (ja) 1986-11-19 1986-11-19 デ−タフロ−型計算機用タイマ−モジユ−ル

Country Status (1)

Country Link
JP (1) JPH0690734B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03226883A (ja) * 1990-01-31 1991-10-07 Mitsubishi Electric Corp 制御プロセッサ

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03226883A (ja) * 1990-01-31 1991-10-07 Mitsubishi Electric Corp 制御プロセッサ

Also Published As

Publication number Publication date
JPH0690734B2 (ja) 1994-11-14

Similar Documents

Publication Publication Date Title
JPH0351002B2 (ja)
US4398247A (en) Control device for directing execution of forced operations in a data processing system
JPS63129426A (ja) デ−タフロ−型計算機用タイマ−モジユ−ル
JPH01246602A (ja) プログラマブルコントローラ用特殊機能ユニット
JP2002325459A (ja) パルス幅変調信号生成装置
JP2557629B2 (ja) 割込方式
KR920005228B1 (ko) 프로그래머블 콘트롤러의 비트연산 처리회로
KR100189248B1 (ko) 중앙처리장치의 인터럽트 신호 공급회로
JPS63106027A (ja) リセツト制御回路
JPS61160105A (ja) タイミング制御システム
JPS61136115A (ja) マイクロコンピユ−タシステムの基本クロツク発生回路
JP2614931B2 (ja) 割込制御回路
JPH03126139A (ja) ウォッチドッグタイマ回路
JPS61282946A (ja) プログラマプルコントロ−ラ
KR930009798B1 (ko) 숫자 연산 코프로세서의 리세트-레디 카운터회로
JPH0496188A (ja) シングルチップ・マイクロコンピュータ
JPH04151706A (ja) Cpuリセット回路
JPH04156649A (ja) 割り込み制御回路
JPS62162104A (ja) フロ−チヤ−ト式プログラマブルコントロ−ラ
JPS6151242A (ja) 命令デコ−ド回路
JPH0535503A (ja) 割込制御回路
JPH02189667A (ja) マイクロコンピュータの制御回路
JPH041832A (ja) Cpu監視回路
JPS62109137A (ja) デ−タ処理システム
JPH01120634A (ja) 割込み制御装置