JPS6285337A - マイクロプログラム制御装置 - Google Patents

マイクロプログラム制御装置

Info

Publication number
JPS6285337A
JPS6285337A JP22614785A JP22614785A JPS6285337A JP S6285337 A JPS6285337 A JP S6285337A JP 22614785 A JP22614785 A JP 22614785A JP 22614785 A JP22614785 A JP 22614785A JP S6285337 A JPS6285337 A JP S6285337A
Authority
JP
Japan
Prior art keywords
address
instruction
decrement
increment
operands
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP22614785A
Other languages
English (en)
Inventor
Yutaka Fujii
裕 藤井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP22614785A priority Critical patent/JPS6285337A/ja
Publication of JPS6285337A publication Critical patent/JPS6285337A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、マイクロプログラム制御装置、特に、オペラ
ンドアドレスの更新に対するiイクログロダラム制御を
行なうマイクロプログラム制御装置に関する。
命令コードの中にオペランドアドレスの更新時のインク
リメントかディクリメントかの区別を指示するビットが
含まれており、オペランドをアクセスするたびにマイク
ロ命令にてその更新方法を指定していた。
〔発明が解決しようとする問題点〕
しかしながら、このような従来のマイクロプログラム制
御装置は、アドレス更新時のインクリメント、ディクリ
メントの区別をマイクロ命令コードの中に含んでいるた
め、マイクロ命令が多数のビットを必要とすることおよ
びマク四命令実行時にアドレス更新のインクリメントデ
ィクリメント翫 の区別を更新時毎に考慮する必要があるので、マイクロ
命令のコードが長いことおよびプログラム作成時に考慮
しなければならない点が多くマイクロブログラミングの
効率を悪くするという欠点がある。
〔問題点を解決するための手段〕
本発明のマイクロプログラム制御装置は、マイクロ命令
にてセット、リセット可能でありかつオに対するインク
リメント、ディクリメントの区別を示すフラグレジスタ
を有して構成される。
〔実施例〕
次に、本発明の実施例について、図面を参照して説明す
る。
第1図は本発明の一実施例を示すブロック図である。
第1図に示すマイクロプログラム制御装置において、記
憶装置1に収容されたマクロ命令コードはインストラク
シIl/レジスタ2に読み出され、デコーダ3およびマ
イクロ命令発生器4にて一連のマイクロコードに変換さ
れる。
このときに、アドレス計算モードフラグ5に対し実行し
ようとしているマクロ命令のオペランドをアドレスの低
い方から11番に取り仮う場合はアドレス計算モードフ
ラグ5をwl”にセットしてアドレスインクリメントモ
ードに設定し、逆にオペランドをアドレスの高い方から
順番KJl!り扱う場合はアドレス計算モードフラグ5
を”0#にリセットしてアドレスディクリメントモード
に設定する。
この様に設定しておけばオペランドアドレスのインクリ
メンタディクリメンタ7はアドレス計算モード72グ5
によりて選択され、アドレスレジスタ6にはマクロ命令
のタイプに従って自動的にインクリメントあるいはディ
クリメントされたオペランドアドレスが供給され連続し
たオペランドのアドレスを記憶装置1に与える。
〔発明の効果〕
本発明のマイクロプログラム制御装置は、マイクロ命令
でセット、リセット可能でありかつ連続したオペランド
のアドレス更新時にインクリメンか ドアディクリメントかの区別を指示するフラグレジスタ
を持つことにより、マイクロ命令のコード短縮を可能と
しかつマクロ命令に対するマイクロプログラミングにお
いて、オペランドのアドレス更新の加減をマクロ命令デ
コード時に上記7ラグレジスタをセクトあるいはリセッ
トすることにより設定し、そのマクロ命令実行中は連続
オペランドのアドレスを自動的にインクリメントあるい
はディクリメントする九め、アドレス更新毎にアドレス
をインクリメントするかディクリメントするかを考1す
る必要がなくなりプログラミング効率が増大するという
効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図である。 1・・・・・・記憶装置、2・・・・・・インストラク
シゴンレジスタ、3・・・・・・マクロ命令デコーダ、
4・・・・・・マイクロ命令発生器、5・・・・・・ア
ドレス計算モードフラグ、6・・・・・・アドレスレジ
スタ、7・・・・・・インクリメンタディクリメンタ。 粋狸人 弁押手  内 百   4 箭 f 図

Claims (1)

    【特許請求の範囲】
  1. マクロ命令のオペランドや命令コードを収容する記憶装
    置と、前記マクロ命令のデコーダと、前記マイクロ命令
    によりコントロールされアドレスの更新を実行する演算
    器と、前記マイクロ命令にてセット、リセット可能であ
    りオペランドの連続読み出しおよび書き込みのいずれか
    を行なう場合に前記演算器にてアドレスをインクリメン
    トするかディクリメントするかの区別を示すアドレス計
    算モードフラグとを含むことを特徴とするマイクロプロ
    グラム制御装置。
JP22614785A 1985-10-09 1985-10-09 マイクロプログラム制御装置 Pending JPS6285337A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22614785A JPS6285337A (ja) 1985-10-09 1985-10-09 マイクロプログラム制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22614785A JPS6285337A (ja) 1985-10-09 1985-10-09 マイクロプログラム制御装置

Publications (1)

Publication Number Publication Date
JPS6285337A true JPS6285337A (ja) 1987-04-18

Family

ID=16840593

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22614785A Pending JPS6285337A (ja) 1985-10-09 1985-10-09 マイクロプログラム制御装置

Country Status (1)

Country Link
JP (1) JPS6285337A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58219645A (ja) * 1982-06-14 1983-12-21 Meidensha Electric Mfg Co Ltd マイクロコンピユ−タ

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58219645A (ja) * 1982-06-14 1983-12-21 Meidensha Electric Mfg Co Ltd マイクロコンピユ−タ

Similar Documents

Publication Publication Date Title
GB1457878A (en) Microprogramme controller for data processor
JPS62197830A (ja) デ−タ処理システム
JPS6146858B2 (ja)
US5032983A (en) Entry point mapping and skipping method and apparatus
JP2609618B2 (ja) データ処理装置
JPS6285337A (ja) マイクロプログラム制御装置
JPH0574096B2 (ja)
JPS6217773B2 (ja)
JP2583506B2 (ja) データ処理装置
JPS5952348A (ja) マイクロプログラム制御装置
JPH0218729B2 (ja)
JPS6346855B2 (ja)
JP2731618B2 (ja) エミュレータ
JPS6138496B2 (ja)
JPS6226485B2 (ja)
JPH0731599B2 (ja) デ−タ処理システム
JPS61235946A (ja) デ−タ処理装置
JPS5842891B2 (ja) メイレイセイギヨホウシキ
JPH0375904B2 (ja)
JPH04369723A (ja) マイクロプログラム制御装置
JP3651099B2 (ja) プログラマブルコントローラ
JPH0520052A (ja) マイクロプログラム制御装置
JPH0636161B2 (ja) 情報処理装置
JPS62117041A (ja) マイクロコンピユ−タ
JPS6051739B2 (ja) マイクロプログラム方式