JPS6260328A - 誤り訂正装置 - Google Patents

誤り訂正装置

Info

Publication number
JPS6260328A
JPS6260328A JP60201171A JP20117185A JPS6260328A JP S6260328 A JPS6260328 A JP S6260328A JP 60201171 A JP60201171 A JP 60201171A JP 20117185 A JP20117185 A JP 20117185A JP S6260328 A JPS6260328 A JP S6260328A
Authority
JP
Japan
Prior art keywords
signal
frame synchronization
error correction
dissidence
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60201171A
Other languages
English (en)
Inventor
Koji Tomimitsu
康治 冨滿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60201171A priority Critical patent/JPS6260328A/ja
Publication of JPS6260328A publication Critical patent/JPS6260328A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はディジタル信号伝送処理装置に関する。
特に、伝送データにインターリーフを施し伝送符号に誤
り訂正符号を付加した信号を処理する誤り訂正装置に関
する。
〔概要〕
本発明は、データフレームのフレーム同期をとるフレー
ム同期保護回路の出力の符号の複数個のデータフレーム
にインターリーフを施しで誤り訂正符号を伝送し誤り訂
正を行う回路において、フレーム同期保護回路で同期捕
捉にはいる前のバーストエラーを伴う信号その他外部フ
レームと内部フレームとが一致しないときには、誤り訂
正の実行を停止させることことにより、 誤り訂正および検出を確実に実行することができるよう
にしたものである。
〔従来の技術〕
従来例誤り訂正装置はフレーム同期を保つ同期保護装置
の動作に無関係で動作していた。
〔発明が解決しようとする問題点〕
このような従来例装置は一定のデータブロック内の情報
のみに基づいて誤り訂正および検査を行うことが多いの
で、誤り訂正および検査能力に制限が生ずる欠点があっ
た。
本発明はこのような欠点を除去するもので、従来装置に
比し誤り訂正および検査がより確実に行われる誤り訂正
装置を提供することを目的とする。
〔問題点を解決するための手段〕
本発明は、第一のフレーム同期信号が付加されたデータ
フレームを入力する入力端子と、この第一のフレーム同
期信号の位相と自装置で生成された第二のフレーム同期
信号の位相との一致状態を検出する検出手段とを備えた
フレーム同期保護回路の出力に接続され、上記第一のデ
ータフレームの複数個にインターリーフを施して誤り訂
正処理を行う処理手段を備えた誤り訂正装置において、
上記処理手段の処理手順が上記検出手段の出力に基づい
て適応的に設定される構成であることを特徴とする。
ここで「データフレームの複数個にインターリーフを施
す」とは、シーケンス要素である複数のデータフレーム
の位置を交互に入れ換えることをいう。
〔作用〕
データフレームに付加されたフレーム同期信号が伝送中
に欠落および位相ずれしたときに、フレーム同期保護回
路の内部同期信号により到来するデータフレームの同期
が保たれる。ここで、位相ずれによる非同期状態が存在
する期間のデータはバーストエラーによりこの間のデー
タはすべて誤っている可能性があるので、誤り訂正が実
行されない。三方、このような状態でないときは通常設
定された手順で誤り訂正が実行される。
〔実施例〕
以下、本発明実施例装置を図面に基づいて説明する。
第1図は本発明実施例装置の構成を示すブロック構成図
である。
まず、本発明実施例装置の構成を第1図に基づいて説明
する。この実施例装置は、フレーム同期保護回路工と、
誤り訂正回路8とを備える。フレーム同期保護回路lは
、図外の回路の出力に接続された外部フレーム同期検出
回路2と、外部フレーム同期検出回路2の第一の出力に
その第一の入力が接続されたフレーム同期−数構出回路
4と、フレーム同期−数構出回路4の第一の出力にその
入力が接続されたフレーム同期捕捉回路5と、フレーム
同期捕捉回路5の出力がその入力に接続され、その出力
がフレーム同期−数構出回路4の第二の入力に接続され
た内部フレーム同期信号発生回路3とを備える。また、
誤り訂正回路8は、外部フレーム同期検出回路2の出力
にその第一の入力に接続された外符号処理回路9と、外
符号処理回路9の第一の出力が接続されたディンタリー
バlOと、ディンタリーバ10の出力にその第一の入力
が接続され、図外の外部回路の入力にその第一の出力が
接続された内符号処理回路11と、フレーム同期−数構
出回路4の第二の出力にその第一の入力が接続され、図
外の外部回路の入力にその第一の出力が接続され、外符
号処理回路9および内符号処理回路11と信号を授受す
るようにその第二および第三の入出力が接続されたフラ
ッグ処理回路12とを備える。  一 本発明の特徴とするところは、フレーム同期−数構出回
路4とフラッグ処理回路12とを接続する回路手段を有
することにある。
次に、この実施例装置の動作を第1図に基づいて説明す
る。
一般にPCMデータ伝送などでは、一定数のデータに外
部フレーム同期信号が付加されて伝送される。しかし、
伝送路および記録媒体上で発生するエラーおよびジッタ
などの影響をうけて、外部フレーム同期信号の欠落およ
び位相ずれを起こすことがある。このような場合に内部
フレーム同期信号発生回路3から出力される内部フレー
ム同期信号7が同期信号として使用されフレーム同期が
保たれて、外部フレーム同期信号の欠落から保護される
。また、外部フレーム同期信号検出信号6と内部フレー
ム同期信号7との一致および不一致が検出され、一点時
間以上の不一致が続いた場合に位相ずれと判断されて、
フレーム同期捕捉回路5が起動され外部フレーム同期信
号が捕捉されて、再度フレーム同期が保たれて、位相ず
れによるフレーム同期はずれが防止される。外部フレー
ム同期信号6と内部フレーム同期信号7の一致は同期状
態にあることを示すが、不一致には外部フレーム同期信
号6の欠落による不一致と、位相ずれによる不一致とが
ある。前者は不一致ではあるが同期状態であり、次に外
部同期信号が欠落せずに一致すれば同期状態は保てるが
、後者は完全に非同期状態であり、この間すべてのデー
タはバーストエラーになる。したがって、同期捕捉には
いる前の連続し7た不一致信号は真の不一致にする。一
方、連続して外部フレーム同期信号が欠落した場合でも
同期捕捉を行い、位相ずれがないと判断されたときは真
の不一致にしない。
真の不一致信号13はフラッグ処理回路12に入力され
、まず外符号処理回路9により外符号による誤り訂正お
よび検出が実行される。真の不一致信号13がない場合
には、通常設定された誤り訂正が実施される。例えば、
符号量最小距離が5である符号が設定されている場合に
二重誤りまでの訂正が実施され、二重誤り以上にはエラ
ー・フラッグが付されて伝送される。真の不一致信号1
3がある場合には、バースト・エラーすなわちデータ全
体がすべて誤っている可能性が高いので、エラーなしと
判断した場合の除き、前者とは異なるエラー・フラッグ
を付け、誤り訂正を実施しないようにする。この処理後
に、その結果に基づきエラーなし、二重誤り以上のエラ
ーおよびバースト・エラーの三種類のエラー情報が内符
号処理回路11へ伝達される。内符号処理回路11では
、外符号処理゛と同様に伝達されたエラー情報に基づい
て誤り訂正を可変させる。例えば、内符号と同様に符号
量最小距離が5である符号が設定されている場合に、−
重誤りまではエラー情報の有無にかかわらず訂正が行わ
れる。また、二重誤り以上は二重誤り以上のエラー・フ
ラッグとバースト・エラー・フラッグの数に基づいて訂
正および非訂正の制御が行ねれる。
〔発明の効果〕
本発明は以上説明したように、フレーム同期保護回路で
得られたフレーム同期信号の不一致信号すなわちバース
ト・エラー検出信号を使用して誤り訂正を適応可変させ
るので、誤り訂正および検出が確実に実行できる効果が
ある。
【図面の簡単な説明】
第1図は本発明実施例装置の構成を示すブロック構成図
。 第2図は従来例装置の構成を示すブロック構成図。 ■・・・フレーム同期保護回路、2・・・外部フレーム
同期検出回路、3・・・内部フレーム同期信号発生回路
。4・・・フレーム同期−数構出回路、5・・・フレー
ム同期捕捉回路、6・・・外部フレーム同期検出信号、
7・・・内部フレーム同期信号、8・・・誤り訂正回路
、9・・・外符号処理回路、10・・・ディンタリーバ
、11・・・内符号処理回路、12・・・フラッグ処理
回路、13・・・真の不一致信号、14・・・入力信号
、15・・・出力信号、16・・・出力エラー・フラッ
グ。

Claims (1)

    【特許請求の範囲】
  1. (1)第一のフレーム同期信号が付加されたデータフレ
    ームを入力する入力端子と、 この第一のフレーム同期信号の位相と自装置で生成され
    た第二のフレーム同期信号の位相との一致状態を検出す
    る検出手段と を備えたフレーム同期保護回路の出力に接続され、 上記第一のデータフレームの複数個にインターリーフを
    施して誤り訂正処理を行う処理手段を備えた誤り訂正装
    置において、 上記処理手段の処理手順が上記検出手段の出力に基づい
    て適応的に設定される構成であることを特徴とする誤り
    訂正装置。
JP60201171A 1985-09-10 1985-09-10 誤り訂正装置 Pending JPS6260328A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60201171A JPS6260328A (ja) 1985-09-10 1985-09-10 誤り訂正装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60201171A JPS6260328A (ja) 1985-09-10 1985-09-10 誤り訂正装置

Publications (1)

Publication Number Publication Date
JPS6260328A true JPS6260328A (ja) 1987-03-17

Family

ID=16436538

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60201171A Pending JPS6260328A (ja) 1985-09-10 1985-09-10 誤り訂正装置

Country Status (1)

Country Link
JP (1) JPS6260328A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01149630A (ja) * 1987-12-07 1989-06-12 Pfu Ltd バースト・エラー検出回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01149630A (ja) * 1987-12-07 1989-06-12 Pfu Ltd バースト・エラー検出回路

Similar Documents

Publication Publication Date Title
JPS6260328A (ja) 誤り訂正装置
US20230289248A1 (en) Semiconductor device
JPS6398238A (ja) 高速フレーム同期方法
JP2611722B2 (ja) エラーフラグ出力回路
JPS63303518A (ja) 誤り監視方法
GB2559681A (en) Control system
JPS63116537A (ja) 同期保護回路
JP2864530B2 (ja) フレーム同期監視方式
JP3179367B2 (ja) 非同期データ転送装置における障害検出方式
JP2559886B2 (ja) データ処理装置
KR940001511B1 (ko) 맨체스터 코드 수신시 제어 프레임 감지회로
JPS63220628A (ja) 受信信号処理回路
JPH03288935A (ja) 情報処理装置の誤り訂正装置
JPS6213142A (ja) 受信制御方式
JPS61225940A (ja) フレ−ム同期方式
JPH01253337A (ja) マルチフレーム同期検定回路
JPH01205643A (ja) フレーム同期回路
JPS62209934A (ja) フレ−ム同期装置
JPS58138195A (ja) 遠方監視制御装置
JPH01170250A (ja) データ誤り訂正方法
JPS63187826A (ja) Ais信号検出方式
JPH08125551A (ja) 誤り訂正方式
JPH02156743A (ja) フレーム同期保護方式
JPH04246943A (ja) フレーム同期回路
JPH01311740A (ja) 同期語検出確定方式