JPS6398238A - 高速フレーム同期方法 - Google Patents

高速フレーム同期方法

Info

Publication number
JPS6398238A
JPS6398238A JP61243576A JP24357686A JPS6398238A JP S6398238 A JPS6398238 A JP S6398238A JP 61243576 A JP61243576 A JP 61243576A JP 24357686 A JP24357686 A JP 24357686A JP S6398238 A JPS6398238 A JP S6398238A
Authority
JP
Japan
Prior art keywords
frame
circuit
frame synchronization
error correction
synchronization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP61243576A
Other languages
English (en)
Other versions
JPH0531973B2 (ja
Inventor
Yoshihiro Tomita
吉弘 富田
Kazumi Sato
一美 佐藤
Takeshi Tanaka
剛 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP61243576A priority Critical patent/JPS6398238A/ja
Publication of JPS6398238A publication Critical patent/JPS6398238A/ja
Publication of JPH0531973B2 publication Critical patent/JPH0531973B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (概要〕 誤り訂正符号を含むデータのフレーム同期をとるに際し
、誤り訂正回路で発生する誤り検出信号を、同期がとれ
ているかを示すフレーム同期情報として用いることで、
少ないフレームビット即ち送信可能な情IIIを低下さ
せずに、高速にフレーム同期がとれるようにしたもので
あ−る。
〔産業上の利用分野〕
本発明は、誤り訂正符号が付加された情報を含むデータ
の、高速フレーム同期装置の改良に関する。
例えば、音声の特徴パラメータを抽出し、これを補助情
報として他の情報と共に伝送する音声符号化伝送の場合
では、補助情報に誤り訂正符号を付加することが行われ
ている。そしてこの補助情報はブロック単位で行われる
このような場合、第4図に示す如く、フレームピッ)F
と、ブロック符号部Aとは、aで示す一定の時間間隔と
なっており、フレームビットFにより同期の確立を行う
。又、フレームビットFの位置を基準にしてブロック符
号部Aの検出を行い、誤り訂正回路では、誤り検出信号
を出す。この場合フレーム同期がとれると、伝送路の障
害等で誤りが発生しない限り、殆ど誤り検出信号を出す
ことはない。
〔従来の技術〕
以下従来例の高速フレーム同期方法を図を用いて説明す
る。
第3図は従来例の受信部の要部のブロック図である。
第3図において、誤り訂正ブロック符号を含む入力デー
タはフレーム同期回路1゛の比較回路4゛及び誤り訂正
回路2に入力する。
比較回路4“では、入力データとフレームカウンタ6゛
よりのフレーム信号とが比較され、一致しないと、不一
致信号をフレーム保護回路5゛に入力し、不一致信号が
n回となると、1ビツトのシフトパルスを、反転付きア
ンド回路z7に出力し、受信ビットクロックを1ビツト
禁止することで、フレームカウンタ6′の出力を1ビツ
トシフトさせ、1ビツトシフトしたフレーム信号を比較
回路4゛に送ることを同期がとれる迄繰り返して、同期
引き込みを行う。
一方誤り訂正回路2にはフレームカウンタ6゜からのフ
レームビット信号とシフトパルスの論理積出力が与えら
れ、この出力を基準にしてブロック符号部Aを見つけ、
誤り訂正を行い、誤り訂正されたデータが受信データと
して出力される。
この場合、例えば、1フレーム当たり1ビツトのフレー
ムビット、4フレ一ム分4ビットでフレーム信号を構成
したとすると、フレームビット数が少ないので、擬似同
期を起こすことが多い。
従って、フレーム保護回路5゛にての、真の同期引き込
み完了を識別する期間である後方保護時間を長くする必
要が生じ同期引き込みに時間がかかる。
そこで、例えば1フレーム当たりのフレームピッI・を
2ビツトとして、4フレ一ム分8ビットでフレーム信号
とすれば、擬似同期を起こすことが少なくなり、フレー
ム保護回路5゛にての、後方保護時間を短(出来るので
、このようにして、同期引き込みを高速にしている。
〔発明が解決しようとする問題点〕
しかしながら、上記の高速フレーム同期方法では、フレ
ームビット数が多(なり、送信可能な情報量が低下する
問題点がある。
〔問題点を解決するための手段〕
上記問題点は、第1図の原理ブロック図に示す如く、誤
り訂正回路2から出力される誤り検出信号を、フレーム
同期回路1に送り、フレーム同期がとられているか否か
を示すフレーム同期情報として用いるようにした本発明
の高速フレーム同期装置により解決される。
〔作用〕
伝送路誤りがない場合において、誤り訂正回路2にて、
誤り検出信号が発せられなくなったことはフレーム同期
が取れていることとなる。従って、フレーム同期が取れ
ていない特発するこの誤り検出信号を、フレーム情報の
フレーム同期不一致信号とすれば、フレームビットを増
加したことと等しくなり、擬似同期を起こすことが少な
く、後方保護時間を短く出来る点に着目した。このため
、本発明では、誤り検出信号を、フレーム同期回路1に
送り、フレーム同期の状態を示す情報として利用するよ
うにした。もし、誤り検出信号がフレーム同期回路1に
入力すれば、フレーム同期回路1はフレーム信号のハン
チングを行う。従って、フレームビットを増加せず即ち
送信可能な情報量を低下せずに、同期引き込みを高速に
することが出来る。
〔実施例〕
以下本発明の1実施例に付き図に従って説明する。
第2図は本発明の実施例の受信部の要部のブロック図で
ある。
第2図で第3図の場合と異なる点は、例えば、第3図の
場合は、フレーム信号として1フレーム2ビツト、4フ
レ一ム分8ビットとしていたものを、フレーム信号とし
て1フレーム1ビツト、4フレーム分4ビットととし、
誤り訂正回路2の誤り検出信号を、フレーム同期情報の
フレーム同期不一致信号としてフレーム保護回路5に入
力するようにした点である。
この異なる点に付いて以下説明する。
誤り訂正回路2では、アンド回路3からの出力を基準に
してブロック符号部Aを見つけ、誤り訂正を行っている
この時、フレーム同期が取れていないと、誤り検出信号
が出力され、これがフレーム同期不一致信号としてフレ
ーム保護回路5に送られ、フレーム同期不一致としての
処理が行われる。
フレーム同期が取れると、誤り訂正回路2よりは誤り検
出信号は伝送路障害が発生しないかぎりは、はとんど出
力されなくなる。
即ち、誤り検出信号をフレーム同期不一致信号として用
いることは、フレームピントを増加したと等しくなるの
で、擬偵同期を起こすことが少なく、後方保護時間を短
く出来るので、フレームビットを増加せず即ち送信可能
な情報量を低下せずに、同期引き込みを高速にすること
が出来る。
〔発明の効果〕
以上詳細に説明せる如く本発明によれば、送信可能な情
報量を低下せずに、同期引き込みを高速にすることが出
来る効果がある。
【図面の簡単な説明】
第1図は本発明の原理ブロック図、 第2図は本発明の実施例の受信部の要部のブロック図、 図において、 1.1”はフレーム同期回路、 2は誤り訂正回路、 3.7は反転付きアンド回路、 4.4゛ は比較回路、 5.5゛はフレーム保護回路、 6.6°はフレームカウンタを示す。 ボ舌ト3月のノヒ至Eフ′ロア20 条 12 ホfbfit:)+ i&(列乙う/シイ;邪の、¥F
q==りブ゛D・ン20享 2 口

Claims (1)

  1. 【特許請求の範囲】 誤り訂正符号が付加された情報を含むデータのフレーム
    同期をフレーム同期回路(1)にてとるに際し、 該情報の誤りを検出し、訂正する誤り訂正回路(2)か
    ら出力される誤り検出信号を、フレーム同期情報として
    該フレーム同期回路(1)に送り、再ハンチングさせる
    ようにしたことを特徴とする高速フレーム同期装置。
JP61243576A 1986-10-14 1986-10-14 高速フレーム同期方法 Granted JPS6398238A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61243576A JPS6398238A (ja) 1986-10-14 1986-10-14 高速フレーム同期方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61243576A JPS6398238A (ja) 1986-10-14 1986-10-14 高速フレーム同期方法

Publications (2)

Publication Number Publication Date
JPS6398238A true JPS6398238A (ja) 1988-04-28
JPH0531973B2 JPH0531973B2 (ja) 1993-05-13

Family

ID=17105883

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61243576A Granted JPS6398238A (ja) 1986-10-14 1986-10-14 高速フレーム同期方法

Country Status (1)

Country Link
JP (1) JPS6398238A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8090497B2 (en) 2006-12-06 2012-01-03 Kojima Press Industry Co., Ltd. Vehicle accessory touch switch
US8203468B2 (en) 2006-08-29 2012-06-19 Kojima Press Industry Co., Ltd. Electric capacitance-type touch switch

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5112706A (ja) * 1974-07-20 1976-01-31 Nippon Electric Co
JPS6178239A (ja) * 1984-09-25 1986-04-21 Nec Corp フレ−ム同期回路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5112706A (ja) * 1974-07-20 1976-01-31 Nippon Electric Co
JPS6178239A (ja) * 1984-09-25 1986-04-21 Nec Corp フレ−ム同期回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8203468B2 (en) 2006-08-29 2012-06-19 Kojima Press Industry Co., Ltd. Electric capacitance-type touch switch
US8090497B2 (en) 2006-12-06 2012-01-03 Kojima Press Industry Co., Ltd. Vehicle accessory touch switch

Also Published As

Publication number Publication date
JPH0531973B2 (ja) 1993-05-13

Similar Documents

Publication Publication Date Title
JP2597872B2 (ja) ブロック同期方式
JPS6398238A (ja) 高速フレーム同期方法
JPS61262333A (ja) デジタル情報信号の同期方法および同期装置
JP2710525B2 (ja) ジッタ抑制回路
JP3001414B2 (ja) 符号誤り訂正装置
JPH066335A (ja) 高能率音声伝送の擬似同期防止方法
JPH1013385A (ja) パケットデータ誤り訂正方法及び装置並びにパケット受信装置
JP2000315956A (ja) 誤り訂正装置
JP2566939B2 (ja) 伝送装置
JPS63116537A (ja) 同期保護回路
JPS61225940A (ja) フレ−ム同期方式
JP2559886B2 (ja) データ処理装置
JP2792077B2 (ja) 補助伝送信号誤り訂正回路
JP2705442B2 (ja) 同期方式
JP2002084268A (ja) フレーム同期回路および同期方法、ならびにそのプログラムを記録した記録媒体
JPH05153425A (ja) フレーム同期装置
JPH0964848A (ja) 巡回冗長符号誤り検査方式
JPH11220461A (ja) 時刻品質情報検出装置及びその検出方法
JPS6213142A (ja) 受信制御方式
JPH03244245A (ja) デジタル信号受信装置
JPS6260328A (ja) 誤り訂正装置
JPH06284102A (ja) フレーム同期回路
JPS60227549A (ja) Cmi復号回路
JPS5939147A (ja) 調歩同期はずれ補正方式
JPH05327646A (ja) フレーム同期回路

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees