JPH04246943A - フレーム同期回路 - Google Patents

フレーム同期回路

Info

Publication number
JPH04246943A
JPH04246943A JP3060858A JP6085891A JPH04246943A JP H04246943 A JPH04246943 A JP H04246943A JP 3060858 A JP3060858 A JP 3060858A JP 6085891 A JP6085891 A JP 6085891A JP H04246943 A JPH04246943 A JP H04246943A
Authority
JP
Japan
Prior art keywords
signal
frame
frame synchronization
generates
detection circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3060858A
Other languages
English (en)
Inventor
Isao Matsuoka
勲 松岡
Yoshinari Makabe
真壁 喜成
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Miyagi Ltd
Original Assignee
NEC Corp
NEC Miyagi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Miyagi Ltd filed Critical NEC Corp
Priority to JP3060858A priority Critical patent/JPH04246943A/ja
Publication of JPH04246943A publication Critical patent/JPH04246943A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Dc Digital Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、ライン符号としてmB
nB符号を採用した光端局装置に利用する。特に、オー
ダワイヤ信号等のサービスデータ信号をオーバヘッドビ
ットとして主信号に付加して伝送するフレーム構成を持
つ信号のフレーム同期回路に関する。
【0002】
【従来の技術】従来この種のフレーム同期回路は、図2
に示すように、EKHz のクロック信号を[(n×l
)+2(n×p)+(n×Q)]分周し、タイムスロッ
トAの位置を示す信号を出力するフレームカウンタと、
EKbit/sの入力信号を監視し入力信号中にフレー
ム同期信号が検出されると信号を出力するフレーム同期
信号検出回路と、フレームカウンタから出力されるタイ
ムスロットAの位置を示す信号とフレーム同期信号検出
回路より出力される信号の位相とを比較し両信号の位相
が合っていないときは不一致パルスを、位相が合ってい
るときは一致パルスを出力するフレーム同期信号位相検
出回路と、フレーム同期信号位相検出回路から出力され
る一致パルスまたは不一致パルスの数をカウントし、一
致パルスが連続S回入力されるとフレーム同期が確立し
たことを示し、不一致パルスが連続十回入力されたとき
はフレーム同期が外れたことを示す信号を出力する保護
回路と、保護回路から出力される信号が同期外れを示す
ときのみ不一致パルスでフレームカウンタに入力される
EKHz のクロック信号を1クロックマスクするクロ
ックマスク回路とから構成されていた。
【0003】
【発明が解決しようとする課題】このように、従来のフ
レーム同期回路はフレーム中のフレーム同期信号のみ監
視しているので、フレーム同期の復帰時間が長く、フレ
ーム周期と同じ周期で擬似フレーム同期信号が入力され
ると誤まったフレーム同期を確立する欠点がある。
【0004】本発明は、このような欠点を除去するもの
で、フレーム同期確立までの復帰時間が短くかつ疑似フ
レーム同期信号による誤ったフレーム同期確立を防止で
きるフレーム同期回路を提供することを目的とする。
【0005】
【課題を解決するための手段】本発明は、フレーム同期
信号を伝送する第一タイムスロットと、サービスデータ
をオーバヘッドビットとして伝送する第二タイムスロッ
トと、mBnB(m<n)符号に変換された信号が伝送
される2つのタイムスロットのそれぞれがこの第一タイ
ムスロットおよび第二タイムスロットに後続する入力信
号およびこの入力信号にかかわるクロック信号が光伝送
路を経由して到来する光端局装置に含まれ、クロック信
号を分周し、この分周されたクロック信号に基づき第一
タイムスロットの位置を示す第一信号と第二タイムスロ
ットの位置を示す第二信号とを生成するフレームカウン
タと、フレーム同期信号を検出し、この検出を示す第三
信号を生成するフレーム同期信号検出回路と、上記フレ
ームカウンタで生成された第一信号の位相と上記フレー
ム同期信号検出回路で生成された第三信号の位相とを比
較して両信号の位相の一致を示す一致信号または不一致
を示す不一致信号を生成するフレーム同期信号位相検出
回路と、入力信号のフレーム同期確立状態を示す同期確
立信号またはフレーム同期外れ状態を示すフレーム同期
外れ信号を生成する保護回路と、この保護回路がフレー
ム同期外れ信号を生成するときに上記フレームカウンタ
に入力されるクロック信号の1クロックをマスクするク
ロックマスク回路とを備えたフレーム同期回路において
、入力信号を2ビット単位で監視してオーバヘッドビッ
トの正常受信状態を検出し、この検出を示す信号を生成
するオーバヘッドビット検出回路と、上記保護回路がフ
レーム同期外れ信号を生成しかつ上記フレーム同期信号
位相検出回路が一致信号を生成するときに起動され、上
記フレームカウンタで生成された第二信号の位相と上記
オーバヘッドビット検出回路で生成された信号の位相と
を比較して両信号の位相の一致を示す一致信号または不
一致を示す不一致信号を生成するオーバヘッドビット位
相検出回路とを備え、上記保護回路は、フレーム同期信
号位相検出回路および上記オーバヘッドビット位相検出
回路で生成された一致信号および不一致信号ごとにオア
演算を施し、一致信号にオア演算を施した信号が所定回
数連続するときに同期確立信号を生成し、不一致信号に
オア演算を施した信号が所定回数連続するときにフレー
ム同期外れ信号を生成する構成であることを特徴とする
【0006】
【作用】フレーム同期信号を伝送する第一タイムスロッ
トと、サービスデータをオーバヘッドビットとして伝送
する第二タイムスロットと、mBnB(m<n)符号に
変換された信号が伝送される2つのタイムスロットのそ
れぞれがこの第一タイムスロットおよび第二タイムスロ
ットに後続する入力信号およびこの入力信号にかかわる
クロック信号が光伝送路を経由して到来する。
【0007】フレームカウンタは、このクロック信号を
分周し、この分周されたクロック信号に基づき第一タイ
ムスロットの位置を示す第一信号と第二タイムスロット
の位置を示す第二信号とを生成する。フレーム同期信号
検出回路は、フレーム同期信号を検出し、この検出を示
す第三信号を生成する。オーバヘッドビット検出回路は
、入力信号を2ビット単位で監視してオーバヘッドビッ
トの正常受信状態を検出し、この検出を示す信号を生成
する。フレーム同期信号位相検出回路は、フレームカウ
ンタで生成された第一信号の位相とフレーム同期信号検
出回路で生成された第三信号の位相とを比較して両信号
の位相の一致を示す一致信号または不一致を示す不一致
信号を生成する。保護回路は、入力信号のフレーム同期
確立状態を示す同期確立信号またはフレーム同期外れ状
態を示すフレーム同期外れ信号を生成する。オーバヘッ
ドビット位相検出回路は、この保護回路がフレーム同期
外れ信号を生成しかつフレーム同期信号位相検出回路が
一致信号を生成するときに起動され、フレームカウンタ
で生成された第二信号の位相と上記オーバヘッドビット
検出回路で生成された信号の位相とを比較して両信号の
位相の一致を示す一致信号または不一致を示す不一致信
号を生成する。保護回路は、フレーム同期信号位相検出
回路および上記オーバヘッドビット位相検出回路で生成
された一致信号および不一致信号ごとにオア演算を施し
、一致信号にオア演算を施した信号が所定回数連続する
ときに同期確立信号を生成し、不一致信号にオア演算を
施した信号が所定回数連続するときにフレーム同期外れ
信号を生成する。この保護回路がフレーム同期外れ信号
を生成するときに、クロックマスク回路はフレームカウ
ンタに入力されるクロック信号の1クロックをマスクす
る。
【0008】
【実施例】以下、本発明の一実施例について図面を参照
して説明する。図1はこの実施例の構成を示すブロック
図である。この実施例は、図1に示すように、フレーム
同期信号を伝送する第一タイムスロットと、サービスデ
ータをオーバヘッドビットとして伝送する第二タイムス
ロットと、mBnB(m<n)符号に変換された信号が
伝送される2つのタイムスロットのそれぞれがこの第一
タイムスロットおよび第二タイムスロットに後続する入
力信号およびこの入力信号にかかわるクロック信号が光
伝送路を経由して到来する光端局装置に含まれ、クロッ
ク信号を分周し、この分周されたクロック信号に基づき
第一タイムスロットの位置を示す第一信号と第二タイム
スロットの位置を示す第二信号とを生成するフレームカ
ウンタ7と、フレーム同期信号を検出し、この検出を示
す第三信号を生成するフレーム同期信号検出回路3と、
フレームカウンタ7で生成された第一信号の位相とフレ
ーム同期信号検出回路3で生成された第三信号の位相と
を比較して両信号の位相の一致を示す一致信号または不
一致を示す不一致信号を生成するフレーム同期信号位相
検出回路10と、入力信号のフレーム同期確立状態を示
す同期確立信号またはフレーム同期外れ状態を示すフレ
ーム同期外れ信号を生成する保護回路17と、この保護
回路17がフレーム同期外れ信号を生成するときにフレ
ームカウンタ7に入力されるクロック信号の1クロック
をマスクするクロックマスク回路20とを備え、さらに
、本発明の特徴とする手段として、入力信号を2ビット
単位で監視してオーバヘッドビットの正常受信状態を検
出し、この検出を示す信号を生成するオーバヘッドビッ
ト検出回路4と、保護回路17がフレーム同期外れ信号
を生成しかつフレーム同期信号位相検出回路10が一致
信号を生成するときに起動され、フレームカウンタ7で
生成された第二信号の位相とオーバヘッドビット検出回
路4で生成された信号の位相とを比較して両信号の位相
の一致を示す一致信号または不一致を示す不一致信号を
生成するオーバヘッドビット位相検出回路13とを備え
、保護回路17は、フレーム同期信号位相検出回路10
およびオーバヘッドビット位相検出回路13で生成され
た一致信号および不一致信号ごとにオア演算を施し、一
致信号にオア演算を施した信号が所定回数連続するとき
に同期確立信号を生成し、不一致信号にオア演算を施し
た信号が所定回数連続するときにフレーム同期外れ信号
を生成する構成である。
【0009】次にこの実施例の動作を説明する。端子1
および2から入力されたEKbit/sの入力信号とE
KHz のクロック信号とはフレーム同期信号検出回路
3とオーバヘッドビット検出回路4とに入力される。入
力信号中にフレーム同期信号が検出されるとフレーム同
期信号検出回路3は線5に信号を出力し、オーバヘッド
ビット検出回路4は入力信号中にE1の反転値がE2の
値に等しい関係が(n×Q/2)回連続して検出される
正しいオーバヘッドビットが受信されたことを示す信号
を線6に出力する。フレームカウンタ7は端子2から入
力されたEKHz のクロック信号を分周してタイムス
ロットAの位置を示す信号を線8に出力し、タイムスロ
ットDの位置を示す信号を線9に出力する。フレーム同
期信号位相検出回路10は線5と線8から入力される信
号の位相を比較し、両信号の位相が合っていないときは
不一致パルスを線11に出力し、両信号の位相が合って
いるときは一致パルスを線12に出力する。オーバヘッ
ドビット位相検出回路13は保護回路17から線14に
出力される制御信号によりコントロールされ、端子18
から出力される信号が同期外れ状態でかつ線12に一致
パルスが出力されたときのみ動作し、線6と線9から入
力される信号の位相を比較し、両信号の位相が合ってい
ないときは不一致パルスを線15に出力し、両信号の位
相が合っているときは一致パルスを線16に出力する。 保護回路17は線11と線15から入力される不一致パ
ルスのオアをとり、また線12と線16から入力される
一致パルスのオアをとり、一致パルスが連続S回入力さ
れたときはフレーム同期が確立したことを示す信号を、
不一致パルスが連続T回入力されたときはフレーム同期
が外れた事を示す信号を端子18に出力する。保護回路
17は端子18に出力される信号がフレーム同期外れを
示すときのみ線11と線15から入力された不一致パル
スをオアした信号を線19に出力してクロックマスク回
路20で端子2から入力されるEKHz のクロック信
号を1クロックマスクして線21に出力する。
【0010】
【発明の効果】本発明は、以上説明したように、オーバ
ヘッドビットもフレーム同期確立用の信号として使用す
るので、フレーム同期外れ状態からフレーム同期を確立
するまでの復帰時間が短くなり、さらに擬似フレーム同
期信号がフレーム周期で存在しても誤ってフレーム同期
が確立することを防止できる効果がある。
【図面の簡単な説明】
【図1】  本発明実施例の構成を示すブロック構成図
【図2】  従来例の構成を示すブロック構成図。
【図3】  本発明実施例が対象とするフレームの構成
図。
【符号の説明】 1、2、18  端子 3  フレーム同期信号検出回路 4  オーバヘッドビット検出回路 7  フレームカウンタ 10    フレーム同期信号位相検出回路13   
 オーバヘッドビット位相検出回路17    保護回
路 20    クロックマスク回路

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】  フレーム同期信号を伝送する第一タイ
    ムスロットと、サービスデータをオーバヘッドビットと
    して伝送する第二タイムスロットと、mBnB(m<n
    )符号に変換された信号が伝送される2つのタイムスロ
    ットのそれぞれがこの第一タイムスロットおよび第二タ
    イムスロットに後続する入力信号およびこの入力信号に
    かかわるクロック信号が光伝送路を経由して到来する光
    端局装置に含まれ、クロック信号を分周し、この分周さ
    れたクロック信号に基づき第一タイムスロットの位置を
    示す第一信号と第二タイムスロットの位置を示す第二信
    号とを生成するフレームカウンタと、フレーム同期信号
    を検出し、この検出を示す第三信号を生成するフレーム
    同期信号検出回路と、上記フレームカウンタで生成され
    た第一信号の位相と上記フレーム同期信号検出回路で生
    成された第三信号の位相とを比較して両信号の位相の一
    致を示す一致信号または不一致を示す不一致信号を生成
    するフレーム同期信号位相検出回路と、入力信号のフレ
    ーム同期確立状態を示す同期確立信号またはフレーム同
    期外れ状態を示すフレーム同期外れ信号を生成する保護
    回路と、この保護回路がフレーム同期外れ信号を生成す
    るときに上記フレームカウンタに入力されるクロック信
    号の1クロックをマスクするクロックマスク回路とを備
    えたフレーム同期回路において、入力信号を2ビット単
    位で監視してオーバヘッドビットの正常受信状態を検出
    し、この検出を示す信号を生成するオーバヘッドビット
    検出回路と、上記保護回路がフレーム同期外れ信号を生
    成しかつ上記フレーム同期信号位相検出回路が一致信号
    を生成するときに起動され、上記フレームカウンタで生
    成された第二信号の位相と上記オーバヘッドビット検出
    回路で生成された信号の位相とを比較して両信号の位相
    の一致を示す一致信号または不一致を示す不一致信号を
    生成するオーバヘッドビット位相検出回路とを備え、上
    記保護回路は、フレーム同期信号位相検出回路および上
    記オーバヘッドビット位相検出回路で生成された一致信
    号および不一致信号ごとにオア演算を施し、一致信号に
    オア演算を施した信号が所定回数連続するときに同期確
    立信号を生成し、不一致信号にオア演算を施した信号が
    所定回数連続するときにフレーム同期外れ信号を生成す
    る構成であることを特徴とするフレーム同期回路。
JP3060858A 1991-01-31 1991-01-31 フレーム同期回路 Pending JPH04246943A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3060858A JPH04246943A (ja) 1991-01-31 1991-01-31 フレーム同期回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3060858A JPH04246943A (ja) 1991-01-31 1991-01-31 フレーム同期回路

Publications (1)

Publication Number Publication Date
JPH04246943A true JPH04246943A (ja) 1992-09-02

Family

ID=13154501

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3060858A Pending JPH04246943A (ja) 1991-01-31 1991-01-31 フレーム同期回路

Country Status (1)

Country Link
JP (1) JPH04246943A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7443907B2 (en) 1997-04-17 2008-10-28 Ntt Docomo, Inc. Base station apparatus of mobile communication system

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7443907B2 (en) 1997-04-17 2008-10-28 Ntt Docomo, Inc. Base station apparatus of mobile communication system
US7672357B2 (en) 1997-04-17 2010-03-02 Ntt Docomo, Inc. Base station apparatus of mobile communication system
US7826861B2 (en) 1997-04-17 2010-11-02 Ntt Docomo, Inc. Base station apparatus of mobile communication system
US8005120B2 (en) 1997-04-17 2011-08-23 Ntt Docomo, Inc. Base station apparatus of mobile communication system

Similar Documents

Publication Publication Date Title
US4279034A (en) Digital communication system fault isolation circuit
JPH04246943A (ja) フレーム同期回路
US5430746A (en) Method of and circuitry for detecting synchronism failure of two word sequences
JPS6178239A (ja) フレ−ム同期回路
JPH01228337A (ja) フレーム同期保護回路
JP2762855B2 (ja) フレーム同期保護回路
JPS63292841A (ja) フレ−ム同期方式
JP2693831B2 (ja) 補助信号伝送方式
SU1119016A1 (ru) Устройство дл контрол и восстановлени импульсной последовательности
JPS6251849A (ja) Pcm通信用後方動作型フレ−ム同期回路
JPH01255334A (ja) 無相関検出型同期回路
JP2754713B2 (ja) 同期切替装置
SU1756893A1 (ru) Устройство дл реконфигурации резервируемых блоков
SU836803A1 (ru) Устройство дл предотвращени ошибок впРиНиМАЕМОй диСКРЕТНОй иНфОРМАции
JP2655457B2 (ja) フレーム同期保護回路
JP3469710B2 (ja) クロック監視装置
JP2576539B2 (ja) 入出力信号監視回路
KR100212051B1 (ko) 데이타 수신 장치 및 방법
JPH05102951A (ja) 2つのワードシーケンスの同期外れ識別方法および装置
JPH04323928A (ja) フレーム同期装置
JPH0217737A (ja) 優先順位機能付n:1セレクタ回路
JPS6377237A (ja) フレ−ム同期回路
JPS5945304B2 (ja) 二線式通信装置における回線障害検出方式
JPH05304520A (ja) フレーム同期回路
JPH0514237A (ja) 予備切替方式