JPS6246349Y2 - - Google Patents

Info

Publication number
JPS6246349Y2
JPS6246349Y2 JP13121381U JP13121381U JPS6246349Y2 JP S6246349 Y2 JPS6246349 Y2 JP S6246349Y2 JP 13121381 U JP13121381 U JP 13121381U JP 13121381 U JP13121381 U JP 13121381U JP S6246349 Y2 JPS6246349 Y2 JP S6246349Y2
Authority
JP
Japan
Prior art keywords
agc voltage
circuit
intermediate frequency
mixer
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP13121381U
Other languages
English (en)
Other versions
JPS5837242U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP13121381U priority Critical patent/JPS5837242U/ja
Publication of JPS5837242U publication Critical patent/JPS5837242U/ja
Application granted granted Critical
Publication of JPS6246349Y2 publication Critical patent/JPS6246349Y2/ja
Granted legal-status Critical Current

Links

Description

【考案の詳細な説明】 本考案は、受信回路、特に妨害信号を抑圧する
ための広帯域用の第2のAGC電圧を作成すると
共に、該第2のAGC電圧と希望信号に対する利
得を調整する第1のAGC電圧とを重畳した上
で、高周波増幅段の制御端子に供給し、妨害信号
を抑圧するようにしたFM受信機用のフロントエ
ンドにおける受信回路に関するものである。
受信場所によつて、あるいは送信局の出力の大
小によつてFM受信機に入力される受信機入力は
きわめて大きいものから小さいものまで大きい幅
を有する。このように大幅に大きさが異なる受信
機入力をS/Nを劣化させず、また混信を起すこ
となく増幅する方法として受信機入力の大きさに
応じて高周波増幅回路の利得を調整する自動利得
制御(AGC)回路が用いられる。AGC電圧は利
得制御を十分に行なうため、一般に大きな制御電
圧の得られる中間周波増幅段から取出している。
AM受信機ではこのAGC電圧を検波回路から得て
いるが、FM受信機では検波回路の前に振幅制御
回路があるため、大入力では受信機入力と検波回
路への入力が比例しないこと、及びFM検波出力
は入力に比例した直流出力電圧が得られないこと
などによつて検波出力をAGC電圧として用いる
ことができず、受信機入力と中間周波信号電圧が
比例する狭帯域の中間周波増幅回路の前即ちミキ
サの出力から得た中間周波信号の1部を取出し、
ダイオードで振幅に比例した直流電圧を作り、高
周波増幅回路の例えばFETのゲートに加え、そ
の利得を制御するようにしている。
従来のFM受信機におけるフロントエンドの
AGC電圧は上記説明の如く、第1図図示の中間
周波増幅回路8から抽出した信号を整流し、該整
流された直流電圧をそのまま、又は遅延してデユ
アルゲートMOS・FET9の第2ゲート10に印
加する方法が採用されている。このため、アンテ
ナに受信される希望信号が強電界のときは十分な
AGC効果が期待できるが、希望信号に隣接する
周波数をもつ妨害信号が強電界の場合、該妨害信
号がアンテナ同調回路1や高周波同調回路3で充
分減衰されずミキサ4に入つてしまい、狭帯域の
中間周波増幅回路8からのデユアルゲート
MOS・FET9に対するAGC電圧は希望信号の振
幅に比例するものであるために上記妨害信号を抑
圧することができず、ミキサ4で歪みが発生し、
満足な受信ができない欠点があつた。
なお第1図において2は高周波増幅回路、5は
局発発振器6は局発増幅回路、7は中間周波同調
回路をそれぞれ表わしている。
本考案は、上記の欠点を解決することを目的と
しており、ミキサ4の出力であつて中間周波同調
回路7の前段階から、上記希望信号と上記妨害信
号とが混在している状態における信号を本考案に
よりもうけた中間周波検波回路で検波して、いわ
ば広帯域用の第2のAGC電圧を発生させ、該第
2のAGC電圧と狭帯域の中間周波増幅段からの
第1のAGC電圧とを重畳した上で高周波増幅回
路のデユアルゲートMOS・FETの第2ゲートに
印加し、希望信号に対する増幅回路の利得を自動
制御すると共に、妨害信号に対して抑圧するよう
にした受信回路を提供することを目的としてい
る。以下第2図以後の図面を参照しつつ説明す
る。
第2図は本考案に係る受信回路の一実施例構
成、第3図は第2図に用いられている各部の具体
的回路の一実施例構成、第4図は中間周波検波回
路の他の実施例を示している。
第2図において、符号1ないし8は第1図のも
のに対応し、11は中間周波検波回路であつて本
考案によつて新たに設けられた回路である。該中
間周波検波回路11の入力はミキサ4の出力信号
から得られており、当該出力信号は広帯域の入力
に対応する信号であり、ミキサ4以前の高周波増
幅段で充分減衰されずに当該ミキサ4に入り込む
妨害信号の高周波信号成分も含まれている。そし
て当該中間周波検波回路11は上記ミキサ4の飽
和点の近傍で急激に大きい出力を発生する特性を
持つように構成されており、従がつて妨害信号を
含んだ検波出力を第2のAGC電圧として高周波
増幅回路2の増幅素子即ちデユアルゲート
MOS・FET9の第2ゲート10に印加すること
によつて、ミキサ4に飛び込んでくる妨害信号の
信号レベルを抑制することができる。そして通常
の希望信号に対して狭帯域の中間周波増幅回路8
から得られる第1のAGC電圧を上記デユアルゲ
ートMOS・FET9の第2ゲート10に印加して
おくことにより高周波増幅回路2の利得は常に一
定に制御される。
第3図は第2図に用いられている各部の具体的
回路の一実施例構成において、符号1ないし10
は第1図のものに対応し、11は第2図のものに
対応する。
中間周波増幅回路8から検出された狭帯域の
AGC電圧を抵抗R1と抵抗R2とで分割した第1の
AGC電圧と、ミキサ4のトランジスタTr1から出
力された広帯域の入力に対応した信号をダイオー
ドD1で検波しその検波出力をコンデンサC1で平
滑にした第2のAGC電圧とを重畳して、デユア
ルゲートMOS・FET9の第2ゲート10に入力
されている。その結果、当該デユアルゲート
MOS・FET9の第1ゲート12に対しアンテナ
同調回路1から希望信号が入力されたとき、上記
説明の如く、中間周波増幅回路8から検出された
第1のAGC電圧がデユアルゲートMOS・FET9
の第2ゲート10に印加され、高周波増幅回路2
の出力電圧レベルを一定に制御する。またデユア
ルゲートMOS・FET9の第1ゲート12に対し
アンテナ同調回路1から妨害信号が充分に減衰さ
れずに希望信号と一緒に入力されたとき、上記説
明の如く、中間周波検波回路11から出力された
第2のAGC電圧がデユアルゲートMOS・FET9
の第2ゲート10に印加され、ミキサ4に入力さ
れる妨害信号レベルを抑制する。
ダイオードD2はデユアルゲートMOS・FET9
の第2ゲート10が負電圧になることを防止する
ダイオードであり、ゲートバイアスが零のときド
レイン電流が流れなくなる即ちカツトオフとなる
エンハンスメント形MOS・FET或いは2重拡散
形MOS・FETの場合は必要であるが、ゲートバ
イアスが零のときもドレイン電流が流れるデプレ
シヨン形MOS・FETの場合は不用となる。そし
てダイオードD3は受信中の希望信号の電界強度
が急激に強くなり、中間周波増幅回路8から出力
される点Aの電圧が急激に降下したとき、コンデ
ンサC1に充電された電荷を急速に放電させる放
電用ダイオードである。またダイオードD1はシ
リコンダイオードが一般的に用いられ、シリコン
とゲルマダイオードとを直列に接続しても用いら
れる。そして該ダイオードD1の検波出力電圧が
一定以上に上がり、飽和を始めた状態又は該飽和
を始めるわずか手前で点Bの第2のAGC電圧が
変化し、ミキサ4のトランジスタTr1が歪まない
ように設定される。即ちこれによつて上述の中間
周波検波回路11の特性即ちミキサ4の飽和点近
傍で急激に大きい出力を発生する特性が与えられ
る。なおコンデンサC2は高周波用バス用コンデ
ンサである。
第4図は中間周波検波回路の他の実施例を示し
ており、符号11は第2図のものに対応する。
広帯域の入力に対応するAGC効果が不十分な
場合には第4図図示の如くトランジスタTr2で増
幅し第2のAGC電圧を得る。この場合トランジ
スタTr2により位相が反転するのでダイオードD′1
の向きを逆にして接続し検波する。そして第2の
AGC電圧の点は抵抗R′2と抵抗R3とで分割してい
る。この場合抵抗R′2≪抵抗R3の関係にしておく
と、トランジスタTr2がオンになつたとき上記点
Bの電圧は急激に降下し、充分なAGC効果が期
待できる。
以上説明した如く、本考案によれば、希望信号
は中間周波増幅回路の狭帯域から得られる第1の
AGC電圧により、妨害信号はミキサから得られ
る広帯域の入力に対応した信号を検波しその検波
出力を第2のAGC電圧として用いることによ
り、希望信号に対し出力電圧レベルを一定に保持
され、電界強度の強い妨害信号が存在していても
妨害信号レベルを抑制して、歪みのない受信が可
能となる。さらに新たに設けた中間周波検波回路
の検波ダイオードの効果によつてミキサに使用さ
れているトランジスタのAGC効果がやや遅れる
ため、例えば希望信号の電界強度が弱く近傍に電
界強度の強い妨害信号が存在するとき、希望信号
に対応する第1のAGCが掛らず第2のAGCによ
つてミキサの歪みを防ぐように中間周波検波回路
の検波ダイオードと、該検波ダイオードとミキサ
の出力との間に接続されているコンデンサとの定
数を設定すれば、第2のAGCを設けたことのよ
る感度劣化等を避けることができる。
【図面の簡単な説明】
第1図は従来のFM受信機におけるフロントエ
ンドの一実施例回路構成、第2図は本考案に係る
受信回路の一実施例構成、第3図は第2図に用い
られている各部の具体的回路の一実施例回路構
成、第4図は中間周波検波回路の他の実施例を示
している。 図中、1はアンテナ同調回路、2は高周波増幅
回路、3は高周波同調回路、4はミキサ、5は局
発発振器、6は局発増幅回路、7は中間周波同調
回路、8は中間周波増幅回路、9はデユアルゲー
トMOS・FET、10は第2ゲート、11は中間
周波検波回路、12は第1ゲートをそれぞれ表わ
している。

Claims (1)

    【実用新案登録請求の範囲】
  1. 高周波増幅段と、ミキサ段と、該ミキサ段から
    狭帯域の出力特性を有しかつ第1のAGC電圧を
    発生する中間周波増幅段とを備えた受信回路にお
    いて、ミキサ段の飽和点近傍で急激に変化するよ
    うな特性の第2のAGC電圧を発生させる検波回
    路を上記ミキサ段の出力に接続し、該第2の
    AGC電圧と上記第1のAGC電圧を重畳して高周
    波増幅段の制御端子に供給するように構成したこ
    とを特徴とする受信回路。
JP13121381U 1981-09-03 1981-09-03 受信回路 Granted JPS5837242U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13121381U JPS5837242U (ja) 1981-09-03 1981-09-03 受信回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13121381U JPS5837242U (ja) 1981-09-03 1981-09-03 受信回路

Publications (2)

Publication Number Publication Date
JPS5837242U JPS5837242U (ja) 1983-03-10
JPS6246349Y2 true JPS6246349Y2 (ja) 1987-12-14

Family

ID=29924804

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13121381U Granted JPS5837242U (ja) 1981-09-03 1981-09-03 受信回路

Country Status (1)

Country Link
JP (1) JPS5837242U (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3409263A1 (de) * 1984-03-14 1985-09-19 Focke & Co, 2810 Verden Verfahren und vorrichtung zum verpacken von tabak-portionen
JPS63147403U (ja) * 1987-03-16 1988-09-28

Also Published As

Publication number Publication date
JPS5837242U (ja) 1983-03-10

Similar Documents

Publication Publication Date Title
KR960000525B1 (ko) 다중 통로 반사 방해에 의한 영향에 신속 대응 가능한 수신기 장치
JPS6246349Y2 (ja)
JPH045295B2 (ja)
US3947771A (en) Keyed classical AGC system
US4404431A (en) AM Stereo receiver
US6799029B2 (en) Mixer of communication system
US4289981A (en) Pulsive component detecting apparatus
JP3181377B2 (ja) ラジオ受信機のマルチパス歪軽減回路
JPH0352695B2 (ja)
JP3135789B2 (ja) 自動利得制御ループ回路
JPH0746988Y2 (ja) Fm受信機のagc制御回路
JPS5926666Y2 (ja) ラジオ受信機
JPS58201415A (ja) 受信機のagc回路
JPH0427227Y2 (ja)
JPS6046133A (ja) ラジオ受信機
JPS61262324A (ja) Fm受信機
JPS6012367Y2 (ja) ラジオ受信機
JPH04274628A (ja) Am/fmチューナ
JPS628576Y2 (ja)
JP2865334B2 (ja) Amラジオ受信機
JPH0414902A (ja) ミキサagc回路
JPS59210734A (ja) 受信装置
JPS63260308A (ja) ラジオ受信機
JPH0611649Y2 (ja) チユ−ナ
JPH024506Y2 (ja)