JPS62169514A - エツジトリガ−発生回路 - Google Patents

エツジトリガ−発生回路

Info

Publication number
JPS62169514A
JPS62169514A JP61012323A JP1232386A JPS62169514A JP S62169514 A JPS62169514 A JP S62169514A JP 61012323 A JP61012323 A JP 61012323A JP 1232386 A JP1232386 A JP 1232386A JP S62169514 A JPS62169514 A JP S62169514A
Authority
JP
Japan
Prior art keywords
waveform
input
point
output
differential amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61012323A
Other languages
English (en)
Inventor
Kikuo Kato
喜久男 加藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP61012323A priority Critical patent/JPS62169514A/ja
Publication of JPS62169514A publication Critical patent/JPS62169514A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は入力方形波の立ち上υ・立ち下υの両エツジ
にて一定期間の出力パルスを発生するエツジトリガー発
生回路に関するものである。
〔従来の技術〕
従来のエツジトリガー発生回路の一例を第3図に示し説
明する。
図において、1は方形波の入力信号が印加される入力端
子、2はパルス波形の出力信号が得られる出力端子であ
る。そして、3はコレクタが電源10 (vee)に接
続され、エミッタが抵抗4を介して接地され、ペースが
入力端子1に接続されたトランジスタ、5,6は微分回
路を構成する抵抗およびコンデンサ、7,8は電圧比較
器、9はこの電圧比較器7,8の各出力を加算する加算
器、11はバイアス電圧V、が供給される端子である。
つぎにこの第3図に示す回路の動作を第4図を参照して
説明する。
この第4図は第3図の動作説明に供する各部の動作波形
を示すタイムチャートで、(a)は入力端子1に印加さ
れる入力信号の波形を示したものであシ、(b)はA点
の波形、(c)はB点の波形、(d)は0点の波形、(
、)は出力端子2に得られる出力信号の波形を示したも
のである。
まず、入力端子1に印加された第4図(、)に示すよう
な方形波の入力信号はトランジスタ3を通して抵抗5と
コンデンサ6で構成される微分回路に加えられる。そし
て、A点では、抵抗5の一端に加えられるバイアス電圧
v1を中心に第4図(b)に示すような微分波形の信号
が得られる。
つぎに、この微分波形の振幅が電圧比較器7の基準電圧
レベル(V++Vム)を越えたときには、この電圧比較
器7が動作し、B点に第4図(e)に示すようなパルス
波形が得られる。上記と同様に、上記微分波形の振幅が
電圧比較器8の基準電圧レベル(VI  VA)を下廻
ったときには、0点に第4図(d)に示すようなパルス
波形が得られる。そして、この電圧比較器7の出力端で
あるB点および電圧比較器8の出力端である0点にそれ
ぞれ得られた信号の波形を加算器9で加え合わせること
によって、出力端子2には入力方形波(第4図(IL)
参照)の立ち上シおよび立ち下りの両エツジに同期した
第4図(、)に示すようなパルス波形の出力信号を得る
ことができる。
そして、通常、このようにして得られた出力パルスは、
入力波形のエツジにてトリガーがかか多発生するパルス
であシ、エツジトリガーパルスと呼称される。
〔発明が解決しようとする問題点〕
上記のよう々従来のエツジトリガー発生回路では、電圧
比較器が2つ必要であるため回路構成が複雑になシ、経
済的でないという欠点があった。
また、B点と0点でのパルス幅を等しくするためには、
電圧比較器7および電圧比較器80基準電圧レベルをバ
イアス電圧vIに対して厳密に合わせる必要があシ、設
定が困難であるという問題点があった。
この発明は、このような欠点を除去すると共にかかる問
題点を解決するためになされたもので、簡単な回路構成
で、入力波形の立ち上り、立ち下りの両エツジに対し発
生するエツジトリガーパルスのパルス幅を等しくするこ
とができ、また、出力パルス幅の設定が容易であるエツ
ジトリガー発生回路を得ることを目的とする。
〔問題点を解決するための手段〕
この発明によるエツジトリガー発生回路は、第1入力に
入力方形波を原波形のままの入力が供給され第2入力に
時定数回路を通して入力が供給される差動増幅器と、こ
の差動増幅器の出力が各々のベースに供給されかつエミ
ッタが共通に接続された一対のトランジスタと、この一
対のトランジスタの共通接続したエミッタよシ得られる
信号を入力とする電圧比較器とを備え、この電圧比較器
の出力に上記入力方形波の立ち上り、立ち下り両エツジ
に同期したパルス波形の信号を得るようにしたものであ
る。
〔作用〕
この発明においては、差動増幅器で対称波形(0点、D
点)を作シ出しているので、入力方形波の立ち上りおよ
び立ち下りで同一波形、同一振幅を電圧比較器の入力(
E点)に得ることができる。
〔実施例〕
以下、図面に基づきこの発明の実施例を詳細に説明する
第1図はこの発明によるエツジトリガー発生回路の一実
施例を示す回路図である。
この第1図において第3図と同一符号のものは相当部分
を示し、20は第1入力に入力方形波を原波形のままの
入力が供給され第2入力に時定数回路を通して入力が供
給される差動増幅器で、この差動増幅器20はエミッタ
が共通に接続された一対のトランジスタ20−1.20
−2と、このトランジスタ20−1.20−2のエミッ
タ共通接続点と接地間に接続された定電流源20−3と
、トランジスタ20−1.20−2の各コレクタと電源
10(Vee)間にそれぞれ接続された抵抗20−4.
20−5によ多構成されている。
そして、この差動増幅器20におけるトランジスタ20
−1のベースは抵抗21を介してトランジスタ3のエミ
ッタに接続され、トランジスタ2〇−2のベースは抵抗
22を介してトランジスタ3のエミッタに接続されると
共にコンデンサ23を介して接地されている。
ここで、この抵抗22とコンデンサ23は直列に接続さ
れ時定数回路を構成している。
24.25は上記差動増幅器20の出力が各々のベース
に供給されかつエミッタが共通接続された一対のトラン
ジスタで、このトランジスタ24゜25の各コレクタは
電源1 G (Vcc)に接続され、各エミッタは共通
接続されその接続点は抵抗26を介して接地されている
。そして、トランジスタ240ベースは差動増幅器20
におけるトランジスタ20−1のコレクタと抵抗20−
4の接続点に接続され、トランジスタ250ペースは差
動増幅器20におけるトランジスタ20−2のコレクタ
と抵抗20−5の接続点に接続されている。
27は上記一対のトランジスタ24.25の共通接続し
たエミッタより得られる信号を入力とする電圧比較器で
、その非反転入力端(ト)はトランジスタ24.25の
エミッタ共通接続点に接続され、反転入力端(へ)には
基準電圧レベル■Aが供給されるように構成され、出力
端は出力端子2に接続されている。
つぎにこの第1図に示す実施例の動作を第2図を参照し
て説明する。
この第2図は第1図の動作説明に供する各部の動作波形
を示すタイムチャートで、(1)はA点の波形を示した
ものであシ、(b)はB点、(c)は0点、(d)はD
点、(@)はE点、(f)は出力端子2に得られる出力
信号のそれぞれ波形を示したものである。
まず、入力端子1に入力された方形波の入力信号は、ト
ランジスタ3を通して差動増幅器20を構成するトラン
ジスタ2Q−1,20−2の各ベースにそれぞれ与えら
れる。そして、このとき、トランジスタ20−1のベー
スには第2図(、)に示すような入力方形波が原形波の
まま与えられ、トランジスタ20−2のベースには抵抗
22とコンデンサ23の時定数回路を通して波形の立ち
上り、立ち下りを1なまらせた”信号を与える(第2図
(b)参照)。
この第2図(b)に示すような波形の°なまヤ”は抵抗
22とコンデンサ23の時定数によって決定できること
は勿論である。
つぎに、差動増幅器20は、A点とB点の電圧差分を増
幅するので、その出力C点およびD点にはそれぞれ第2
図(e) 、 (d)に示すような波形の信号が得られ
る。そして、この0点、D点に得られた第2図(e) 
、 (d)に示すような波形の信号をエミッタが共通接
続されたトランジスタ24.25の各々のベースに与え
、この共通接続されたエミッタのE点では第2図(、)
の波形に示すように、0点とD点の電圧の高い方の部分
だけが得られる。これを電圧比較器2Tに入れ、この電
圧比較器2Tの基準電圧レベルVムを越えた部分がパル
ス出力として出力端子2に得られる(第2図(f)参照
)。この出力端子2に得られるパルス出力波形は第2図
(為)に示す入力方形波の両エツジに同期したエツジト
リガーパルスである。
このように、この発明は、電圧比較器が1つですみ、回
路の構成が簡単となる。また、差動増幅器で対称波形(
0点、D点)を作り出しているので、入力方形波の立ち
上シおよび立ち下りで同一波形、同一振幅をE点に得る
ことができる。
したがって、電圧比較器の基準電圧レベルは非常に設定
しやすく、出力パルス波形は両エツジに対して等しいパ
ルス幅を得ることができる。
そして、出力のエツジトリガーパルスは入力周波数の2
倍の周波数となっている。したがって、周波数逓倍回路
としても用いることができる。
〔発明の効果〕
以上説明したように、この発明によれば、差動増幅器で
対称波形をつくシ出しているので、入力方形波の立ち上
υおよび立ち下りで同一波形、同一振幅を電圧比較器の
入力点に得ることができ、出力パルス幅の設定が容易で
あシ、また、電圧比較器は1つであるという簡単な回路
構成にて両エツジのトリガーパルス発生回路を実現する
ことができるので、実用上の効果は極めて犬である。
【図面の簡単な説明】
第1図はこの発明によるエツジ) IJガー発生回路の
一実施例を示す回路図、第2図は第1図の動作説明に供
する各部の動作波形を示すタイムチャート、第3図は従
来のエツジ) IJガー発生回路の一例を示す回路図、
第4図は第3図の動作説明に供する各部の動作波形を示
すタイムチャートである。 20・・・・差動増幅器、24.25・・・・トランジ
スタ、27・・・・電圧比較器。

Claims (1)

    【特許請求の範囲】
  1. 第1入力に入力方形波を原波形のままの入力が供給され
    第2入力に時定数回路を通して入力が供給される差動増
    幅器と、この差動増幅器の出力が各々のベースに供給さ
    れかつエミツタが共通接続された一対のトランジスタと
    、この一対のトランジスタの共通接続したエミツタより
    得られる信号を入力とする電圧比較器とを備え、この電
    圧比較器の出力に前記入力方形波の立ち上り、立ち下り
    両エツジに同期したパルス波形の信号を得るようにした
    ことを特徴とするエツジトリガー発生回路。
JP61012323A 1986-01-21 1986-01-21 エツジトリガ−発生回路 Pending JPS62169514A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61012323A JPS62169514A (ja) 1986-01-21 1986-01-21 エツジトリガ−発生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61012323A JPS62169514A (ja) 1986-01-21 1986-01-21 エツジトリガ−発生回路

Publications (1)

Publication Number Publication Date
JPS62169514A true JPS62169514A (ja) 1987-07-25

Family

ID=11802103

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61012323A Pending JPS62169514A (ja) 1986-01-21 1986-01-21 エツジトリガ−発生回路

Country Status (1)

Country Link
JP (1) JPS62169514A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0718973A1 (de) * 1994-12-21 1996-06-26 Texas Instruments Deutschland Gmbh Flankendetektor
JP2007142685A (ja) * 2005-11-16 2007-06-07 Rohm Co Ltd 三角波発生回路、それを用いたインバータ、発光装置、液晶テレビ
WO2008029509A1 (fr) * 2006-09-06 2008-03-13 Rohm Co., Ltd. Circuit de génération de formes d'onde triangulaires, procédé de génération, inverseur les utilisant, dispositif émettant de la lumière et télévision à cristaux liquides

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0718973A1 (de) * 1994-12-21 1996-06-26 Texas Instruments Deutschland Gmbh Flankendetektor
JP2007142685A (ja) * 2005-11-16 2007-06-07 Rohm Co Ltd 三角波発生回路、それを用いたインバータ、発光装置、液晶テレビ
JP4685602B2 (ja) * 2005-11-16 2011-05-18 ローム株式会社 三角波発生回路、それを用いたインバータ、発光装置、液晶テレビ
WO2008029509A1 (fr) * 2006-09-06 2008-03-13 Rohm Co., Ltd. Circuit de génération de formes d'onde triangulaires, procédé de génération, inverseur les utilisant, dispositif émettant de la lumière et télévision à cristaux liquides
US8294494B2 (en) 2006-09-06 2012-10-23 Rohm Co., Ltd. Triangular-wave generating circuit synchronized with an external circuit

Similar Documents

Publication Publication Date Title
JPH02177607A (ja) パルス幅変調増幅回路
EP0534638A1 (en) Low jitter clock phase adjust system
JPS62169514A (ja) エツジトリガ−発生回路
JPS6351416B2 (ja)
JPS63144662A (ja) パラボラ状周期信号発生回路
JPH0547010B2 (ja)
JPH08265112A (ja) デユーテイ比補正回路
JPS6043681B2 (ja) 周波数逓倍回路
JPS6223224A (ja) デイジタル中継器用直流再生回路
JPH0775336B2 (ja) 光受信回路
JPH084748Y2 (ja) 基準電圧回路及び発振回路
JPH0344459B2 (ja)
JPS6331211A (ja) 鋸歯状波発生回路
JPH0323708Y2 (ja)
JPS6139769B2 (ja)
JPS6156550B2 (ja)
JPS61187120U (ja)
JPS6016100Y2 (ja) 周波数発電機の出力逓倍回路
JPH0786882A (ja) 逓倍回路
JPH05136662A (ja) パルス供給回路
JPH04317215A (ja) 90°移相器
JPH0193264A (ja) 垂直偏向装置
JPS61222315A (ja) パラボラ波発生装置
JPS6221659U (ja)
JPH0642625B2 (ja) パルス発生回路