JPS62118444A - 電源制御装置 - Google Patents

電源制御装置

Info

Publication number
JPS62118444A
JPS62118444A JP60258872A JP25887285A JPS62118444A JP S62118444 A JPS62118444 A JP S62118444A JP 60258872 A JP60258872 A JP 60258872A JP 25887285 A JP25887285 A JP 25887285A JP S62118444 A JPS62118444 A JP S62118444A
Authority
JP
Japan
Prior art keywords
processor
power supply
state
signal
control device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60258872A
Other languages
English (en)
Inventor
Hiroshi Tachikawa
博 立川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60258872A priority Critical patent/JPS62118444A/ja
Publication of JPS62118444A publication Critical patent/JPS62118444A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、電源制御装置f、特に、情報処理装置を含む
各種電子装置に対する電源部を制御する電源制御装置に
関する。
〔従来の技術〕
従来の電源制御装置は、上位制御装置から送ら牡てくる
電源制御1ば号音入力し、所定のプロセッサを介して前
記電源制御信号のコマンド自答に対応する制御信号音ハ
[定の被制御電源部(以下、′電源部という)に送出し
て、電源部の監視・制御を行っている。
11!〜l6−n(正の整数)に苅L6シて、電源制御
装置11には、入出力回路12.15と、プロセッサ1
3と、リセット信号発生回路14と奮含んでいる。
第2図に示す電源制御系において、上位制御装置(通常
、8 V P : 、5ervice Process
orという)10から出力さ扛る電源オン・オフおよび
動作状態データ要求等金倉むIIt源制動制御信号源制
御装置11における入出力回路12を経由してプロセッ
サ13に人力さ扛、所定の処理作用を介して出力さする
制御信号は入出力回路15會経由して出力さnて、セミ
それ対応する電源部16−1〜□6−0え送、、n6゜
カワ8□6−0〜□6ノシlにおいては、入出力回路1
5を経由してプロセッサ13から送られてくる上記の制
御信号のコマンド内容に対応して、所定の応答信号また
は状態信号等′lt、入出力回路15.プロセッサ13
および入出力回路12を介して上位制御装置10に返送
する。この場合、電源制御装置11の始動時においては
、リセット信号発生回路14から出力さ牡るリセット信
号104がプロセッサ13に入力さ牡て、プロセッサエ
3の初期状態が正常に設定さjL、 mA制御装置11
による電源制御作用が開始される。
〔発明が解決しようとする問題点〕
しかしながら、このような上述した従来の電源制御装置
は、電源制御機能が上位制御装置から送らnてくる電源
制御信号ならびに、電源部から送シ返さnてくる応答信
号および状態信号等の入力に対応するプロセッサのデー
タ処理作用を介して。
正常に雑持されている。しかしながら、何らかの外部雑
音等の介入により、その影響を受けて前記プロセッサが
ストール状態に落ち込むような事態においては、まさし
くプロセッサは暴走状態となり、上記の電源制御イぎ号
%L6答信号および状態信号等に対応する正常なデータ
処理機能は全く損われ、ひいては電源制御装置自体の電
源制御機1jl:が阻害されて回復不可能な事態に立ち
至るという欠点がある。
〔問題点を解決するための手段〕
本発明の電源制御装置は、19i足の上位制御装置の監
視・制御の下に、プロセッサ金偏えて所定の電源部を制
御する電源制御装置において、前記プロセッサの動作状
態の監視を目的とする状態信号を入力して、前記プロセ
ッサにおけるストール状態の発生を前記状態信号を介し
て検出し、前記ストール状態を強制的にリセットする信
号を出力する状態監視手段を含んで構成さ扛る。
〔実施例〕
次に、本発明の実施例について、図面を参照して説明す
る。
第1図は上位制御装置lおよび電源部9−1〜9−nに
対応する本発明の一実施例の要部を示すブロック図であ
る。
第1図に示さnるように、本発明の電源制御機能紅2は
、入出力回路3および8と、プロセッサ4と、リセット
信号発生回路5と、OR回路6と、状態監視回路7と全
備えている。
第1図に示す電源制御装置と第2図に示す従来例との異
なる点は、第1図と第2図との照合によって明らかなよ
うに1本発明の電源制御装置2には状態監視回路7が付
加さnていることである。
電源制御装置2の始動時においては、リセット信号発生
回路5から出力さnるリセット信号106がOR回路6
を経由してプロセッサ4に入力され、プロセッサ4の初
期状態が正常に設定さ扛て、電源制御装置2による電源
制御作用が開始される。
上位制御装置1から出力される電源オン・オフおよび動
作状態データ要求等を含む電源制御信号は、電源制御装
置2における入出力回路3を経由してプロセッサ4に入
力さn%所足のデータ処理l〜9−nに送ら扛る。電源
部9−1〜9〜nにおいては、入出力回路8を経由して
プロセッサ4から送られてくる上記制御信号のコマンド
内容に対応して、所定の応答信号または状態信号等を、
入出力回路8.プロセッサ4および入出力回路3を介し
て上位制御装置IK、返送する。この電源運用時におけ
る電源制御作用の動作内容については。
前述の従来例の場合と同様であるが、第1図に示す電源
制御装置2において一1電源制御運用時を通じて、プロ
セッサ4から出力されて状態監視回路7に入力さnる状
態信号103を介して、状態監視回路7においては常時
プロセ・ンサ4の動作状態が監視されている。もしも伺
等かの要因1例えば外米雑音等によシブロセッザ4がス
トール状態になることもあっても、この事態の発生は、
状態監視回路7において状態信号103によシ速かに検
出さ扛、リセット信号1()2が出力されてOR回路6
を経由してプロセッサ4に入力さnる。プ6一 ロセッサ4においては、リセット信号102により強制
的に動作状態がリセットさn1前記ストール状態が停止
さnて正常な動作状態に復帰さnる。
〔発明の効果〕
本発明の電源制御装置は、この電源制御装置に備えら几
るプロセッサのストール状態を即応的に停止せしめるこ
とにより、電源制御機能全常時正常に維持することがで
きるという効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例?含む電源制御系の要部を示
すプロ・ツク図、第2図は従来の一例を含む電源制御系
の要部を示すブロック図である。 1.10・・・・・・上位制御装置、2.11・・・・
・・電源制御装置、3,8,12,15・・・・・・入
出力回路、4.13・・・・・・プロセッサ、5,14
・・・・・・リセットイg号発生回路、6・・・・・・
OR回路、7・・・・・・状態監視回路、9−1〜9−
n、16−1〜16−n・・・・・・−’/  −

Claims (1)

    【特許請求の範囲】
  1. 所定の上位制御装置の監視・制御の下に、プロセッサを
    備えて所定の電源部を制御する電源制御装置において、
    前記プロセッサの動作状態の監視を目的とする状態信号
    を入力して前記プロセッサにおけるストール(暴走)状
    態の発生を前記状態信号を介して検出し前記ストール状
    態を強制的にリセットする信号を出力する状態監視手段
    を含むことを特徴とする電源制御装置。
JP60258872A 1985-11-18 1985-11-18 電源制御装置 Pending JPS62118444A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60258872A JPS62118444A (ja) 1985-11-18 1985-11-18 電源制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60258872A JPS62118444A (ja) 1985-11-18 1985-11-18 電源制御装置

Publications (1)

Publication Number Publication Date
JPS62118444A true JPS62118444A (ja) 1987-05-29

Family

ID=17326211

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60258872A Pending JPS62118444A (ja) 1985-11-18 1985-11-18 電源制御装置

Country Status (1)

Country Link
JP (1) JPS62118444A (ja)

Similar Documents

Publication Publication Date Title
JPS62118444A (ja) 電源制御装置
JP2655606B2 (ja) 電源制御装置監視制御方法
JPS63224446A (ja) 通信システム
JPS62123531A (ja) Cpu監視装置
JPH1020904A (ja) 制御状態監視装置
JPH04102154A (ja) 情報処理装置
JPS61235924A (ja) コンピユ−タシステムのリセツト方式
JPH0749817A (ja) Dma転送制御装置
JPS62229342A (ja) デ−タ処理装置
JPS6123257A (ja) 監視装置
JPS5946001B2 (ja) プロセス制御装置の瞬間停電処理方式
JPH01116739A (ja) Cpuの監視装置
JPH01120652A (ja) 入出力装置監視時間設定方式
JPS6041368B2 (ja) 作表装置
JPH01124035A (ja) 出力データ制御装置
JPS6039256A (ja) 環境デ−タのロギング方式
JPH01283611A (ja) 電源制御方式
JPS59100997A (ja) 異常警報方式
JPH01248218A (ja) 電源投入装置
JPH0334007A (ja) 電源監視装置
JPH02141814A (ja) 停復電割込み制御方式
JPH01230111A (ja) 電源制御方式
JPS6038951A (ja) 通信処理装置
JPH06259171A (ja) Dc出力監視回路
JPS62106564A (ja) 情報処理システムの現用/予備切り替え制御方式