JPS6168665A - 電子計算機における入出力制御装置 - Google Patents

電子計算機における入出力制御装置

Info

Publication number
JPS6168665A
JPS6168665A JP19098684A JP19098684A JPS6168665A JP S6168665 A JPS6168665 A JP S6168665A JP 19098684 A JP19098684 A JP 19098684A JP 19098684 A JP19098684 A JP 19098684A JP S6168665 A JPS6168665 A JP S6168665A
Authority
JP
Japan
Prior art keywords
input
output
processing unit
central processing
attention
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19098684A
Other languages
English (en)
Inventor
Seishirou Mitsuya
三屋 誓志郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP19098684A priority Critical patent/JPS6168665A/ja
Publication of JPS6168665A publication Critical patent/JPS6168665A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] この発明は、電子計算機における入出力制御装置に関す
るものである。
[従来の技術] 第3図は、電子計算機において非同期入出力要因が発生
した場合の中央処理装置と入出力制御装置間の動作シー
ケンを示したものである0図において、(1)は中央処
理装置、(2)は入出力制御装置、(3)は入出力装置
、(4)は非同期入出力要因、(5)はアテンション割
込み命令、(6)は入出力開始要求命令、(7)は入出
力終了割込み命令である。
次に1記構成の動作について説明する。入出力制御装置
(2)において、非同期入出力要因、゛例えば入出力装
置(3)からのアテンション入力などが発生した場合、
入出力制御装置(2)から中央処理装置(1)に対して
アテンション割込み命令(5)を発行する。この時、中
央処理装置(1)には、アテンション割込み命令(5)
が発行された事以外に情報が伝わらないため、必要があ
れば、そのアデンジョン割込み命令(5)に対応して、
中央処理装置(1)では入出力制御装置(2)に対して
入出力開始要求命令(6)を発行して、データ入力やデ
ータ出力を要求する。この入出力は、入出力制御装置(
2)から中央処理装置(1)への入出力終了割込み命令
(7)により完了する。アテンション割込み命令(5)
に複数の意味付けをしている入出力装置(3)の入出力
処理においては、この入出力終了割込み命令(7)まで
のシーケンスにより、アテンシ1ン割込み命令(5)に
附随する処理が終了する。
[発明が解決しようとする問題点] 従来の入出力制御装置は、以上のような処理方法となっ
ているため、入出力制御装置からのアテンション割込み
命令に対し、そのアテンションに割付けられた複数の意
味のうちいずれかを判断し、中央処理装置から入出力制
御装置に対して、入出力開始要求命令を発行し、それに
対する入出力終了割込命令を待つ必要があった。
[問題点を解決するための手段] この発明は、上記のような従来ものの問題点を解決する
ためになされたもので、入出力制御装置から中央処理装
置に対するアテンション割込命令の入力時に、入出力装
置からの入力データめ入出力制御装置の情報を付加する
付加情報入力手段を入出力制御装置に備えたものである
〔作用コ と記の付加情報入力手段により、アテンション割込み命
令が中央処理装置に入力されると同時に入出力装置およ
び入出力制御装置からデータが主記憶装置に入力され、
中央処理装置は、アテンション割込み検出時に、この主
記憶装置上の入力データを参照することが可能となる。
[実施例] 以下、この発明の一実施例を図について説明する。第1
図は、この発明の構成を示すブロック図であって、(1
)は中央処理装置、 (2)は入出力制御装置、(3)
は入出力装置、(8)は主記憶装置、(11)はアテン
ション割込み命令入力手段、(12)は付加情報入力手
段、 (13)は中央処理装置(1)に備えた付加情報
参照手段である。
と記の構成において、非同期入出力要因発生時の中央処
理装置(1)と入出力制御装置間の動作シーケンスにつ
いて第2図を参照して説明する。なお、第2図において
、(4)は非同期入出力要因、(5)はアテンション割
込み命令、(8)は入出力装置(3)からの入力データ
、(10)は入出力制御装置(2)からの入力データで
ある。
そこで、まず入出力制御装置(2)で発生した非同期入
出力要因(4)に対応して、アテンション割込み命令入
力手段(11)によるアテンション割込み命令(5)が
、中央処理装置(1)に入力される。この時、同時に入
出力装置(3)からの入力データ(3)及び入出力制御
装置(2)からの入力データ(10)が付加情報入力手
段(12)により主記憶装置(8)に入力される0次い
で中央処理装置(1)は、アテンション割込み命令(5
)の検出時に、付加情報参照手段(13)でこの主記憶
装置(8)、上のデータを参照することにより、アテン
シ1ン割込み命令(5)に附随する入出力装置(3)か
らの入力データ及び入出力制御装置(2)からの情報を
得ることができ、従来行なわれていた入出力開始要求命
令や入出力終了割込み命令を待つ処理を行う必要がなく
なることとなる。
なお、上記実施例では、入出力装置のみ記述しているが
1通常の周辺装置の他、通信制御装置であっても良く、
上記例と同様の効果を奏する。
[発明の効°果] 以−ヒのように、この発明によれば入出力制御装置から
中央処理装置に対するアテンション割込み命令と同時に
、付加情報伝達手段により付加データを主犯JrIi、
装置に伝え、中央処理装置ではアテンション割込み時に
これを参照することができるので入出力時間の短縮・中
央処理装置の負荷の軽減を図ることができる。
【図面の簡単な説明】
第1図は、この発明の一実施例を示す電子計算機におけ
る入出力制御装置の構成を示すブロック図、第2図は電
子計vLmにおける非同期入出力要因発生時の中央処理
装置と入出力制御装置間の、動作シーケンスを示す図、
第3図は電子計算機における非同期入出力要因発生時の
中央処理装置と入出力制御装置間の従来の動作シーケン
スを示す図である。 (1)・・・中央処理装置、 (2)・・・入出力制御装置、 (3)・・・入出力装置。 (4)・・・非同期入出力要因、 (5)・・・アテンション割込み命令、(8)・・・主
記憶装置、 (9) 、 (10)・・・入力データ、(11)・・
・アテンション割込み命令手段(12)・・・付加情報
入力手段。 (13)・・・付加情報参照手段、

Claims (1)

    【特許請求の範囲】
  1. 中央処理装置および入出力装置に接続された電子計算機
    における入出力制御装置において、前記入出力装置から
    のアテンション入力等の非同期入出力要因が発生した場
    合にアテンション割込み命令を前記中央処理装置に入力
    するアテンション割込み命令入力手段と、この手段によ
    つて前記アテンション割込み命令が前記中央処理装置に
    入力されると同時に前記入出力装置からの入力データお
    よび前記入出力制御装置からのデータを主記憶装置に入
    力する付加情報入力手段と、この手段によつて前記主記
    憶装置上に記憶された付加情報を前記アテンション割込
    み命令の検出時に参照する前記中央処理装置に備えた付
    加情報参照手段とを有することを特徴とする電子計算機
    における入出力制御装置。
JP19098684A 1984-09-12 1984-09-12 電子計算機における入出力制御装置 Pending JPS6168665A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19098684A JPS6168665A (ja) 1984-09-12 1984-09-12 電子計算機における入出力制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19098684A JPS6168665A (ja) 1984-09-12 1984-09-12 電子計算機における入出力制御装置

Publications (1)

Publication Number Publication Date
JPS6168665A true JPS6168665A (ja) 1986-04-09

Family

ID=16266957

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19098684A Pending JPS6168665A (ja) 1984-09-12 1984-09-12 電子計算機における入出力制御装置

Country Status (1)

Country Link
JP (1) JPS6168665A (ja)

Similar Documents

Publication Publication Date Title
JPS6168665A (ja) 電子計算機における入出力制御装置
JPH02128250A (ja) 情報処理装置のアクセス制御回路
JPS61134862A (ja) Cpuウエイト時間制御方式
JPH0254362A (ja) 並列処理コンピュータ
JP3206910B2 (ja) Dma転送方法
JPH0145657B2 (ja)
JPS61150055A (ja) Dmaデ−タ転送方式
JPH01126749A (ja) 周辺機器データ制御装置
JPS63249243A (ja) 二次記憶情報セ−ブ方式
JP2803270B2 (ja) Scsiホストアダプタ回路
JPS63300346A (ja) Dma制御方式
JP2604051B2 (ja) データ転送方法
JPS63153635A (ja) デ−タ転送速度指定方式
JPS6361353A (ja) デ−タ転送方法
JP2003186666A (ja) マイクロコンピュータおよびdma制御回路
JPS63271537A (ja) 割り込み制御装置
JPS63196967A (ja) デ−タ転送制御装置
JPS6097461A (ja) デ−タバス制御回路
JPS63188257A (ja) バス獲得方式
JPH05158859A (ja) 情報処理装置
JPH0227405A (ja) プログラマブルコントローラ
JPS5837577B2 (ja) コモンバスホウシキオサイヨウシタデンシケイサンキ
JPS63245712A (ja) 外部記憶装置間のデ−タ転送制御方式
JPS6214866B2 (ja)
JPS6140658A (ja) デ−タ処理装置