JPS61186040A - 通信装置 - Google Patents

通信装置

Info

Publication number
JPS61186040A
JPS61186040A JP60025252A JP2525285A JPS61186040A JP S61186040 A JPS61186040 A JP S61186040A JP 60025252 A JP60025252 A JP 60025252A JP 2525285 A JP2525285 A JP 2525285A JP S61186040 A JPS61186040 A JP S61186040A
Authority
JP
Japan
Prior art keywords
aperture
detection
detection period
signal
synchronization word
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60025252A
Other languages
English (en)
Other versions
JPH0476255B2 (ja
Inventor
Masaaki Yamaki
八巻 正晃
Kazuyoshi Oshima
一能 大島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
National Institute of Advanced Industrial Science and Technology AIST
Original Assignee
Agency of Industrial Science and Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Agency of Industrial Science and Technology filed Critical Agency of Industrial Science and Technology
Priority to JP60025252A priority Critical patent/JPS61186040A/ja
Publication of JPS61186040A publication Critical patent/JPS61186040A/ja
Publication of JPH0476255B2 publication Critical patent/JPH0476255B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0602Systems characterised by the synchronising information used

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は通信装置に係り、特にバースト同期方式による
通信装置の改良に関するものである。
〔従来の技術〕
従来データ通信において、例えば光通信は無中継ループ
状ネットワークなどで構成し、データをバースト的に伝
送する方式が用いられている。この方式を同期式時分割
多元接続方式またはTDMA方式と呼び、上記ネットワ
ークは、受動型光部品である光アクセスカプラを光ファ
イバーで接続した伝送路と、電気/光、光/電気変換を
行う光バースト送受信機と、フレームの形成とデータの
速度変換等の制御を行うTDMAプロセサと、工業用計
算機を含めた各種端末等と、本ネットワーりとのインタ
ーフェースを円滑に行うインターフェースアダプタIF
A装置と、及び伝送路の断線等の障害の発生等にネット
ワークを自動的に復帰させるモニタステーションと光ス
ィッチから成る障害復帰手段とから構成される。なお、
上記障害復帰手段は、伝送路の最終端を光スィッチでつ
なぎ常に開放とし、光スイツチ内の分岐光をモニタステ
ーションに入力し光レベル検出方式による断線監視を行
い、断線発生時は、光スィッチをONさせるように働か
せることで、伝送路の復帰を行うものである。このTD
MA方式において、各局は定められた所定のタイムスロ
ット内にデータをバースト状に送出すると共に他局バー
ストデータを全て受信するN対N通信方式である。また
このTDMA方式”式での同期には、ビット同期方式、
フレーム同期方式、バースト同期方式等がある。ビット
同期方式は、基準局としての親局のバーストから抽出さ
れる20ツクにPLL (位相ループ同期)回路で従属
同期し、フレーム同期は、親局の送出する親局バースト
の先頭部に挿入される同期語Rと呼ばれる同期パターン
を全局が検出することで行われる。バースト同期は、親
局以外の局が送出したバーストとの同期をとるもので、
各バーストの先頭部に、同期語Tと呼ばれる同期語R,
!: 異フィック・ユニーク・ワードT−UWの略であ
る。
ところで、このTDMA方式は、衛星通信に供されてい
る方式で、主としてバースト同期方式が用いられている
。衛星通信では、約36.000km離れた地上局と衛
星間との通信を行うため往復伝播時間が約0.3秒とか
なり大きく、その時間はほぼ一定とみなせる。従って、
ある1局の送出したデータバーストが、他の局に到着す
るまでの伝播時間を常に一定と考えることができ、バー
スト同期用のアパチャ信号を1バーストにつき固定的に
1つ与えるだけでバースト同期を確立できた。
〔発明が解決しようとする問題点〕
上記のような従来のバースト同期方式を用いた通信装置
において、断線等の障害発生後の伝送方向の変更などに
伴って局に到着するデータバーストのタイミングが障害
発生前のタイミングとは大きくずれ、発生前の第1検出
助間つまり第1アパチャ信号位置では、同期信号Tの検
出が不可能となり、バースト同期がはずれるという問題
が起こる。
本発明はこのような問題点を解消するためになされたも
ので、障害発生等によりデータバーストの受信が遅延し
た場合にも確実に同期語を検出し、バースト同期を確立
することのできる通信装置を提イくすることを目的とす
るものである。  −〔問題点を解決するための手段〕 本発明に係る通信装置は、第1検出期間以後に同期語が
受信されるとき、その受信時刻に対応する第2検出期間
を決定する第2検出期間決定手段を設けたものである。
〔作用〕
本発明においては、同期語が第1検出期間以後に遅れて
受信されても第2検出期間で上記同期語を検出すること
ができる。
〔実施例〕
第1図は本発明による通信装置の一実施例としてのバー
スト同期方式の光通信装置の要部回路図である。図にお
いて、1は所定長さの第1検出期間を決定する第1アパ
チャ信号C1を発生する第1アパチャ信号発生手段、2
は他局から伝送された光バースト入力信号Aを光から電
気信号に変換するO/E変換回路、3はO/E変換回路
2からの電気信号の中から同期語Tを検出する同期語検
出手段、4は所定長さのアパチャ信号を複数発生する第
2アパチャ信号発生手段、5は上記同期語検出手段3の
出力にもとづき上記第2アパチャ信号発生手段4のアパ
チャ信号発生を所定期間停止するインヒビット手段であ
る。6は通信異常により同期語Tが上記第1検出期間よ
りも遅れて受信されるとき、その受信時刻に対応する第
2検出期間を決定する第2検出期間決定手段である。そ
して、この第2検出期間内に上記同期語Tを検出し、デ
ータを同期受信する。上記第2検出期間決定手段6は、
同期語検出手段3と、第2アパチャ信号発生手段4と、
インヒビット手段5とから構成されている。
また、上記インヒビソト手段5は、光のレベルから光キ
ャリアを検出する光キヤリア検出回路7と、所定期間の
インヒビット信号Fを発生するインヒビット信号発生回
路8とAND回路9と、1ビット遅らせて出力する1ビ
ツト遅延回路10と、AND回路11〜13とから構成
されている。第2図〜第4図は、第1図の各部動作波形
を示し、第2図は正常状態を示し、第3図、第4図は障
害復帰時の状態を示している。ここで、Pは前置語Pr
eambleを示している。 次に動作について説明す
る。ある局に光バースト入力信号Aが到着した時、光バ
ースト入力信号Aは光キヤリア検出回路7及びO/E変
換回路2に入力される。光キヤリア検出回路7は、ある
一定のしきい値以上の光レベルが入力された時にバース
ト信号であると識別し光キヤリア検出信号Bを出力する
。一方07E変換回路2に入力された光バースト入力信
号Aは、光/電気変換後、同期語検出手段3に入力され
る。
同期語検出手段3は、バースト入力信号A内に挿入され
ている同期語Tを、所定のアパチャ内でパターンマツチ
ング法により検出し、同期語検出信号Eを出力する機能
を有する回路である。第1及び第2アパチャ信号発生手
段1.4は、各局のバーストの同期語Tが正常時及び障
害時に到着する到着位置をあらかじめ与えられ、その位
置でアパチャ出力信号Cを出力する。インヒビット信号
発生回路8は、通常論理“H”状態のインヒビット信号
Fを出力し、インヒビット信号Fは、光キヤリア検出信
号BとAND回路9で論理積がとられ、そのAND回路
9の出力は、1ビツト遅延回路10で遅延されインヒビ
ットD信号Gを出力する。
この状態がアパチャバリッド期間Tbである。この時第
1アパチャ信号発生手段1が出力したアパチャ信号Cは
、AND回路11でインヒビントD信号Gと論理積がと
られ、AND回路11の出力は有意なアパチャ信号りと
なり、同期語検出手段3に入力される。このアパチャ信
号p内で同期語Tが検出された時、同期語検出信号Eが
出力され、アパチャ信号りとAND回路12で論理積が
とられ、さらにその出力と光キヤリア検出信号BとAN
D回路13で論理積がとられる。AND回路13の出力
が論理“H”のとき、インヒビット信号発生回路8のト
リが入力となる。インヒビット信号発生回路8は、論理
“L”のインヒビット信号Fを一定期間出力し続け、イ
ンヒビット信号Fは光キヤリア検出信号BとAND回路
9で再び論理積がとられる。その出力信号は1ビツト遅
延後、論理“L”のインヒビット信号Gとなり、A、N
D回路11にフィードバックされる。この状態がアパチ
ャインヒピット期間Tiである。そのため、アバチャイ
ンヒビット期間Tiに出力されたアパチャ信号Cは全て
マスクされ、同期語検出手段3では、同期語検出が行わ
れなくなる。
第1アパチャ信号発生手Illには、通常時到着するバ
ーストの同期語位置に出力される第17パチヤ信号とし
てのノーマルアパチャC1が与えられ第27パチヤ信号
発生手段4には障害時に到着するバーストの同期語位置
に出力される第2アパチャ信号としてのバックアップア
パチャC2を1バースト当り、最小限1個ずつ与えであ
る。第2図において、同期語TがノーマルアパチャCI
で検出されると、インヒビット信号発生回路8から論理
“L”のインヒビット信号Fが出力されるため、バンク
アップアパチャC2はAND回路9でマスクされる。こ
れは、データ内に確率的に存在する同期語Tと同一パタ
ーンの該検出を防ぐ動作をする。また、第3図において
光バースト入力信号Aの到着位置は、第2図のその位置
とはずれる。
このとき光キャリア検出信号B内にあるアパチャ信号C
は、有意信号として動作するため、ノーマルアパチャC
I、バックアップアパチャC2で同期語検出を行おうと
する。光バースト入力信号Aの先頭部には、all  
“1″の固定パターンを挿入しているため、ノーマルア
パチャC1の位置では、同期語検出は行われず、バック
アップアパチャC2の位置で、第2図と同様に同期語検
出が行われる。第4図のように、正常−の光バースト入
力信号Aの到着位置と障害復帰後の位置が大きくずれ、
ノーマルアパチャC1が光バースト入力信号A外に存在
した場合、光キヤリア検出信号Bが出力されないために
このアパチャ信号Cはマスクされる。
この場合バックアップアパチャC2で同期語Tの検出が
行われる。
なお、上記実施例では第1をアパチャ信号発生手段1と
第2アパチャ信号発生手段4とを別々にしたが、複数の
アパチャ信号を所定時間毎に発生可能な一つの信号発生
手段を用いても良い。
〔発明の効果〕
本発明は以上説明したように、同期語が第1 !*出出
量間りも遅れて受信されるとき、その受信時刻に対応す
る第2検出期間を決定する手段を設け、その第2検出期
間に上記同期語を検出しデータを同期受信するように構
成したことにより、障害発生等によりデータバーストの
受信が遅延した場合にも確実に同期語を検出し、バース
ト同期を確立することができるという効果を有する。
【図面の簡単な説明】
第1図は本発明による通信装置の一実施例としてのバー
スト同期方式の光通信装置の要部回路図、第2〜第4図
は第1図の各状態における各部動作波形図である。 1・・・第1アパチャ信号発生手段、3・・・同期語検
出手段、4・・・第2アパチャ信号発生手段、5・・・
インヒビット手段、6・・・第2検出期間決定手段。 なお、図中同一または相当部分には同一符号を用いてい
る。

Claims (2)

    【特許請求の範囲】
  1. (1)所定長さの第1検出期間を決定する第1アパチャ
    信号を発生する第1信号発生手段を有し、他局から送信
    されたデータバースト中の同期語を上記第1検出期間内
    に検出することによりその後に続くデータに同期してこ
    のデータを受信する通信装置において、通信異常により
    上記同期語が上記第1検出期間よりも遅れて受信される
    とき、その受信時刻に対応する第2検出期間を決定する
    第2検出期間決定手段を設け、上記第2検出期間内で上
    記同期語を検出しデータを同期受信するようにしたこと
    を特徴とする通信装置。
  2. (2)上記第2検出期間決定手段は、所定長さのアパチ
    ャ信号を複数発生する第2アパチャ信号発生手段と、上
    記同期語を上記アパチャ信号にもとづいて検出する同期
    語検出手段と、この同期語検出手段の出力によって上記
    第2アパチャ信号発生手段のアパチャ信号発生を所定期
    間停止するインヒビット手段とから構成し、上記同期語
    の検出に対応するアパチャ信号の発生期間を第2検出期
    間としたことを特徴とする特許請求の範囲第1項記載の
    通信装置。
JP60025252A 1985-02-14 1985-02-14 通信装置 Granted JPS61186040A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60025252A JPS61186040A (ja) 1985-02-14 1985-02-14 通信装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60025252A JPS61186040A (ja) 1985-02-14 1985-02-14 通信装置

Publications (2)

Publication Number Publication Date
JPS61186040A true JPS61186040A (ja) 1986-08-19
JPH0476255B2 JPH0476255B2 (ja) 1992-12-03

Family

ID=12160804

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60025252A Granted JPS61186040A (ja) 1985-02-14 1985-02-14 通信装置

Country Status (1)

Country Link
JP (1) JPS61186040A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5437412A (en) * 1977-07-11 1979-03-19 Nec Corp Frame synchronous circuit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5437412A (en) * 1977-07-11 1979-03-19 Nec Corp Frame synchronous circuit

Also Published As

Publication number Publication date
JPH0476255B2 (ja) 1992-12-03

Similar Documents

Publication Publication Date Title
JPH055710Y2 (ja)
US4495617A (en) Signal generation and synchronizing circuit for a decentralized ring network
JPS592416B2 (ja) デイジタル相関受信機
JP2861932B2 (ja) バーストフレーム位相同期回路
JPS61186040A (ja) 通信装置
JPS6347019B2 (ja)
JPH0614640B2 (ja) フレ−ム同期回路
JP3039069B2 (ja) リング状同期網方式
JPH1065660A (ja) フレーム同期回路
JPS60253350A (ja) 情報通信制御方式
KR100321003B1 (ko) 디지털 트렁크를 이용한 시각 동기 신호 분배장치
JP3218740B2 (ja) 二重ループ式データ通信システムにおけるループ断線検出回路
JP2864530B2 (ja) フレーム同期監視方式
JPS6244735B2 (ja)
JPH0661989A (ja) 同期信号切替方式
JPH0267835A (ja) ディジタル無線方式の擬似フレーム信号送出方式
JPH05292045A (ja) 中間中継装置
JP2000059466A (ja) 電源断検出方法および電源断検出装置
JPH04239832A (ja) フレーム同期回路
JPH01112837A (ja) 副信号同期検出回路
JPH0317426B2 (ja)
JPH10327159A (ja) 伝送システムに用いられる主装置、同期回路及びクロック同期方法
JPH0578977B2 (ja)
JPH04246943A (ja) フレーム同期回路
WO1991020138A1 (en) Fiber optic communication of three-level electronic signals

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term