JPS6114542B2 - - Google Patents

Info

Publication number
JPS6114542B2
JPS6114542B2 JP56195247A JP19524781A JPS6114542B2 JP S6114542 B2 JPS6114542 B2 JP S6114542B2 JP 56195247 A JP56195247 A JP 56195247A JP 19524781 A JP19524781 A JP 19524781A JP S6114542 B2 JPS6114542 B2 JP S6114542B2
Authority
JP
Japan
Prior art keywords
ipl
initial program
storage devices
loading
loaded
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP56195247A
Other languages
English (en)
Other versions
JPS5897724A (ja
Inventor
Jiro Suzaku
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP56195247A priority Critical patent/JPS5897724A/ja
Priority to KR8205299A priority patent/KR860000810B1/ko
Priority to US06/445,473 priority patent/US4491914A/en
Publication of JPS5897724A publication Critical patent/JPS5897724A/ja
Publication of JPS6114542B2 publication Critical patent/JPS6114542B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4406Loading of operating system
    • G06F9/4408Boot device selection
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1417Boot up procedures

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Computer Security & Cryptography (AREA)
  • Stored Programmes (AREA)

Description

【発明の詳細な説明】 この発明は電子計算機システムにその初期プロ
グラムをロードする初期プログラムロード
(Initial Program Load、以下IPLと略記する)方
法に関するものである。計算機システムはこうし
てロードされた初期プログラムの制御のもとに必
要なプログラムをロードして動作する。
従来のIPL方法としては第1図に示すものがあ
つた。図において1は中央処理装置(以下CPU
と略記する)、2はCPU1中にあつてIPL装置を
指定するスイツチ、3,4はそれぞれ磁気デイス
ク装置、5は磁気テープ装置で、磁気デイスク装
置3に初期プログラムが格納され、すなわち磁気
デイスク装置3がIPL装置を構成しているとす
る。第2図は従来のIPL動作の流れを示すフロー
図であり、20〜24は各ステツプを示す。
以下、従来のIPL方法における動作について説
明する。一般にIPL動作はIPLスイツチを手動で
操作するか、又は、一たん電源断となり計算機シ
ステムが停止しその後電源が復帰したような場合
は自動的に発動される。すなわち第2図のステツ
プ20でスタートしステツプ21によりIPL装置
3に対して起動をかけ初期プログラムを読出して
CPU1に格納する。次にステツプ22によりそ
の読出し動作が正常に実行されたか否かを、読出
し後の装置の状態によつて判定したり、読出し起
動をかけた後、一定の時間内にIPL装置から応答
があるか否かによつて判定する。ステツプ22に
おける判定結果がNOであればステツプ23に移
つて計算機システムを停止する。
ステツプ22における判定結果がYESの場合
だけ、ソフトウエアに手を渡しそれ以降はソフト
ウエアの処理に委ねられる。すなわちそれまでに
ロードした初期プログラムの制御のもとに次のプ
ログラムのロードを行う。これがステツプ24で
ある。IPL時にはすべての情報が生成されていな
いので、必要最低限の情報の読込みが終るまでは
利用すべきソフトウエアが無く、そのためハード
ウエアで処理する必要があり、したがつてIPL装
置の異常時には処理の続行は不可能でありステツ
プ23へ移らざるを得ない。また、異常の種類に
よつては計算機システムは停止しないで暴走する
場合もある。
従来のIPL方法は上述のとおりであつて、ステ
ツプ23から次に再びIPL起動をかけるには人手
に頼らねばならず、電源の瞬断などからシステム
の自動復帰が期待されるシステムでIPL装置が故
障したためステツプ23に到ると人手介入が必須
となり、無人運転などの場合システム復帰まで多
大の時間を必要とするという欠点があつた。
この発明は上記のような従来の方法の欠点を除
去するためになされたもので、1つのIPL装置が
故障しても他のIPL装置(単数又は複数)が故障
したIPL装置のかわりに順次動作してIPL装置の
故障が原因となつてシステムの自動復帰が遅れる
ことのないIPL方法を提供することを目的として
いる。
以下図面によりこの発明の方法を説明する。第
3図はこの発明の一実施例を示すブロツク図で、
第1図と同一符号は同一又は相当部分を示し、ス
イツチ2は第1のスイツチ2aと第2のスイツチ
2bとから構成される。また第3図の構成では磁
気デイスク装置3は第1のIPL装置を磁気デイス
ク装置4は第2のIPL装置を構成し、スイツチ2
aは第1のIPL装置3を、スイツチ2bは第2の
IPL装置4を指定する。第4図はこの発明の方法
における動作の流れを示すフロー図であつて、第
2図と同一符号は同一又は相当するステツプを示
し、41,42,43は新に付加されたステツプ
である。第4図のステツプ21では第1のIPL装
置3に起動をかけるが、ステツプ20,21,2
2の動作は第2図の場合と同様である。ステツプ
22の判定結果がNOの場合は第2のIPL装置4
に起動をかけステツプ41,42にうつり、ステ
ツプ42の判定結果がNOのときはじめてステツ
プ23に到る。またいずれの場合もステツプ43
でIPL動作に成功したIPL装置を記録する。第1
のIPL装置3と第2のIPL装置4には一例として
同一の初期プログラムが記憶されている。第2図
と第4図とを比較すれば明らかなようにステツプ
23に到りシステムが停止するのはこの発明では
ステツプ22及びステツプ42で共にNOと判定
された場合だけであり、その確率はステツプ22
だけでNOと判定される確率に比し遥かに小さ
い。
なお上記実施例ではステツプ20,21,2
2,41,42,23,43をハードウエア動作
として述べたが、マイクロプログラム制御でもよ
いことは言うまでもない。またIPL装置としては
磁気デイスク装置3,4を用いる例を説明した
が、不揮発性の記憶装置であれば他の磁気的記憶
装置、カードとカード読取装置等であつてもよろ
しく、また同一磁気デイスク装置内の異なる領域
を用いて異なるIPL装置を構成することもでき
る。更に同一又は複数の異なるの初期プログラム
を記憶しているIPL装置を何台備えても差支えな
い。
また、第4図に示す例ではステツプ22でNO
の場合ステツプ41に移るように第2図のスイツ
チ2bを設定したが、スイツチ2bの構造を変更
し第4図のような動作を設定することもできれ
ば、第4図のステツプ22でNOの場合一たんシ
ステムを停止するようにも設定することができる
構成にしてもよい。
又、スイツチ2a,2bを省略して第4図に示
す動作を行うよう設定することもできる。
以上のようにこの発明によれば同一の初期プロ
グラムを複数のIPLに記憶させてあるので、電源
の瞬停から自動復帰の可能性を著しく向上し、ロ
ーカルな故障によるシステム停止をできるだけ防
ぎ稼動率の高いシステムを得ることができる。
【図面の簡単な説明】
第1図は従来の方法を説明するブロツク図、第
2図は従来の方法における動作の流れを示すフロ
ー図、第3図はこの発明の一実施例を示すブロツ
ク図、第4図は第3図の装置における動作の流れ
を示すフロー図である。 1……CPU、2a,2b……それぞれスイツ
チ、3……第1のIPL装置(磁気デイスク装
置)、4……第2のIPL装置(磁気デイスク装
置)、5……磁気テープ装置。各図中同一符号は
同一又は相当部分を示す。

Claims (1)

    【特許請求の範囲】
  1. 1 同一の又は異つた初期プログラムを複数の不
    揮発性記憶装置に記憶させる段階と、手動により
    又は所定の条件のとき自動的に発動して上記複数
    の不揮発性記憶装置のうちの第1の装置から上記
    初期プログラムを計算機にロードする第1次ロー
    ド段階と、この第1次ロード段階で事故が検出さ
    れたとき又は所定の時間内にロード動作が完了し
    ないときは上記複数の不揮発性記憶装置のうちの
    第2の装置から上記初期プログラムを計算機にロ
    ードする第2次ロード段階と、この第2次ロード
    段階で事故が検出されたとき又は所定の時間内に
    ロード動作が完了しないときは上記複数の不揮発
    性記憶装置のうちの残りの装置を順次用いて上記
    初期プログラムをロードする段階と、上記不揮発
    性記憶装置のうち上記初期プログラムロードに成
    功したものを記録する段階とを備えた初期プログ
    ラムロード方法。
JP56195247A 1981-12-04 1981-12-04 初期プログラムロ−ド方法 Granted JPS5897724A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP56195247A JPS5897724A (ja) 1981-12-04 1981-12-04 初期プログラムロ−ド方法
KR8205299A KR860000810B1 (ko) 1981-12-04 1982-11-24 초기 프로그램 로오드방법(初期 Program Load 方法)
US06/445,473 US4491914A (en) 1981-12-04 1982-11-30 Initial program load system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56195247A JPS5897724A (ja) 1981-12-04 1981-12-04 初期プログラムロ−ド方法

Publications (2)

Publication Number Publication Date
JPS5897724A JPS5897724A (ja) 1983-06-10
JPS6114542B2 true JPS6114542B2 (ja) 1986-04-19

Family

ID=16337942

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56195247A Granted JPS5897724A (ja) 1981-12-04 1981-12-04 初期プログラムロ−ド方法

Country Status (3)

Country Link
US (1) US4491914A (ja)
JP (1) JPS5897724A (ja)
KR (1) KR860000810B1 (ja)

Families Citing this family (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS607532A (ja) * 1983-06-27 1985-01-16 Canon Inc 情報処理装置
JPS6091468A (ja) * 1983-10-24 1985-05-22 Yokogawa Medical Syst Ltd 情報処理装置の端末装置
JPS6159531A (ja) * 1984-08-31 1986-03-27 Hitachi Ltd マイクロプログラムロ−ド装置
US4729091A (en) * 1984-11-13 1988-03-01 International Business Machines Corporation Directing storage requests prior to address comparator initialization with a reference address range
DE3639571A1 (de) * 1986-11-20 1988-06-01 Standard Elektrik Lorenz Ag Verfahren und schaltungsanordnung zum urladen eines zweitrechners
US5247692A (en) * 1988-02-08 1993-09-21 Nec Corporation Multiple file system having a plurality of file units holding the same files in which loss of data is prevented in a failure of a file unit
US5023831A (en) * 1988-07-18 1991-06-11 Western Digital Corporation Intelligent disk drive having configurable controller subsystem providing drive-status information via host-computer expansion bus
GB8823509D0 (en) * 1988-10-06 1988-11-16 Int Computers Ltd Bootstrap mechanism for data processing system
US5247659A (en) * 1988-10-06 1993-09-21 International Computers Limited Method for bootstrap loading in a data processing system comprising searching a plurality of program source devices for a bootstrap program if initial data indicating a bootstrap program source device fails a validity check
GB9012949D0 (en) * 1989-08-25 1990-08-01 Ibm An apparatus and method for loading bios from a diskette in a personal computer system
US5022077A (en) * 1989-08-25 1991-06-04 International Business Machines Corp. Apparatus and method for preventing unauthorized access to BIOS in a personal computer system
US5136713A (en) * 1989-08-25 1992-08-04 International Business Machines Corporation Apparatus and method for decreasing the memory requirements for bios in a personal computer system
US5210875A (en) * 1989-08-25 1993-05-11 International Business Machines Corporation Initial bios load for a personal computer system
US5168555A (en) * 1989-09-06 1992-12-01 Unisys Corporation Initial program load control
US5230052A (en) * 1990-10-01 1993-07-20 International Business Machines Corp. Apparatus and method for loading bios into a computer system from a remote storage location
EP0483433A1 (en) * 1990-10-31 1992-05-06 International Business Machines Corporation Initialization method for the initialization of secondary stations in an information processing system
WO1993008532A2 (en) * 1991-10-18 1993-04-29 Epson Portland, Inc. Basic input/output system (bios) program storage on a motherboard for a variety of computer cpu types
CA2126950A1 (en) * 1993-07-30 1995-01-31 Bryan M. Willman Booting a computer system using a last known good set of configuration data
EP0661632A1 (en) * 1993-12-30 1995-07-05 International Business Machines Corporation Booting of operating systems in computers
US6381694B1 (en) * 1994-02-18 2002-04-30 Apple Computer, Inc. System for automatic recovery from software problems that cause computer failure
JPH07311752A (ja) * 1994-05-11 1995-11-28 Internatl Business Mach Corp <Ibm> 分散データ処理システム及び初期プログラムロード方法
US5564054A (en) * 1994-08-25 1996-10-08 International Business Machines Corporation Fail-safe computer boot apparatus and method
US5586327A (en) * 1994-09-27 1996-12-17 International Business Machines Corporation Extended initialization for personal data processing systems
US5797023A (en) * 1994-10-17 1998-08-18 Digital Equipment Corporation Method and apparatus for fault tolerant BIOS addressing
US5734900A (en) * 1995-09-29 1998-03-31 International Business Machines Corporation Information handling system including efficient power on initialization
US6282675B1 (en) * 1997-08-06 2001-08-28 Macronix International Co., Ltd. Fault-tolerant architecture for in-circuit programming
US6493788B1 (en) 1996-10-28 2002-12-10 Macronix International Co., Ltd. Processor with embedded in-circuit programming structures
US6842820B2 (en) 1997-10-03 2005-01-11 Macronix International Co., Ltd. Processor with embedded in-circuit programming structures
US6151657A (en) * 1996-10-28 2000-11-21 Macronix International Co., Ltd. Processor with embedded in-circuit programming structures
EP1008042A4 (en) * 1997-08-06 2004-04-14 Macronix Int Co Ltd FAULT TOLERANCE ARCHITECTURE FOR IN-CIRCUIT PROGRAMMING
US6760708B1 (en) 1999-08-19 2004-07-06 Dell Products L.P. Method and system for migrating stored data to a build-to-order computing system
US6606716B1 (en) 1999-10-06 2003-08-12 Dell Usa, L.P. Method and system for automated technical support for computers
US6560726B1 (en) * 1999-08-19 2003-05-06 Dell Usa, L.P. Method and system for automated technical support for computers
SE516953C2 (sv) 1999-09-22 2002-03-26 Saab Ab Datoranordning med säkerhetsfunktion
US6563698B1 (en) 1999-10-06 2003-05-13 Dell Usa, L.P. System and method for providing a computer system with a detachable component
US6539499B1 (en) 1999-10-06 2003-03-25 Dell Usa, L.P. Graphical interface, method, and system for the provision of diagnostic and support services in a computer system
US6598223B1 (en) 1999-10-06 2003-07-22 Dell Usa, L.P. Method and system for installing and testing build-to-order components in a defined configuration computer system
US6564220B1 (en) 1999-10-06 2003-05-13 Dell Usa, L.P. System and method for monitoring support activity
US6834331B1 (en) 2000-10-24 2004-12-21 Starfish Software, Inc. System and method for improving flash memory data integrity
US6922644B2 (en) * 2002-04-11 2005-07-26 International Business Machines Corporation System and method of detecting fire causing card shorts
US20070220335A1 (en) * 2006-02-28 2007-09-20 Gollub Marc A Hardware function isolating during slow mode initial program loading
US11102305B2 (en) 2017-03-17 2021-08-24 Samsung Electronics Co., Ltd. Method and system for routine disruption handling and routine management in a smart environment

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS543434A (en) * 1977-06-09 1979-01-11 Toshiba Corp Automatic starting method for electronic computer
JPS5475912A (en) * 1977-11-30 1979-06-18 Fujitsu Ltd System starting mechanism for electric exchange

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4237533A (en) * 1978-12-28 1980-12-02 International Business Machines Corporation Preventing initial program load failures

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS543434A (en) * 1977-06-09 1979-01-11 Toshiba Corp Automatic starting method for electronic computer
JPS5475912A (en) * 1977-11-30 1979-06-18 Fujitsu Ltd System starting mechanism for electric exchange

Also Published As

Publication number Publication date
JPS5897724A (ja) 1983-06-10
KR840002549A (ko) 1984-07-02
KR860000810B1 (ko) 1986-06-28
US4491914A (en) 1985-01-01

Similar Documents

Publication Publication Date Title
JPS6114542B2 (ja)
EP0119806B1 (en) Asynchronous checkpointing method for error recovery
US5638508A (en) Method and a system for processing a log record
US6253281B1 (en) Method for updating firmware of a computer peripheral device
US5495572A (en) Data reconstruction method and system wherein timing of data reconstruction is controlled in accordance with conditions when a failure occurs
US4852092A (en) Error recovery system of a multiprocessor system for recovering an error in a processor by making the processor into a checking condition after completion of microprogram restart from a checkpoint
JPH0526214B2 (ja)
JPS6159531A (ja) マイクロプログラムロ−ド装置
US6567912B1 (en) Method and apparatus for robust initialization of devices
NL8401557A (nl) Rekenmachinesysteem met verwijderd opgestelde werkstations en een reservebatterijvoeding.
JP2670396B2 (ja) ディスク装置の多重化制御装置
JPS628831B2 (ja)
JP2606431B2 (ja) 制御メモリの障害回復方式
JPS6012849A (ja) 障害情報記録方式
JP2775865B2 (ja) 周辺制御装置の障害解析情報収集方式
JP3263987B2 (ja) 自動iplの初期設定処理方法
JPS597982B2 (ja) 計算機システムのシステム障害時の再開始方式
JPS61160106A (ja) シ−ケンス制御装置
JPS6114541B2 (ja)
JPS59231798A (ja) デ−タ処理装置
JPS5822765B2 (ja) 電子計算機システムにおけるプログラムロ−ド方式
JPS6083150A (ja) 主記憶情報採取方法
JPH0325807B2 (ja)
JPS6254348A (ja) フアイルの障害処理方式
JPS60112157A (ja) 初期プログラムロ−ド装置