JPS6063590A - グラフィックパタ−ン発生器 - Google Patents
グラフィックパタ−ン発生器Info
- Publication number
- JPS6063590A JPS6063590A JP58171888A JP17188883A JPS6063590A JP S6063590 A JPS6063590 A JP S6063590A JP 58171888 A JP58171888 A JP 58171888A JP 17188883 A JP17188883 A JP 17188883A JP S6063590 A JPS6063590 A JP S6063590A
- Authority
- JP
- Japan
- Prior art keywords
- video memory
- output
- signal
- data
- pattern generator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(a) 発明の技術分野
この発明は、CRT上にスケール目盛やカーソル線を表
示させるためのグラフィックパターン発生器についての
ものである。
示させるためのグラフィックパターン発生器についての
ものである。
(b) 従来技術と問題点
CRTにスケール目盛やカーソル線を入れるため、従来
技術では文字パターンを組合せて構成したり、フルグラ
フィックパターンなどを使用したりしている。
技術では文字パターンを組合せて構成したり、フルグラ
フィックパターンなどを使用したりしている。
このため、構成が複雑になったり、高価な装置が必要に
なったりするという問題がある。
なったりするという問題がある。
(c) 発明の目的
この発明は、CRTディスプレイの水平方向の位置を任
意に指定することができるパターンを発生ずるパターン
発生器についてのものであり、従来のものよりメモリ容
量が少なく、かつ映像メモリに書込むデータが簡単に得
られるようにしたパターン発生器を提供するものである
。
意に指定することができるパターンを発生ずるパターン
発生器についてのものであり、従来のものよりメモリ容
量が少なく、かつ映像メモリに書込むデータが簡単に得
られるようにしたパターン発生器を提供するものである
。
(d) 発明の実施例
まず、この発明による実施例の構成図を第1図に示す。
第1図のCRTディスプレイコントローラ1は、次の5
つの信号を送出する。
つの信号を送出する。
(1) ラインカウンタ出力LC2〜LCO(2) 映
像メモリアドレスA9〜AO(3) 映像メモリ入力デ
ータ (4) 映像メモリ書込み信号 (5) ドツトクロツタ信号 バス5はラインカウンタ出力LC2〜L COを転送し
、バス6は映像メモリアドレスA9〜AOを転送する。
像メモリアドレスA9〜AO(3) 映像メモリ入力デ
ータ (4) 映像メモリ書込み信号 (5) ドツトクロツタ信号 バス5はラインカウンタ出力LC2〜L COを転送し
、バス6は映像メモリアドレスA9〜AOを転送する。
また、バス7は映像メモリ入力データを転送する。信号
線8は映像メモリ書込み信号用であり、信号119はド
ツトクロック信号用である。
線8は映像メモリ書込み信号用であり、信号119はド
ツトクロック信号用である。
なお、映像メモリ2にROMを使用し、入力データをあ
らかじめ映像メモリ2に記憶させた場合は、バス7と信
号I!8は不要になる。
らかじめ映像メモリ2に記憶させた場合は、バス7と信
号I!8は不要になる。
映像メモリ2には、次の3つの信号が入る。
(1) バス6による映像メモリアドレスA9〜AO(
2) バス7による映像メモリデータ(3)信号118
による映像メモリ書込み信号そして、映像メモリ2はバ
ス10による映像メモリ出力データD7〜DOをシフト
レジスタ3に出力する。
2) バス7による映像メモリデータ(3)信号118
による映像メモリ書込み信号そして、映像メモリ2はバ
ス10による映像メモリ出力データD7〜DOをシフト
レジスタ3に出力する。
次に、CRT画面の文字区画の一例を第2図に示す。
第2図の画面13には、「0」〜r 1023 Jまで
の区画があり、2 の文字を描くことができるようにな
っている。この区画「0」〜r 1023 Jは、映像
メモリアドレスA9〜AOによる映像メモリ2の「0」
〜r 1023 J番地に対応する。
の区画があり、2 の文字を描くことができるようにな
っている。この区画「0」〜r 1023 Jは、映像
メモリアドレスA9〜AOによる映像メモリ2の「0」
〜r 1023 J番地に対応する。
すなわち、CRT上の輝点がある区画内にあるとき、C
RTディスプレイコントローラ1はその区画に対応した
映像メモリアドレスA9〜AOを送出する。
RTディスプレイコントローラ1はその区画に対応した
映像メモリアドレスA9〜AOを送出する。
第3図は、第2図の画面13の中から1文字分の区画1
4を取り出して表示したものである。
4を取り出して表示したものである。
この実施例では、画面13を1024個の区画とし、1
個の区画14を8×8ドツトで構成しているが、このほ
かに4096個の区画とし、1個の区画を7X9ドツト
などにすることができる。
個の区画14を8×8ドツトで構成しているが、このほ
かに4096個の区画とし、1個の区画を7X9ドツト
などにすることができる。
第3図の各行LO〜L 7は、走査線の垂直方向の位置
を示しており、バス5を通るラインカウンタ出力L C
2〜L COをデコードすることにより、各行L O〜
L 7のうちの1つの行が定まる。
を示しており、バス5を通るラインカウンタ出力L C
2〜L COをデコードすることにより、各行L O〜
L 7のうちの1つの行が定まる。
バス10を通る映像メモリ出力データD7〜DOは、区
画14の縦方向のラインに対応する。
画14の縦方向のラインに対応する。
そして、映像メモリ出力データD7〜DOのうち、「1
」のビットに対応する位置のライン上にバター/を表示
する。
」のビットに対応する位置のライン上にバター/を表示
する。
シフトレジスタ3は、ドツトクロック信号によりパラレ
ルデータである映像メモリ出力データD7〜DOをD7
、DO、・・・・・・DOの順にシリアルデータにする
。
ルデータである映像メモリ出力データD7〜DOをD7
、DO、・・・・・・DOの順にシリアルデータにする
。
すなわち、ドツトクロック信号が1つ入ると、シフトレ
ジスタ3は1回シフトし、信号1i!11を通してD7
〜DOを1つずつ輝度信号論理回路4に送出する。
ジスタ3は1回シフトし、信号1i!11を通してD7
〜DOを1つずつ輝度信号論理回路4に送出する。
輝度信号論理回路4には、バス5によるラインカウンタ
出力LC2〜LCOとシフトレジスタ3の出力が入り、
映像輝度信号12を出力する。
出力LC2〜LCOとシフトレジスタ3の出力が入り、
映像輝度信号12を出力する。
映像輝度信号12は、CRT上の輝点を論理「1」で明
るく光らせ、論理「0」で暗くする。
るく光らせ、論理「0」で暗くする。
そして、輝度信号論理回路4により表示するパターンの
種類を決める。
種類を決める。
第3図の二重丸はCRT上の輝点が明る(なっている部
分であり、丸1つの部分はCRT上の輝点が消えている
部分とする。
分であり、丸1つの部分はCRT上の輝点が消えている
部分とする。
例えば、第3図のAは縦方向の輝点全部を明るくした場
合、Bは最上部の1つを明るくした場合、Cは最下部の
1つを明るくした場合、Dは縦方向の途中の3つを連続
して明るくした場合の例である。
合、Bは最上部の1つを明るくした場合、Cは最下部の
1つを明るくした場合、Dは縦方向の途中の3つを連続
して明るくした場合の例である。
この第3図のA−Dを実現するための論理式を次に示す
。
。
シフトレジスタ3の出力=81輝度信号論理回路4の出
力=Yとすれば、 Aの場合、Y=S Bの場合、Y=S −LC2−LC1・LCOこれは、
5=rlJであれば、LC2=rOJ、LC1= rO
J 、LCO= rOJ 、すなわち、LOのラインに
輝点があるとき、Y=「1]になる。
力=Yとすれば、 Aの場合、Y=S Bの場合、Y=S −LC2−LC1・LCOこれは、
5=rlJであれば、LC2=rOJ、LC1= rO
J 、LCO= rOJ 、すなわち、LOのラインに
輝点があるとき、Y=「1]になる。
Cの場合、Y−8LILC2・LCI・LCOこれは、
S= rlJであれば、LC2=rlJ、LC1= r
lJ 、LCO= rlJ 、すなわち、L7のライン
に輝点があるとき、Y=rlJになる。
S= rlJであれば、LC2=rlJ、LC1= r
lJ 、LCO= rlJ 、すなわち、L7のライン
に輝点があるとき、Y=rlJになる。
+LC2−LC1−LCO+LC2弓、CI−L CO
’) これは、5=rlJであれば、L2、L3、L4のライ
ンに輝点があるとき、Y=「1」になる。
’) これは、5=rlJであれば、L2、L3、L4のライ
ンに輝点があるとき、Y=「1」になる。
このように、1つの文字区画内の水平方向のどの位置に
パターンを表示するかは、いつ5=rlJにするかで決
まる。すなわち、D7〜DOのデータで決まる。また、
文字区画の位置は、そのデータが書き込“まれている映
像メモリ2のアドレスで決まる。
パターンを表示するかは、いつ5=rlJにするかで決
まる。すなわち、D7〜DOのデータで決まる。また、
文字区画の位置は、そのデータが書き込“まれている映
像メモリ2のアドレスで決まる。
なお、第3図のA〜Dのどれを選択するかは、端子13
から入力するパターン選択信号によって決めることがで
きる。
から入力するパターン選択信号によって決めることがで
きる。
(e) 発明の効果
この発明によれば、CRTディスプレイの水平方向につ
いて、ディスプレイの1ドツトの分解能モ位置を指定し
、パターンを描くことができる。
いて、ディスプレイの1ドツトの分解能モ位置を指定し
、パターンを描くことができる。
また、この発明に使用する映像メモリ2は、通常のキャ
ラクタモードディスプレイに使用する映像メモリと共用
することができるので、少ないメモリでグラフィックパ
ターンとキャラクタを同一画面に表示することができる
。
ラクタモードディスプレイに使用する映像メモリと共用
することができるので、少ないメモリでグラフィックパ
ターンとキャラクタを同一画面に表示することができる
。
第1図はこの発明による実施例の構成図、第2図はCR
T画面の文字区画の一例を示す図、第3図は第2図の区
画14の拡大図の一例を示ず図。 1・・・・・・CRTディスプレイコントローラ、2・
・・・・・映像メモリ、3・・・・・・シフトレジスタ
、4・・・・・・輝度信号論理回路、5〜7・・・・・
・バス、8・9・・・・・・信号線、10・・・・・・
バス、11・12・・・・・・信号線、13・・・・・
・パターン選択信号入力端子。 代理人 弁理士 小 俣 欽 司
T画面の文字区画の一例を示す図、第3図は第2図の区
画14の拡大図の一例を示ず図。 1・・・・・・CRTディスプレイコントローラ、2・
・・・・・映像メモリ、3・・・・・・シフトレジスタ
、4・・・・・・輝度信号論理回路、5〜7・・・・・
・バス、8・9・・・・・・信号線、10・・・・・・
バス、11・12・・・・・・信号線、13・・・・・
・パターン選択信号入力端子。 代理人 弁理士 小 俣 欽 司
Claims (1)
- 【特許請求の範囲】 1、 ラインカウンタ出力、映像メモリアドレスおよび
ドツトクロック信号を出力するCRTディスプレイコン
トローラと、 前記映像メモリアドレスを入力とし、映像メモリ出力デ
ータを出力する映像メモリと、前記映像メモリ出力デー
タと前記ドツトクロック信号を入力とするシフトレジス
タと、前記ラインカウンタ出力と前記シフトレジスタの
出力を入力とする輝度信号論理回路とを備えることを特
徴とするグラフィックパターン発生器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58171888A JPS6063590A (ja) | 1983-09-17 | 1983-09-17 | グラフィックパタ−ン発生器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58171888A JPS6063590A (ja) | 1983-09-17 | 1983-09-17 | グラフィックパタ−ン発生器 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6063590A true JPS6063590A (ja) | 1985-04-11 |
Family
ID=15931656
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58171888A Pending JPS6063590A (ja) | 1983-09-17 | 1983-09-17 | グラフィックパタ−ン発生器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6063590A (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5228226A (en) * | 1975-08-29 | 1977-03-03 | Hitachi Ltd | Pattern indicator |
JPS5463621A (en) * | 1977-10-29 | 1979-05-22 | Toshiba Corp | Crt display system |
-
1983
- 1983-09-17 JP JP58171888A patent/JPS6063590A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5228226A (en) * | 1975-08-29 | 1977-03-03 | Hitachi Ltd | Pattern indicator |
JPS5463621A (en) * | 1977-10-29 | 1979-05-22 | Toshiba Corp | Crt display system |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS61113097A (ja) | 計算器デイスプレイ装置及び方法 | |
JPS6063590A (ja) | グラフィックパタ−ン発生器 | |
JPS5962971A (ja) | 色柄発生装置 | |
JPS6064388A (ja) | グラフィックパタ−ン発生器 | |
US4857909A (en) | Image display apparatus | |
JPS61113092A (ja) | コンピユ−タ・デイスプレイ・システム | |
JPS6126085A (ja) | 画像表示方式 | |
KR920003642Y1 (ko) | 비데오 그래픽 어레이의 그래픽 처리 속도 향상회로 | |
JPS607478A (ja) | 画像表示装置 | |
JPS6048080A (ja) | 画像表示方式 | |
JPH0378633B2 (ja) | ||
JPS6142683A (ja) | Crt表示装置 | |
JPS604988A (ja) | 画像表示装置 | |
JPS6177892A (ja) | カラ−画像表示方式 | |
JPS6198385A (ja) | 表示制御装置 | |
JPS58187989A (ja) | 表示メモリ回路 | |
JPS5827191A (ja) | キヤラクタ表示装置 | |
JPS5974590A (ja) | デイスプレイ装置のメモリ制御方式 | |
JPS615283A (ja) | 画像表示方式 | |
JPS58129647A (ja) | Crt表示装置 | |
JPS58215691A (ja) | デイスプレイ装置 | |
JPS6123197A (ja) | 表示装置 | |
CN1008838B (zh) | 用来产生彩色文本和绘图图形的计算机显示系统 | |
JPS6352195A (ja) | 表示制御システム | |
JPH0322999B2 (ja) |