JPS6064388A - グラフィックパタ−ン発生器 - Google Patents

グラフィックパタ−ン発生器

Info

Publication number
JPS6064388A
JPS6064388A JP58172679A JP17267983A JPS6064388A JP S6064388 A JPS6064388 A JP S6064388A JP 58172679 A JP58172679 A JP 58172679A JP 17267983 A JP17267983 A JP 17267983A JP S6064388 A JPS6064388 A JP S6064388A
Authority
JP
Japan
Prior art keywords
video memory
output
shift register
signal
graphic pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58172679A
Other languages
English (en)
Inventor
浅井 浩暢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ando Electric Co Ltd
Original Assignee
Ando Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ando Electric Co Ltd filed Critical Ando Electric Co Ltd
Priority to JP58172679A priority Critical patent/JPS6064388A/ja
Publication of JPS6064388A publication Critical patent/JPS6064388A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (a) 発明の技術分野 この発明は、CRT上にタイミングチャートのようなグ
ラフィックパターンを表示させるためのグラフィックパ
ターン発生器についてのものである。
(b) 従来技術と問題点 CRT上にタイミングチャートのようなグラフィックパ
ターンを表示しようとするとき、従来技術では文字パタ
ーンを組合せて構成したり、フルグラフィック機能によ
り発生したパターンなどを使用したりしている。
このため、構成が複雑になったり、高価な装置が必要に
なったりするという問題がある。
(c) 発明の目的 この発明は、CRTディスプレイの水平方向の位置を任
意に指定することができるパターンを発生ずるパターン
発生器についてのものであり、従来のものよりメモリ容
量が少なく、かつ映像メモリに書き込むデータが簡単に
得られるようにしたパターン発生器を提供するものであ
る。
(d) 発明の実施例 まず、この発明による実施例の構成図を第1図1− 千
 す − 第1図のCRTディスプレイコントローラ1は、次の5
つの信号を送出する。
(璽) ラインカウンタ出力L C2−L C0(2)
 映像メモリアドレスA9〜AO(3) 映像メモリ入
力データ (4) 映像メモリ書込み信号 (5) ドツトクロック信号 バス5はラインカウンタ出力L C2〜L COを転送
し、バス6は映像メモリアドレスA9〜AOを転送する
。また、バス7は映像メモリ入力データを転送する。信
号線8は映像メモリ書込み信号用であり、信号線9はド
ツトクロック信号用である。
なお、映像メモリ2にROMを使用し、入力データをあ
らかじめ映像メモリ2に記憶させた場合は、バス7と信
号118は不要になる。
映像メモリ2には、次の3つの信号が入る。
(1) バス6による映像メモリアドレスA9〜AO(
2) バス7による映像メモリデータ(3) 信号線8
による映像メモリ書込み信号、そして、映像メモリ2は
バスlOによる映像メモリ出力データD7〜DOをシフ
トレジスタ3に出力する@ 次に、CRT画面の文字区画の一例を第2図に示ず。
第2図の画面15には、「0」〜r1023Jまでの区
画があり、2 の文字を描くことができるようになって
いる。この区画「0」〜r1023Jは、映像メモリア
ドレス八9〜AOによる映像メモリ2の「0」〜r10
23J番地に対応する。
すなわち、CRT上の輝点がある区画内にあるとき、C
RTディスプレイコント1j−ラ1はその区画に対応し
た映像メモリアドレスA9〜AOを送出する。
第3図は、第2図の画面15の中から1文字分の区画1
6を取り出して表示したものであり、1つの区画のドツ
ト構成を示すとともに、ドツト−にの輝点が明るく光っ
ている箇所と消えている箇所がある状態も示している。
この実施例では、画面15を1024個の区画とし、1
個の区画16を8X8ドツトで構成しているが、とのほ
かに4096個の区画とし、1個の区画を7×9ドツト
などにすると表ができる。
第3図の各行LO〜L7は、走査線の垂直方向の位置を
示しており、バス5を通るラインカウンタ出力L C2
〜LCOをデコードすることにより、各行L O〜L7
のうちの1つの行が定まる。
バス10を通る映像メモリ出力データD7〜DOは、区
画16の縦方向のラインに対応する。
そして、映像メモリ出力データD7〜DOのある1つの
ビット、例えばD4が「0]であるかまたは「1」であ
るか、そしてさらにそのビットの1つ前のビットD5が
「0」であるか「1」であるかなど各種の場合に対して
定められたそれぞれのパターンをD4のビットに対応す
る位置のライン上に表示する。
シフトレジスタ3は、ドツトクロック信号によりパラレ
ルデータである映像メモリ出力データD7〜DOをD7
、DO、・・・・・・、DOの順にシリアルデータにす
る。
すなわち、ドツトクロック信号が1つ入ると、シフトレ
ジスタ3は1回シフトし、信号線11を通してD7〜D
Oを1つずつ輝度信号論理回路4に送出する。
信号線13は信号l!1lllをさらに1クロツクシフ
トした信号であり、信号線11に例えばD4を出力して
いるとき信号線13にはD5を出力する。
輝度信号論理回路4には、バス5によるラインカウンタ
出力L C2〜LCO、シフトレジスタ30出力11お
よびラッチ回路12の出力13が入り、映像輝度信号1
4を出力する。
映像輝度信号14は、CRT上の輝点を論理「1」で明
るく光らせ、論理「0」で暗くする。
そして、輝度信号論理回路4により表示するパターンの
種類を決める。
第3図の二重丸はCRT上の輝点が明るくなっている部
分であり、丸1つの部分はCRT−1=の輝点が消えて
いる部分とする。
例えば、第3図のAは縦方向の輝点全部を明る?I b
組ム n神易ト朝ハ1りえ曲プ/IJ−1社ΔCは最下
部の1つを明るくした場合の例である。
タイミングチャートのようなグラフィックパターンは、
このA−Cのパターンを組合せ、連続させることにより
得られる。
なお、第3図は1つの区画のドツト構成およびA−Cの
各柾パターンの説明図であり、実際には同じ区画内にA
−Cのパターンがこのとおりに配置される訳ではない。
この第3図のA−Cを実現するための論理式を次に示す
シフトレジスタ3の出力=81ラッチ回路12の出力=
SP1輝度信号論理回路4の出カニYとすれば、 Aの場合、y=s−sp・・・・・・・・・・・・・・
・・・・・・・・・・(1)またはy=s−sp・・・
・・・・・・・・・・・・・・・・・・・・・■nの場
合、Y=S−8P−LC2−LCl −L CO・・・
・・・・・・・・・・・・・・・・・・・・・・・・(
3)Cの場合、Y=S −SP @LC2・L CしL
 CO・・・・・・・・・・・・・・・・・・・・・・
・・・・・(4)とする。
次に、式(1)〜式(4)を説明する。
式(1)は、5=rlJ、SP=「0」のとき、Y=[
1]となる。これは、シフトレジスタ3から出力するD
7〜DOの中のあるビット、例えばD4に着目し、D4
=rlJ、その1つ前のビットD5= rOJのとき、
文字区画内の1′)4に対応する位置の輝点を明るくす
ることを意味する。
この式(1)には、バス5のラインカウンタ出力1、、
 C2〜L COは含まれないので、文字区画内のD4
の位置の全部の輝点を明るくする。
式(2)は、例えばD4= rOJ 、D5二「1]の
とき、D4に対応する位置の全部の輝点を明るくする。
式(夏)と式(2)は、タイミングチャートのようなグ
ラフィックパターンを表示する場合に、あるビットと、
その1つ前のビットに着目し、それらをシフトレジスタ
3から出力したとき、その出力が「0」から「1」へ、
または「1」からrOJへ変化したとき、文字区画内の
変化点の位置に縦線のパターンを描く役目をする。
式(3)は、S= rlJ 、SP= rlJ 、LC
2=rOJ 、LC1= rOJ 、LCO= rOJ
のとき、Y=rlJとなる。これは、シフトレジスタ3
から出力するD7〜DOの中のあるビット、例えばD4
に行目し、D4= rlJ 、その1つ前のピッ)D5
= rlJであり、さらにラインカウンタ出力L C2
〜L COがずべて「0」、すなわち輝点が文字区画内
のL Oのライン上にあるとき、D4に対応する位置で
輝点を明るくするととを意味する。
−式(4)は、例えばD4=「0」、D5;「0」のと
き、1,7のライン上の、D4に対応する位置の輝点を
明るくする。
式(3)と式(4)は、タイミングチャートのようなグ
ラフィックパターンを表示する場合、あるビットと1つ
前のビットに着目し、それらをシフトレジスタ3から出
力したとき、その出力が変化しなければ、ハイレベルま
たはローレベルとして水平方向のパターンを描く役目を
する。
が書き込まれている映像メモリ2のアドレスで決まる。
タイミングチャートのグラフィックパターンは、式(1
)〜(4)の論理和である次の式(5)により得られる
y=s@sp+s・sp十s・SP・L C2・LCI
・LCO+5LISPlII、C2・LCI・LCO・
・・・・・・・・・・・・・・・・・・・・・・・(5
)次に、映像メモリ2の内容と、それに対応するタイミ
ングチャートの一例を第4図に示す。
第4図(7)は連続する映像メモリ2のアドレスの一例
であり、第4図(イ)は第4図(f)に対応する映像メ
モリ2のビット番号である。
第4図(つ)は映像メモリ2の第4図(γ)に示す番地
の内容であり、第4図(2)は第4図(つ)に対するC
RTに表示されるタイミングチャートである。
(e) 発明の効果 この発明によれば、CRTディスプレイの水平方向につ
いて、ディスプレイの1ドツトの分解能で位置を指定し
、タイミングチャートのようなバまた、この発明に使用
する映像メモリ2は、通常のキャラクタモードディスプ
レイに使用する映像メモリと共用するととができるので
、少ないメモリでグラフィックパターンとキャラクタを
同一画面に表示することができる。
さらに、タイミングチャートと映像メモリ2のデータと
の対応は単純なので、映像メモリ2へ書き込むデータを
fハ1単に得ることができる。
【図面の簡単な説明】
第1図はこの発明による実施例の構成図、第2図はCR
T画面の文字区画の一例を示す図、第3図は第2図の区
画14の拡大図の一例を示す図。 第4図はタイミングチャートの一例を示ず図。 1・・・・・・CRTディスプレイコントローラ、2・
・・・・・映像メモリ、3・・・・・・シフトレジスタ
、4・・・・・・輝度信号論理回路、5〜7・・・・・
・バス、8・9・・・・・・信号線、10・・・・・・
バス、11・・・・・・信号線、12・・・・・・ラッ
ヂ回路、13・・・・・・信号線、14・・・・・・映
像輝度信号、15・・・・・・画面、16・・・・・・
区画。 (イ) ’16 夕 p3z1071.rq3(う)θ
ρρθ//l/////n oooooooo。 0 0 0 0 (1) 0 0 0 0 0 0 0 Q ooooo 。 2/θ71fり3λ/θ IIO///////1 0oooooo。 フoo○

Claims (1)

  1. 【特許請求の範囲】 1、 ラインカラフタ出力口映像メモリアドレスおよび
    ドツトクロック信号を出力するCRTディスプレイコン
    トローラと、 前記映像メモリアドレスを入力とし、映像メモリ出力デ
    ータを出力する映像メモリと、前記映像メモリ出力デー
    タと前記ドツトクロック信号を入力とするシフトレジス
    タと、前記シフトレジスタの出力を前記ドツトクロック
    信号によりラッチするラッチ回路と、前記ラインカウン
    タ出力拳前記シフトレジスタ出力および前記ラッチ回路
    出力を入力とする輝度信号論理回路とを備えることを特
    徴とするグラフィックパターン発生器。
JP58172679A 1983-09-19 1983-09-19 グラフィックパタ−ン発生器 Pending JPS6064388A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58172679A JPS6064388A (ja) 1983-09-19 1983-09-19 グラフィックパタ−ン発生器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58172679A JPS6064388A (ja) 1983-09-19 1983-09-19 グラフィックパタ−ン発生器

Publications (1)

Publication Number Publication Date
JPS6064388A true JPS6064388A (ja) 1985-04-12

Family

ID=15946351

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58172679A Pending JPS6064388A (ja) 1983-09-19 1983-09-19 グラフィックパタ−ン発生器

Country Status (1)

Country Link
JP (1) JPS6064388A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56132388A (en) * 1980-03-19 1981-10-16 Matsushita Electric Ind Co Ltd Digital data display unit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56132388A (en) * 1980-03-19 1981-10-16 Matsushita Electric Ind Co Ltd Digital data display unit

Similar Documents

Publication Publication Date Title
JPS6025794B2 (ja) カラ−図形表示装置
US4833462A (en) Raster-scanned cathode ray tube display with cross-hair cursor
US4720803A (en) Display control apparatus for performing multicolor display by tiling display
JPS6064388A (ja) グラフィックパタ−ン発生器
US5699498A (en) Technique and apparatus for color expansion into a non-aligned 24 bit RGB color-space format
JPS6063590A (ja) グラフィックパタ−ン発生器
US4857909A (en) Image display apparatus
JPS60211494A (ja) パタ−ン表示装置
JPS5962971A (ja) 色柄発生装置
JPS60134284A (ja) 画面反転表示方式
JPS604988A (ja) 画像表示装置
JPS61254981A (ja) マルチウインド表示制御装置
JPS6177892A (ja) カラ−画像表示方式
JPS632117B2 (ja)
JPS607478A (ja) 画像表示装置
JPH03144492A (ja) 表示画面のちらつき防止装置
JPS6198385A (ja) 表示制御装置
JPH0418048Y2 (ja)
JPS58187989A (ja) 表示メモリ回路
JPS6142683A (ja) Crt表示装置
JPS59105686A (ja) 3原色信号の独立異周期ブリンク制御ドツト表示方式
JPS5915983A (ja) カラ−表示制御装置
JPS6146986A (ja) 表示機能拡張装置
JPS62289889A (ja) 画像表示装置
JPS58215691A (ja) デイスプレイ装置