JPS6352195A - 表示制御システム - Google Patents
表示制御システムInfo
- Publication number
- JPS6352195A JPS6352195A JP19548286A JP19548286A JPS6352195A JP S6352195 A JPS6352195 A JP S6352195A JP 19548286 A JP19548286 A JP 19548286A JP 19548286 A JP19548286 A JP 19548286A JP S6352195 A JPS6352195 A JP S6352195A
- Authority
- JP
- Japan
- Prior art keywords
- display
- character
- data
- graphic
- display data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015654 memory Effects 0.000 claims description 16
- 239000002131 composite material Substances 0.000 claims description 4
- 230000015572 biosynthetic process Effects 0.000 claims 1
- 238000003786 synthesis reaction Methods 0.000 claims 1
- RRLHMJHRFMHVNM-BQVXCWBNSA-N [(2s,3r,6r)-6-[5-[5-hydroxy-3-(4-hydroxyphenyl)-4-oxochromen-7-yl]oxypentoxy]-2-methyl-3,6-dihydro-2h-pyran-3-yl] acetate Chemical compound C1=C[C@@H](OC(C)=O)[C@H](C)O[C@H]1OCCCCCOC1=CC(O)=C2C(=O)C(C=3C=CC(O)=CC=3)=COC2=C1 RRLHMJHRFMHVNM-BQVXCWBNSA-N 0.000 description 8
- 210000004899 c-terminal region Anatomy 0.000 description 8
- 239000004973 liquid crystal related substance Substances 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 108020004705 Codon Proteins 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Landscapes
- Digital Computer Display Output (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野コ
この発明は、表示制御技術に関し、例えば、LCD(液
晶ディスプレイ)におけるキャラクタ表示とグラフィッ
ク表示の重ね合せ表示に適用して有効な技術に関する。
晶ディスプレイ)におけるキャラクタ表示とグラフィッ
ク表示の重ね合せ表示に適用して有効な技術に関する。
[従来の技術]
LCD表示装置の画面に文字や符号などのキャラクタと
図形を重ね合せて表示したい場合がある。
図形を重ね合せて表示したい場合がある。
従来は、例えば諏訪精工舎[株コ製液晶コントローラL
SI 5ED1330を用いたグラフィックシステム
では重ね合せ表示をするために、キャラクタ表示データ
とグラフィック表示データの論理和をとった合成データ
を保持する大容量のメモリを表示コントローラ外部に設
け、これに、表示画面に一対一に対応するようなキャラ
クタとグラフィックの重ね合せ表示データを書き込んだ
後、これを表示画面に表示していた。
SI 5ED1330を用いたグラフィックシステム
では重ね合せ表示をするために、キャラクタ表示データ
とグラフィック表示データの論理和をとった合成データ
を保持する大容量のメモリを表示コントローラ外部に設
け、これに、表示画面に一対一に対応するようなキャラ
クタとグラフィックの重ね合せ表示データを書き込んだ
後、これを表示画面に表示していた。
[発明が解決しようとする問題点]
上記した、重ね合せ表示方法では、重ね合せ表示を実現
させるために表示コントローラ外部に合成データを記憶
する大容量のメモリが必要であり、コストが高くなって
しまうという問題があった。
させるために表示コントローラ外部に合成データを記憶
する大容量のメモリが必要であり、コストが高くなって
しまうという問題があった。
この発明の目的は、グラフィック表示システムにおいて
、大容量のメモリを設けることなく重ね合せ表示を実現
できるようにすることにある。
、大容量のメモリを設けることなく重ね合せ表示を実現
できるようにすることにある。
この発明の前記ならびにそのほかの目的と新規な特徴に
ついては、本明細書の記述および添附図面から明らかに
なるであろう。
ついては、本明細書の記述および添附図面から明らかに
なるであろう。
[問題点を解決するための手段]
本願において開示される発明のうち代表的なものの概要
を説明すれば、下記のとおりである。
を説明すれば、下記のとおりである。
すなわち、表示データメモリから表示データの読み出し
を行なう表示制御装置内部にLCD装置画面上の同一の
画素に対応づけられるキャラクタ表示データのうちの1
ビツト及びグラフィック表示データのうちの1ビツトが
それぞれ入力されるORゲートを、表示データを構成す
るビットに対応した個数だけ設ける。また、ラスタアド
レスを、グラフィックコードRAMに供給することで、
グラフィックコードRAMに対してリニアに増加するア
ドレス信号を供給できるようにするものである。
を行なう表示制御装置内部にLCD装置画面上の同一の
画素に対応づけられるキャラクタ表示データのうちの1
ビツト及びグラフィック表示データのうちの1ビツトが
それぞれ入力されるORゲートを、表示データを構成す
るビットに対応した個数だけ設ける。また、ラスタアド
レスを、グラフィックコードRAMに供給することで、
グラフィックコードRAMに対してリニアに増加するア
ドレス信号を供給できるようにするものである。
[作用]
上記した手段によれば、グラフィックコードRAMにキ
ャラクタジェネレータROMに供給されるラスタアドレ
スと同じラスタアドレスが供給され、グラフィックコー
ドRAMからの読み出しデータと、キャラクタジェネレ
ータROMがらの読み出しデータの論理和をとって、こ
れを重ね合せ表示データとすることができるので、合成
データを記憶するための大容量のメモリを液晶表示コン
トローラ外部に設けることなく重ね合せ表示を実現する
という上記目的を達成することができる。
ャラクタジェネレータROMに供給されるラスタアドレ
スと同じラスタアドレスが供給され、グラフィックコー
ドRAMからの読み出しデータと、キャラクタジェネレ
ータROMがらの読み出しデータの論理和をとって、こ
れを重ね合せ表示データとすることができるので、合成
データを記憶するための大容量のメモリを液晶表示コン
トローラ外部に設けることなく重ね合せ表示を実現する
という上記目的を達成することができる。
[実施例]
第1図は本発明をLCD表示コントローラに適用した場
合の一例を示すブロック図である。
合の一例を示すブロック図である。
第1図において、符号1で示されるMPU(Micro
Processing unit)は、アドレスバス
ABを介して書き込みのためのアドレス信号をマルチプ
レクサ7及び8を介してキャラクタコードRAM3及び
グラフィックコードRAM5に供給すると共に、データ
バスDBを介して書き込みデータを供給する。
Processing unit)は、アドレスバス
ABを介して書き込みのためのアドレス信号をマルチプ
レクサ7及び8を介してキャラクタコードRAM3及び
グラフィックコードRAM5に供給すると共に、データ
バスDBを介して書き込みデータを供給する。
符号2で示されるタイミングコントローラには。
内部に例えば、第2図に図示したように8個のORゲー
トGユ〜G、が設けられており、グラフィックコードR
AM5より読み出される8ビツト構成のデータMD、〜
MD、がそれぞれゲートG1〜G。
トGユ〜G、が設けられており、グラフィックコードR
AM5より読み出される8ビツト構成のデータMD、〜
MD、がそれぞれゲートG1〜G。
の一方の入力端子に供給され、キャラクタジェネレータ
ROM4より読み出される8ビツト構成のデータMD、
〜MD、、がそれぞれゲート01〜G8の他方の入力端
子に供給され、重ね合せデータを電源回路、駆動IC1
液晶パネルが一体化されたLCD表示装置としてのLC
Dモジュール6に出力する。
ROM4より読み出される8ビツト構成のデータMD、
〜MD、、がそれぞれゲート01〜G8の他方の入力端
子に供給され、重ね合せデータを電源回路、駆動IC1
液晶パネルが一体化されたLCD表示装置としてのLC
Dモジュール6に出力する。
タイミングコントローラ2は、表示毎−ドを設定する機
能を持ち、グラフィック表示モード、キャラクタ表示モ
ード、グラフィック表示とキャラクタ表示の重ね合せ表
示モード(以下単に重ね合せ表示モードと記す)の3つ
の表示モードによってシステムを動作させることができ
るようにされている。
能を持ち、グラフィック表示モード、キャラクタ表示モ
ード、グラフィック表示とキャラクタ表示の重ね合せ表
示モード(以下単に重ね合せ表示モードと記す)の3つ
の表示モードによってシステムを動作させることができ
るようにされている。
特に制限されないが、例えば、タイミングコントローラ
2にはモード設定用端子としてG/C端子、AT端子が
設けられ、このうち、G/C端子がハイレベルにされる
とグラフィック表示モードが設定され、G/C端子がロ
ウレベルにされ、かつAT端子がハイレベルにされると
キャラクタ表示モードが設定され、G/C端子、AT端
子がともにロウレベルにされると重ね合せ表示モードが
設定されるようにされている。
2にはモード設定用端子としてG/C端子、AT端子が
設けられ、このうち、G/C端子がハイレベルにされる
とグラフィック表示モードが設定され、G/C端子がロ
ウレベルにされ、かつAT端子がハイレベルにされると
キャラクタ表示モードが設定され、G/C端子、AT端
子がともにロウレベルにされると重ね合せ表示モードが
設定されるようにされている。
また、タイミングコントローラ2は、キャラクタコード
RAM3及びグラフィックコードRA M5の表示デー
タの読み出しのためのアドレス信号MA、〜MAユ、及
びラスタアドレス信号RA、〜RA4をそれぞれマルチ
プレクサ7.8を介してキャラクタコードRAM3及び
グラフィックコードRAM5に供給する。
RAM3及びグラフィックコードRA M5の表示デー
タの読み出しのためのアドレス信号MA、〜MAユ、及
びラスタアドレス信号RA、〜RA4をそれぞれマルチ
プレクサ7.8を介してキャラクタコードRAM3及び
グラフィックコードRAM5に供給する。
キャラクタコードRAM3には、LCDモジュール6上
の表示画面に表示される表示データが格納されるように
される。この表示データの読み出しは、タイミングコン
トローラ2より供給される16ビツトのアドレス信号M
A、〜MA□、に基づいて行なわれる。
の表示画面に表示される表示データが格納されるように
される。この表示データの読み出しは、タイミングコン
トローラ2より供給される16ビツトのアドレス信号M
A、〜MA□、に基づいて行なわれる。
キャラクタジェネレータROM4には、キャラクタコー
ドRAM3から読み出された文字コードに対応した画像
信号(例えば、縦8ドツト、横8ドツトで構成されるよ
うな文字パターン)を発生するためのパターン情報が格
納されており、タイミングコントローラ2より供給され
るラスタアドレス信号RA、〜RA4によって指定され
た1ラスタ分のデータがパラレルに順次読み出されるよ
うにされる。
ドRAM3から読み出された文字コードに対応した画像
信号(例えば、縦8ドツト、横8ドツトで構成されるよ
うな文字パターン)を発生するためのパターン情報が格
納されており、タイミングコントローラ2より供給され
るラスタアドレス信号RA、〜RA4によって指定され
た1ラスタ分のデータがパラレルに順次読み出されるよ
うにされる。
グラフィックコードRAM5には、LCDモジュール6
上の表示画面に表示されるグラフィック表示データが格
納されており、そのデータの読み出しは、タイミングコ
ントローラ2より供給されるアドレス信号に基づいてな
される。
上の表示画面に表示されるグラフィック表示データが格
納されており、そのデータの読み出しは、タイミングコ
ントローラ2より供給されるアドレス信号に基づいてな
される。
以下、グラフィックとキャラクタの重ね合せ表示につい
て一例を記す。
て一例を記す。
タイミングコントローラ2のG/C端子及びAT端子が
ロウレベルにされると、これによって、重ね合せ表示モ
ードが設定される0次にタイミングコントローラ2より
、表示画面に表示されるべき表示パターンを読み出すよ
うな文字コードを読み出すためのアドレス信号MA、〜
MA、がキャラクタコードRAM3に供給される。これ
によって、キャラクタコードRAM3内の表示データが
読み出され、これに基づいてキャラクタジェネレータR
OM4から表示画面に表示される文字パターンが読み出
され、その文字パターンのうちのラスタアドレス信号R
A、〜RA、によって指定されたラスタのデータMD、
〜MD、、が第2図に図示したORゲート01〜G、の
それぞれの一方の入力端子に供給される。これと同時に
、グラフィックコードRA M 5からは、タイミング
コドンローラ2より供給されるアドレス信号MA、〜M
A、と、ラスタアドレス信号RA0〜RA、に基づいた
グラフィック表示データMD、〜MD、がORゲートG
1〜G、のそれぞれの他方の入力端子に供給される。
ロウレベルにされると、これによって、重ね合せ表示モ
ードが設定される0次にタイミングコントローラ2より
、表示画面に表示されるべき表示パターンを読み出すよ
うな文字コードを読み出すためのアドレス信号MA、〜
MA、がキャラクタコードRAM3に供給される。これ
によって、キャラクタコードRAM3内の表示データが
読み出され、これに基づいてキャラクタジェネレータR
OM4から表示画面に表示される文字パターンが読み出
され、その文字パターンのうちのラスタアドレス信号R
A、〜RA、によって指定されたラスタのデータMD、
〜MD、、が第2図に図示したORゲート01〜G、の
それぞれの一方の入力端子に供給される。これと同時に
、グラフィックコードRA M 5からは、タイミング
コドンローラ2より供給されるアドレス信号MA、〜M
A、と、ラスタアドレス信号RA0〜RA、に基づいた
グラフィック表示データMD、〜MD、がORゲートG
1〜G、のそれぞれの他方の入力端子に供給される。
この実施例の表示画面は、例えば第3図に示すように、
横32キヤラクタ×8ドツト、縦24行×8ラスク、す
なわち、768文字パターンの表示が可能にされる。そ
こでグラフィックコードRAM5には、この表示画面に
対応できるようなアドレスを用意するために、アドレス
信号は、13ビツト構成にされる。しかるに、キャラク
タコードRAMの読み出しに必要なアドレスは10ビツ
ト(MA、〜MA、)に従って、表示画面上のO番地か
ら31番地によって、32文字のパターンの第1ラスク
の表示を行なった後、再び最初(0番目)の文字パター
ンに戻ってその第2ラスクの表示しようとする場合、キ
ャラクタコードRA M、に供給されるアドレスをその
ままグラフィックコードRAM5に供給して読み出しを
行なうと第3図に図示した32番地目に相当するグラフ
ィック表示データの読み出しが行なえず表示上望ましく
ないことが起こる。そのため、グラフィックコードRA
M5には9文字パターン読み出し用アドレスMA、〜M
A、を用いてリニアに増加するグラフィックコードRA
M用のアドレスを生成させるために第4図に示すように
3ビツト構成のラスタアドレス信号RA、〜RA2がア
ドレスMA、〜MA、の第5ビツトMA、と第6ビツト
MA、どの間に挿入された形でグラフィックコードRA
M5に供給されるようにされている。
横32キヤラクタ×8ドツト、縦24行×8ラスク、す
なわち、768文字パターンの表示が可能にされる。そ
こでグラフィックコードRAM5には、この表示画面に
対応できるようなアドレスを用意するために、アドレス
信号は、13ビツト構成にされる。しかるに、キャラク
タコードRAMの読み出しに必要なアドレスは10ビツ
ト(MA、〜MA、)に従って、表示画面上のO番地か
ら31番地によって、32文字のパターンの第1ラスク
の表示を行なった後、再び最初(0番目)の文字パター
ンに戻ってその第2ラスクの表示しようとする場合、キ
ャラクタコードRA M、に供給されるアドレスをその
ままグラフィックコードRAM5に供給して読み出しを
行なうと第3図に図示した32番地目に相当するグラフ
ィック表示データの読み出しが行なえず表示上望ましく
ないことが起こる。そのため、グラフィックコードRA
M5には9文字パターン読み出し用アドレスMA、〜M
A、を用いてリニアに増加するグラフィックコードRA
M用のアドレスを生成させるために第4図に示すように
3ビツト構成のラスタアドレス信号RA、〜RA2がア
ドレスMA、〜MA、の第5ビツトMA、と第6ビツト
MA、どの間に挿入された形でグラフィックコードRA
M5に供給されるようにされている。
なお、ラスタアドレスRA、〜RA、の挿入される位置
は、表示画面の幅によって変えるようにすればよい。そ
の結果、ゲートG、〜G、より、8ビツト構成の重ね合
せデータがLCDモジュール6に出力され、表示画面上
に重ね合せデータが表示される。
は、表示画面の幅によって変えるようにすればよい。そ
の結果、ゲートG、〜G、より、8ビツト構成の重ね合
せデータがLCDモジュール6に出力され、表示画面上
に重ね合せデータが表示される。
ところで、キャラクタ表示のみを行ないたい場合は、G
/C端子をロウレベル、かつタイミングコントローラ2
内部のモード・レジスタのG/Cデータ・ビットをロウ
レベルにする。上記の設定により、ゲートG□〜G、に
入力されるキャラクタ表示データMD、〜MDlsがそ
のままゲートG、〜G、より出力され、これがLCDモ
ジュール6上の表示画面に表示される。
/C端子をロウレベル、かつタイミングコントローラ2
内部のモード・レジスタのG/Cデータ・ビットをロウ
レベルにする。上記の設定により、ゲートG□〜G、に
入力されるキャラクタ表示データMD、〜MDlsがそ
のままゲートG、〜G、より出力され、これがLCDモ
ジュール6上の表示画面に表示される。
一方、グラフィック表示のみを行ないたい場合は、G/
C端子をハイレベルもしくは、タイミングコントローラ
2内部のモード・レジスタのG/Cデータ・ビットをハ
イレベルとする。これによって、ゲートGi〜G、に入
力されるキャラクタ表示データMD、〜MD工、はすべ
てロウレベルにされ、グラフィック表示データMD、〜
MD、がそのままゲートG1〜G、より出力され、これ
がLCDモジュール6上の表示画面に表示される。
C端子をハイレベルもしくは、タイミングコントローラ
2内部のモード・レジスタのG/Cデータ・ビットをハ
イレベルとする。これによって、ゲートGi〜G、に入
力されるキャラクタ表示データMD、〜MD工、はすべ
てロウレベルにされ、グラフィック表示データMD、〜
MD、がそのままゲートG1〜G、より出力され、これ
がLCDモジュール6上の表示画面に表示される。
上記した実施例では、表示データメモリから表示データ
の読み出しを行なう表示制御装置内部にLCD装置画面
上の同一の画素に対応づけられるキャラクタ表示データ
のうちの1ビツト及びグラフィック表示データのうちの
1ビツトがそれぞれ入力されるORゲートを、表示デー
タを構成するビットに対応した個数だけ設ける。また、
ラスタアドレスを、グラフィックコードRA Mに供給
することで、グラフィックコードRAMに対してリニア
に増加するアドレス信号を供給できるようにすることに
より、グラフィックコードRAMにキャラクタジェネレ
ータROMに供給されるラスタアドレスと同じラスタア
ドレスが供給され、グラフィックコードRAMからの読
み出しデータと、キャラクタジェネレータROMからの
読み出しデータの論理和をとって、これを重ね合せ表示
データとすることができるという作用により、合成デー
タを入れるための大容量のメモリを液晶表示コントロー
ラ外部に設けることなく重ね合せ表示ができるという効
果が得られる。
の読み出しを行なう表示制御装置内部にLCD装置画面
上の同一の画素に対応づけられるキャラクタ表示データ
のうちの1ビツト及びグラフィック表示データのうちの
1ビツトがそれぞれ入力されるORゲートを、表示デー
タを構成するビットに対応した個数だけ設ける。また、
ラスタアドレスを、グラフィックコードRA Mに供給
することで、グラフィックコードRAMに対してリニア
に増加するアドレス信号を供給できるようにすることに
より、グラフィックコードRAMにキャラクタジェネレ
ータROMに供給されるラスタアドレスと同じラスタア
ドレスが供給され、グラフィックコードRAMからの読
み出しデータと、キャラクタジェネレータROMからの
読み出しデータの論理和をとって、これを重ね合せ表示
データとすることができるという作用により、合成デー
タを入れるための大容量のメモリを液晶表示コントロー
ラ外部に設けることなく重ね合せ表示ができるという効
果が得られる。
以上本発明者によってなされた発明を実施例に基づき具
体的に説明したが1本発明は上記実施例に限定されるも
のではなく、その要旨を逸脱しない範囲で種々変更可能
であることはいうまでもな%N。
体的に説明したが1本発明は上記実施例に限定されるも
のではなく、その要旨を逸脱しない範囲で種々変更可能
であることはいうまでもな%N。
すなわち、上記実施例では、1つの表示パターンの1ラ
スクが8ビツトで構成される場合について説明している
ので、タイミングコントローラ内のゲートは8個として
いるが、表示パターンを構成するビット数に応じてゲー
ト数は増減すればよい。
スクが8ビツトで構成される場合について説明している
ので、タイミングコントローラ内のゲートは8個として
いるが、表示パターンを構成するビット数に応じてゲー
ト数は増減すればよい。
以上の説明では主として本発明者によってなされた発明
をその背景となった利用分野であるLCDにおけるキャ
ラクタ表示とグラフィック表示の重ね合せ表示に適用し
た場合について説明したが、それに限定されるものでは
なく、画像コントロールシステム一般に適用できる。
をその背景となった利用分野であるLCDにおけるキャ
ラクタ表示とグラフィック表示の重ね合せ表示に適用し
た場合について説明したが、それに限定されるものでは
なく、画像コントロールシステム一般に適用できる。
[発明の効果]
本願において開示される発明のうち代表的なものによっ
て得られる効果を簡単に説明すれば下記のとおりである
。
て得られる効果を簡単に説明すれば下記のとおりである
。
すなわち、LCD表示コントローラ外部に重ね合せ表示
のためのメモリを設けることなく、キャラクタとグラフ
ィックの重ね合せ表示ができる。
のためのメモリを設けることなく、キャラクタとグラフ
ィックの重ね合せ表示ができる。
第1図は、本発明をLCD表示コントローラに適用した
場合の一例を示すブロック図、第2図は、タイミングコ
ントローラ内部に設けられたゲートの説明図、 第3図は表示画面の構成を示す説明図、第4図はグラフ
ィックコードRAM5に対するアドレス信号ラインの接
続例を示す説明図である。 1・・・・MPU、2・・・・タイミングコントローラ
、3・・・・キャラクタコードRAM、4・・・・キャ
ラクタジェネレータROM、5・・・・グラフィックコ
ードRAM、6・・・・LCDモジュール、7゜8・・
・・マルチプレクサ、Gよ〜G、・・・・ORゲート。 第 3 図 第 4 図
場合の一例を示すブロック図、第2図は、タイミングコ
ントローラ内部に設けられたゲートの説明図、 第3図は表示画面の構成を示す説明図、第4図はグラフ
ィックコードRAM5に対するアドレス信号ラインの接
続例を示す説明図である。 1・・・・MPU、2・・・・タイミングコントローラ
、3・・・・キャラクタコードRAM、4・・・・キャ
ラクタジェネレータROM、5・・・・グラフィックコ
ードRAM、6・・・・LCDモジュール、7゜8・・
・・マルチプレクサ、Gよ〜G、・・・・ORゲート。 第 3 図 第 4 図
Claims (1)
- 【特許請求の範囲】 1、表示装置と、その表示画面上に表示される表示デー
タをコードの形で記憶するキャラクタコードメモリと、
そのキャラクタコードメモリから読み出されたコードに
基づいてそれに対応する表示パターンを発生するキャラ
クタジェネレータメモリと、グラフィック表示データが
記憶されるグラフィックメモリと、キャラクタ表示デー
タ及びグラフィック表示データのうちの表示画面上の同
一の画素に対応づけられるそれぞれのデータの論理和を
とって出力する表示データ合成回路を有し、上記各メモ
リから表示データを読み出して合成し、それを表示装置
に供給する表示制御装置を備えてなることを特徴とする
表示制御システム。 2、上記キャラクタ表示データとグラフィック表示デー
タの合成表示を行なう際には、上記グラフィックメモリ
にはキャラクタコードメモリに供給されるアドレス信号
と、キャラクタジェネレータメモリに供給されるラスタ
アドレスとが適宜供給されてグラフィック表示データ読
み出しが行なわれるようにされてなることを特徴とする
特許請求の範囲第1項記載の表示制御システム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19548286A JPS6352195A (ja) | 1986-08-22 | 1986-08-22 | 表示制御システム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19548286A JPS6352195A (ja) | 1986-08-22 | 1986-08-22 | 表示制御システム |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6352195A true JPS6352195A (ja) | 1988-03-05 |
Family
ID=16341819
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP19548286A Pending JPS6352195A (ja) | 1986-08-22 | 1986-08-22 | 表示制御システム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6352195A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03104666A (ja) * | 1989-09-08 | 1991-05-01 | Internatl Business Mach Corp <Ibm> | ページ・プリンタ |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55156983A (en) * | 1979-05-25 | 1980-12-06 | Hitachi Ltd | Character display system |
-
1986
- 1986-08-22 JP JP19548286A patent/JPS6352195A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55156983A (en) * | 1979-05-25 | 1980-12-06 | Hitachi Ltd | Character display system |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03104666A (ja) * | 1989-09-08 | 1991-05-01 | Internatl Business Mach Corp <Ibm> | ページ・プリンタ |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6005537A (en) | Liquid-crystal display control apparatus | |
US4201983A (en) | Addressing circuitry for a vertical scan dot matrix display apparatus | |
JPS6352195A (ja) | 表示制御システム | |
JP2891429B2 (ja) | 液晶ディスプレイ制御装置 | |
JPS604988A (ja) | 画像表示装置 | |
JP3319031B2 (ja) | 表示装置 | |
JPS6333782A (ja) | グラフイツク・デイスプレイの制御装置 | |
JP2002258809A (ja) | 半導体集積回路及び画像表示装置 | |
JP2822421B2 (ja) | 走査型表示装置 | |
JPS58194090A (ja) | デイスプレイ装置 | |
JPH0916118A (ja) | 表示駆動装置 | |
JPS62192792A (ja) | 表示制御装置 | |
JPS607478A (ja) | 画像表示装置 | |
JP2002189452A (ja) | 半導体集積回路 | |
JPS6048080A (ja) | 画像表示方式 | |
JP2943067B1 (ja) | 表示制御方法及び装置 | |
JPH03116194A (ja) | ディスブレイ制御装置 | |
JPS61235891A (ja) | 表示制御システム | |
JPH0378633B2 (ja) | ||
JPS6142683A (ja) | Crt表示装置 | |
JPS60164796A (ja) | 画像表示装置 | |
JPS60209785A (ja) | デイスプレイ装置の画面シフト器 | |
JPS6078478A (ja) | キヤラクタ表示装置 | |
JPS62287293A (ja) | 表示制御装置 | |
JPH0990936A (ja) | ディスプレイ表示装置 |