JPS6061851A - 入出力処理装置 - Google Patents

入出力処理装置

Info

Publication number
JPS6061851A
JPS6061851A JP58168460A JP16846083A JPS6061851A JP S6061851 A JPS6061851 A JP S6061851A JP 58168460 A JP58168460 A JP 58168460A JP 16846083 A JP16846083 A JP 16846083A JP S6061851 A JPS6061851 A JP S6061851A
Authority
JP
Japan
Prior art keywords
input
output
main storage
storage device
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58168460A
Other languages
English (en)
Inventor
Hiroyuki Wakita
脇田 弘幸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP58168460A priority Critical patent/JPS6061851A/ja
Publication of JPS6061851A publication Critical patent/JPS6061851A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/122Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware performs an I/O function other than control of data transfer

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 発明の属する技術分野 本発明は、データ処理装置における入出力処理装置に関
し、特に制御情報の処理に関する。
従来技術 従来、この種入出力処理装置において、同時に複数の入
出力装置を制御するために、主記憶装置間に各入出力装
置に対応する各種制御情報等を保持させておいて、入出
力処理装置はチーク転送の実行に際して必要に応じて前
記主記憶装置に保持よれた制御fIt報を読出し、また
実行の結果を主記憶装置の該当するエリア−5格納する
ことによって、込出力動作の多重化を実現している。上
述の従S、装置は、データ転送のたびに主記憶装置にア
クセスする必要があり、制御情報の一酸か多い場合等に
おいては著しく性能が低下するという欠点かある。
発明の目的 本発明の目的は、上述の従来の欠点を解決し、主記憶装
置へのアクセス回数を減少して高速に転送処理を行なう
ことができる入出力処理装置を提供することにある。
発明の構成 本発明の入出力処理装置は、複数の入出力装置と中央処
理装置および主記憶装置に接続されていて、データ転送
制御に必要な制御情報を前記主記憶装置から読出すため
のメモリアドレス発生回路を俯1えて該メモリアドレス
発生回路の出力によって前記主記憶装置から制御情報を
読出して複数の入出力装置と主記憶装置間のデータ転送
を制御する入出力処理装置において、前記主記憶装置か
ら読出した制御情報を格納するためのキャッシュメモリ
と、前記メモリアドレス発生回路の出力を前記キャッシ
ュメモリのアドレスに変換するディレクトりと、前記中
央処理装置および又は前記入出力装置から指示されたチ
ャネルアドレスおよび入出力装置アドレスを格納する入
出力装置アドレスレジスタとを備え、前記メモリアドレ
ス発生回路は、前記入出力装置アドレスレジスタの内容
と前記中央処理装置、入出力装置等から与えられる転送
指示の種類等によって前記主記憶装置のアドレスを発生
することを特徴とする。
発明の実施例 次に、本発明について、図面を参照して詳細に説明する
図は、本発明の一実施例を示すブロック図である。すな
わち、入出力処理装置3は、中央処理装置2と主記憶装
置lと複数の入出力装置4とに接続され、中央処理装置
2の命令によって指示された入出力装置4と主記憶装置
1間のデータ転送の処理を行なう。転送処理に必要な制
御情報は、主記憶装置lに格納されている。この情報は
、=〜・般には入出力装置毎に設けられており、サブチ
ャネルメモリと呼ばれている。
入出力処理装置3は、中央処理装置2からの起動指示に
より、中央処理装置2から入力されるチャネルアドレス
および入出力装置アドレスを入出力装置アドレスレジス
タ5に格納し、該アドレスの示す入出力装置4と主記憶
装置1間の転送制御を行なう。転送制御に必要な制御情
報は、メモリアドレス発生回路6が、前記入出力装置ア
ドレスレジスタ5に格納された入出力装置4のアドレス
、および中央処理装置2または入出力装置4から与えら
れた読込み、書込み、転送バイト数等の動作モード等に
対応して主記憶装置1のアドレスを作成し、該アドレス
によって主記憶装置1から読込まれる。
メモリアドレス発生回路6の出力するアドレスによって
主記憶装置1から読出された制御情報は、キャッシュメ
モリ8に格納する。ディレクトリ7はメモリアドレス発
生回路6の出力をキャッシュメモリ8のアドレスに変換
するだめの対応テーブル等を持っていて、キャッシュメ
モリ8への上記制御情報の格納は、ディレクトリ7の示
すアドレスに対してなされる。
入出力処理装置3は、該制御情報によって入出力装置4
と主記憶装置1間のデータ転送を制御することは、従来
と同様であり、処理上必要とされる制御情報は、その都
度メモリアドレス発生回路6の出力によって主記憶装置
lから読出してキャッシュメモリ8に格納しておく。そ
して、一旦キャッシュメモリ8に格納された制御情報が
再び必要になったときは、メモリアドレス発生回路6の
出力する主記憶装置lのアドレスがディレクトす7によ
ってキャッシュメモリ8のアドレスに変換される。
このときディレクトリ7の出力するキャッシュメモリ8
のアドレスには、既に対応する制御情報が格納されてい
る。従って、入出力処理装置3は主記憶装置1にアクセ
スしないでキャツンユメモリ8から必要な制御情報を読
出して転送制御を行なう。キャッシュメモリ8に必要な
制御情報が未だ格納されていないときは、主記憶装置l
から一定のデータを取出してキャッシュメモリ8に格納
しておき、次のアクセスに備える。また、制御データを
書変える場合は、キャッシュメモリ8上のデータを書変
えると共に、主記憶装置lの対応するデータの書変えを
行なう。
発明の効果 以上のように、本発明においては、主記憶装置上の制御
データを必要に応じて格納するためのキャッシュメモリ
と、主記憶装置から必要な制御情報を読出すだめのメモ
リアドレス発生回路と、転送処理を行なう入出力装置の
アドレス等を格納する入出力装置アドレスレジスタと、
前記メモリアドレス発生回路の出力をキャッシュメモリ
のアドレスに変換するディレクトリとを入出力処理装置
内に備えて、前記入出力装置アドレスレジスタに格納さ
れた入出力装置のアドレス等によって、入出力装置ごと
に主記憶装置に格納されている制御情報を読出し、同時
に前記キャッシュメモリに格納しておいて、一旦読出し
た制御データが次に必要とされるときは、前記キャッシ
ュメモリから読出すように構成したから、入出力動作実
行時において主記憶装置へのアクセス回数を減少し、制
御情報の取出しを高速化し、入出力処理の性能を向上す
ることができるという効果を有する。
【図面の簡単な説明】
図は本発明の一実施例を示すブロック図である。 図において、l:主記憶装置、2:中央処理装置、3:
入出力処理装置、4:入出力装置、5:入出力装置アド
レスレジスタ、6:メモリアドレス発生回路、7:ディ
レクトリ、8:キャッシュメモリ。 出願人 日本電気株式会社 代理人 弁理士 住田俊宗

Claims (1)

    【特許請求の範囲】
  1. 複数の入出力装置と中央処理装置および主記憶装置に接
    続されていて、データ転送制御に必要な制1fll情報
    を前記主記憶装置から読出すためのメモリアドレス発生
    回路を備えて該メモリアドレス発生回路の出力によって
    前記主記憶装Mから制御情報を読出して複数の入出力装
    置と主記憶装置間のデータ転送を制御する入出力処理装
    置において、前記主記憶装置から読出した制御情報を格
    納するためのキャッシュメモリと、前記メモリアドレス
    発生回路の出力を前記キャッシュメモリの7トレスに変
    換するディレクトリと、前記中央処理装置および又はI
    jら記入出力装置から指示されたチャネルアドレスおよ
    び入出力装置アドレスを格納する入出力装置アドレスレ
    ジスタとを備え、前記メモ1ノアドレス発生回路は、前
    記入出力”A置アドレスレジスタの内容と前記中央処理
    装置、入出力装置等から与えられる転送指示の種類等に
    よって前記主記憶装置のアドレスを発生することを特徴
    とする入出力処理装置。
JP58168460A 1983-09-14 1983-09-14 入出力処理装置 Pending JPS6061851A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58168460A JPS6061851A (ja) 1983-09-14 1983-09-14 入出力処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58168460A JPS6061851A (ja) 1983-09-14 1983-09-14 入出力処理装置

Publications (1)

Publication Number Publication Date
JPS6061851A true JPS6061851A (ja) 1985-04-09

Family

ID=15868519

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58168460A Pending JPS6061851A (ja) 1983-09-14 1983-09-14 入出力処理装置

Country Status (1)

Country Link
JP (1) JPS6061851A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63255888A (ja) * 1987-04-13 1988-10-24 Matsushita Graphic Commun Syst Inc フアイル装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63255888A (ja) * 1987-04-13 1988-10-24 Matsushita Graphic Commun Syst Inc フアイル装置

Similar Documents

Publication Publication Date Title
JPS5611532A (en) Computer control system
JPS6061851A (ja) 入出力処理装置
JPS6273347A (ja) アドレス変換装置
JPS5853075A (ja) 高速分離バツフアを備えた情報処理装置
JPS60117350A (ja) メモリマッピング装置
JPS5987567A (ja) 可変長デ−タ記憶制御方式
JPS6059450A (ja) 入出力処理装置
JP3429880B2 (ja) メモリ装置およびメモリアクセス方法
JP3217815B2 (ja) アドレス変換方式
JP2507399B2 (ja) デ―タベ―ス装置
JPS584464A (ja) メモリ・アドレツシング方式
JPH04195355A (ja) ダイレクトメモリアクセス装置
JPH01321540A (ja) インタフェース回路
JPS60196858A (ja) ラベル付デ−タの入力処理装置
JPH02100154A (ja) 仮想記憶のアドレス変換装置
JPS6160151A (ja) タグ付計算機
JPS61280167A (ja) 画像メモリ制御装置
JPS59119459A (ja) ガ−ベジ・コレクシヨン方式
JPH04253239A (ja) 仮想記憶方式
JPH02309397A (ja) グラフデータのプレーンパツク変換回路
JPH04340143A (ja) ディジタル計算機
JPS5998254A (ja) アドレス回路
JPS6272061A (ja) 文書作成処理における辞書管理方式
JPS61156450A (ja) 動的バッファ管理方法
JPH01226051A (ja) メモリ制御装置