JPS5944682A - 音声記憶機能付電子時計 - Google Patents
音声記憶機能付電子時計Info
- Publication number
- JPS5944682A JPS5944682A JP57156098A JP15609882A JPS5944682A JP S5944682 A JPS5944682 A JP S5944682A JP 57156098 A JP57156098 A JP 57156098A JP 15609882 A JP15609882 A JP 15609882A JP S5944682 A JPS5944682 A JP S5944682A
- Authority
- JP
- Japan
- Prior art keywords
- sound
- circuit
- voice
- recording
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G04—HOROLOGY
- G04G—ELECTRONIC TIME-PIECES
- G04G99/00—Subject matter not provided for in other groups of this subclass
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Electric Clocks (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明員、外部から入力される音声?符号イヒし録音再
生する機能を櫓する音声記憶機能付電子時計に関し、特
にその録音開始機構に関する。
生する機能を櫓する音声記憶機能付電子時計に関し、特
にその録音開始機構に関する。
本発明の目的は、音声の入力と同時に自動的に録音をス
タートさせるオート・スタート機構を得ることである。
タートさせるオート・スタート機構を得ることである。
なお、本明却I書中の「音声」という百葉は、人の声2
.音楽、凝似音等の音楽1゛べてを包含する意味で用い
る。
.音楽、凝似音等の音楽1゛べてを包含する意味で用い
る。
最近、電子時計は多機能化が進み5例えばアラーム、タ
イマー機能を肩するものがある。しかし。
イマー機能を肩するものがある。しかし。
これらの機能の報時手段は、メーカー側で定められた単
なる音響であり、ユーザーは好む好まざるにかかわらず
与えられた音響を使用せねばならず。
なる音響であり、ユーザーは好む好まざるにかかわらず
与えられた音響を使用せねばならず。
その上、常にその音響が何を意味するのか認識記憶して
おかねはならない不都合があった。音声記憶機能付電子
時計とはこの不都合全解消するために、外部からユーザ
ーが自由に必要な情報全音声で入力し、適当な時VCそ
れを音声として出力する音声記憶機能を具備した亀子時
qf−Cある。従って。
おかねはならない不都合があった。音声記憶機能付電子
時計とはこの不都合全解消するために、外部からユーザ
ーが自由に必要な情報全音声で入力し、適当な時VCそ
れを音声として出力する音声記憶機能を具備した亀子時
qf−Cある。従って。
この電子時計ICは、録音を開始するための何らかのf
H号會与えねばならず、この信号をいちいちユーザーが
スイッチ操作前で与えていたのでは煩わしいし、その上
その信号を与えてからしゃべりだすまでの時間は無声録
音が11なわれてしまい、限られた容量の記憶装置を無
駄使いすることVCなってしまう。
H号會与えねばならず、この信号をいちいちユーザーが
スイッチ操作前で与えていたのでは煩わしいし、その上
その信号を与えてからしゃべりだすまでの時間は無声録
音が11なわれてしまい、限られた容量の記憶装置を無
駄使いすることVCなってしまう。
本発明は、前記問題を顧みて、この不都合を排除する録
音開始機構を提供するものであシ、以下図面VCニジ詳
細な説明ケ加える。
音開始機構を提供するものであシ、以下図面VCニジ詳
細な説明ケ加える。
第1図は1本発明による音声記憶機能付電子時計の電子
回路の構成例全ブロンク図で示したものである。
回路の構成例全ブロンク図で示したものである。
第1図VCおいて、1は基準クロンク信号を発生する発
振回路、2は該基準クロック信号を受けて必要な信号を
作り出す分周回路であり、Fl−yFnは、計時回路5
表示回路等9種々の機能回路である。5はマイクロホン
兼用スピーカであって、4のアンプを通して5の /。
振回路、2は該基準クロック信号を受けて必要な信号を
作り出す分周回路であり、Fl−yFnは、計時回路5
表示回路等9種々の機能回路である。5はマイクロホン
兼用スピーカであって、4のアンプを通して5の /。
(インプット・アワトプット)切替回路に接続されてい
る。6は符号化回路であり、アナログ酸で与えられる音
声信号Voice fデジタル量に符号化する回路であ
り、ここで符号化された信号は、7の録音部に順次格納
される。符号化回路乃至録音部は録音起動信号ASTが
「1」になったとき動作をするような構成となっている
。また、7の録音部は、半導体メモリ、例えii’RA
M(ランダム・アクセス・メモリ)やシフト・レジスフ
を中心に構成されており。
る。6は符号化回路であり、アナログ酸で与えられる音
声信号Voice fデジタル量に符号化する回路であ
り、ここで符号化された信号は、7の録音部に順次格納
される。符号化回路乃至録音部は録音起動信号ASTが
「1」になったとき動作をするような構成となっている
。また、7の録音部は、半導体メモリ、例えii’RA
M(ランダム・アクセス・メモリ)やシフト・レジスフ
を中心に構成されており。
分周回路2工り得られる信号を基準に読み込み。
読み出しが行なわれる。8は音声信号合成回路であり、
7の録音部より読み出されたテジタル信号からアナログ
音声信号を合成する回路である。9は本発明によるオー
ト・スタート回路であり、無音状態から音声Voice
が入力された時そのレベルがあらかじめ設定したレ
ベル検出器したのを検出するレベル検出器と、該レベル
検出器の出力を受けて録音起動信号ASTをrIJf/
Cする起動制御回路から成っていて、音声入力が設定し
たレベル以上VCなったときに、符号化回路6乃至録音
部7を駆動せしめる回路である。ここで、Rはリセット
信号でりシ、「0」のとき回路がリセットさノする。1
0はスイッチ制御回路でめり、スイッチ81〜Snの入
力を受けて、各機能を制御するのに必要な信号を作り出
す回路でを〕る。
7の録音部より読み出されたテジタル信号からアナログ
音声信号を合成する回路である。9は本発明によるオー
ト・スタート回路であり、無音状態から音声Voice
が入力された時そのレベルがあらかじめ設定したレ
ベル検出器したのを検出するレベル検出器と、該レベル
検出器の出力を受けて録音起動信号ASTをrIJf/
Cする起動制御回路から成っていて、音声入力が設定し
たレベル以上VCなったときに、符号化回路6乃至録音
部7を駆動せしめる回路である。ここで、Rはリセット
信号でりシ、「0」のとき回路がリセットさノする。1
0はスイッチ制御回路でめり、スイッチ81〜Snの入
力を受けて、各機能を制御するのに必要な信号を作り出
す回路でを〕る。
第2図は、第1図における本発明VC、Cるオート・ス
タート回路の具体例とその録音開始時のタイミング・チ
ャートである。図中五は、第1図と同様のリセット信号
である。
タート回路の具体例とその録音開始時のタイミング・チ
ャートである。図中五は、第1図と同様のリセット信号
である。
第2図(a、>vcbいて、11は基準電圧(Vc)発
生回路であシ、12はオペアンプケ用いたレベル検出器
で、音声信号VoiceがVc i超えると論理「0」
を出力する。15はNAN Dゲートでおり、レベル検
出器の出力をセント信号とするSRランチ(セット・リ
セット・ラン−f)k構成し。
生回路であシ、12はオペアンプケ用いたレベル検出器
で、音声信号VoiceがVc i超えると論理「0」
を出力する。15はNAN Dゲートでおり、レベル検
出器の出力をセント信号とするSRランチ(セット・リ
セット・ラン−f)k構成し。
起動制御回路として作動する。その様子k (d)のタ
イミングチャートに示しである。
イミングチャートに示しである。
(b) b″l:、レベル検出器、として単なるケート
’に用いた例である。ここでは、多入力NANDゲート
14の全入力をショートすることによって、P−MOS
−FETが並列にONする数を増し論理VTR(スレ
シホールド電圧) li V cまで上げ。
’に用いた例である。ここでは、多入力NANDゲート
14の全入力をショートすることによって、P−MOS
−FETが並列にONする数を増し論理VTR(スレ
シホールド電圧) li V cまで上げ。
VoiceがぞのtltTf、に横切った時に出力が反
転するようなレベル検出器を作っている。16は(a)
で説明したものと同様である。この回路のタイミングは
(IIL)と同等であり、(d)のタイミング・チャー
トに見られる。甘た、レベル検出暑診として、他に多入
力NORゲートもP−MOS−FETとN−MO8’−
PETのV’rHに差をつけて構成したインバータも考
えられる。
転するようなレベル検出器を作っている。16は(a)
で説明したものと同様である。この回路のタイミングは
(IIL)と同等であり、(d)のタイミング・チャー
トに見られる。甘た、レベル検出暑診として、他に多入
力NORゲートもP−MOS−FETとN−MO8’−
PETのV’rHに差をつけて構成したインバータも考
えられる。
(C)は、レベル検出器としてインノ(−夕15を2つ
と抵抗2つを使用して構成されたシュミット・トリガ回
路を用いた例である。このシュミット・トリガ回路は、
入力「0」おら「1」の時の論理VTRがVaとなる様
に諸定数が定められておf)、VoiceがV ss
側からVcを横切った時にτ下が「0」になる。16
は1等(フリンフ゛フロップ)であり、て1の立下シで
D入力をQに出力する工9になっており、起動制御回路
として作動する。17はTG()ランスミッション・ゲ
ート)18はP−MOS−FBTであり、AST(=Q
、)が「1」になった時に17のTGはQF甘し、18
のP−MOS−FETはoNして、シュミット・トリガ
回路1Voice と切離し、該回路の人ノE’<V
DDK接続する。これは、一度録音が開始された後はシ
ュミット・トリガ回路の入力インピーダンスの影響f
Voice が受けないようにするためであり、抵抗
Rθ、Rf の設定いかんで取りはずし可能である。
と抵抗2つを使用して構成されたシュミット・トリガ回
路を用いた例である。このシュミット・トリガ回路は、
入力「0」おら「1」の時の論理VTRがVaとなる様
に諸定数が定められておf)、VoiceがV ss
側からVcを横切った時にτ下が「0」になる。16
は1等(フリンフ゛フロップ)であり、て1の立下シで
D入力をQに出力する工9になっており、起動制御回路
として作動する。17はTG()ランスミッション・ゲ
ート)18はP−MOS−FBTであり、AST(=Q
、)が「1」になった時に17のTGはQF甘し、18
のP−MOS−FETはoNして、シュミット・トリガ
回路1Voice と切離し、該回路の人ノE’<V
DDK接続する。これは、一度録音が開始された後はシ
ュミット・トリガ回路の入力インピーダンスの影響f
Voice が受けないようにするためであり、抵抗
Rθ、Rf の設定いかんで取りはずし可能である。
このオート・スタート回路のタイミンク・チャートも(
d)K並列に示しである。
d)K並列に示しである。
第3図Vま、廿声記憶の方式として6M(デルタ・モジ
ュレーション)を使用した場合の1本発明の具体的応用
例とその録音開始時のタイミング・チャート’を示した
ものである。
ュレーション)を使用した場合の1本発明の具体的応用
例とその録音開始時のタイミング・チャート’を示した
ものである。
第3図VCおいて、61は比較器でありS 52のシラ
、変換器の出力と音声入力Voiceと振幅レベル比較
をして、 Voice が太ききれば「1」を出力し、
そうでなけれげ「0」を出力する。53はD/A変候器
制御回路であシ、61の比較器の出力を得てvoice
の糸幅レベルに〃変園器52の出力レベルがなるべく近
づくように1ン変侯器に与えるデータ(fL+−Dn)
k開側jする回路である。
、変換器の出力と音声入力Voiceと振幅レベル比較
をして、 Voice が太ききれば「1」を出力し、
そうでなけれげ「0」を出力する。53はD/A変候器
制御回路であシ、61の比較器の出力を得てvoice
の糸幅レベルに〃変園器52の出力レベルがなるべく近
づくように1ン変侯器に与えるデータ(fL+−Dn)
k開側jする回路である。
1・たこの回路は、第1区:、第2図と同様のりセント
信号五によって初期状態が定められ、D/A変換器の出
力を適当な一定しベルV c ircするデータを録音
起wJ信号AST Io」の期間出力し続け、ASTが
rtjvcyると前記動作を開始するLうVC構成され
ている。まfC,34は比較器ニジ得られたデータケ、
35のメモリに格納しゃすい形に変換するデータ変換回
路である。この回路は、メモリに、例えばシフト・レジ
スタ全使用すれば不要である。561’i、メモリのア
ドレス・カワンタであシ、67のANDゲートの出力R
eeθtが[月V(なったときr(動作する。従って、
この回路は。
信号五によって初期状態が定められ、D/A変換器の出
力を適当な一定しベルV c ircするデータを録音
起wJ信号AST Io」の期間出力し続け、ASTが
rtjvcyると前記動作を開始するLうVC構成され
ている。まfC,34は比較器ニジ得られたデータケ、
35のメモリに格納しゃすい形に変換するデータ変換回
路である。この回路は、メモリに、例えばシフト・レジ
スタ全使用すれば不要である。561’i、メモリのア
ドレス・カワンタであシ、67のANDゲートの出力R
eeθtが[月V(なったときr(動作する。従って、
この回路は。
AST、!:Rの両者が同時に[1」になったときのみ
動作する。58はるであり、OLの立下シでD入力全Q
に出力する。従って、本例では五が「1」 となって
から初めてVoiceのレベルか4変換器の出力レベル
Vaよ勺大きくなって比較器51の出力が「1」に変わ
った瞬時にAST(=Q)が「1」となり、録音が開始
される。本例に55のル、変換器制御回路の三者で本発
明におけるレベル検出器を兼ね、58の/と57のAN
Dゲート起動制御回路k h?成している。タイミング
・チャートVCは、本例の動作が示されている。
動作する。58はるであり、OLの立下シでD入力全Q
に出力する。従って、本例では五が「1」 となって
から初めてVoiceのレベルか4変換器の出力レベル
Vaよ勺大きくなって比較器51の出力が「1」に変わ
った瞬時にAST(=Q)が「1」となり、録音が開始
される。本例に55のル、変換器制御回路の三者で本発
明におけるレベル検出器を兼ね、58の/と57のAN
Dゲート起動制御回路k h?成している。タイミング
・チャートVCは、本例の動作が示されている。
第4図は、ΔM忙使用した場合の1本発明の別の具体的
応用例とその録音開始のタイミング・チャートを示した
ものである。
応用例とその録音開始のタイミング・チャートを示した
ものである。
第4図VCおいて、51,52,54,55,56゜5
7.58は、第6図と同様である。41Fi、、/変換
器制御回路であり、61の比較器の出力を得てVoic
e の]辰幅レしルにD/A変→婆器52の出力レベ
ルがなるべく近づく工うr(1)/Af揶器に与えるデ
ータ(DB □D n ) f制御する回路であり、百
が「0」の期間、初期値設定状態にあり、I)/A変換
器の出力がほぼ゛喉源屯圧のA程度になる様にデータを
出力する。42は、レベル検出器であり。
7.58は、第6図と同様である。41Fi、、/変換
器制御回路であり、61の比較器の出力を得てVoic
e の]辰幅レしルにD/A変→婆器52の出力レベ
ルがなるべく近づく工うr(1)/Af揶器に与えるデ
ータ(DB □D n ) f制御する回路であり、百
が「0」の期間、初期値設定状態にあり、I)/A変換
器の出力がほぼ゛喉源屯圧のA程度になる様にデータを
出力する。42は、レベル検出器であり。
D/Ai換器制御回路から4変換器へ送られるデータ(
DI’ −D n )を読み取り、Jcのテジタル・デ
ータから4変換器の出力が設定値±V c VC幻して
いかなる状態にあるか検出して、TR0個号を出力する
ものである。本例V(おいては、該検出器は、−VC!
〜+Vcの間1lcD/に変換器出力が存在する時は
TRG=「1」、それ以外の時はTRG= ro」2出
力する様に構成さ7′L−cいる。タイミング・チャー
トには1本例の動作が示きれている。
DI’ −D n )を読み取り、Jcのテジタル・デ
ータから4変換器の出力が設定値±V c VC幻して
いかなる状態にあるか検出して、TR0個号を出力する
ものである。本例V(おいては、該検出器は、−VC!
〜+Vcの間1lcD/に変換器出力が存在する時は
TRG=「1」、それ以外の時はTRG= ro」2出
力する様に構成さ7′L−cいる。タイミング・チャー
トには1本例の動作が示きれている。
ただし、第3図、第4図に示されている4変換器のVo
ice への追従の仕方は、ここVC示されている形に
限定されるものではなく、I/Af:換器制御回路の構
成したいで変えることも可能である。
ice への追従の仕方は、ここVC示されている形に
限定されるものではなく、I/Af:換器制御回路の構
成したいで変えることも可能である。
以上のように、本発明によれば簡単な回路構成で、録音
時に録音者はなんな煩わしい操作をすることなしに、単
PCL、やベシ出すのみで自動的に録音を開始する方式
が得られ、限られた容量の記憶装置の無駄使いも避けら
れる。さらに本発明全応用することVCよって、音声と
音声の間の無音期間は録音せずVCその時間の長さだけ
記憶しておいて。
時に録音者はなんな煩わしい操作をすることなしに、単
PCL、やベシ出すのみで自動的に録音を開始する方式
が得られ、限られた容量の記憶装置の無駄使いも避けら
れる。さらに本発明全応用することVCよって、音声と
音声の間の無音期間は録音せずVCその時間の長さだけ
記憶しておいて。
出力時はそのデータを使って無音を合成するようなこと
も可能であり、これにより大幅な記憶容量の削減ができ
る。
も可能であり、これにより大幅な記憶容量の削減ができ
る。
第1図・・・・・・本発明による廿声メモ付嘔子時計の
電子回路の描成例を示す図。 第2図(a)〜(d)・・・・・・本発明&Cfるオー
ト・スタート回路の具体1タリとそのタイミング・チャ
ートを示ず図。 第5図(a)、 (b)・・・・・・本発明全ΔM(デ
ルタ・モジュレーション)と共r(用いた場合の具体的
応用例ケ示す図。 第4自(a)、 (b)・・・・・・本発明をΔMと共
に用いた場合の別の具体的応用例全示す図。 以 上 出願人 株式会社 識訪鞘工舎 代理人 弁理士 最上 務 第2図 (ス) 2図 (り 師(1ヤ社 ojce (α) (わ) 第3図 ↓ りiil!1を台 (し) 第4図
電子回路の描成例を示す図。 第2図(a)〜(d)・・・・・・本発明&Cfるオー
ト・スタート回路の具体1タリとそのタイミング・チャ
ートを示ず図。 第5図(a)、 (b)・・・・・・本発明全ΔM(デ
ルタ・モジュレーション)と共r(用いた場合の具体的
応用例ケ示す図。 第4自(a)、 (b)・・・・・・本発明をΔMと共
に用いた場合の別の具体的応用例全示す図。 以 上 出願人 株式会社 識訪鞘工舎 代理人 弁理士 最上 務 第2図 (ス) 2図 (り 師(1ヤ社 ojce (α) (わ) 第3図 ↓ りiil!1を台 (し) 第4図
Claims (1)
- (1)外部から入力きれる音声を符号化して録音記憶す
る録音装置と、該録音装置に記憶された内容を読み出し
て音声信号に変換し音声を出力する出力装置とを有する
音声記憶機能付■子時計において、外部力・らの音声人
力の振幅レベルを検出するレベル検出器と、該レベル検
出器からの出力を受けて前記録音装置の起動制御をし、
録音を開始せしめる起動制御回路から成るオート・スタ
ート回路を有することを特徴叔する音声gL: t1機
能付電子時計。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57156098A JPS5944682A (ja) | 1982-09-08 | 1982-09-08 | 音声記憶機能付電子時計 |
US06/430,427 US4548511A (en) | 1981-10-08 | 1982-09-30 | Electronic timepiece with voice memory |
GB08228287A GB2111290B (en) | 1981-10-08 | 1982-10-04 | Electronic timepiece |
DE3236830A DE3236830C2 (de) | 1981-10-08 | 1982-10-05 | Elektronische Uhr mit Schallspeicherung |
CH592882A CH652271GA3 (ja) | 1981-10-08 | 1982-10-08 | |
HK880/87A HK88087A (en) | 1981-10-08 | 1987-11-26 | Electronic timepiece |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57156098A JPS5944682A (ja) | 1982-09-08 | 1982-09-08 | 音声記憶機能付電子時計 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5944682A true JPS5944682A (ja) | 1984-03-13 |
JPH0550000B2 JPH0550000B2 (ja) | 1993-07-27 |
Family
ID=15620262
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57156098A Granted JPS5944682A (ja) | 1981-10-08 | 1982-09-08 | 音声記憶機能付電子時計 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5944682A (ja) |
-
1982
- 1982-09-08 JP JP57156098A patent/JPS5944682A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPH0550000B2 (ja) | 1993-07-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4508457A (en) | Electronic timepiece with record/playback circuits | |
US4406549A (en) | Electronic timepiece with alarm and voice announcement function | |
US4548511A (en) | Electronic timepiece with voice memory | |
JPS5944682A (ja) | 音声記憶機能付電子時計 | |
JPS5861489A (ja) | 音声記憶機能付電子時計 | |
JPS6244628B2 (ja) | ||
JP2566904B2 (ja) | 音声入力装置 | |
JPS6258080B2 (ja) | ||
JPS59193387A (ja) | 音声記憶機能付電子時計 | |
JPH0125354Y2 (ja) | ||
JPH0122157Y2 (ja) | ||
JPS6151746B2 (ja) | ||
JPS6143796A (ja) | 音声記録装置 | |
JPH0259438B2 (ja) | ||
JP2605663B2 (ja) | 録音機能付電子機器 | |
JPS6125107Y2 (ja) | ||
JPS58142398A (ja) | ピツチ制御装置 | |
EP0165604A2 (en) | Recording/reproducing apparatus including a digital memory device | |
JPS59193388A (ja) | 音声記憶機能付電子時計 | |
JPS635039Y2 (ja) | ||
JPS6239713B2 (ja) | ||
JPS61163394A (ja) | 音声発生装置 | |
JPS59193389A (ja) | 音声記憶機能付電子時計 | |
JPH053676B2 (ja) | ||
JPH0255757B2 (ja) |