JPS59214397A - 呼情報救済方式 - Google Patents

呼情報救済方式

Info

Publication number
JPS59214397A
JPS59214397A JP8768483A JP8768483A JPS59214397A JP S59214397 A JPS59214397 A JP S59214397A JP 8768483 A JP8768483 A JP 8768483A JP 8768483 A JP8768483 A JP 8768483A JP S59214397 A JPS59214397 A JP S59214397A
Authority
JP
Japan
Prior art keywords
call information
main memory
active
switching
processor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP8768483A
Other languages
English (en)
Other versions
JPH0157560B2 (ja
Inventor
Yukito Maejima
前島 幸仁
Masataka Oota
正孝 太田
Chieko Komatsu
小松 智恵子
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Software Engineering Co Ltd
Hitachi Ltd
Original Assignee
Hitachi Software Engineering Co Ltd
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Software Engineering Co Ltd, Hitachi Ltd filed Critical Hitachi Software Engineering Co Ltd
Priority to JP8768483A priority Critical patent/JPS59214397A/ja
Publication of JPS59214397A publication Critical patent/JPS59214397A/ja
Publication of JPH0157560B2 publication Critical patent/JPH0157560B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • H04Q3/545Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme
    • H04Q3/54541Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme using multi-processor systems
    • H04Q3/54558Redundancy, stand-by

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Monitoring And Testing Of Exchanges (AREA)
  • Exchange Systems With Centralized Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明は、呼情報救済方式に係り、特に二重化されたプ
ロセッサ、及びメモリを有する電話交換システムにおけ
る系切換え時の通話呼情報を救済するだめの呼情報救済
方式に関する。
〔発明の背景〕
この種のシステムにおいては、現に稼動している所謂現
用系のプロセッサやメモリに障害が生じた場合、それを
バックアップするために予備系のプロセッサやメモリが
設けられ、障害時には現用系から予備系にシステムが切
替えられる様になっている。
第1図に、従来技術によるシステム構成の概略が示され
る。すなわち、現用系1のプロセッサ13は、通話中の
呼情報を、現用糸1の主記憶装置14から、現用系1お
よび予備系2の外部記憶装置11.21に周期的に転送
する。通話中呼を救済するモードで系の切替えを行なう
時には、再開プログラムが、予備系2の外部記憶装置2
1から主記憶装置4に転送される。再開処理プログラム
は、外部記憶装置21からオンラインプログラムを主記
憶装置14に転送し、外部記憶装置21に格納されてい
る呼情報 CDS 2を元に通話呼を救済し、その後オ
ンラインプログラムに処理を引き継ぐ。
然しなから、この様な従来のシステムによれば、現用系
では、外部記憶装置に周期的に通話呼情報を転送してい
るため、現用系の処理能力が低下し、また、通常の交換
処理を防げるという欠点がある。更らに、呼情報を救済
するために外部記憶装置を用意する必要がある。
また、現用系から予備系に系を切シ替えるとき、呼情報
を予備系の外部記憶装置から予備系の主記憶装置にロー
ドするため、切換えに時間がかかるという欠点がある。
〔発明の目的〕
本発明の目的は、現用系及び予備系を含む電話交換シス
テムにおいて、現用系の処理能力を低下させることなく
、シかも予備系切替えによる再開処理に要する時間を短
縮し、オンライン処理の中断を最小限に抑え−る様にし
た呼情報救済方式を提供することにある。
〔発明の概要〕
而して、本発明は、現用系及び予備系に、各々プロセッ
サ、主メモリ及び通信制御装置を有し、この通信制御装
置を介して両者の系が接続された電話交換システムにお
いて、この通信制御装置に、現用系のプロセッサとは独
立に予備系のプロセッサの命令により現用系の主メモリ
に格納された呼情報を予備系の主メモリへ転送するだめ
の手段を設け、これによって、現用系プロセッサの交換
処理能力の低下を防ぎ、現用系の主メモリ内の呼情報を
予備系の主メモリに円滑に転送する様にしたものである
また、予備系の主メモリに予め再開プログラムとオンラ
インプログラムを格納しておき、通常運用中は、プログ
ラムによって、現用系の主メモリの通話呼情報格納エリ
アから、通信制御装置を介して周期的に予備系の主メモ
リの通話呼情報格納エリアに通話呼情報を転送する。こ
の様に呼情報の救済準備をしておくことにより、系切替
えに際しては、新現用系で、再開処理プログラムが起動
され、呼情報を元に各部の初期設定が行なわれ、その後
オンラインプログラムに処理が引き継がれる。
〔発明の実施例〕
以下、図面を参照して本発明の一実施例について説明す
る。
第2図は、本発明の一実施例に係る電話交換システムの
概略を示すブロック図である。このシステムは、現用系
1と予備系2から成る。現用系1において、プロセッサ
16.主メモリ14゜及び通信制御装置15はバス16
を介して接続されている。同様に、予備系2において、
プロセッサ23.主メモリ24、及び通信制御装置25
もバス26を介して接続されている。通信制御装置15
 、及び25は各々の系の主メモリ14 、24をDM
A(Direct Memory Access )に
てアクセスすることが可能であり、かつ、現用系1と予
備系2とを通信制御用バス3を介して接続し、各々相手
側の主メモリ24 、14に格納された内容をアクセス
して、自系内のメモリM 、 24に転送するための機
能を備えている。
また、主メモリ14 、24は、プログラム及び種々の
処理データを格納する。特に、主メモ1月4゜24には
、第3図の如く呼情報格納エリア17 、27が確保さ
れ、現用系のこのエリアには、現用系と予備系間で交換
処理に必要な情報すなわち、通話路情報、加入者収容位
置、トランク収容位置、呼状態番号、課金情報等が格納
される。勿論、予備系2のエリア27には現用系1がら
転送された呼情報が格納され得る。
通常、現用系1及び予備系2においては、バス16 、
26にチャネル12 、22を介して、外部記憶装置1
1 、21が接続されている。この外部記憶装置11 
、21には、プログラムが格納され、電源投入時に、チ
ャネル12.22を介してそれぞれの主メモIJ 14
 、24にロードされる。このプログラムとしては、オ
ンライン処理を行なうためのオンラインプログラムが主
であるが、予備系2においては、この他に系切替えに必
要な再開処理プログラムと、呼情報を現用系1から周期
的に読みとる通話呼情報転送プログラムが外部記憶装置
21に記憶され、これらのプログラムは主メモリ24に
転送される。また、予備系2においては、再開処理プロ
グラムによって現用系1と異なった初期設定が、行なわ
れ、オンラインプログラムの起動が停止される。さらに
予備系2では、オンラインプログラムには含まれない通
話呼情報転送プログラムが起動される。通話呼情報転送
プログラムは通信制御装置25 、15を介して、現用
系1の主メモリ14に格納されている最新の呼情報を周
期的に読みとり、これを予備系2の主メモリ24の呼情
報格納エリア27に格納するための一連の処理を行なう
系の切替えは、現用系1のプロセッサ13が通信制御装
置15.25を介して予備系2のプロセッサ23に系切
替信号を発することによって起動される。通常、この切
替信号は、現用系1の主メモリ14又はプロセッサ13
等に障害が発生した場合、自動的に発せられる。
一方、予備系2では、この切替信号によって割込みが発
生し、プロセッサ23は、主メモリ24内の再開処理プ
ログラムを起動する。再開処理プログラムは、主メモリ
24内の通話呼情報格納エリア27に格納されている最
新の呼情報を元にオンライン動作に必要な各種装置及び
主メモリ24上の各種データの初期設定を行なう。初期
設定完了後、再開プログラムが、オンラインプログラム
の起動を行ない、オンラインプログラムに処理を引き継
ぐ。
次に、第4図及び第5図を参照して、実施例の動作につ
いて説明する。
第4図は、正常運転状態における処理フローを示す。こ
こで、現用系1は交換処理を行ない、それを制御する呼
制御プログラムは、主メモリ14のn面からなる呼情報
格納エリアのうち一面を捕捉し、呼制御を行なう。その
際、交換処理に必要な情報、すなわち、通話路情報、加
入者収容位置、トランク収容位置、呼状態番号2課金情
報等を捕捉した呼情報格納エリア17に格納する。一方
、予備系2は現用系1とは独立に、呼情報転送プログラ
ムが周期的に起動され、通信制御装置25対して、現用
系1の呼情報を予備系2へ転送するために、現用系1の
呼情報格納エリア17の開始アドレス、転送サイズ、及
び自系の呼情報格納エリア開始アドレスを指定する。
通信制御装置25で受付けられた転送要求は、通信制御
バス3を介して通信制御装置15へ転送される。そして
、通信制御装置15はプロセッサ16とは独立に主メモ
リ14の呼情報格納エリア17に格納された、呼情報を
DMAにて読出し、パス16通信制御装置3を介して通
信制御装置25へ転送する。一方、通信制御袋f#25
は、バス26を介してこの呼情報を主メモリ24の呼情
報格納エリア27へ格納する。この様にして現用系1か
ら予備系2への呼情報の転送が行なわれる。
第5図は、現用系1の障害により系の切替えが発生し、
予備系2が通話中の呼を救済し現用系1として動作する
までの処理フローを示す。
現用系1において、プロセッサ13や主メモリ14に障
害が発生した場合には、交換処理続行が不可能なので、
系切替信号によって予備系2へ切替えられ、呼救済プロ
グラムが起動される。
このプログラムは、系切替えの直前までに呼情報転送プ
ログラムによって予備系2の主メモリ24に格納された
呼情報を元に、呼情報格納エリア−面ずつ呼状態番号を
チェックする。その結果、通話中なら呼救済処理を行な
い、通話中以外ならハードウェアの初期設定およびリソ
ース解放等のデータ初期設定を行なう。これによって、
予備系2が新らたに現用系として動作することになシ、
系の切替えによる呼救済が完了する。
〔発明の効果〕
本発明によれば、現用系及び予備系によって二重化され
た電話交換システムにおいて1、呼情報の転送を予備系
からのアクセスによって行なうため、現用系のプロセッ
サ等の処理能力を低下させることが防止される。また、
呼情報を従来技術の如く外部記憶装置ではなく、主メモ
リの特定エリアに格納し、予備系からの要求によってD
MAにてこの特定エリアをアクセスすると共に、この呼
情報を予備系の主メモリの特定エリアに格納する様にし
たので、再開時間が短縮され、オンラインシステムとし
ての信頼性を高めることができる。
【図面の簡単な説明】
第1図は、従来技術による電話交換システムの概略を示
すブロック図、第2図、第3図は、本発明の一実施例に
よる電話交換システムのブロック図、第4図、第5図は
、動作の説明に供するフロチャート図である。 11 、21  ・外部記憶装置、 13 、25・・・プロセッサ、 14 、24・・・主メモリ、 15 、25  通信制御装置。 代理人弁理士 高 橋 明 夫 第1 圀 第20 第30 第4目

Claims (3)

    【特許請求の範囲】
  1. (1)  それぞれプロセッサ、主メモリ、通信制御装
    置を含む現用系及び予備系を、該通信制御装置を介して
    接続した電話交換システムにおいて、通常の交換処理中
    に現用系の主メモリに呼情報を順次格納すると共に、現
    用系のプロセッサとは独立に動作される予備系のプロセ
    ッサからの要求によシ、現用系の該主メモリに格納され
    た呼情報を前記通信制御装置を介して転送し、予備系の
    主メモリに格納し、現用系と予備系との系の切替え後、
    予備系の主メモリに格納された呼情報を量情報として交
    換処理を続行させることを特徴とする呼情報救済方式。
  2. (2)呼情報は主メモリの特定エリアに格納されると共
    に、予備系のプロセッサからの要求により、現用系の通
    信制御装置は、DMAによって主メモリの特定エリアよ
    シ呼情報を読み出すことを特徴とする特許請求の範囲第
    1項記載の呼情報救済方式。
  3. (3)  系の切替えは、現用系の障害時に発生される
    系切換信号を予備系に転送することによつ−C起動され
    ることを特徴とする特許請求の範囲第1項又は第2項記
    載の呼情報救済方式。
JP8768483A 1983-05-20 1983-05-20 呼情報救済方式 Granted JPS59214397A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8768483A JPS59214397A (ja) 1983-05-20 1983-05-20 呼情報救済方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8768483A JPS59214397A (ja) 1983-05-20 1983-05-20 呼情報救済方式

Publications (2)

Publication Number Publication Date
JPS59214397A true JPS59214397A (ja) 1984-12-04
JPH0157560B2 JPH0157560B2 (ja) 1989-12-06

Family

ID=13921751

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8768483A Granted JPS59214397A (ja) 1983-05-20 1983-05-20 呼情報救済方式

Country Status (1)

Country Link
JP (1) JPS59214397A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS625759A (ja) * 1985-07-01 1987-01-12 Hitachi Ltd 呼情報救済方式
JPS6210959A (ja) * 1985-06-25 1987-01-19 Fujitsu Ltd 二重化装置切替方式
JPS6273847A (ja) * 1985-09-27 1987-04-04 Hitachi Ltd オンライン構成制御方式
KR100398731B1 (ko) * 1999-12-27 2003-09-19 엘지전자 주식회사 교환기에서 프로세서간 메모리 동일성 검증 방법 및 그 장치
JP2012147367A (ja) * 2011-01-14 2012-08-02 Hitachi Ltd 構内電話交換機システム

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6210959A (ja) * 1985-06-25 1987-01-19 Fujitsu Ltd 二重化装置切替方式
JPH0362343B2 (ja) * 1985-06-25 1991-09-25 Fujitsu Ltd
JPS625759A (ja) * 1985-07-01 1987-01-12 Hitachi Ltd 呼情報救済方式
JPS6273847A (ja) * 1985-09-27 1987-04-04 Hitachi Ltd オンライン構成制御方式
KR100398731B1 (ko) * 1999-12-27 2003-09-19 엘지전자 주식회사 교환기에서 프로세서간 메모리 동일성 검증 방법 및 그 장치
JP2012147367A (ja) * 2011-01-14 2012-08-02 Hitachi Ltd 構内電話交換機システム

Also Published As

Publication number Publication date
JPH0157560B2 (ja) 1989-12-06

Similar Documents

Publication Publication Date Title
JPS59214397A (ja) 呼情報救済方式
JPS625759A (ja) 呼情報救済方式
JPS61234690A (ja) 交換機の障害時に於ける再開処理方法
JPH05244260A (ja) 外部記憶装置切替えによる二重化運転方式
JPH086866A (ja) 電子計算機の電源制御装置
JPS59148492A (ja) 二重化構成電子交換機の再開処理方式
JPS59180897A (ja) バツテリバツクアツプメモリの二重化方式
JP3161319B2 (ja) マルチプロセッサシステム
KR970002693B1 (ko) 사설전자교환시스템의 통화복구유지방법과 그 장치
JPS6027421B2 (ja) マルチシステムの監視・制御方式
JP2907102B2 (ja) ファイルロード方式
JP2859229B2 (ja) 監視制御装置
JPH0427239A (ja) Lan接続装置の制御方法
JP3130892B2 (ja) 二重化システム
JPH0827761B2 (ja) 二重化メモリの両系同時書込方法
JPH0346855B2 (ja)
JP2585577B2 (ja) 現局管理データ引継ぎ処理方法
JPS61271555A (ja) ダイレクトメモリアクセス転送方式
CN118276970A (zh) 流量切换方法、装置、电子设备及存储介质
JPH0375857A (ja) マルチプロセッサシステム
JPS58168121A (ja) 停電復電処理方式
JPH08331247A (ja) 交換機の重度障害時の再開制御方式
JPS5895455A (ja) 再開処理方法
JPH0831050B2 (ja) 系切替方式
JPH02268541A (ja) 局データ変更方式