JPS5916054A - マイクロ・プロセツサ - Google Patents

マイクロ・プロセツサ

Info

Publication number
JPS5916054A
JPS5916054A JP12614682A JP12614682A JPS5916054A JP S5916054 A JPS5916054 A JP S5916054A JP 12614682 A JP12614682 A JP 12614682A JP 12614682 A JP12614682 A JP 12614682A JP S5916054 A JPS5916054 A JP S5916054A
Authority
JP
Japan
Prior art keywords
signal
interruption
interrupt
counter
flip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12614682A
Other languages
English (en)
Inventor
Yukio Hashimoto
幸雄 橋本
Kenzo Fujisawa
藤澤 建三
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Citizen Holdings Co Ltd
Citizen Watch Co Ltd
Original Assignee
Citizen Holdings Co Ltd
Citizen Watch Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Citizen Holdings Co Ltd, Citizen Watch Co Ltd filed Critical Citizen Holdings Co Ltd
Priority to JP12614682A priority Critical patent/JPS5916054A/ja
Publication of JPS5916054A publication Critical patent/JPS5916054A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • G06F9/4806Task transfer initiation or dispatching
    • G06F9/4812Task transfer initiation or dispatching by interrupt, e.g. masked

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明はマイクロ・プロセッサの割り込み時に割り込み
処理プログラムの先頭アドレスにジャンプする処理方式
に関する。
従来マイクロ・プロセッサの割り込み処理では割り込み
要求が入力されると新しいシステム・マシンサイクルが
発生する。この時プログラム・カウンタはインヒビソト
されインクリメントされない。更にフェッチ動作でデー
タラインに命令コードを乗せることにより、命令に基づ
く動作をする。
例えば特別なCa1ll命令であるRESTART命令
を使うことによりメモリアドレスの特定のアドレスにジ
ャンプする。
比較的システノ、・クロック周波数の低いシステムであ
り、命令語の種類も極力押えた小規模なシステムでは従
来の様なRESTART命令等の特殊命令を用意するこ
とが困難である。従いフェッチ動作で命令コードを乗せ
ることも出来ず通常のシステム・マシンサイクル動作が
出来なくなる。
本発明は上記従来の欠点を除去し、小規模なシステムに
於いても何ら関係なく割り込み処理が出来るマイクロ・
プロセッサの新規々割り込み処理方式を提供することを
目的とする。
以下図面に基づいて本発明の詳細な説明する。
第1図は本発明の一実施例の回路図で、第2図はタイミ
ングチャートであり、割り込み要求が受けつけられてか
ら割り込み処理ルーチンの先頭アドレスにジャンプする
までの期間専用制御信号を送出せんとするものである。
第1図において、電源投入時及びシステム・リセットか
らなるイニシャルセット信号106により第1のフリッ
プ・フロップ112、第2のフリップ・フロップ113
、計数器114は初期状態をセントされる。
割り込みが受けつけられると割り込み状態信号106に
[H−ルベル(毛源取圧の高電位側を「H」、低電位側
をrLJとする。)、実行される命令語の最終マシンサ
イクル時のみ出力される割り込み受付データ信号104
、但し該割り込み受付データ信号104はプログラム実
行処理が停止中のスタンバイ状態ではrHJレベルが送
出されている。
信号105は該スタンバイ状態での割り込み受付クロッ
ク信号、プログラム実行処理中の多重割り込みでの実行
命令語の最後のマシンサイクル時にのみ発生される割り
込み受付クロック信号が入力される。信号101.10
2は二相のシステム・クロック信号であり、信号101
は第2図201、信号102は第2図202に示してい
る。
以下スタンバイ状態で割り込み受伺信号が入力された場
合の動作について述べる。
スタンバイ状態に於いても二相のシステム・クロック信
号101.102は常に入力されており、103.10
4.105の各信号はl”’HJレベルが入力される。
システム・クロック信号102の立ち下がりで第1のフ
リップ・フロップ112の出力QはrHJレベルに変化
し、計数器114の入力端にシスチン、・クロック10
1を入力可能とする。
フリップ・フロップ116は該システム・クロック信号
102の次の立ち下がりで出力QがrHJレベルとなる
。該剖数器114は計数を続け、計数出力107がrH
Jレベル108がl HJレベルの状態になると第1の
フリップ・フロップ112をリセノトシ出力110を「
1.」レベルとする。
従い計数器114のクロック入力はインヒビノドすれ次
のシスチン・・クロック102の立’E) 下カりで第
2のフリップ・フロップ116の出力信号111も「■
、−ルベルとなる。この間該第1のフ’J yブ・フロ
ップ112の出力信号110がrHJレベル、第2のフ
リップ・フロップ113のlfj カイn−’i 11
1 カ「Hjレベルでシステム・クロック102が「I
I」レベルの時計数器114へのリセyl・信月109
が送出される。割り込み状態信号が入力さオ]、てから
割り込み処理プログラムルーテンの動作が開始ζね、る
捷での間通常のシステム・マシンサイクルは送出され、
てい々いので」二記に示した各出力信ん107.108
.109.110.111で割り込み信号の種類の判断
、割り込み処理プログラム・ルーチンの先頭アドレスへ
のジャンプ等の処理が制御される。該計数器114のリ
セット信号109の立ち下がりでスタンバイ状態の解除
が行なわれ通常のシステム・マシンサイクルが発生し割
り込み処理プログラムが実行される。
第2図中のタイミング・チャートの各信号は第1図の各
出力信号と対応し第1のフリップ・フロップ112の出
力信号110は206、第2のフリップ・フロップ11
6の出力信号110は207、計数器114の出力信号
108は205゜同様に出力信号107は206.20
4は該計数器114のクロック入力信号である。第1の
フリップ・フロップ112のリセット信号は208、該
計数器114のリセット信号109は209に対応する
。第2図の210はスタンバイ状態信号であり、スタン
バイ状態が該計数器114のリセット信号109の立ち
下がり信号に同期し解除される。
すなわちスタンバイ状態信号210が送出されている間
システム・マシンサイクル信号は発生されない。
プログラム処理実5中の割り込みに際しては実行中の命
令語か完了してからスタンバイ状態信号か発生しシステ
ム・マシンサイクル信号が停止し、前述の専用制御信号
が発生するものである。
以上の説明で明らかな様に本発明によれば専用命令語を
有する必要がないので命令語の種類を極力押さえるとと
が可能で大規模なシステムから小規模なシステムに致る
まで利用可能な長所を有する。
【図面の簡単な説明】
第1図は本発明の割り込み処理専用制御信号発生器を示
す回路図、第2図は第1図の各出力信号のタイミング・
チャートである。 101・・・・・・システム・クロック信号、102・
・・・・・システム・クロック信号、106・・・・・
・割り込み状態信号、104・・・・・・割り込み受付
データ信号、105・・・・・・割り込み受付クロック
信号、106・・・・・・イニシャルセット信号、10
7.108・・・・・・計数器出刃信号、109・・・
・・・計数器リセット信号、110・・・・・・第1の
乙リップ・フロップ出力信号、111・・・・・・第2
のフリップ・フロップ出力信号、112・・・・・・第
1のフリップ・フロップ、113・・・・・・第2のフ
リップ・フロップ、114・・・・・・計数器、 201・・・・・・101のシステム・クロック信号、
202・・・・・・102のシステム・クロック信号、
206・・・・・・110の第1のフリップ・フロップ
出力信号、 207・・・・・・111の第2のフリップ・フロップ
出力信号、 204・・・・・・割数器の入力クロ7り信号、205
・・・・・・計数器の出力信号(108)206・・・
・・・計数器の出力信号(107)208・・・・・・
第1のフリップ・フロップのリセット信号、 209・・・・・・計数2診のりセント信号、及びスタ
ンバイ状態解除信号、 210・・・・・・スタンバイ状態信号。 35

Claims (1)

  1. 【特許請求の範囲】 (11プログラム実行処理の起動が電源投入、システム
    ・リセット、割り込みによって行なわれるマイクロ・プ
    ロセッサに於いて、割り込み処理専用制御信号発生器を
    設け、割り込みを受付けてから割り込み処理プログラム
    ・アドレスにジャンプする一連の処理が完了するまで該
    割り込み処理専用制御信号発生器の出力信号によって制
    御され、通常実行処理システム・マシンサイクルを発生
    しないことを特徴とするマイクロ・プロセッサ。 (2、特許請求の範囲第1項に記載のマイクロ・プロセ
    ッサに於いて、該割り込み処理専用制御信号発生器はl
    rすり込み受付信号によって状態をセットする第1のフ
    リップ・フロップ、該第1のフリップ・フロップの出力
    状態に応じてセットされる第2のフリップ・フロップ、
    更に計数器を有することを特徴とするマイクロ・プロセ
    ッサ。
JP12614682A 1982-07-20 1982-07-20 マイクロ・プロセツサ Pending JPS5916054A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12614682A JPS5916054A (ja) 1982-07-20 1982-07-20 マイクロ・プロセツサ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12614682A JPS5916054A (ja) 1982-07-20 1982-07-20 マイクロ・プロセツサ

Publications (1)

Publication Number Publication Date
JPS5916054A true JPS5916054A (ja) 1984-01-27

Family

ID=14927809

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12614682A Pending JPS5916054A (ja) 1982-07-20 1982-07-20 マイクロ・プロセツサ

Country Status (1)

Country Link
JP (1) JPS5916054A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5581225A (en) * 1995-04-20 1996-12-03 Littelfuse, Inc. One-piece female blade fuse with housing
US5668521A (en) * 1995-03-22 1997-09-16 Littelfuse, Inc. Three piece female blade fuse assembly having fuse link terminal with a clip receiving portion
US5886612A (en) * 1997-10-20 1999-03-23 Littelfuse, Inc. Female fuse housing
US5929740A (en) * 1997-10-20 1999-07-27 Littelfuse, Inc. One-piece female blade fuse with housing and improvements thereof

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5668521A (en) * 1995-03-22 1997-09-16 Littelfuse, Inc. Three piece female blade fuse assembly having fuse link terminal with a clip receiving portion
US5581225A (en) * 1995-04-20 1996-12-03 Littelfuse, Inc. One-piece female blade fuse with housing
US5886612A (en) * 1997-10-20 1999-03-23 Littelfuse, Inc. Female fuse housing
US5929740A (en) * 1997-10-20 1999-07-27 Littelfuse, Inc. One-piece female blade fuse with housing and improvements thereof

Similar Documents

Publication Publication Date Title
JPS5916054A (ja) マイクロ・プロセツサ
JPS6019028B2 (ja) 情報処理装置
JPS6336023B2 (ja)
JPS63200234A (ja) デ−タ処理装置
JPS63816B2 (ja)
JPS6045453B2 (ja) 多重プロセツサ
JP2758624B2 (ja) マイクロプログラムの調速方式
JPH0573296A (ja) マイクロコンピユータ
JPS6146552A (ja) 情報処理装置
JPH0462093B2 (ja)
JPH0814779B2 (ja) 演算制御装置の初期化方法
JPH0465407B2 (ja)
JPS63155330A (ja) マイクロプログラム制御装置
JPS5935250A (ja) プログラム制御装置
JP2770420B2 (ja) マイクロプログラム制御方式
JPH0683652A (ja) マイクロコンピュ−タシステム
JPS6214235A (ja) 情報処理装置
JPS59189435A (ja) デ−タ転送制御装置
JPS62296236A (ja) マイクロプロセツサの割り込み処理装置
JPH0452973B2 (ja)
JP2536102B2 (ja) デ―タ処理装置
JPS58161046A (ja) 割込み制御回路
JPS61286936A (ja) ステップ動作制御方式
JPH0451915B2 (ja)
JPS6175436A (ja) マイクロプログラム制御装置