JPS59141267A - 半導体装置 - Google Patents

半導体装置

Info

Publication number
JPS59141267A
JPS59141267A JP59010358A JP1035884A JPS59141267A JP S59141267 A JPS59141267 A JP S59141267A JP 59010358 A JP59010358 A JP 59010358A JP 1035884 A JP1035884 A JP 1035884A JP S59141267 A JPS59141267 A JP S59141267A
Authority
JP
Japan
Prior art keywords
region
shallow
annular
regions
active device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59010358A
Other languages
English (en)
Other versions
JP2540480B2 (ja
Inventor
デービツド・ジエームス・コイ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Philips Gloeilampenfabrieken NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Gloeilampenfabrieken NV filed Critical Philips Gloeilampenfabrieken NV
Publication of JPS59141267A publication Critical patent/JPS59141267A/ja
Application granted granted Critical
Publication of JP2540480B2 publication Critical patent/JP2540480B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/73Bipolar junction transistors
    • H01L29/732Vertical transistors
    • H01L29/7322Vertical transistors having emitter-base and base-collector junctions leaving at the same surface of the body, e.g. planar transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7811Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/063Reduced surface field [RESURF] pn-junction structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • H01L29/0852Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1004Base region of bipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/408Electrodes ; Multistep manufacturing processes therefor with an insulating layer with a particular dielectric or electrostatic property, e.g. with static charges or for controlling trapped charges or moving ions, or with a plate acting on the insulator potential or the insulator charges, e.g. for controlling charges effect or potential distribution in the insulating layer, or with a semi-insulating layer contacting directly the semiconductor surface
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S257/00Active solid-state devices, e.g. transistors, solid-state diodes
    • Y10S257/905Plural dram cells share common contact or common trench

Landscapes

  • Microelectronics & Electronic Packaging (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Thyristors (AREA)
  • Bipolar Transistors (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Element Separation (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は半導体装置、例えば整流ダイオード、[界効果
)ランジスタ、バイポーラトランジスタ、サイリスタ等
、半導体装置の少くとも1つの動作モードにおいて、p
−n接合が逆バイアスで動作・。
するようにしたこの種装置に関するものである。
Proo、  IEEE、 1oa7年8月、 Vol
 55. A 8. P1409〜1414に、ワイ・
シー・カオ(Y、O,KaO)およびイー・デー・ウオ
ーレイ(E、D、 volley )が” Hlgh 
Voltage PlanarP−N Junctio
ns ” トしてζ−絶縁破壊電圧を上昇させるため、
同軸電界制限プレーナジャンクション構造を有する半導
体装置について発表をしている。この既知の半導体装置
は、装置本体の主表面に接する1導電型の部分を有する
半導体本体を有している。反対導電型の活性袋5置領域
も同じく前記主表面に接しており、前述の部分に対し主
p−n接合を形成し、このp−n接合は前記主表面に終
端し、装置の少くとも1つの動作モードにおいて逆バイ
アスで動作する。前述の反対導電型の少くとも1つの環
状領域が前記活。
性装置領域を囲むよう延長されている。この環状。
領域も前記主表面に接し、前記1導電型の部分と共に補
助p−n接合を形成する。この補助p−n接合は、逆バ
イアスを加えられる主p−n接合より延びる空乏層(デ
ィプレーションレイヤー)の広がり(すその)の中に位
置しており、主p−n接合の絶縁破壊電圧を増加させる
。この活性装置領域と環状領域とは半導体装置の前記部
分よりもより高度にドープする。
このProc、 IEEEに記載しであるように、環状
l・・領域が存在しないとすると、主p−n接合の表面
終端部において、その表面と平行に延びているバルク部
分に比し極めて高い電界が生じ、このためp−n接合が
表面においてアバランシェ(なだれ)破壊を生ずること
がある。環状領域を設けること・によって表面の電界が
減少するので、p−n接合のバルク部分の平面破壊電圧
に対応する高い電圧レヘルとなる迄破壊は生じなくなる
。この環状領域は、主p−n接合のバルク部分の破壊電
圧よりかなり低い電圧で主p−n接合の空間電荷領域が
パ□を生ずるような間隔をもって配置する。バンチスル
ーが生じた後の電圧の増加は、環状領域のp−n接合の
外側でキャリヤは不足しているので、第1環状領域のp
−n接合にその大部分が加わる。。
表面に接する主p−n接合の端子間に加わる最大電界は
、バンチスルー電圧によって定まる。このため前記間隔
を調整することにより、かかる最大電界を限界電界より
もかなり小とすることができる。従って前記環状領域は
主p−n接合の間のill、。
圧の分圧器として動作すると考えられ、環状領域は間隔
付与機能を有すると見なし得る。
prQo、工EEEに発表された環状領域はすべて均一
の深さであり、活性装置領域と同じ工程で一般に製造さ
れる。従って同じドープ濃度を有し、ま1・た装置の活
性領域と同じ深度を有する。上述の文献に結果が発表さ
れている実験装置のこれら領域の深度は85〜65μm
に選択されている。実験している。上述の文献には活性
装置領域に対し、接1合の曲率が、表面の電界を増加さ
せ、これによって絶縁破壊電圧を低下させる影響を及ぼ
すことが記載されている。p−n接合の曲率のため環状
領域の設置により、電界を減少させるが、小径のp・−
n接合に対してはより浅い活性装置領域を使用し、より
浅い環状領域を用いる必要があるため、このような小径
のp−n接合に対しては絶縁破壊特性が劣化するという
問題がある。従って一般に活性装置領域と環状領域に対
してはできるだけそ1″の深度を大とすることが望まし
かった。
本発明は、深い部分より側方に延びる浅い部分を含む少
くとも1つの内側環状領域で、これを包囲する環状領域
に面し、これらの領域の間隔および深度の関係を変化さ
せる少くとも1つの内側環1′。
状領域あるいは活性装置領域またはその両者によpて装
置の絶縁破壊特性が驚異的に改善されるという発明者の
発見に基づいて得られたものである。
本本発明は半導体本体の主表面に接する1導電型の部分
を有する半導体本体と、同じく前記主表面パ。
に接し前記本体の部分とともに主表面に迄達する1主p
−n接合を形成する反対導電型の活性装置領域とを有し
、主p−n接合は装置の少くとも1つ少くとも1つの環
状領域を具えてなり、この少くとも1つの環状領域は前
記主表面に接し、前記本体の部分とともに補助p−n接
合を形成し、この補助p−n接合は前記逆バイアス主p
−n接合より延びる空乏層の広がりの内に位置し、前記
主p″゛−n接合の絶縁破壊電圧を増加させる働きをし
、前記活性装置領域と前記環状装置領域とは前記本体の
部分に比しより高度にドープされている半導体装置にお
いて、前記活性装置領域と環状領域により形成される群
中の少くとも1つの第1領域ぼ゛、深い部分と、この深
い部分よりこの群のこれを包囲している環状領域に向っ
て側方に延びる浅い部分とを有してなることを特徴とす
る。従って前記第1領域の深い部分は、前記の浅い部分
が設けられた位置の分だけこれを包囲している環状領域
よ′□゛リ、より遠くに離隔されることとなる。
本発明によるこの種構造の装置においては深い部分のみ
、または浅い部分のみで構成した領域群を有する構造の
ものに比較して、絶縁破壊特性の向上が見られた。第1
領域の底部外側隅部に隣接。
する等電位表面の曲率により生ずるピーク静電界は、浅
い部分が存するためと第1領域の深い部分の大なる間隔
に(すなわち間隔の増加に)よって電界線が互に離され
、このため低減する。この目的に対し、活性装置領域の
外側を包囲するようにi・・浅ゝい部分を設け、また静
電界が著るしく高くなる場所に1個以上の内側環状領域
を設けると有利である。所定の絶縁破壊電圧に対して、
第1領域とこれを囲む環状領域間のバンチスルー電圧は
、浅い部分のみの場合と間隔が大で深い部分のみを設・
けた場合の中間の値となる。このように活性装置領域に
対し深い部分と浅い部分との両者を使用し、とくに少く
とも内側環状領域に対し使用することにより、実際の装
置の設計者には高いパンチスルー電圧を達成し、かつ一
方において領域の底部外゛□側隅部でのピーク電界を減
少せしめる目的に対し・格別の自由度を与えられること
となる。
これと反対に本発明による浅い部分を設けずに、また本
発明の浅い部分と同程度に深い部分を主表面において同
じ間隔となるように近接させて配置・するときは、領域
の底部外側隅部に極めて高いピーク電界が生じ、これは
予期しない過早の絶縁破壊を生ぜしめる。さらに深い領
域を互に近接させて配置することは信頼性をもって量産
するには技術的にむつかしい。これは深い領域を形成す
るたMめのドーパントの大なる側方拡散によってこれら
領域が合体してしまうことがあるからである。
すなわち本発明で設ける上述のような浅い部分は活性装
置領域と共に少くとも内側環状領域に対して設け、これ
ら両領域に対し同じ利点を得るよ1うにするを可とする
。このため包囲環状領域の外側にも、この環状領域の深
い部分より外側側方に延びる浅い部分を設け、この部分
を活性装置領域の浅い部分とほぼ同じドープ濃度ならび
に深度とするを可とする。
2つの領域間を2つの異なる工程で極めて接近)した間
隔とすることは量産的に信頼ある方法で製造することは
技術的に困難であり、とくに一方の領域が他方よりも深
いときに困鎧である。このため、(少くとも活性装置領
域に面する側の)包囲5環状領域に、その深い部分より
側方(内側)に延びる浅い部分を設け、この浅い部分を
装置の活性装置領域の前記の浅い部分とほぼ同じドープ
濃度とし、またほぼ同じ深度とし、これによって活性装
置領域と包囲する環状領域の最小間隔がこれら1・・両
者の浅い部分で決定されるようにすると製造技術上有利
である。
環状領域の数、幅、および間隔は、所望の破壊電圧とp
−n接合の深度によって定まる。多くの低電圧装置、ま
たは深い接合(例えば少くとも ゛580μm程度の深
度)を有する高電圧装置に対しては1個または2個の環
状領域を設ければ充分である。一般に、活性装置領域と
環状領域とがかなり浅い装置、例えばこの領域の深い部
分が10μm以下のときの装置に対しては2個以上の環
状領壊゛″を設ける。
活性装置領域を包囲して複数個のかかる環状領域を同心
に設けるときには、すべての環状領域に浅い領域と深い
領域の両者を設けて構成する。然しながら、本発明によ
って浅い部分と深い部分ど゛の両者を設けることによる
利点は、活性装置領域に近い高静電界に対し特に重要で
あり、活性装置領域より離れたところでは格別に重要で
はない。
このため少くとも1つの内側環状領域には少くともその
1つの側面(できれば両面に)に浅い部分1′″を設け
るを可とし、また少くとも1つの外側環状領域ζは前述
の少くとも1つの内側環、状領域の深い部分とほぼ同じ
ドープ濃度でほぼ同じ深度を有する深い部分で構成する
1個または複数個の外側環状領域のみを上述のパような
深い領域として形成することにより環状領域の同心配置
を収容するに要する主表面の面積の節約が可能であり、
これはとくに絶縁破壊特性を最適にするため環状領域の
間隔と幅とを互に変化させたときに著るしい。このよう
な最適化のため一゛″、活性装置領域より遠い側の環状
領域間の間隔を、1内側に位置する環状領域間の間隔に
比して大とすることが望ましい。また出願人の係属中の
英国特許出願第8284609号(あるいは対応の特願
昭58−227,791号、特開昭59−     ’
号)に開示されているように、活性装置領域より遠い側
の環状領域の幅に比し、活性装置領域に近い側Ω環状領
域の幅を広くすると有利である。この利点は、本発明に
おいても、浅い部分と深い部分の両者を設ける前述の少
くとも1つの内側環状□゛″″領域深い部分のみしか設
けていない前述の少くとも1つの外側環状領域よりも広
くすることにより達成できる。
本発明による領域構成は種々の異なる装置、例えば電力
整流ダイオード、高電圧トランジスタ、″サイリスタ等
に使用することができる。装置の種類によって活性装置
領域と環状領域の浅い部分は、単にマスクパターンを変
化させるのみで、装置の構造の形成自体にもともと必要
とされていた工程によって形成することができる。例え
ば、活性装パ□−ス接点領域であり、その浅い部分は同
トランジスタのエミッタ領域の下側の浅い真性(イント
リンシック)ベース部分を形成する工程で同時に形成す
ることができる。他の例としては、装置が例□えばいわ
ゆるD−MOS トランジスタであり、その活性装置領
域がトランジスタベース(基板とも称される)の深い接
点領域であるときであり、その浅い部分は、絶縁ゲート
の下側にある浅いベース/基板部分の形成に用いる工程
で形成すること□ができ、トランジスタの導電チャネル
は電界効果作用で誘起される。この装置の活性装置領域
はMOS )ランジスタのドレイン領域でもあり、その
浅い部分はドレイン領域より絶縁ゲートの縁部に向って
延びているドレイン領域の浅いドレイン1延長部分を形
成するに用いる工程で形成することができる。
以下図面により本発明を説明する。
添附図面は実際の装置の寸法を示すものでなく、図示上
の理解を容易にするため一部の寸法を特別−□に拡大ま
たは縮小しである。また各図において共1通の部分は同
じ符号をもって示しである。
第1図に示す半導体装置は、例えば単結晶珪素の半導体
本体1を有する。この本体1はその上側主表面に接する
一方の導電型(図示の例ではn 型’)の部分2を有す
る。同じく本体1の上側主表面に接する反対導電型(図
示の例ではp型)の活性(能動)装置領域ioa、10
bは前記本体の部分2と主p−n接合20を形成する。
この主p−n接合20は上側主表面に迄延長しており、
第11″図に示す電ti#80と88の間にバイアス電
圧を加えることにより少くとも1つの装置の動作モード
において逆バイアスで動作する。
前記反対導電型(例えばp型)の同心環状領域11亘、
llbおよび12竺、1gbを前記活性□“装置領域1
0a、10bを同心に囲むように配置する。これらの環
状領域11μ、llbおよび12a、12bも上側主表
面に接しており、本体の部分2に対し、逆バイアス主p
−n接合20より拡がる空乏層(′ディーブレーション
レイヤー)−□25内に補助p−n接合21.・22を
形成1し、 □”これによって主p−n接合20の絶縁
破壊電圧を増加させる。
活性装置の領域10a、No竺と、環状領域11さ、1
1!2,123,12竺とは本体の部分2よりも余分に
ドープしてあり、本体2に対し局部的に反対導電型(p
型)のドーパントをイオンインプランテーションあるい
は拡散によって、局部オーバードープによって形成する
ことができる。
後述するように環状領域11&、llbと12a。
12!2とは、装置の1個以上の活性装置領域、す□。
なわち領域10a、10bと同時に形成することができ
る。本体1の上側主表面は、環状領域11a。
11と、1ga、xgbの部分において、(例えば二酸
化珪素の)絶縁層28により保護する。
同心環状領域11 a 、 1 l b 、 l 2 
a 、 12 b”は本体1の上側主表面において、活
性装置領域10μ、10!2と回転対称形に設けた円形
のリングとすることが工きる。すなわち図示の装置構造
は図面に示した軸X−Xの周囲に回転対称形となしうる
。しかしながら活性装置領域10 a 、 Lop’。
の外Iチ名苦り■−類によって異なる幾何学的形。
状も可能である。例えば領域10a、10bを直線の側
面をもち、その各隅部に丸みを設けた方形の形状とし、
同心環状リング11μ、llb。
12a、12bも同じく直線側縁と丸みをもった隅部を
有する相似形の方形とすることもできる。
これらの異なる形状構造もパワー用半導体装置において
既知であるため、本明細書においては詳述しない。図示
を簡略にするため第1〜8図においては、対称軸X−X
の右側部分を主として示しくた。パワー用半導体装置に
おいて慣用されているように、本体の部分2と同じ導電
型で高度にドープした環状のチャネルストッパ領域を同
心配置の一番外側の環状領域(第1図で12a、12b
)を囲むようにして本体1の上側主表面の周囲に向5つ
て設けるのが一般である。しかし図示を簡略にするため
このようなチャネルストッパ領域は示してない。
同心環状領域11a 、1 lbおよび12艮。
12bは、本体表面に沿う空乏層のすその部分を“(1
9) 広くして、表面に隣接する対応電界をアバランシェ工(
なだれ)破壊現象における電子ホール対に対する限界電
界値以下に減少させることによりp−n接合20の絶縁
破壊電圧を大とする作用をする。
しかしながら活性装置領域10の外側底部の隅部・、あ
るいは内側環状領域11等の外側底部の隅部における空
乏層25内にピーク静電界が生ずることが発見された。
かかるピーク静電界は、これらの底部の隅部と隣接領域
間との等電位表面の曲率によって生ずるものであり、と
くに領域10 、11’″等とp−n接合20.21等
がp−n接合よりの空乏層の深さに比して浅い深度であ
る場合、または2つの隣接領域10,11.12間の間
隔に比して浅い深度であるときにこれが生ずる。環状領
域11.12が従来既知の形状に形成されている゛場合
を考えると、領域10,11.12は均一の深さくすな
わち、第1図の装置領域10aと同じ深さ)に形成され
、この場合の主p−n接合2゜の絶縁破壊電圧は上述の
何れがのピーク静電界によるアバランシェ破壊値により
制限される。領域′“□、20. 10.11.12をより接近させてこれらのピーlり静
電界を減少させようとすると、これら領域間のパンチス
ルー電圧が減少し、所定電圧に耐えるようにするために
はより多くの環状領域を必要とすることとなる。さらに
製造工程において、信頼1性大にかつ多量生産可能にし
て如何にこれらの深度の部分を接近させて生産し得るか
についての技術的限界がある。しかも領域10.11等
の深度を減少させると前述のピーク静電界が増加する。
本発明においては、活性装置領域10.またはO少くと
も1つの内側環状領域11あるいはこれら両者に対し、
これら領域の深い部分10 a 、 llaよりこれら
を囲む第2領域11.12等に面する側に外側側方に延
びる浅い部分1ob、llbをそれぞれ設け、これによ
って第1図に示すようにl′初めの領域10.11の深
い部分Boa、llaがこれらを囲む第2の領域11.
12に対し前記浅い部分10b、llbよりより余分に
離隔されるようにすることによって前述のピーク静電界
を減少せしめると共に高いバンチスルー11E圧を得ル
″″ことができる。第1図示の装置構造において、浅1
い部分10!2は平面図で見て活性装置領域10の全外
周に亘って設けて良く、また浅い部分11!2は環状領
域11の全外周に亘って延長するように設けて良い。同
様に浅い部分12見を第1図の環・状領域12の全外周
に設ける。
前述の如く第1図は実際の装置の正しい縮尺で表わした
ものではない。とくに装置各部の厚さ、あるいは深さは
図示の都合上誇張して示したり、小さくして示しである
。環状領域11.12等 hlおよび深い部分と浅い部
分10μ、 10 b 、 lla。
11!2等の正確な数、幅、間隔ならびに深さは所望の
絶縁破壊電圧と装置の種類に対し適当なように選択する
。例えば絶縁破壊電圧が500V以上で、領域10.1
1等の深い部分10 a 、 11 a”等が8μmの
深さの装置に対しては少くとも4個以上の同心環状領域
11.12等を設ける。この場合、一番内側の環状領域
11の幅は、その深さの7倍以上とし、活性装置領域1
0と領域11の間の間隔の10倍以上とし、かつ一番外
側の環状′“□領域の幅の2倍以上とし、外側に位置す
る各環状1領域の間の間隔は内側の各環状領域11.1
2の間の間隔よりも大とするを可とする。
1例として、第1図はいわゆるD−MOS型の絶縁ゲー
ト電界効果トランジスタに対し本発明に・よる深い部分
と浅い部分の領域構造を設けたものである。この場合、
各環状領域の深い部分11μ。
12a等は、D−MOS トランジスタに対し一般に設
ける例えば深さ8μmのp型接点領域10μと同じ写真
蝕刻(ホトリチオグラフ)およびドー″゛□ピング工程
で形成することができる。浅い部分10b、llb、1
2b等は、トランジスタの製造工程でトランジスタチャ
ネルが形成されるp副領域と同じ写真蝕刻およびドーピ
ング工程で形成しその深さは例えば1 ltmである。
しかしこの場1□合、これらの浅い部分10b、llb
、12b等は、p型領域15内にn型ソース領域16を
形成し、トランジスタの絶縁ゲー185の下側に活性チ
ャネル長を形成するため既知の如くして次に行われるド
ナーの導入に対しマスクするを要する。゛パすなわちこ
の例では、主p−n接合はトラフジ1スタのドレイン接
合であり、トランジスタのドレインドリフト領域である
本体の部分2は高導電性のn型基板8上の高抵抗度n−
型層として形成することができる。参照番号28は”1
p−n接合 、20.21.22等の表面終端を活性化
するためエピタキシャル層2の上側表面上の例えば二酸
化珪素の絶縁性活性化層である。この装置構造で金属化
した部分80はソース電極を形成し、金属化した部分8
8はトランジスタのドレイン電極を形1・・成する。
本発明による深い部分と浅い部分との領域構造10a、
10b、lla、llb等は他の型の装置、例えば電力
整流器、高電圧トランジスタ、サイリスタあるいは異な
る型の電界効果トランジス1夕にも適用することができ
る。また第1図示のD−MOS トランジスタおよび本
発明による他の型の装置に対し説明した深い部分と浅い
部分との領域構造を変形させることもできる。例えば環
状領域11.12等の内周よりも浅い部分を延長させパ
て設けることもできる。浅い部分11b、12b1等を
環状領域の外周に設けることに代えて、またはこれらを
設けることに加えて、とくに外側の環状領域を一定の深
さの領域のみで構成することができる。
第2図は深い部分と浅い部分の領域構造1 o a。
10b、、lla、llb、110.’12a、12b
129等を示し、これらのうち環状領域11と12とは
それらの外周および内周の双方に浅い部分11見、12
b、と110,120とを設けてい0る。これらの浅い
部分10b、llb、110゜12b、120を同じ写
真蝕刻およびドーピング工程で形成することにより、こ
れらすべての浅い部分は同じドーピング濃度で同じ深度
となり、また連続する領域10.11問および11.1
2間5の最小間隔は、浅い部分10!2と119、なら
びに11竺と11!2との間の間隔を定めるこの工程に
よって決定される。これは第1図の場合の如く、最小間
隔が深い部分10a、lla、12μを形成するマスク
の如く異なるマスクの整合によって゛決定される場合に
比し、連続領域間の最小間隔を1より信頼性大に、再生
産可能に生産しうる可能性を与えるものである。これは
内側領域間の間隔を定めるにとくに有利である。その理
由は、活性装置領域10に近い方の環状領域の間隔を活
性装置・領域10よりも遠い側の環状領域間隔よりも小
とするように環状領域の形状を定めることが望ましいか
らである。これは領域10.11間の間隔を領域11.
12間の間隔よりも小として図示しである。
深い部分と浅い部分とを持った領域構造の他の変形例を
第8図に示す。この例における外側環状領域18は、領
域No、11.12の深い部分10a、lla、12a
とほぼ同じドープ濃度とほぼ同じ深度を有する深いp副
領域のみより成る1″0このような領域構造は、活性装
置領域10より離れた側で環状領域間の間隔を大とし、
活性装置領域に隣接する側の環状領域の幅を大とする両
方より絶縁破壊特性を最適にする設計に適している。こ
は内側環状領域間の小間隙の形成、およびこれらl領域
の幅を広げるに役立ち、また上述の如くピーク電界の減
少に寄与する。領域12には外側の浅い部分12bを設
けてないので、環状領域12゜18間の間隔は、深い部
分1ga、lla等と深)い領域18とを同じ写真蝕刻
およびドープ工程で形成することにより信頼性大にかつ
再生産可能な方法で形成することができる。
第2図および第8図は、1例として絶縁ゲート電界効果
トランジスタおよびバイポーラトランシト・スタに上述
のような深い部分と浅い部分とを設けた領域構造を示す
。第2図において活性装置領域10はトランジスタのド
レイン領域であり、高抵抗性の本体の部分2内に高度に
ドープしたp型ソース領域17と同時に形成した高度に
ドープした′5p型接点領域10μを有する。これらの
ソースおよびドレイン領域17およびlOはこれらより
低度にドープしたソースおよびドレイン領域の延長部1
8および15に既知の如く接続してあり、これらの対向
する縁部はトランジスタのゲー)85”″の縁部と整合
する。この場合、金属化した部分80はドレイン電極を
形成し、ソース領域1フに接触し、また本体の部分2に
接続されている金属化しりll)aaはトランジスタの
ソース電極を形成する。浅い部分loq、11b、11
o、xgb等゛・は例えばイオンインプラチージョンに
よりソースとドレインの延長部分18と15の形成と同
じ写真蝕刻およびドープ工程によって形成することがで
き、図示の例ではその深度は約177mであり、一方深
い部分17.10a、11!L等は約2 pIHl=の
深度を有する。
第8図のバイポーラトランジスタ構造において、本体の
部分2は高度にド〒プしたn型基板8上に設けたn型高
抵抗性エピタキシャル層であり、トランジスタのコレク
タ領域を形成する。p副領域゛部分10竺は深いペース
接点領域であり、これは浅いp型活性ベース領域15を
包囲して設けである。この浅い活性ベース領域15はト
ランジスタのn型コレクタ領域部分2とn型エミッタ領
域19の間に設けである。この場合金属化部分80はべ
′”−スミ極を形成し、金属化部分88はコレクタ電l
極を形成し、また金属化部分86はエミッタ電極を形成
する。浅い部分10b、11旦、119等は活性ベース
領域15と同時に形成することができるが、エミッタ領
域19を形成するためのドー5ブ工程に対してはマスク
するを要する。この場合浅い部分10b、llb、11
0等は例えば約8μmの深さを有し、一方深い部分10
a、1la1■■■響暑−一−■ 等は例えば少くとも5μmの深さを有する。
これまでにおいて説明した実施例において浅い1′i部
分10b、llb等はこれらの対応する領域10.11
等の全周にわたって延びるように設けるものとした。し
かしながら、このような浅い部分の幅を周囲の位置によ
って変えることも有利である。特に環状領域の形状はそ
の周囲の特に高い゛゛ビーク静電界が生ずる場所に設け
ると有利である。第4図は活性装置領域10を囲んで設
けた同心環状領域構造1’l、12を有する例を示し、
これらの領域10,11.1gは第4図の平面図に示す
如く直線側縁を丸い隅部で連結した隅を丸め′。
た方形状である。この外周の丸みをつけた部分に1生ず
る高いピーク電界を減少させるため、領域10.11に
はこれらの隅部にこれら領域の深い置構造において領域
lOおよび11の外周の直線の部分は深い部分10μお
よび11亘のみより成る。しかしながらこれを変形した
構造として浅い部分10!2および11竺を領域10お
よび11の全外周に設け、第4図に示す如く丸みをつけ
た隅10部の幅を増加させる代りに、直線部分の幅を減
少させるようにすることもできる。
今までの説明した例において浅い部分1ob。
11b等は均一の深さとした。しかしながらこれら浅い
部分1 o b + i 1bの1つ以上は対応の深゛
゛い部分10a、lla等に隣接する部分に比較し、こ
れより離れた部分の深さを浅くすることもできる。この
ような例の断面を第5図に示しである。
第5図においては領域10,11*12は2つの深度の
浅い部分を有しており、その端の部分Nod。
11d、11旦、129は中間の部分IO!、 ・11
見、11!2,120より深さが浅くなっている。また
これら浅い部分の深度を徐々に浅くしていくこともでき
る。即ち、10aの深さより10dの深さまで徐々に変
化させるか、lObの深さよ5す】、0豆の深さまで徐
々にこれを変化させることもできる。これはインプラン
テーションのマスクの窒に傾斜のついた縁部を通じて浅
い部分のインプランテーションによる製造を行うことに
よって可能である。一般に浅い部分および深い部分10
b 、l・・11a、llb等は活性装置領域の領域形
成工程と同時に製造をするのが望ましい。この場合浅い
部分lO竺、i1b等と深い部分lO患、11ユ等は充
分大なるドーピング濃度を有するものとし、通常の逆バ
イアス動作条件の下で空乏層25によ11つてその深さ
の一部が非空乏化しないようにする必要がある。しかし
ながら、少くとも浅い部分10b、llb等の端部に対
してはこのようなドープ濃度と厚さは逆バイアス条件に
おいては完全に空乏化するようにし、いわゆる1リサ−
7″と2“(81) る。これに関しては°′高圧薄層装置″(リサ−7デイ
バイセス)としてジエー・ニー・アペルス(J、A、A
ppels )およびエッチ・エム・ジエー・ベース(
H,M、J、Vaes )がpl′ashington
 D、0.1979のIEEE Internatio
nal Electron Devioes Meet
ingのPP。288−241記載の文献を参照された
い。
第6図は他の変形例を示す。この例では下側にある(n
型)の本体の部分2よりも大なる抵抗度を有する多結晶
珪素層88を本体1の上側主表面]・・上に設けてあり
、浅い部分10 b 、 1 l b 、 110゜1
2b、120等の内の少くとも1つの少くとも上側部分
およびこれらの浅い部分が側方に延びている(p型)深
い部分10亘、1に、12ユ等の上側部分がこの高抵抗
性多結晶珪素層のドープ1゛領域(p型)となっている
。この層88は領域10.11,1gを分離するために
極めて高い抵抗度を有している。この層88は均一に分
布した酸素濃度をもってその抵抗性を増加させ、各(p
型)ドープ領域の外側に少くとも半絶縁性を生ず′”□
(82) るようにして既知の方法でドープにより設けるこ1とが
できる。p型領域1o、11.12等はこの層88内と
その下側の本体の部分2内にアクセプタドーパント(例
えば硼素)を多結晶珪素層88上に設けたマスク層のド
ーパント窓89を通じて−・拡散させることによって形
成することができる。
このアクセプタドーパントは下側の多結晶本体S分2内
よりも層88内で早く拡散するので深い部12b、12
0等の両方は単一のマスク工程を用い、同時に形成する
ことができる。絶縁性の活性化材料とすることができる
マスク層は最終の装置構造までそのまま保持させること
もできる。活性装置領域において、この多結晶層88の
ドープ領i5域はこれを除失し、また電極80に対する
接触窓でもこれを除去するが、その他の装置構造の個所
ではこれをそのまま残して差し支えない。
活性装置領域10の性質は装置の種類によって異なる。
第111ilないし第8図の例においてはこの一゛□活
性装置領域10はそれぞれソース領域、ドレイlン領域
およびベース領域の一部として示したものである。電力
整流ダイオードの場合において、この活性装置領域10
は本体の部分2に対しダイオードの整流接合を形成する
。しかしながら本発明5による電力整流ダイオードの整
流接合は本体の部分2に対し金属半導体ショットキィ(
5chottky)接触により形成でき、このショット
キィ接合はその周縁部を環状のガード領域1oで境を設
け、これは前記反対導電形の活性装置領域を形成するも
パ□のとすることができる。浅い部分10b、llb等
はこれらの環状ガード領域lo内に、またこれを囲む環
状領域11.12等内に設けることができる。
本発明はその範囲内で多くの変形が可能である”こと当
然である。少くとも100OVの絶縁破壊電圧を有する
装置に対しては1oないし15個の環状領域11.12
等を設け、それらのうち内側にある方の領域はその幅を
外側のものより広くし、かつ間隔を外側の領域の間より
もより接近させて−□″設ける。この場合−釜内側の環
状領域11は例え1ば外側の環状領域に比較してその深
さを12倍以上とし、活性装置領域10よりの間隔は1
5倍以上小すなわちL/1s以下とし、その幅は5倍以
上とする。これらの10ないし15個の環状領域の内・
、その外側にあるものは浅い部分を設けてない深い部分
のみの領域とし、他の環状領域は上述した如く各種群の
異なる形態の浅い部分を設けてよい。
1例を挙げると一番内側の環状領域およびこれに近いも
のの幾つか並びに活性装置領域10は2個j・・以上の
浅い部分で深さの異なるもの10 b 、 10d。
11b 、IIC,11d 、118等を設け、これに
続いて外側にある環状領域は一つの深さの浅い領域のみ
を設け、また幾つかの領域に対する浅い部分は領域の周
囲の一部分のみに設けることかで1−゛きる。
以上説明した各装置の領域の全ての導電形を反転させ反
対導電形の装置とし得ること当然である。
また、珪素以外の他の半導体材料を使用することもでき
る。アバランシェ破壊に対する限界電界強″゛(85ン 度の種々の値に対しこれらの他の半導体材料では・夫々
対応する値に適するようにすること当然である。本体表
面を活性化させる絶縁層28の代りに半絶縁層または絶
縁層と半絶縁層の組合せを堆積して領域10,11.1
2等を活性化することができる。
【図面の簡単な説明】
第1図ないし第8図は本発明による半導体装置の8つの
例を示す対応部分の縦断面図、第4図は本発明による他
の装置の平面図、パ″第5図は本発明の他の例を示す断
面図、第6図は本発明のさらに他の例を示す断面図であ
る。 1・・・半導体本体 2・・・本体の部分 8・・・n型基板 IO・・・活性装置領域 11、12・・・環状領域 10a・・・深い部分 10kl・・・浅い部分 (86) 11a、 12a・・・深い部分 12b、 120・・・浅い部分 20・・・主p−n接合 21、22.28 ・・・補助p−n接合25・・・空
乏層。

Claims (1)

  1. 【特許請求の範囲】 L 半導体本体の主表面に接する1導電型の部分を有す
    る半導体本体と、同じく前記主表面。 に接し前記本体の部分とともに主表面に迄達する主p−
    n接合を形成する反対導電型の活性装置領域とを有し、
    主p−n接合は装置のびる前記反対導電型の少くとも1
    つの環状領域を具えてなり、この少くとも1つの環状領
    域は前記主表面に接し、前記本体の部分とともに補助p
    −n接合を形成し、この補助p−n接合は前記逆バイア
    ス主p−n接合より延:びる空乏層の広がりの内に位置
    し、前記主p−n接合の絶縁破壊電圧を増加させる働き
    をし、前記活性装置領域と前記環状装置領域とは前記本
    体の部分に比しより高度にドープされている半導体装置
    において、b゛ 前記活性装置領域と環状領域により形成さ1れる群中の
    少くとも1つの第1領域は、深い部分と、この深い部分
    よりこの群のこれを包囲している環状領域に向って側方
    に延びる浅い部分とを有してなることを特徴とする半導
    −1体装置。 a 平面図において、第1領域の全外周より浅い部分が
    延びるようにした特許請求の範囲第1項記載の半導体装
    置。 & 平面図において、第1領域は丸みをもった0隅部で
    連結された直線側縁をもつ外周形状を有し、前記浅い部
    分は丸みをもった隅部には設けであるが、直線側縁の全
    体に沿っては設けてないようにした特許請求の範囲第1
    項記載の半導体装置。 弧 浅い部分を設けた第1領域を活性装置領域とする特
    許請求の範囲第2項または第8項゛記載の半導体装置。 五 活性装置領域を包囲する環状領域の少くとも外側面
    に環状領域の深い部分より外側側方2′・に延びる浅い
    部分を設け、この浅い部分は活1性装置領域の浅い部分
    とほぼ同じドープ濃度および深度とした特許請求の範囲
    第4項記載の装置。 1 活性装置領域を包囲する環状領域の少くと−。 も該活性装置領域に面する側に環状領域の深い部分より
    内側方に延びる浅い部分を設け、この浅い部分は前記活
    性装置領域の浅い部分とほぼ同じドープ濃度でかつほぼ
    同じ深度とし、活性装置領域とこれを包囲する環状領域
    ・・の間の最小間隔が上述の浅い部分間の間隔によって
    定められるようにした特許請求の範囲第4項または第5
    項記載の半導体装置。 I 活性装置領域を囲んで複数個の環状領域を設けてあ
    り、これら環状領域のうち少くとも1′−内側の1個の
    環状領域は少くとも一方の側面に浅い部分を有し、さら
    に少くとも1つの外側の環状領域は前記少くとも1つの
    内側の環状領域の深い部分とほぼ同じドープ濃度とほぼ
    同じ深度の深い部分のみにより構成される2゛。 如くした特許請求の範囲第5項または第6項・記載の半
    導体装置。 & 浅い部分と深い部分の両方を有する少くとも1つの
    内側環状領域は、深い部分のみよりなる少くとも1つの
    外側環状領域よりも広い・。 幅を有するようにした特許請求の範囲第7項記載の半導
    体装置。 9、 活性装置領域よりも遠い側の環状領域間の間隔は
    、内側の環状領域間の間隔よりも大となるようにした特
    許請求の範囲第7項またば・・第8項記載の半導体装置
    。 10、  少くとも1つの第1領域の浅い部分は、その
    深い部分に隣接する部分に比し、これより離れた方でよ
    り深度を小とした特許請求の範囲第1項ないし第9項の
    いずれかに記載の半1)導体装置。 11  下側の1導電型の本体の部分よりも高い抵抗度
    をも、つた多結晶珪素層を半導体本体の主表面上に設け
    、少くとも1個の前記浅い部分の少くとも上側部分と、
    この浅い部分が側方′″に延びる領域の上側部分とは、
    前記の高い抵1抗度の多結晶珪素層内の反対導電型のド
    ープ領域である如くした特許請求の範囲第1項ないし第
    10項のいずれかに記載の半導体装置。 1a  高い抵抗度の多結晶珪素層はその酸素濃度jが
    、反対導電型のドープ領域を形成される半絶縁外面を生
    ずる如くした特許請求の範囲第11項記載の半導体装置
JP59010358A 1983-01-28 1984-01-25 半導体装置 Expired - Fee Related JP2540480B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB08302443A GB2134705B (en) 1983-01-28 1983-01-28 Semiconductor devices
GB8302443 1983-01-28

Publications (2)

Publication Number Publication Date
JPS59141267A true JPS59141267A (ja) 1984-08-13
JP2540480B2 JP2540480B2 (ja) 1996-10-02

Family

ID=10537119

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59010358A Expired - Fee Related JP2540480B2 (ja) 1983-01-28 1984-01-25 半導体装置

Country Status (7)

Country Link
US (2) US4602266A (ja)
EP (1) EP0124139B1 (ja)
JP (1) JP2540480B2 (ja)
CA (1) CA1211866A (ja)
DE (1) DE3482078D1 (ja)
GB (1) GB2134705B (ja)
IE (1) IE840203L (ja)

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05145027A (ja) * 1990-12-21 1993-06-11 Siliconix Inc シリコン集積回路の製造に於ける欠陥形成の制御方法、酸化膜の品質及び欠陥形成の制御方法、二重拡散集積回路デバイスセルと、集積回路mosfetセルの形成方法
US5429964A (en) * 1990-12-21 1995-07-04 Siliconix Incorporated Low on-resistance power MOS technology
JP2005209843A (ja) * 2004-01-22 2005-08-04 Fuji Electric Holdings Co Ltd 半導体装置
JP2006516815A (ja) * 2003-01-15 2006-07-06 クリー インコーポレイテッド 炭化ケイ素半導体デバイスのためのエッジ終端構造及びその製造方法
JP2008085187A (ja) * 2006-09-28 2008-04-10 Sanyo Electric Co Ltd 半導体装置
US7911020B2 (en) 2007-07-12 2011-03-22 Fuji Electric Systems Co., Ltd. Semiconductor device having breakdown voltage maintaining structure and its manufacturing method
JP2013125928A (ja) * 2011-12-16 2013-06-24 Mitsubishi Electric Corp 半導体装置
US9515135B2 (en) 2003-01-15 2016-12-06 Cree, Inc. Edge termination structures for silicon carbide devices
US9614043B2 (en) 2012-02-09 2017-04-04 Vishay-Siliconix MOSFET termination trench
US9842911B2 (en) 2012-05-30 2017-12-12 Vishay-Siliconix Adaptive charge balanced edge termination
US9882044B2 (en) 2014-08-19 2018-01-30 Vishay-Siliconix Edge termination for super-junction MOSFETs
US9887259B2 (en) 2014-06-23 2018-02-06 Vishay-Siliconix Modulated super junction power MOSFET devices

Families Citing this family (64)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4651187A (en) * 1984-03-22 1987-03-17 Nec Corporation Avalanche photodiode
NL8401983A (nl) * 1984-06-22 1986-01-16 Philips Nv Halfgeleiderinrichting met verhoogde doorslagspanning.
IT1214805B (it) * 1984-08-21 1990-01-18 Ates Componenti Elettron Spositivi a semiconduttore con giunprocesso per la fabbricazione di dizioni planari a concentrazione di carica variabile e ad altissima tensione di breakdown
GB2173037A (en) * 1985-03-29 1986-10-01 Philips Electronic Associated Semiconductor devices employing conductivity modulation
JPS62122272A (ja) * 1985-11-22 1987-06-03 Toshiba Corp 半導体装置
IT1202311B (it) * 1985-12-11 1989-02-02 Sgs Microelettronica Spa Dispositivo a semiconduttore con una giunzione piana a terminazione auto passivante
CH670333A5 (ja) * 1986-04-30 1989-05-31 Bbc Brown Boveri & Cie
GB2201543A (en) * 1987-02-25 1988-09-01 Philips Electronic Associated A photosensitive device
US5438220A (en) * 1987-02-26 1995-08-01 Kabushiki Kaisha Toshiba High breakdown voltage semiconductor device
JPS63262873A (ja) * 1987-04-21 1988-10-31 Fuji Xerox Co Ltd 半導体装置
GB2206994A (en) * 1987-06-08 1989-01-18 Philips Electronic Associated Semiconductor device
EP0311816A1 (de) * 1987-10-15 1989-04-19 BBC Brown Boveri AG Halbleiterbauelement und Verfahren zu dessen Herstellung
US4999684A (en) * 1988-05-06 1991-03-12 General Electric Company Symmetrical blocking high voltage breakdown semiconducotr device
EP0360036B1 (de) * 1988-09-20 1994-06-01 Siemens Aktiengesellschaft Planarer pn-Übergang hoher Spannungsfestigkeit
US5049961A (en) * 1989-01-10 1991-09-17 Ixys Corporation Monolithic temperature sensing device
US5184201A (en) * 1989-06-07 1993-02-02 Kabushiki Kaisha Toyoda Jidoshokki Seisakusho Static induction transistor
JPH03180074A (ja) * 1989-12-08 1991-08-06 Fujitsu Ltd 半導体装置
US5032878A (en) * 1990-01-02 1991-07-16 Motorola, Inc. High voltage planar edge termination using a punch-through retarding implant
JP2701502B2 (ja) * 1990-01-25 1998-01-21 日産自動車株式会社 半導体装置
DE4035500A1 (de) * 1990-11-08 1992-05-14 Bosch Gmbh Robert Elektronischer schalter
US5404040A (en) * 1990-12-21 1995-04-04 Siliconix Incorporated Structure and fabrication of power MOSFETs, including termination structures
DE69314401T2 (de) * 1992-07-20 1998-04-09 Koninkl Philips Electronics Nv Halbleiteranordnung für hohe Spannungen
GB9215653D0 (en) * 1992-07-23 1992-09-09 Philips Electronics Uk Ltd A method of manufacturing a semiconductor device comprising an insulated gate field effect device
GB9216599D0 (en) * 1992-08-05 1992-09-16 Philips Electronics Uk Ltd A semiconductor device comprising a vertical insulated gate field effect device and a method of manufacturing such a device
GB9216953D0 (en) * 1992-08-11 1992-09-23 Philips Electronics Uk Ltd A semiconductor component
US5345101A (en) * 1993-06-28 1994-09-06 Motorola, Inc. High voltage semiconductor structure and method
US5536958A (en) * 1995-05-02 1996-07-16 Motorola, Inc. Semiconductor device having high voltage protection capability
EP0757382B1 (en) * 1995-07-31 2005-09-28 STMicroelectronics S.r.l. High voltage semiconductor monolithic device with integrated edge structure and corresponding manufacturing process
JP3581447B2 (ja) * 1995-08-22 2004-10-27 三菱電機株式会社 高耐圧半導体装置
US5677562A (en) * 1996-05-14 1997-10-14 General Instrument Corporation Of Delaware Planar P-N junction semiconductor structure with multilayer passivation
SE9701724D0 (sv) * 1997-05-09 1997-05-09 Abb Research Ltd A pn-diode of SiC and a method for production thereof
US6274918B1 (en) 1998-02-19 2001-08-14 Texas Instruments Incorporated Integrated circuit diode, and method for fabricating same
JP4017258B2 (ja) * 1998-07-29 2007-12-05 三菱電機株式会社 半導体装置
GB2355110A (en) * 1999-08-11 2001-04-11 Mitel Semiconductor Ltd High voltage semiconductor device termination structure
US6420757B1 (en) 1999-09-14 2002-07-16 Vram Technologies, Llc Semiconductor diodes having low forward conduction voltage drop, low reverse current leakage, and high avalanche energy capability
US6433370B1 (en) * 2000-02-10 2002-08-13 Vram Technologies, Llc Method and apparatus for cylindrical semiconductor diodes
KR100317337B1 (ko) 2000-03-15 2001-12-22 박종섭 고전압 트랜지스터의 제조방법
US6914306B1 (en) 2000-08-25 2005-07-05 Micron Technology, Inc. Electrostatic discharge protection device
GB2403850B (en) * 2000-10-31 2005-05-11 Fuji Electric Co Ltd Semiconductor device
GB2373634B (en) * 2000-10-31 2004-12-08 Fuji Electric Co Ltd Semiconductor device
US6580150B1 (en) 2000-11-13 2003-06-17 Vram Technologies, Llc Vertical junction field effect semiconductor diodes
US6537921B2 (en) 2001-05-23 2003-03-25 Vram Technologies, Llc Vertical metal oxide silicon field effect semiconductor diodes
JP5011611B2 (ja) 2001-06-12 2012-08-29 富士電機株式会社 半導体装置
EP1341238B1 (en) * 2002-02-20 2012-09-05 Shindengen Electric Manufacturing Co., Ltd. Diode device and transistor device
JP4274771B2 (ja) 2002-10-04 2009-06-10 新電元工業株式会社 半導体装置
US6841825B2 (en) * 2002-06-05 2005-01-11 Shindengen Electric Manufacturing Co., Ltd. Semiconductor device
AU2003268710A1 (en) * 2002-10-04 2004-04-23 Shindengen Electric Manufacturing Co., Ltd. Semiconductor device and process for fabricating the same
US6958275B2 (en) * 2003-03-11 2005-10-25 Integrated Discrete Devices, Llc MOSFET power transistors and methods
JP3914226B2 (ja) * 2004-09-29 2007-05-16 株式会社東芝 高耐圧半導体装置
US8110868B2 (en) 2005-07-27 2012-02-07 Infineon Technologies Austria Ag Power semiconductor component with a low on-state resistance
US8461648B2 (en) 2005-07-27 2013-06-11 Infineon Technologies Austria Ag Semiconductor component with a drift region and a drift control region
DE102006025135A1 (de) * 2006-05-30 2007-12-06 Infineon Technologies Ag Halbleiterbauelement mit einer mehrere Abschnitte aufweisenden Passivierungsschicht
US7875950B2 (en) * 2007-03-08 2011-01-25 Semiconductor Components Industries, Llc Schottky diode structure with multi-portioned guard ring and method of manufacture
US9484451B2 (en) 2007-10-05 2016-11-01 Vishay-Siliconix MOSFET active area and edge termination area charge balance
US7897471B2 (en) * 2008-06-19 2011-03-01 Fairchild Semiconductor Corporation Method and apparatus to improve the reliability of the breakdown voltage in high voltage devices
JP2011238771A (ja) * 2010-05-11 2011-11-24 Hitachi Ltd 半導体装置
WO2013021727A1 (ja) * 2011-08-05 2013-02-14 富士電機株式会社 半導体装置および半導体装置の製造方法
US9431249B2 (en) 2011-12-01 2016-08-30 Vishay-Siliconix Edge termination for super junction MOSFET devices
FR2987938A1 (fr) * 2012-03-12 2013-09-13 St Microelectronics Sa Dispositif electronique de protection contre les decharges electrostatiques, a structure concentrique
JP2014241367A (ja) * 2013-06-12 2014-12-25 三菱電機株式会社 半導体素子、半導体素子の製造方法
US9508596B2 (en) 2014-06-20 2016-11-29 Vishay-Siliconix Processes used in fabricating a metal-insulator-semiconductor field effect transistor
WO2016043247A1 (ja) 2014-09-17 2016-03-24 富士電機株式会社 半導体装置
TWI560875B (en) * 2015-11-19 2016-12-01 Nuvoton Technology Corp Semiconductor device and method of manufacturing the same
US11587460B2 (en) * 2020-01-22 2023-02-21 Ixl Learning, Inc. Method and system for adaptive language learning

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5814574A (ja) * 1981-07-17 1983-01-27 Nec Corp Mos電界効果トランジスタ

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3341380A (en) * 1964-12-28 1967-09-12 Gen Electric Method of producing semiconductor devices
US3391287A (en) * 1965-07-30 1968-07-02 Westinghouse Electric Corp Guard junctions for p-nu junction semiconductor devices
US3551760A (en) * 1966-03-28 1970-12-29 Hitachi Ltd Semiconductor device with an inversion preventing layer formed in a diffused region
NL6904619A (ja) * 1969-03-25 1970-09-29
JPS523277B2 (ja) * 1973-05-19 1977-01-27
US3909119A (en) * 1974-02-06 1975-09-30 Westinghouse Electric Corp Guarded planar PN junction semiconductor device
IN144488B (ja) * 1974-02-11 1978-05-06 Rca Corp
JPS573225B2 (ja) * 1974-08-19 1982-01-20
JPS524787A (en) * 1975-07-01 1977-01-14 Nec Corp Transistor containing embedded base
US4374389A (en) * 1978-06-06 1983-02-15 General Electric Company High breakdown voltage semiconductor device
JPS5546547A (en) * 1978-09-29 1980-04-01 Shindengen Electric Mfg Co Ltd Planar semiconductor device of high dielectric strength
JPS5773932A (en) * 1980-10-27 1982-05-08 Shindengen Electric Mfg Co Ltd High tension-resisting planer-type semiconductor device
US4414560A (en) * 1980-11-17 1983-11-08 International Rectifier Corporation Floating guard region and process of manufacture for semiconductor reverse conducting switching device using spaced MOS transistors having a common drain region
JPS58100460A (ja) * 1981-12-11 1983-06-15 Hitachi Ltd 縦形mos半導体装置
US4532534A (en) * 1982-09-07 1985-07-30 Rca Corporation MOSFET with perimeter channel
JPS5972764A (ja) * 1982-10-20 1984-04-24 Hitachi Ltd 半導体装置
JPS61158177A (ja) * 1984-12-28 1986-07-17 Toshiba Corp 半導体装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5814574A (ja) * 1981-07-17 1983-01-27 Nec Corp Mos電界効果トランジスタ

Cited By (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5429964A (en) * 1990-12-21 1995-07-04 Siliconix Incorporated Low on-resistance power MOS technology
JPH05145027A (ja) * 1990-12-21 1993-06-11 Siliconix Inc シリコン集積回路の製造に於ける欠陥形成の制御方法、酸化膜の品質及び欠陥形成の制御方法、二重拡散集積回路デバイスセルと、集積回路mosfetセルの形成方法
US9515135B2 (en) 2003-01-15 2016-12-06 Cree, Inc. Edge termination structures for silicon carbide devices
JP2006516815A (ja) * 2003-01-15 2006-07-06 クリー インコーポレイテッド 炭化ケイ素半導体デバイスのためのエッジ終端構造及びその製造方法
JP2011243999A (ja) * 2003-01-15 2011-12-01 Cree Inc 炭化ケイ素半導体デバイスのためのエッジ終端構造及びその製造方法
US8124480B2 (en) 2003-01-15 2012-02-28 Cree, Inc. Methods of fabricating silicon carbide devices incorporating multiple floating guard ring edge terminations
JP2012084910A (ja) * 2003-01-15 2012-04-26 Cree Inc 炭化ケイ素半導体デバイスのためのエッジ終端構造及びその製造方法
JP2005209843A (ja) * 2004-01-22 2005-08-04 Fuji Electric Holdings Co Ltd 半導体装置
JP4696451B2 (ja) * 2004-01-22 2011-06-08 富士電機システムズ株式会社 半導体装置
JP2008085187A (ja) * 2006-09-28 2008-04-10 Sanyo Electric Co Ltd 半導体装置
US7911020B2 (en) 2007-07-12 2011-03-22 Fuji Electric Systems Co., Ltd. Semiconductor device having breakdown voltage maintaining structure and its manufacturing method
JP2013125928A (ja) * 2011-12-16 2013-06-24 Mitsubishi Electric Corp 半導体装置
US8963198B2 (en) 2011-12-16 2015-02-24 Mitsubishi Electric Corporation Semiconductor device
US9614043B2 (en) 2012-02-09 2017-04-04 Vishay-Siliconix MOSFET termination trench
US9935193B2 (en) 2012-02-09 2018-04-03 Siliconix Technology C. V. MOSFET termination trench
US9842911B2 (en) 2012-05-30 2017-12-12 Vishay-Siliconix Adaptive charge balanced edge termination
US10229988B2 (en) 2012-05-30 2019-03-12 Vishay-Siliconix Adaptive charge balanced edge termination
US9887259B2 (en) 2014-06-23 2018-02-06 Vishay-Siliconix Modulated super junction power MOSFET devices
US10283587B2 (en) 2014-06-23 2019-05-07 Vishay-Siliconix Modulated super junction power MOSFET devices
US9882044B2 (en) 2014-08-19 2018-01-30 Vishay-Siliconix Edge termination for super-junction MOSFETs
US10340377B2 (en) 2014-08-19 2019-07-02 Vishay-Siliconix Edge termination for super-junction MOSFETs

Also Published As

Publication number Publication date
EP0124139A2 (en) 1984-11-07
GB2134705A (en) 1984-08-15
DE3482078D1 (de) 1990-05-31
IE840203L (en) 1984-07-28
GB8302443D0 (en) 1983-03-02
CA1211866A (en) 1986-09-23
US4602266A (en) 1986-07-22
US4774560A (en) 1988-09-27
JP2540480B2 (ja) 1996-10-02
EP0124139A3 (en) 1987-05-13
GB2134705B (en) 1985-12-24
EP0124139B1 (en) 1990-04-25

Similar Documents

Publication Publication Date Title
JPS59141267A (ja) 半導体装置
US4399449A (en) Composite metal and polysilicon field plate structure for high voltage semiconductor devices
US6326656B1 (en) Lateral high-voltage transistor
JP3413250B2 (ja) 半導体装置及びその製造方法
US4412242A (en) Planar structure for high voltage semiconductor devices with gaps in glassy layer over high field regions
US5489799A (en) Integrated edge structure for high voltage semiconductor devices and related manufacturing processs
US6190948B1 (en) Method of forming power semiconductor devices having overlapping floating field plates for improving breakdown voltage capability
US4742377A (en) Schottky barrier device with doped composite guard ring
US4959699A (en) High power MOSFET with low on-resistance and high breakdown voltage
US5861657A (en) Graded concentration epitaxial substrate for semiconductor device having resurf diffusion
US6534823B2 (en) Semiconductor device
US4060821A (en) Field controlled thyristor with buried grid
US3302076A (en) Semiconductor device with passivated junction
JPH0455347B2 (ja)
JPH0336311B2 (ja)
JPH0362309B2 (ja)
TWI818228B (zh) 用於功率半導體元件之高壓終端結構及其製造方法
JPS62189754A (ja) 半導体装置
US5705830A (en) Static induction transistors
JP3221489B2 (ja) 絶縁ゲート型電界効果トランジスタ
KR100503936B1 (ko) 반도체장치
JP3372176B2 (ja) 半導体装置とその製造方法
KR100392699B1 (ko) 반도체장치및그의제조방법
JPS5976476A (ja) 絶縁ゲ−ト電界効果トランジスタ
JP3221673B2 (ja) 高耐圧半導体装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees