JPS5873049A - 電子編集における位相整合方式 - Google Patents

電子編集における位相整合方式

Info

Publication number
JPS5873049A
JPS5873049A JP56172305A JP17230581A JPS5873049A JP S5873049 A JPS5873049 A JP S5873049A JP 56172305 A JP56172305 A JP 56172305A JP 17230581 A JP17230581 A JP 17230581A JP S5873049 A JPS5873049 A JP S5873049A
Authority
JP
Japan
Prior art keywords
signal
delay counter
phase
output
mode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP56172305A
Other languages
English (en)
Other versions
JPS63862B2 (ja
Inventor
Seiji Yamaguchi
山口 聖司
Masaru Hashirano
柱野 勝
「やぶ」 利臣
Toshiomi Yabu
Yutaka Oota
豊 太田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP56172305A priority Critical patent/JPS5873049A/ja
Publication of JPS5873049A publication Critical patent/JPS5873049A/ja
Publication of JPS63862B2 publication Critical patent/JPS63862B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/18Driving; Starting; Stopping; Arrangements for control or regulation thereof
    • G11B15/46Controlling, regulating, or indicating speed

Landscapes

  • Management Or Editing Of Information On Record Carriers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、キャプスタンサーボ系を備えた回転ヘッド型
磁気記録再生装置(以下VTRと称す)における電子編
集における位相整合方式に関し、特に電子編集のスタン
バイモードから記録モードへ切換えた際に、キャプスタ
ンサーボ系の位相同期糸れが生じない新規な方式を提供
するものである。
通常のVTRでは、再生時のトラッキングを良好にする
ためにキャプスタンサーボ系が用いら扛る。
キャプスタンサーボ系を備えたVTRでは、記録時には
キャプスタンの回転位相検出信号と基準信号とを位相比
較して、両信号の位相差が一定になるようにサーボ系を
動作させると共に前記基準信号をコン!・ロール信号と
して磁気テープのコントロールトランクに記録する。再
生時にはコントロールトランクからの再生コントロール
信号f!:基準信号と位相比較して、両信号の位相差が
一定になるようにキャプスタンサーボ系を動作さ亡−C
い机 上記のようなキャプスタンサーボ系を備えたVTRにお
いて、電子編集を行なう場合、再生モードである電子編
集のスタンバイモードから記録モードへ切換えた時に、
被比較信号を再生コントロール信号からキャプスタンの
回転位相信号へ切換えるために両信号の位相整合ができ
ていないと位相ロックがはずれる。このため、キャプス
タンモータは加速または減速され乍ら位相ロック状態と
なり、この間磁気テープが速度変調された形で記録され
るので再生時に電子編集の継ぎ目でトラッキングがとれ
なくなる問題点があった。
この問題点を解決するために、従来は電子@東の際にキ
ャプスタンモータの回転位相と基準信号の位相との位相
整合を行なっている。
以下図面により従来例を説明する。
第1図は従来の電子編集における位相比較信号の位相整
合方式の構成図、第2図は第1図の動作波形図である。
第1図において、1は位相比較器、2は切換回路、3は
周波数変換器、4は制御信号発生器である。第1図およ
び第2図に基づいてこの動作の説明をおこなう。
キャプスタンモータの回転を検出した回転検出信号すは
周波数変換器3に入力される。周波数変換器3は回転検
出信号すを基準信号eの周波数(fb/n ’)に等し
くなるように1/n(ただしnは自然数)の周波数に変
換した変換信号Cを出力する。よって、回転検出信号す
は周波数fbで周波数変換器3により周波数fb/nの
変換信号Cとなり、この変換信号Cは切換回路2の一方
の入力となる。切換回路2の他方の入力は磁気テープの
コントロールトラックから再生したコントロール信号a
である。切換回路2の出力qはモード指令信号dにより
、電子編集のスタンバイモードならばコントロール信号
aとなり、電子編集の記録モードならば変換信号Cとな
るように構成している。
切換回路2の出力qは位相比較器1に位相比較信号とし
て人力さ扛て基準信号eと位相比較がお・こなわ扛、位
相比較器1は位相誤差信号りを出力する。
制御信号発生器4はモード指令信号dと基準1.jk−
j eを入力としで、モード指令信号dがスタン・・イ
、モードから記録モードに切換えら才また時刻t4で周
波数変換器3の動作を停止Fさせ、次の基準信号eが発
生する時刻t6で再び周波数変換器3の動作を開始する
制御信号fを発生させている。周波数変換器3は制御信
号fにより時刻t5で動作を再開するが、時刻t5以後
の最初の回転検lit (r4号すが時・刻t6で入力
されると変換信号Cが発生するように構成されている。
よって時刻t4でモード指令信号dがスタンバイモード
から記録モードに切換る際に、位相比較信号qと基準信
号eとの位相差のズレは16−16で与えられ、その範
囲は o (t6− t5>、、 /fb となり、最大/fbとなる。
位相比較信号qの位相と基準信号eの位相との位相ズレ
が大きければ大きいほど、電子編集の際にキャプスタン
モータの回転位相と基準信号の位相との間の位相整合に
要する時間が長くなるため、VTRとしては好ましくな
い。
よって位相比較信号qと基準信号eとの位相差のズレを
小さくシ、電子編集の際にキャプスタンモータの回転位
′相と基準信号の位相との間の位相整合に要する時間を
短かぐしなければならない。
本発明は、従来例の位相整合方式に比べてより位相ずれ
のない、同期乱れの軽減された方式を提供するものであ
る。第3図は本発明の構成を示すブロック図、第4図は
第3図の動作を示す波形図である。
以下に第3図及び第4図に基づいて本発明の構成及び動
作を説明する。第3図において、1は位相比較器、2は
切換回路、3は周波数変換器、5はプリセット回路、6
は遅延カウンタ、7はラッチ回路であるっ キャプスタンモータの回転検出信号b(周波数I−i/
bである)は周波数変換器3に入力し、基準信号eの周
波数(fb/n)に等しくなるように1/n(nは自然
数)K変換した出力Cを発生させる1捷だ、周波数変換
器3はスタンバイモードで時刻to、t3の再生コント
ロール信号dでリセットされ、時刻11.14の回転検
出信号すが変換信号Cとして出力される。即ち、コント
ロール信号aでリセットされた直後の回転検出信号すを
変+1!信けCとして得る構成にしている、しかしこね
は、2番月−!たは3番目せたは・・・・・・n@目の
子じめ定められた信号すであっても構わない。
切換回路2にはコントロール信号aと変換信号Cとを入
力し、モード指令信号dにより時刻t6以前のスタンバ
イモードならコントロール信号aを信号iとして出力1
〜、時刻t5以降の記録モードなら変換信号Cを信号1
として出力する構成にしている。
スタンバイモードにおいてプリセット回路5にコントロ
ール信号aにより時刻t。、t3で語数開始値NPoを
カウンタ6にプリセット日、カウンタ6は基準信号に比
べ高周波数のクロックパルスβ延信号qを発生する。こ
のとき、カウンタ6は所定値NFに達した時点で計数停
止する構成にしても構わないっ 位相比較器1は基準信号eと遅延信号qとを位相比較し
て位相誤差出力りを出力し、キャプスタンサーボ系の制
御信号として用いる。
ラッチ回路7は、スタンバイモードにおいて変換信号C
でカウンタ6の計数途」二値NPXを一時記憶(ラッチ
)する構成にしており、記録モードではランチ動作を解
除し、記録モードに切換わる直前のNPxを保持してい
る。
スタンバイモードにおいてラッチ回路7では、コントロ
ール信号aにより時刻t0.t3で遅延カウンタ6に計
数開始値NPoをプリセットし、遅延カウンタ6の計数
途上値NPXを時刻11.14の変換信号Cでラッチし
ているため、ラッチ回路7のの出力mの値NPXはコン
トロール信号aと変換信号Cとの位相ずれをキャンセル
した値となる。
しかるに、記録モードへ切換えたときラッチ動作を解除
し、NPxをNPQに代わる新たな計数ISm始値とし
て用いれば、切換回路2のIL力1力;コン(・ロール
信号aから変換信号Cに切換4つっても、遅延カウンタ
6の遅延出力qの発生するタイミングが変化しないので
位相ずれを発生させないツDtって、キャプスタンサー
ボ系の基準信号eと遅4Lj5”;号qとの位相関係は
一定に保たね1、同期徨、ね、を走弓さないので電子編
集の継ぎ目での変動は全くない。
強いて言うなら、遅延カウンタ6を動作させるクロック
ツくルス2の周期相当分の位相ずわ、はおるが、これは
全く無視できる値にできる。
以トの説明で明らかなように、本発明では電子編集のス
タンノ(イモードにおいて、コントロール信号aで遅延
カウンタ6に計数開始値NPOを〕゛1ノセットし、計
数途上値NPXを変換信号Cでラッチしており、記録モ
ードへの切換え時に、前5己ラッチ動作を解除し、最初
の変換信号Cで前J己う・ノチの値Npx’を遅延カウ
ンタ6にフ゛9セットする構成にしたため、コントロー
ル信号aと変換信号Cとの位相ずれをキャンセルするこ
と力;できる。こtlにより、基準信号eと遅延カウン
タ6の遅+正イ言号qとの位相関係を一定に保つことが
でき、キャフ。
スタンサーボ系の同期孔れを防上てきるので、電子編集
の継き目でのテープの速度の変動カニ全<Fらないよう
にできる特長がある。
【図面の簡単な説明】
第1図は従来の電子編集における位相整合ノj式の構成
図、第2図は第1図の動作波形図、第31閾は本発明の
位相整合方式の1実施例を示す構成1凶、第4図は第3
図の動作波形図である。 1・・・・・・位相比較器、2・・・・・・切換[釦路
、3・・・・・周波数変換器、4・・・・・・制御信号
発生8器、6・・−・・−グリセット回路、6・・・・
・・カウンタ、7・・・・・ラッチN路。

Claims (1)

    【特許請求の範囲】
  1. ギヤゲスタンモータの回転検出信号を周波数変換する周
    波数変換手段よ、モード指令信号により電r−編集のス
    タンバイモードで1与生コン) r、+ −A信号を出
    力し、記録モードで前記周波数変換手段の出力を出力す
    る切換手段と、クロックパルスをR1数し、所定値に達
    して遅延信号を発生する遅延カウンタと、前記切換手段
    の出力により前記遅延カウンタに計数開始値をプリセッ
    トするプリセット手段と、前記遅延カウンタの割数値を
    一時記1ij、するラッチ手段と、基準信号と前記遅延
    カウンタの出力とを位相比較する比較手段とを具備し、
    +iir記スタメスタンバイモードて前記コントロール
    信号により前記周波数変換手段をリセットすると共Vこ
    t)11記周波数変換手段の出力により前記ラッチ手段
    を動作させ、前記記録モードにおいて前記リセット及び
    前記ランチ手段の動作を解除すると共に前記ランチ手段
    の出力を前記遅延カウンタにグリセットすることを特徴
    とする電子編集における位相整合方式。
JP56172305A 1981-10-27 1981-10-27 電子編集における位相整合方式 Granted JPS5873049A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56172305A JPS5873049A (ja) 1981-10-27 1981-10-27 電子編集における位相整合方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56172305A JPS5873049A (ja) 1981-10-27 1981-10-27 電子編集における位相整合方式

Publications (2)

Publication Number Publication Date
JPS5873049A true JPS5873049A (ja) 1983-05-02
JPS63862B2 JPS63862B2 (ja) 1988-01-08

Family

ID=15939454

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56172305A Granted JPS5873049A (ja) 1981-10-27 1981-10-27 電子編集における位相整合方式

Country Status (1)

Country Link
JP (1) JPS5873049A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5924466A (ja) * 1982-07-30 1984-02-08 Toshiba Corp ビデオテ−プレコ−ダのキヤプスタンサ−ボ装置
JPS6022762A (ja) * 1983-07-19 1985-02-05 Sanyo Electric Co Ltd 磁気記録再生装置のデジタルサ−ボ回路
JPS60201562A (ja) * 1984-03-24 1985-10-12 Rohm Co Ltd ビデオテ−プレコ−ダのつなぎ撮り制御回路

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5924466A (ja) * 1982-07-30 1984-02-08 Toshiba Corp ビデオテ−プレコ−ダのキヤプスタンサ−ボ装置
JPH0547905B2 (ja) * 1982-07-30 1993-07-20 Tokyo Shibaura Electric Co
JPS6022762A (ja) * 1983-07-19 1985-02-05 Sanyo Electric Co Ltd 磁気記録再生装置のデジタルサ−ボ回路
JPH0311013B2 (ja) * 1983-07-19 1991-02-15 Sanyo Electric Co
JPS60201562A (ja) * 1984-03-24 1985-10-12 Rohm Co Ltd ビデオテ−プレコ−ダのつなぎ撮り制御回路
JPH0547906B2 (ja) * 1984-03-24 1993-07-20 Rohm Kk

Also Published As

Publication number Publication date
JPS63862B2 (ja) 1988-01-08

Similar Documents

Publication Publication Date Title
US5781688A (en) Method and apparatus for reproducing a compressed digital video signal at multiple speed
JPS6325425B2 (ja)
JPS61267957A (ja) 磁気テ−プ記録再生装置
JPS5873049A (ja) 電子編集における位相整合方式
JP2623751B2 (ja) 記録制御信号の伝送方法および記録制御回路
GB2042223A (en) Motor speed control circuits
US4525752A (en) Apparatus for recording and reproducing a digital signal
JPH04168989A (ja) キャプスタンサーボ装置
US4795950A (en) Phase controller for motor
JPH077543B2 (ja) 電子編集サーボ装置
JPH0547906B2 (ja)
JPH01307317A (ja) Pll回路
JPS5877051A (ja) 電子編集位相整合装置
JPH0646471B2 (ja) つなぎ撮り制御回路
JPH0544908Y2 (ja)
JPS648951B2 (ja)
JPH028385B2 (ja)
JPH0553026B2 (ja)
JPH0158576B2 (ja)
JPH0341022B2 (ja)
JPS6339988B2 (ja)
JPS59191978A (ja) ビデオデイスクプレ−ヤの時間軸サ−ボ系
JPH0644809B2 (ja) 音声信号の再生位相制御回路
JPH0452553B2 (ja)
JPH05135438A (ja) サーボ回路