JPS58181154A - マイクロプログラムトレ−ス装置 - Google Patents
マイクロプログラムトレ−ス装置Info
- Publication number
- JPS58181154A JPS58181154A JP57064170A JP6417082A JPS58181154A JP S58181154 A JPS58181154 A JP S58181154A JP 57064170 A JP57064170 A JP 57064170A JP 6417082 A JP6417082 A JP 6417082A JP S58181154 A JPS58181154 A JP S58181154A
- Authority
- JP
- Japan
- Prior art keywords
- microprogram
- address
- tracing
- clock
- internal storage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/36—Prevention of errors by analysis, debugging or testing of software
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57064170A JPS58181154A (ja) | 1982-04-16 | 1982-04-16 | マイクロプログラムトレ−ス装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57064170A JPS58181154A (ja) | 1982-04-16 | 1982-04-16 | マイクロプログラムトレ−ス装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS58181154A true JPS58181154A (ja) | 1983-10-22 |
JPH046024B2 JPH046024B2 (enrdf_load_stackoverflow) | 1992-02-04 |
Family
ID=13250315
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57064170A Granted JPS58181154A (ja) | 1982-04-16 | 1982-04-16 | マイクロプログラムトレ−ス装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58181154A (enrdf_load_stackoverflow) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01206441A (ja) * | 1988-02-15 | 1989-08-18 | Nec Corp | トレーサ |
WO2006087806A1 (ja) * | 2005-02-18 | 2006-08-24 | Fujitsu Limited | クロック生成装置、クロック生成方法、クロック生成プログラム、動作検証装置、動作検証方法及び動作検証プログラム |
JP2011519100A (ja) * | 2008-04-28 | 2011-06-30 | イマジネイション テクノロジーズ リミテッド | パイプライン型アーキテクチャを有するデータプロセッサ内のトレースデータを与えるシステム |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55115146A (en) * | 1979-02-27 | 1980-09-04 | Toshiba Corp | Program trace unit |
JPS57182857A (en) * | 1981-05-07 | 1982-11-10 | Hitachi Ltd | Program trace accumulating and recording system |
-
1982
- 1982-04-16 JP JP57064170A patent/JPS58181154A/ja active Granted
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55115146A (en) * | 1979-02-27 | 1980-09-04 | Toshiba Corp | Program trace unit |
JPS57182857A (en) * | 1981-05-07 | 1982-11-10 | Hitachi Ltd | Program trace accumulating and recording system |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01206441A (ja) * | 1988-02-15 | 1989-08-18 | Nec Corp | トレーサ |
WO2006087806A1 (ja) * | 2005-02-18 | 2006-08-24 | Fujitsu Limited | クロック生成装置、クロック生成方法、クロック生成プログラム、動作検証装置、動作検証方法及び動作検証プログラム |
JPWO2006087806A1 (ja) * | 2005-02-18 | 2008-07-03 | 富士通株式会社 | クロック生成装置、クロック生成方法、クロック生成プログラム、動作検証装置、動作検証方法及び動作検証プログラム |
JP2011519100A (ja) * | 2008-04-28 | 2011-06-30 | イマジネイション テクノロジーズ リミテッド | パイプライン型アーキテクチャを有するデータプロセッサ内のトレースデータを与えるシステム |
US9720695B2 (en) | 2008-04-28 | 2017-08-01 | Imagination Technologies Limited | System for providing trace data in a data processor having a pipelined architecture |
Also Published As
Publication number | Publication date |
---|---|
JPH046024B2 (enrdf_load_stackoverflow) | 1992-02-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5933553U (ja) | プロセツサ | |
JPH0769791B2 (ja) | マイクロプロセッサ | |
JPS58181154A (ja) | マイクロプログラムトレ−ス装置 | |
US20050086400A1 (en) | FIFO interface for flag-initiated DMA frame synchro-burst operation | |
JP2758624B2 (ja) | マイクロプログラムの調速方式 | |
JP3014605B2 (ja) | ファジィ・コンピュータ | |
JPS60124746A (ja) | デ−タ処理装置 | |
JPS62279438A (ja) | トレ−ス回路 | |
JPH0441376Y2 (enrdf_load_stackoverflow) | ||
SU1174932A1 (ru) | Устройство дл отладки программ | |
JPS61252585A (ja) | 画面メモリ制御装置 | |
SU1354192A1 (ru) | Микропрограммное устройство управлени | |
JPS5855485Y2 (ja) | 情報処理装置 | |
JPH02183844A (ja) | デコード信号制御方法 | |
JPH0423021A (ja) | タイマ回路 | |
JPH0561660B2 (enrdf_load_stackoverflow) | ||
JPS5875250A (ja) | デジタル情報処理装置 | |
JPH0335334A (ja) | 情報処理装置 | |
JPH01281532A (ja) | マイクロプログラム制御装置 | |
JPS6114534B2 (enrdf_load_stackoverflow) | ||
JPS61170831A (ja) | 中央処理装置の命令実行制御装置 | |
JPH04344554A (ja) | シリアルデータ通信装置 | |
JPH02205962A (ja) | 入出力命令実行制御方式 | |
JPH01102653A (ja) | マイクロ・プログラム制御方式 | |
JPH038044A (ja) | マルチプロセッサ・システムにおける時計制御方式 |