JPS58105649A - 2重ル−プ状デ−タ伝送システムのデ−タ伝送方法 - Google Patents

2重ル−プ状デ−タ伝送システムのデ−タ伝送方法

Info

Publication number
JPS58105649A
JPS58105649A JP56203483A JP20348381A JPS58105649A JP S58105649 A JPS58105649 A JP S58105649A JP 56203483 A JP56203483 A JP 56203483A JP 20348381 A JP20348381 A JP 20348381A JP S58105649 A JPS58105649 A JP S58105649A
Authority
JP
Japan
Prior art keywords
data transmission
data
transmission device
upstream
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP56203483A
Other languages
English (en)
Other versions
JPH0126215B2 (ja
Inventor
Yasuhisa Shiobara
康壽 塩原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Tokyo Shibaura Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Tokyo Shibaura Electric Co Ltd filed Critical Toshiba Corp
Priority to JP56203483A priority Critical patent/JPS58105649A/ja
Publication of JPS58105649A publication Critical patent/JPS58105649A/ja
Publication of JPH0126215B2 publication Critical patent/JPH0126215B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/42Loop networks

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 積) 技術分野 本発明は、データ伝送方法に係りプラント内に散在する
複数のデータ伝送装置間を2組の伝送路でループ状に直
列に接続し各々のデータ伝送装置間で情報交換を行う2
重ループ状データ伝送システムのデータ伝送方法に関す
る。
lbl  従来技術 第1図は、従来の2重ループ状データ伝送システムの構
成例で、各データ伝送装置11a〜lidは、主伝送路
12及予備伝送路1302組の伝送路で、ループ状に直
列接続されて、各々情報交換を行っている。
従来、この種のデータ伝送システムでは、一つのデータ
伝送装置に異常が発生した場合、データ伝送システム全
体の機能停止を避ける為に、伝送路を2重化して異常と
なったデータ伝送装置を切り離し上流及び下流のデータ
伝送装置で伝送路の折り返しを行いシステムの縮小再構
成を行う2重ループ状データ伝送システム構成がとられ
た。
この様にして、異常なデータ伝送装置はデータ伝送シス
テムから切離されオフライン状態となるが、故障修復の
後、このデータ伝送装置を再び、システム中へオンライ
ン復帰させる場合、システムの故障検出・管理を行うデ
ータ伝送装置(以下SvC局とする)との間に特別な制
御ループが無い場合、オンライン状態の他のデータ伝送
装置から保守員の操作により故障復帰の要求を810局
へ伝送してシステムの再構成要求を行い、システムの再
構成要求を検出した810局は、異常により切離されて
いたデータ伝送装置の上流及下流のデータ伝送装置で折
り返されていた伝送路を元の状態に戻す事で、オフライ
ン状態にあったデータ伝送装置をオンライン状態へ復帰
していた。
この様にオフライン状t!lKあるデータ伝送装置と8
10局を結ぶ専用の制御線が無い場合は、オンライン状
態のデータ伝送装着(SVC局4よむ)から復帰要求し
、故障局自身でオンライン復帰の要求が出来ず、各デー
タ伝送装置相互は通常、相当距離離れている事もあり操
作・保守上で1人の保守員ではやりにくいという欠点が
あった。
また、故障局自身でオンライン復帰要求出来るものも、
A?!aVC局で、定期的に復帰要求があるか否か、検
出動作を行うので、通常のデータ伝送機能に著しい影響
を与え、伝送効率を悪化させゐ欠点があった。
(C)  発明の目的 本発明は上記従来方式の欠点に鑑みてなされたもので切
離されてオフライン状態になっているデータ伝送装置か
ら通常のデータ伝送効率忙影響を与えず、自局をオンラ
イン状態へ復帰要求することを容jllIC行うことの
できる2重ループ状データ伝送システムのデータ伝送方
法を提供することな目的とする。
(d)  発明の構成 第2図は本発明によるデータ伝送装置の構成を等 示す一実施例であり、主伝送路12a、12b1及予備
伝送路t3a、13b<接続する送受信回路21と送受
信論理回路22と送受信データの制御を行うマイクロプ
ロセッサ24、メモリ213割込制御26、データ伝送
装置に接続するコントローラとのインターフェイス制御
210及送受信データのバッファメモリ29、データ伝
送装置へ外部から喪シ 求を行うメインテナンスコンツル28及インターフェイ
ス回路27、特定ビットパターンの一致検出回路23で
構成される。
第3図は、第2図の送受信論理回路22の一構成例で、
受信データレジスタ31と送信データレジスタ32、受
信直並列変換回路33、送信直並列変換回路34.エラ
ーコード生成、検出判定回路35、受信局アドレス識別
、伝送フレーム開始終了検出回路36、リピート時のビ
ット操作回路38より成る。
第4図は、第2図の送受信回路21で、主伝送路123
.及び予備伝送路13J1につながり受信データ識別再
生クロック再生を行う受信回路41.42主伝送路12
bと予備伝送路13bにつながる送信回路43,44 
 、送受信論理回路22につながり送受信方向(チャネ
ル)を選択するスイッチ・マトリックス回路45で構成
する。
第5図(a)〜(d)はスイッチマトリックス回路45
により2mの送受信回路41〜44の選択状態を示した
モード図で4つの状態を収る事が出来る。
116図は、第2図の特定ビットパターンの一致検出回
路23の一構成例で比較器61%シフトレジスタ62、
パターン設定器63で構成する。
(e)  発明の作用 上述構成に於る本発明の作用を第2図乃至第6図を用い
て以下に説明する。
主伝送路12aもしくは、予備后送路13aのデータは
、スイッチマトリックス回路45へ与えられるチャネル
選択信号46により、2つの受信回路41.42のうち
の1方の信号が受信データクロック47として選択され
て送受信論理回路22へ導かh自局アドレスと一致する
伝送フレームのデータが取り込まれる。
また、2つの送信回路43.44のうちの1方へ送信デ
ータクロック48が選択されて送受信論理回路22から
の送信データを伝送する。即ち、スイッチ・マトリック
ス回路45により、2組の送信/受信回路41〜44の
うち1組が選択され、送受信論理回路22へ導かれる。
以上の様なハードウェア構成をとる2重ループ状データ
伝送システムに於いて、データ伝送装置が異常となると
、異常となったデータ伝送装置を810局が検出し、そ
の上流のデータ伝送装置では、第5図(C)で示したモ
ードに1又、下流のデータ伝送装置では、(d)で示し
たモードにスイッチ・マトリックス回路45ヘチャネル
選択信号46を与え、伝送路を各々のゲータ伝送装置で
折り返して異常となったデータ伝送装置をシステムから
切離す。
上述の様にして上下流のデータ伝送装置に於いて伝、送
路を折り返すと共に、データ伝送に直接関与しない1組
の送信/受信回路、即ち第5図(C)。
(dlK於ける42.43及び41.44で、各々切離
されたデータ伝送装置からの受信データの折り返しリピ
ート動作をさせる様にスイッチ・マトリックス回路45
を制御する。
更に上下流データ伝送装置の受信回路41.42の出力
が、各々館6図で示した特定ビットパターンの一致検出
回路23へ接続して、中継器及特定ビットハターン検出
器として動作出来る様にする。
今、切離されてオフライン状態にあるデータ伝送装置か
ら、オンライン復帰要求がある時例えば第2図で示した
メンテナンス・コンソール28により要求された時、上
下流のオンライン状nにあるデータ伝送装置のスイッチ
・マトリックス回路45を制御して、第5図(d)のモ
ード又は(C)のモード(′t、れは、各々自局より下
流又は上流のデータ伝送装置へデータ送信する事を意味
し、特に方向は限定しない、)に於いて、特定ビットパ
ターン−散積出回路に設定されている特定ビットパター
ンのデータを送信し、返送されてくる受信データを待つ
切離されたデータ伝送装置の上下流のデータ伝送装置で
は第5図(C1又は(d)の状態に切換えられている為
、伝送異常が無い場合は、送信データと同一データが返
送されてくる。
オンライン要求したデータ伝送装置では、返送データの
受信と送信データとの一致検出を行い、データが一致す
る場合、タイミングをとってスイッチ・マトリックス回
路45を制御し第5図ta+の状態に切換え、オンライ
ン要求が受付けられたとして810局によるシステム再
構成動作が開始されるまで待機する。
又、上下流のデータ伝送装置では、待機状態にある受信
回路から復帰要求に相当する特定ビットパターンを受信
すると、4I定ピツトノ(ターンの一致検出回路23の
一致検出信号64がアクティブとなり、割込制御回路2
6ヘシステム再構成要求の割込信号として入力する。
この割込信号により、マイクロプロセッサ24が論理判
断し、自局がSvC局の場合はタイミングを取ってシス
テム再構成を、又、自局が8vC局で無い場合はタイミ
ングをとってデータ伝送により、8VCM!IKシステ
ム再構成の要求を行う。
上下流のデータ伝送装置では、スイッチ自マトリックス
回路への選択信号により、下流の又は。
上流のデータ伝送装置がオンライン復帰要求をしている
か判別できる。
SVC局では、システム再構成により、上下流のデータ
伝送装置での伝送路折り返しを第5図(a)のモードに
切換えて元に戻しオフライン状態のデータ伝送装置をオ
ンライン状態へ復帰させる。
以上ノ様に、2重ループ状データ伝送システムを構成す
るデータ伝送装置の2組有る送信/受信回路のうち、切
離されたデータ伝送値蓋に隣接する上流又は下流のデー
タ伝送装置で待機状態になる1組の送信/受信回路を用
い切離されたデータ伝送値蓋からの受信データを折り返
しリピートさせ、その切離されているデータ伝送装置と
のデータ伝送を可能とし、又、その受信データのうち。
特定ビットパターンを検出できる様にして、切離されて
いるデータ伝送装置からの1込信号を受信できる様にす
る事で、切離されシステムから孤立しているデータ伝送
装管自身から、オンラインへ復帰要求することが可能と
なる。
(f)  発明の詳細 な説明の様に本発明によれば従来必要であったSvC局
との専用制御線を不要とすることができ、また離れた場
所のオンライン状態にあるデータ伝送装置まで保守員が
行く必要もなくなり、オフライン状態となったデータ伝
送装置から単独の伝送テスト及び上下流のデータ伝送装
置との組合せ送受信回路テストを行うことが可能となる
またオフライン状態のデータ伝送装量自身からオンライ
ンへの復帰要求が可能となるので保守員が1人で操作す
ることが可能となり保守性の向上した2重ループ状デー
タ伝送システムのデータ伝送方法を提供、することがで
きる。
又1本発明によれば、復帰要求するデータ伝送装置から
、上流または下流のデータ伝送装置へ任意の伝送データ
、ビットパターンを送信し、返送されてくる受信データ
の比較−数構出が出来る事から、自局を含む、上流、下
流のデータ伝送装置の送受信回路の異常診用も伴せて容
易に行う事を可能とした2重ループ状データ伝送システ
ムのデータ伝送方法を提供することができる。
【図面の簡単な説明】
第1図は従来及び本発明が適用される2重ループ状デー
タ伝送装置の概要を示す構成図、第2図は本発明による
データ伝送装置の一実施例を示す制御ブロック図、第3
図は第2図の送受信論理回路22の詳細な制御ブロック
図、@4図は第2図の送受信回路21の詳細な制御ブロ
ック図、第5図は第4図のスイッチマトリックス回路4
5の動作説明図、第6図は第2図の特定ビットパターン
を検出する一致検出回路23の詳細な制御ブロック図で
ある。 11a〜lid・・・データ伝送装置(SVC局を含む
)12、12a、 12b=主伝送路 13.13a、13b・・−・予備伝送路21・・・送
受信回路    22・・・送受信論理回路23・・・
−散積出回路 24・・・マイクロプロセッサ 25・・・DMA回路    26・・・割込制御回路
27・・・インターフェース回路 28・・・メインテナンスコンツル 29・・・送受信バッツァメモリ 31・・・受信データレジスタ 32・・・送信データ
レジスタ33・・・受信直並列変換回路 34・・・送
信直並列変換回路35・・・エラーコード生成検出回路 36・・・受信局アドレス識別伝送フレーム開始終了検
出回路 37・・・クロック回路   38・・・ビット操作回
路41.42・・・受信回路   43.44・・・送
信回路45・・・スイッチマトリクス回路 46・・・チャネル選択信号  47・・・受信データ
クロック48・・・送信データクロック 61・・・比
較器62・・・シフトレジスタ  63・・・パターン
設定器64・・・−数構出信号   65・・・受信ク
ロック66・・・受信データ 210・・・コントローラインターフェース回路213
・・・メモリ回路 (7317) 代理人 弁理士 則 近 憲 佑 (は
が1名)第2図

Claims (1)

  1. 【特許請求の範囲】 +1)  複数のデータ伝送装置を主伝送路と予備伝送
    路でループ状に直列接続し該複数のデータ伝送装置間で
    相互にデータ伝送を行い該複数のデータ伝送装置の任意
    のデータ伝送装置が故障のとき、データ伝送システムを
    統括管理するデータ伝送装置(以後SMC局とする)の
    指令データにより該故障のデータ伝送装置に隣接する上
    流及び下流のデータ伝送装置で該データ伝送を折り返し
    該故障のデータ伝送装置をオンラインから切離してデー
    タ伝送システムを縮少して再構成する2重ループ状デー
    タ伝送システムのデータ伝送方法に於て、該故障のデー
    タ伝送装置の送信データを該故障のデータ伝送装置に隣
    接する上流及び下流の該データ伝送装置で受信し、この
    受信データが特定ビットパターンを検出したとき、該故
    障のデータ伝送装置が修復してオンライン状態に復帰す
    る仁とを要求していると判断し、上流または下流の該デ
    ータ伝送装置から該SMC局へ復帰要求データを伝送し
    、この信号を受信した該SMC局からの復帰指令データ
    により所定のタイミングのもとに該故障のデータ伝送装
    置がオンライン状態に復帰することを特徴とする2重ル
    ープ状データ伝送システムのデータ伝送方法。 (2)複数のデータ伝送装置を主伝送路と予備伝送路で
    ループ状に直列接続し該複数のデータ伝送装置間で相互
    にデータ伝送を行い該複数のデータ伝送装置の任意のデ
    ータ伝送装置が故障のとき、SMC局の指令データによ
    り該故障のデータ伝送装置に隣接する上流及び下流のデ
    ータ伝送装置で該データ伝送を折り返し該故障のデータ
    伝送装置をオンラインから切離してデータ伝送システム
    を縮少して再構成する2重ループ状データ伝送システム
    のデータ伝送方法に於て、該故障のデータ伝送装置の所
    定の送信データを該故障のデータ伝送装置に隣接する上
    流及び下流の該データ伝送装着で受信し、この受信デー
    タを折り返して該故障のデータ伝送装置へ送信し、この
    折抄返して送信された受信データと該所定のf信データ
    を比較する一致検出回路を具備し、自局(該故障のデー
    タ伝送装置)及び上流または下流のデータ伝送装置の送
    受信回路の診断を行う事を特徴とする2重ループ状デー
    タ伝送システムのデータ伝送方法。
JP56203483A 1981-12-18 1981-12-18 2重ル−プ状デ−タ伝送システムのデ−タ伝送方法 Granted JPS58105649A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56203483A JPS58105649A (ja) 1981-12-18 1981-12-18 2重ル−プ状デ−タ伝送システムのデ−タ伝送方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56203483A JPS58105649A (ja) 1981-12-18 1981-12-18 2重ル−プ状デ−タ伝送システムのデ−タ伝送方法

Publications (2)

Publication Number Publication Date
JPS58105649A true JPS58105649A (ja) 1983-06-23
JPH0126215B2 JPH0126215B2 (ja) 1989-05-23

Family

ID=16474894

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56203483A Granted JPS58105649A (ja) 1981-12-18 1981-12-18 2重ル−プ状デ−タ伝送システムのデ−タ伝送方法

Country Status (1)

Country Link
JP (1) JPS58105649A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6094560A (ja) * 1983-10-28 1985-05-27 Toshiba Corp ステ−シヨン組込み方法
JPS6234440A (ja) * 1985-08-06 1987-02-14 Nec Corp ル−プ状伝送路再組込方式

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54110702A (en) * 1978-02-20 1979-08-30 Toshiba Corp Data highway monitor system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54110702A (en) * 1978-02-20 1979-08-30 Toshiba Corp Data highway monitor system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6094560A (ja) * 1983-10-28 1985-05-27 Toshiba Corp ステ−シヨン組込み方法
JPS6234440A (ja) * 1985-08-06 1987-02-14 Nec Corp ル−プ状伝送路再組込方式

Also Published As

Publication number Publication date
JPH0126215B2 (ja) 1989-05-23

Similar Documents

Publication Publication Date Title
US4984240A (en) Distributed switching architecture for communication module redundancy
US4745597A (en) Reconfigurable local area network
US4777330A (en) Network system diagnosis system
JPH04261246A (ja) 伝送システムおよび伝送方法
JPS58105649A (ja) 2重ル−プ状デ−タ伝送システムのデ−タ伝送方法
JPH09114507A (ja) プログラマブルロジックコントローラの二重化装置
JPH0619810A (ja) 二重化装置
JPH079465Y2 (ja) Lan用インターフェース
JP3125864B2 (ja) 二重化システム
JPS60252903A (ja) 階層分散システムのn:1バツクアツプシステム
JPS61154332A (ja) デ−タ伝送装置
JPS62175044A (ja) 二重化ル−プ状伝送路
JPH08163162A (ja) ループ式データ伝送装置
JPH04235656A (ja) チャネル装置制御方式
JPS5850372B2 (ja) デ−タ集配信処理システム
JPH05327743A (ja) データ通信システムの伝送路制御方法
JPS60236543A (ja) 二重化ル−プ状ネツトワ−クのル−プ構成制御方式
JPS61187444A (ja) 集線装置の診断方法
JP2002271348A (ja) 集計システム
JPH04223733A (ja) シリアル通信システム
JPH0758766A (ja) ループ型ネットワークの構成制御方式
JPH02149147A (ja) 遠方監視制御装置のデータ送受信方式
JPS60109946A (ja) 多重系待機側故障検出装置
JPH03277032A (ja) トークンリングシステム
JPH0414939A (ja) 有線通信システム